JPH0151206B2 - - Google Patents

Info

Publication number
JPH0151206B2
JPH0151206B2 JP15668482A JP15668482A JPH0151206B2 JP H0151206 B2 JPH0151206 B2 JP H0151206B2 JP 15668482 A JP15668482 A JP 15668482A JP 15668482 A JP15668482 A JP 15668482A JP H0151206 B2 JPH0151206 B2 JP H0151206B2
Authority
JP
Japan
Prior art keywords
signal
monostable multivibrator
output
oscillation
phase comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP15668482A
Other languages
English (en)
Other versions
JPS5947812A (ja
Inventor
Hitoshi Sugimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kenwood KK
Original Assignee
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kenwood KK filed Critical Kenwood KK
Priority to JP15668482A priority Critical patent/JPS5947812A/ja
Publication of JPS5947812A publication Critical patent/JPS5947812A/ja
Publication of JPH0151206B2 publication Critical patent/JPH0151206B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

【発明の詳細な説明】 本発明はFM送信機等に使用をする角度変調器
に関し、さらに詳言すればPLL回路の基準発振
信号を角度変調して被変調信号を得る角度変調器
に関する。
PLL回路を用いた通信機等において、角度変
調した被変調信号を得る場合、PLL回路の基準
発振信号に変調をかけることが行なわれる。この
場合の一例は、第1図に示す如く基準用水晶発振
器1にバリキヤツプ等の可変リアクタンス素子2
を用いて、可変リアクタンス素子2にローパスフ
イルタ3を介して変調信号を供給して、水晶発振
器1の発振信号を変調し、PLL回路を構成する
位相比較器4に供給し、プログラマブルカウンタ
5の出力信号と水晶発振器1の発振信号とを位相
比較し、位相比較器4の出力はローパスフイルタ
6を介して電圧制御発振器7に供給し、電圧制御
発振器7の出力信号をプログラマブルカウンタ5
に供給して分周するように構成していた。
以上の如く構成した従来の角度変調器によれ
ば、PLL回路の基準発振周波数自体を変調する
ため、水晶発振器の変調前の出力信号を他の部分
で使用をすることができない欠点があつた。
また、発振回路に可変容量インダクタンス素子
が接続されるため、発振の安定度も悪化する欠点
があつた。
本発明は上記にかんがみなされたもので、簡単
な構成で上記の欠点を解消した角度変調器を提供
することを目的とする。
以下、本発明を実施例により説明する。
第2図は本発明の一実施例を示すブロツク図で
ある。
10は出力パルス幅が外部信号により制御され
る単安定マルチバイブレータであり、本実施例で
は、ナンドゲート10−1、ナンドゲート10−1
の出力信号をコンデンサ10−2を介して供給さ
れかつインバータ接続のナンドゲート10−3
ナンドゲート10−3の入力端子とアースとの間
に接続したトランジスタ10−4、トランジスタ
10−4のコレクタとアースとの間に接続した抵
抗10−5とからなり、抵抗10−5とトランジス
タ10−4のエミツタ・コレクタ間の呈する抵抗
との直列抵抗値と、コンデンサ10−2の静電容
量とにより定まる時定数に対応したパルス幅の出
力パルスを出力する。
水晶発振器11は一定周波数の基準発振出力信
号を出力し、水晶発振器11の発振出力信号は単
安定マルチバイブレータ10に供給されて単安定
マルチバイブレータ10をトリガする。一方、変
調信号はローパスフイルタ3を介してトランジス
タ10−4のベースに供給し、変調信号によりト
ランジスタ10−4のエミツタ・コレクタ間抵抗
値を変化させるように構成してある。
単安定マルチバイブレータ10の出力パルス
は、位相比較器12、位相比較器12の出力信号
が供給されるローパスフイルタ6、ローパスフイ
ルタ6の出力信号が供給される電圧制御発振器
7、電圧制御発振器7の出力信号が供給されかつ
出力信号を位相比較器12に供給するプログラマ
ブルカウンタ5とからなるPLL回路Pに供給す
る。
なお、ここで位相比較器12は単安定マルチバ
イブレータ10の出力パルスの後縁でプログラマ
ブルカウンタ5の出力パルスと位相比較するよう
にしてある。
以上の如く構成した本発明の一実施例におい
て、単安定マルチバイブレータ10は水晶発振器
11の発振出力によりトリガされる。一方変調信
号はローパスフイルタ3を介してトランジスタ1
0−4のベースに供給されているため、トランジ
スタ10のエミツタ・コレクタ間の抵抗値は変調
信号に伴つて変化する。そこでトランジスタ10
4と抵抗10−5との直列回路の抵抗値は変調信
号に伴つて変化し、単安定マルチバイブレータ1
0の出力パルス幅は変調信号によつて変化する。
この結果、単安定マルチバイブレータ10の出
力パルスAの波形は第3図に示す如く、周期Tの
パルス波形となり、そのパルス幅は矢印にて示す
如く変調信号に伴つて変化する。
単安定マルチバイブレータ10の出力パルスA
はPLL回路Pに供給される。ここで位相比較器
12は単安定マルチバイブレータ10の位相が変
化しているエツジでプログラマブルカウンタ5の
出力信号と位相比較するため、PLL回路Pから
変調信号に追従して変化する周波数の出力信号す
なわち変調信号で変調された被変調信号が得られ
る。
以上説明した如く本発明によれば、水晶発振器
は発振周波数を変化させていないために、水晶発
振器の発振出力信号を他の回路へ供給することが
でき、かつ発振周波数を高安定度の発振周波数と
することができる。
また、パルス幅を変化させているため、他の方
式の角度変調器より変調度を深くすることができ
る。
また被変調信号の周期は変化しないためにスプ
リアス等に対して有利である。
また、デジタル回路で変調器が構成されるた
め、発振器をゲート回路等で構成すれば出力レベ
ルの変動が無くなり、増幅器等を省略することが
できる。
【図面の簡単な説明】
第1図は従来の角度変調器の一例を示すブロツ
ク図。第2図は本発明の一実施例を示すブロツク
図。第3図は本発明の一実施例の作用の説明に供
する波形図。 3および6……ローパスフイルタ、5……プロ
グラマブルカウンタ、7……電圧制御発振器、1
0……単安定マルチバイブレータ、11……水晶
発振器、12……位相比較器。

Claims (1)

    【特許請求の範囲】
  1. 1 一定周波数の発振をする基準発振器とPLL
    回路の位相比較器との間に、前記基準発振器の発
    振出力信号でトリガされかつ変調信号に対応して
    出力パルス幅が制御される単安定マルチバイブレ
    ータを備え、前記単安定マルチバイブレータの出
    力パルスを前記位相比較器に供給するようにして
    なることを特徴とする角度変調器。
JP15668482A 1982-09-10 1982-09-10 角度変調器 Granted JPS5947812A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15668482A JPS5947812A (ja) 1982-09-10 1982-09-10 角度変調器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15668482A JPS5947812A (ja) 1982-09-10 1982-09-10 角度変調器

Publications (2)

Publication Number Publication Date
JPS5947812A JPS5947812A (ja) 1984-03-17
JPH0151206B2 true JPH0151206B2 (ja) 1989-11-02

Family

ID=15633062

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15668482A Granted JPS5947812A (ja) 1982-09-10 1982-09-10 角度変調器

Country Status (1)

Country Link
JP (1) JPS5947812A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01171114U (ja) * 1988-05-12 1989-12-04

Also Published As

Publication number Publication date
JPS5947812A (ja) 1984-03-17

Similar Documents

Publication Publication Date Title
US4282497A (en) Frequency modulator having linearized operation
US4110707A (en) Indirect FM modulation scheme using phase locked loop
US4122404A (en) Combination phase detector voltage doubler and low-pass filter for use on a phase-lock loop
JPH0151206B2 (ja)
JPH062333Y2 (ja) 変調器付電圧制御発振器
US4904957A (en) Servo device for rapidly, and with low noise, locking the frequency and phase of signal to that of an imposed signal
US3826999A (en) Fsk oscillator
JPH073704Y2 (ja) 変調回路
JPH0349457Y2 (ja)
GB2150775A (en) Frequency synthesiser
JPS6230410A (ja) 電圧制御発振回路
SU1035776A1 (ru) Цифровой синтезатор частоты с частотной модул цией
JPH061860B2 (ja) Fm変調回路
JPH054330Y2 (ja)
SU1580522A1 (ru) Формирователь частотно-модулированных сигналов
CA1327064C (en) Phase-locked loop circuit
JP2794707B2 (ja) 周波数シフトキーイング式変調器
JPH066597Y2 (ja) Fm変調回路
SU1336231A1 (ru) Цифровой синтезатор частоты с частотной модул цией
JPS6340928Y2 (ja)
SU760478A1 (ru) Формирователь образцовых фазомодулированных • ' ' колебаний
JP3263719B2 (ja) Fm変調回路
JPH05114921A (ja) 変調特性補正回路
JPH0370923B2 (ja)
JPS58191736U (ja) 位相同期ル−プ回路