JPH01501275A - トランシーバ用ターミネータ - Google Patents

トランシーバ用ターミネータ

Info

Publication number
JPH01501275A
JPH01501275A JP62506910A JP50691087A JPH01501275A JP H01501275 A JPH01501275 A JP H01501275A JP 62506910 A JP62506910 A JP 62506910A JP 50691087 A JP50691087 A JP 50691087A JP H01501275 A JPH01501275 A JP H01501275A
Authority
JP
Japan
Prior art keywords
transmission line
terminator
termination resistor
timing
transceiver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62506910A
Other languages
English (en)
Other versions
JPH084258B2 (ja
Inventor
ラウフアー,ドナルド キース
ミルビー,グレゴリー ハワード
ロステツク,ポール マイクル
サンウオー,イクオ ジミー
Original Assignee
エイ・ティ・アンド・ティ グローバル インフォメーション ソルーションズ インターナショナル インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エイ・ティ・アンド・ティ グローバル インフォメーション ソルーションズ インターナショナル インコーポレイテッド filed Critical エイ・ティ・アンド・ティ グローバル インフォメーション ソルーションズ インターナショナル インコーポレイテッド
Publication of JPH01501275A publication Critical patent/JPH01501275A/ja
Publication of JPH084258B2 publication Critical patent/JPH084258B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/14Two-way operation using the same type of signal, i.e. duplex
    • H04L5/1407Artificial lines or their setting

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Dc Digital Transmission (AREA)
  • Logic Circuits (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるため要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は送信線を介して第2のトランシーバ装置からデータ信号を送受信する 第1のトランシー・ぐ装置用ターミネータに関する。前記ターミネータは前記送 信線に接続され前記第2のトランシーバ装置にデータ信号を送信するようにした 送信手段と、前記送信線に接続され前記第2のトランシーバ装置からデータ信号 を受信するようにした受信手段と、前記送信線に接続されその送信特性を改良す るターミネーシロン抵抗とを含む。
この発明は特に前記第1のトランシー・ぐ装置がCMO3装置の場合に適用を有 する。
1981年6月30日に公開された日本特許出願第56−79551号はパス送 信線に接続され、その2つの端にターミネーシ冒ン抵抗を設けた複数の装置を開 示している。そこに開示されているターミネーシ■ン抵抗は終端装置の中でも外 でもよい。ターミネーシ町ン抵抗は適当なインピーダンス・マツチングを行うこ とができ、送信線の発振を防止する。ターミネーシ璽ン抵抗を送信線の両端に設 けると、電圧レベルの変化を送信装置から受信装置に急速に伝搬することができ るという利点を有する。しかし、送信装置が十分なりC電流を流して両方のター ミネーシ■ン抵抗をドライブしなければならないという欠点を有する。この問題 は多数の送信線をドライブしなければならない場合、更に重要になる。従って、 64本又はそれ以上の送信線をドライブするべき場合、相当大きなりC電流が要 求される。
この発明の目的は上記の欠点を除去したトランクーパ装置用ターミネータを提供 することである。
従って、この発明によると、前記ターミネーシ曹ン抵抗と前記送信線との間に接 続され前記ターミネータ1ン抵抗が前記送信線に接続された第1の閉状態と前記 ターミネータ1ン抵抗が前記送信線に接続されない第2の開状態とを有するスイ ッチ手段と、前記スイッチ手段に接続され前記受信手段が前記第2のトランシー バ装置からのデータを受信しているときのセット期間中前記第1の閉状態に前記 スイッチ手段をセットするようにした制御手段とを含むトランシーバ用ターミネ ータを提供する。
図面の簡単な説明 次に、下記の添付図面を参照してその例によシこの発明の詳細な説明する。この 1枚の図はこの発明のターミネータを含むCMO8)ランシーパ装置と、ECI 、 )ランシーパ装置と、データを送信する送信線とを含む送信システムを含み 、前記CMO8)ランシーパ装置はこの発明のターミネータを含む。
図はこの発明を実施する送信回路の回路図である。
その送信回路は、例えば、ECL集積回路12からデータを受信し及びそこにデ ータを送信するCMO8集積回路装置10を含む。送信パスはその1本が14と して図に示すような複数の送信線を含むことができる。
CMO8装置10は送受信回路又はトランシーバ回路16を含む。トランシーバ 回路16はCMO8回路からのデータ・ビットを受信するり。utビン18とC MO8集積回路装置10にデータ・ビットを供給するDin端子20とを含む。
送信回路16は夫々1対の出力ドライバ・トランジスタ25.26のダートに接 続されている1対の送信出力A及びBを持つ。出力ドライバ・トランジスタ25 .26は典型的にはECL電圧レベルのため、又は他の終端システム電圧のため の典型的な出力ドライバである。出力端子Aはソースが電圧vAに接続されドレ インがターミネータ回路用の出力ノード28に接続されているPチャンネルに電 界効果トランジスタ(FET)であるトランジスタ25のr−)に接続される。
出力端子Bはソースが電圧vIIBに接続されドレインが出力ノード28に接続 されているNチャンネルFETでちるトランジスタ26のr−1に接続される。
出力ノード28は入力/出力端子32のパッケージ・ビンを介して送信#i+1 4の一端に接続される。パッケージ・ビンのインダクタンスはインダクタンスし 、で表わされ、典型的には15六ノへンリの値を有する。端子Aが一口〜”のと きはトランジスタ25は1オン”であり、端子Bが1ハイ”のときはトランジス タ26はターンオンされる。従って、両端子A、Bが゛ロー”のときはノード2 8の出力は“ハイ”であシ、出力A、Bが一ハイ”のときはノード28は10− ”である。端子Aが゛ハイ”であり、端子Bが10−”のときはトラン・ゾスタ 25,26はオフされ、出力ノード28はフローティング状態である。
トランジスタ30.31から成る受信インバータは導体34を介して入力/出力 端子32に接続されるダートを有する。トランジスタ30.31は入力のための ECL電圧レベルをトランシーバ回路16の入力端子Cに変換するように設計さ れる。トランジスタ30はソースがvDDに接続されドレインは入力端子Cに接 続されている入力導体36に接続されているPチャンネルFETである。トラン ・クスタ31はソースが電圧vsl。
に接続されドレインが導体36に接続されているNチャンネルFETである。タ ーミネーション抵抗RT11’! )ランジスタ38によシ回路にスイッチイン され及び回路からスイッチアウトされる。トランジスタ38はそのダートが導体 40によシトランシーパ回路10のエネーブル出力りに接続されているNチャン ネルFETである。トランジスタ38のソースはターミネーション抵抗RT、の 一端に接続され1、そのドレインは導体34゜35を介してターミネーション抵 抗の入力/出力端子32に接続される。ターミネーション抵抗Rア、の他端は電 源VB!lに接続される。
送信線14の他端はターミネーション抵抗で終端され、その他端はvBBに接続 される。ECL回路12は42で略図されたトランスミフタとECLレシーバ4 4を形成するECL電流スイッチとを含む。ECL )ランスミッタ42及びE CLレシーバ44は典型的なECL電圧レベルで送信線14を介しデータ・ビッ トを送受信する典型的な構造のものであるからこれ以上説明するのは差ひかえる 。
下記にターミネーション回路の典型的なパラメータの値を示す。
トランジスタ25,26.38のターンオン抵抗は夫夫的5Ωであり、送信線1 4及びターミネーション抵抗R71及びRア。のインピーダンスは夫々的50Ω である。
典型的に導体50の送受信(T/R’)信号はCMOS集積回路装置10の中か 又はそこの回路の外部か適当なロジックによって供給され、トランシーバ回路1 6の送信状態を反映するか又は制御する。エネーブル出力りは送信線14からの 各データ・ビットの受信時間の典型的な20%の設定期間の間トランジスタ38 をターンオンするよう可能化する。従って、ターミネーション抵抗RT、は送信 線】4を介してECI、装置12からCMO810にデータ・ビットの先端を受 信するに十分な時間だけ導通する必要がある。その余の時間では、トランジスタ 38はターミネーション抵抗”TIがドライブされないようオープンに維持され る。それはその入力がT/R信号を受信する導体50に接続されておシ、出力が トランシーバ回路16のエネーブル端子りに接続されている単安定マルチ・ぐイ ブレータ又はワンショット装置48によって行うことができる。従って。
T/R信号が可能化された後の設定期間中、エネーブル出力端子りは可能化され てトランジスタ38をターンオンし、ターミネーション抵抗RT、を回路にスイ ッチする。
C題S集積回路装置10はECL回路装置12に対する送信パスの複数の送信線 を接続することを要求するだけ多くのトランシーバ回路16及び入力/出力端子 を含めることができる。ターミネーション抵抗Rア、は物理的にはCMOS集積 回路装置10の内部に置いてよいが、インダクタL、によって表わされている/ 母ツケージ・ビン・インダクタンスによって回路装置10から分離されないだろ う。この設計は50オーム送信線及び関連するターミネーション抵抗に限定され ず、送信線のいかなるインピーダンス値でも適用可能である。その上、選ばれる 電圧レベルは終端送信システムのいかなる電圧レベルのためにも使用することが できる。
r −−−−コ 国際調査報告 国際調査報告 US8702718

Claims (1)

  1. 【特許請求の範囲】 1.送信線(14)を介して第2のトランシーバ装置(12)にデータ信号を送 信し、該装置(12)からデータ信号を受信するようにした第1のトランシーバ 装置(10)用のターミネータであつて、前記送信線(14)に接続され前記第 2のトランシーバ装置(12)にデータ信号を送信するトランスミッタ手段(2 5,26)と、前記送信線(14)に接続され前記第2のトランシーバ装置(1 2)からデータ信号を受信するレシーバ手段(30,31)と、前記送信線(1 4)に接続され前記送信線(14)の送信特性を改良するターミネーション抵抗 (RT1)とを含み、更に、前記ターミネーション抵抗(RT1)と前記送信線 (14)との間に接続され前記ターミネーション抵抗(RT1)が前記送信線( 14)に接続されている第1の閉状態と前記ターミネーション抵抗が前記送信線 (14)に接続されていない第2の開状態とを有するスイッチ手段(38)と、 前記スイッチ手段(38)に接続され前記レシーバ手段(30,31)が前記第 2のトランシーバ装置(12)からデータを受信する設定期間中前記スイッチ手 段(38)を前記第1の閉状態にする制御手段(48)とを含むことを特徴とす るターミネータ。 2.前記レシーバ手段(30,31)は受信時間中データを受信し、前記制御手 段は前記受信時間の開始後セット時間のための信号を発生するタイミング手段( 48)と、前記タイミング手段(48)と前記スイッチ手段(38)との間を接 続し前記スイッチ手段(38)を前記タイミング手段からの前記信号の発生中そ の第2の状態からその第1の状態に変化する接続手段とを含む請求の範囲1項記 載のターミネータ。 3.前記タイミング手段は単安定マルチバイブレータ(48)を含み、前記スイ クチ手段は前記単安定マルチバイブレータの出力に接続されたそのダートを有す る電界効果トランジスタ(38)を含む請求の範囲2項記載のターミネータ。 4.前記タイミング装置(48)の設定時間は前記第2のトランシーバ装置(1 2)からのデータ信号の受信時間の約20%てある請求の範囲2項記載のターミ ネータ。 5.前記トラニンスミッタ手段(25,26)はCMOS装置からECL装置に データ信号を送信するよう設計され、前記レシーバ手段(30,31)はECL 装置からのデータ信号を受信してCMOS装置用信号に変換するよう設計されを 請求の範囲2項記載のターミネータ。 6.前記ターミネータを前記送信線(14)に接続するピン手段(32)を含み 、前記ターミネーション抵抗(RT1)は前記ピン手段(32)が前記ターミネ ータ抵抗(RT1)と接続された送信線(14)との間にあるように前記ターミ ネーションに含まれている請求の範囲5項記載のターミネータ。
JP62506910A 1986-11-10 1987-10-19 トランシーバ用ターミネータ Expired - Fee Related JPH084258B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US06/929,122 US4713827A (en) 1986-11-10 1986-11-10 Terminator for a cmos transceiver device
US929,122 1986-11-10
PCT/US1987/002718 WO1988003731A1 (en) 1986-11-10 1987-10-19 Terminator for a transceiver device

Publications (2)

Publication Number Publication Date
JPH01501275A true JPH01501275A (ja) 1989-04-27
JPH084258B2 JPH084258B2 (ja) 1996-01-17

Family

ID=25457354

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62506910A Expired - Fee Related JPH084258B2 (ja) 1986-11-10 1987-10-19 トランシーバ用ターミネータ

Country Status (6)

Country Link
US (1) US4713827A (ja)
EP (1) EP0289560B1 (ja)
JP (1) JPH084258B2 (ja)
CA (1) CA1273692A (ja)
DE (1) DE3778350D1 (ja)
WO (1) WO1988003731A1 (ja)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4941153A (en) * 1987-08-25 1990-07-10 Hughes Aircraft Company High-speed digital data communication system
US5121487A (en) * 1989-02-21 1992-06-09 Sun Microsystems, Inc. High speed bus with virtual memory data transfer capability using virtual address/data lines
US5084637A (en) * 1989-05-30 1992-01-28 International Business Machines Corp. Bidirectional level shifting interface circuit
US5216667A (en) * 1991-05-24 1993-06-01 International Business Machines Corporation Simultaneous bidirectional transceiver
US5920266A (en) * 1991-08-07 1999-07-06 Iomega Corporation Automatic termination for computer networks
WO1993020531A1 (de) * 1992-03-31 1993-10-14 Micro-Sensys Gmbh Verfahren zur übertragung serieller datenstrukturen für informationsträgeridentifikationssysteme, danach arbeitendes übertragungssystem und informationsträger
US5313105A (en) * 1992-05-14 1994-05-17 Samela Francis M Signal line increased current kicker terminator apparatus
DE69334054T2 (de) * 1992-06-15 2006-12-07 Fujitsu Ltd., Kawasaki Integrierte Halbleiterschaltung mit Eingangs/Ausgangschnittstelle geeignet für niedrige Amplituden
US5396028A (en) * 1993-05-05 1995-03-07 Texas Instruments Incorporated Method and apparatus for transmission line termination
JPH07135513A (ja) * 1993-09-17 1995-05-23 Fujitsu Ltd 電流駆動型回路の終端制御方法および装置
US5535241A (en) * 1994-05-31 1996-07-09 Texas Instruments Incorporated Signal transmission system and method of operation
US5578939A (en) * 1995-01-23 1996-11-26 Beers; Gregory E. Bidirectional transmission line driver/receiver
US5568064A (en) * 1995-01-23 1996-10-22 International Business Machines Corporation Bidirectional transmission line driver/receiver
DE69523136T2 (de) * 1995-01-30 2002-06-20 Alcatel Sa Übertragungsverfahren und Sender mit einem entkoppelten niedrigen Pegel und mit mindestens einem gekoppelten hohen Pegel, Schnittstellenschaltung und Systemkomponente für ein Telekommunikationsnetzwerk, die einen solchen Sender enthalten
US5923276A (en) * 1996-12-19 1999-07-13 International Business Machines Corporation Current source based multilevel bus driver and converter
US5815107A (en) * 1996-12-19 1998-09-29 International Business Machines Corporation Current source referenced high speed analog to digitial converter
US5978861A (en) 1997-09-30 1999-11-02 Iomega Corporation Device and method for continuously polling for communication bus type and termination
US6160423A (en) * 1998-03-16 2000-12-12 Jazio, Inc. High speed source synchronous signaling for interfacing VLSI CMOS circuits to transmission lines
US6625206B1 (en) * 1998-11-25 2003-09-23 Sun Microsystems, Inc. Simultaneous bidirectional data transmission system and method
US6771675B1 (en) 2000-08-17 2004-08-03 International Business Machines Corporation Method for facilitating simultaneous multi-directional transmission of multiple signals between multiple circuits using a single transmission line
US7095788B1 (en) 2000-08-17 2006-08-22 International Business Machines Corporation Circuit for facilitating simultaneous multi-directional transmission of multiple signals between multiple circuits using a single transmission line
US7123660B2 (en) 2001-02-27 2006-10-17 Jazio, Inc. Method and system for deskewing parallel bus channels to increase data transfer rates
US6937111B2 (en) * 2001-11-21 2005-08-30 Hynix Semiconductor Inc. Device and system having self-terminated driver and active terminator for high speed interface
US20060105720A1 (en) * 2004-11-18 2006-05-18 Nair Vijay K Signal interface for a wireless device
US8404049B2 (en) 2007-12-27 2013-03-26 Memc Electronic Materials, Inc. Epitaxial barrel susceptor having improved thickness uniformity
EP4270886A1 (en) 2022-04-29 2023-11-01 NXP USA, Inc. Switchable termination resistance circuit
EP4270885A1 (en) 2022-04-29 2023-11-01 NXP USA, Inc. Switchable termination resistance circuit

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3373360A (en) * 1966-01-27 1968-03-12 Curtis L. Wilson Automatic coaxial switch
US3755690A (en) * 1972-06-06 1973-08-28 Standard Microsyst Smc M.o.s. input circuit with t. t. l. compatability
US4056735A (en) * 1974-04-15 1977-11-01 Rockwell International Corporation One shot pulse generator and logic level converter circuit
US4384356A (en) * 1981-04-03 1983-05-17 Britsol Babcock Inc. Wide band modem for high speed data transmission
US4594724A (en) * 1984-02-10 1986-06-10 Prime Computer, Inc. Bypass method and apparatus for debouncing a mechanical switching element in a data communications network
US4646319A (en) * 1985-02-27 1987-02-24 Westinghouse Electric Corp. Bidirectional bus coupler presenting peak impedance at carrier frequency

Also Published As

Publication number Publication date
EP0289560B1 (en) 1992-04-15
WO1988003731A1 (en) 1988-05-19
DE3778350D1 (de) 1992-05-21
JPH084258B2 (ja) 1996-01-17
EP0289560A1 (en) 1988-11-09
CA1273692A (en) 1990-09-04
US4713827A (en) 1987-12-15

Similar Documents

Publication Publication Date Title
JPH01501275A (ja) トランシーバ用ターミネータ
US6054881A (en) Input/output (I/O) buffer selectively providing resistive termination for a transmission line coupled thereto
US7088137B2 (en) System, method and program product for extending range of a bidirectional data communication bus
US7750666B2 (en) Reduced power differential type termination circuit
JP4206731B2 (ja) 送受信装置及びそれを備えた高速動作インタフェースシステム
US6037798A (en) Line receiver circuit having termination impedances with transmission gates connected in parallel
JP3639600B2 (ja) 双方向信号伝送システム
EP1014615B1 (en) Full duplex transmission
WO1997005701A2 (en) Universal sender device
JPH0865344A (ja) 差動信号のためのバックプレーンバス
US6850091B2 (en) Bi-directional impedance matching circuit
US4912724A (en) Bidirectional bus arrangement for a digital communication system
US6281702B1 (en) CMOS small signal terminated hysteresis receiver
US7157931B2 (en) Termination circuits having pull-down and pull-up circuits and related methods
US6470054B1 (en) Bidirectional two-way CMOS link tailored for reception and transmission
US20060119380A1 (en) Integrated circuit input/output signal termination with reduced power dissipation
US6275088B1 (en) Method and apparatus for dynamic impedance clamping of a digital signal delivered over a transmission line
JPH10126316A (ja) 終端装置
EP0897629B1 (en) Integrated and switchable line termination
US6259269B1 (en) Soi small signal terminated hysteresis receiver
US6359464B1 (en) Method of use with a terminator and network
US20240356784A1 (en) Device for can bus
US6420897B1 (en) SOI small signal terminator and network
US6541998B2 (en) Active termination circuit with an enable/disable
KR100462437B1 (ko) 선로수신기회로

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees