JPH01290038A - シミュレーション方式 - Google Patents

シミュレーション方式

Info

Publication number
JPH01290038A
JPH01290038A JP63120272A JP12027288A JPH01290038A JP H01290038 A JPH01290038 A JP H01290038A JP 63120272 A JP63120272 A JP 63120272A JP 12027288 A JP12027288 A JP 12027288A JP H01290038 A JPH01290038 A JP H01290038A
Authority
JP
Japan
Prior art keywords
simulation
model
simulation execution
execution result
change
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63120272A
Other languages
English (en)
Inventor
Toshikatsu Nagasawa
長澤 敏勝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63120272A priority Critical patent/JPH01290038A/ja
Publication of JPH01290038A publication Critical patent/JPH01290038A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はシミュレーション方式に関し、特に論理装置を
プログラム上に論理モデル化したシミュレーションモデ
ル(以下、単にシミュレーションモデルという)を情報
処理システムにおいてシミュレーションする場合のシミ
ュレーション方式に関する。
〔従来の技術〕
従来、この種のシミュレーション方式では、シミュレー
ションモデルについてシミュレーションを実行した結果
であるシミュレーション実行結果を格納する手段が存在
しなかった(シミュレーション実行結果は出力リストと
してのみ利用者等に提供されていた)。
したがって、シミュレーション実行結果に基づいて論理
バグを発見した際にその論理バグを除去するべくシミュ
レーションモデルを変更して再びシミュレーションを実
行した場合に、変更前のシミュレーションモデル(以下
、変更前モデルという)のシミュレーション実行結果と
変更後のシミュレーションモデル(以下、変更後モデル
という)のシミュレーション実行結果との差異を確認す
るためには、人的資源に軌らなければならなかった。
〔発明が解決しようとする課題〕
上述した従来のシミュレーション方式では、論理ハゲの
発生に起因して行われるシミュレーションモデルの変更
における変更前モデルのシミュレーション実行結果と変
更後モデルのシミュレーション実行結果との差異の確認
において人的資源に頼っているので、確認処理に多くの
工数を要し、その確認の際にチエツクミスが発生しやす
くなるという欠点がある。
本発明の目的は、上述の点に鑑み、変更前モデルのシミ
ュレーション実行結果と変更後モデルのシミュレーショ
ン実行結果との差異の確認を人的資源を必要とせずに行
うことができるシミュレーション方式を提供することに
ある。
〔課題を解決するための手段〕
本発明のシミュレーション方式は、シミュレーションモ
デルについてシミュレーションを実行するシミュレーシ
ョン実行手段と、このシミュレーション実行手段により
変更前モデルについてのシミュレーションが実行された
ときのシミュレーション実行結果を格納する変更前モデ
ルシミュレーション実行結果格納手段と、前記シミュレ
ーション実行手段により変更後モデルについてのシミュ
レーションが実行されたときのシミュレーション実行結
果を格納する変更後モデルシミュレーション実行結果格
納手段と、前記変更前モデルシミュレーション実行結果
格納手段により格納されているシミュレーション実行結
果と前記変更後モデルシミュレーション実行結果格納手
段により格納されているシミュレーション実行結果とを
一定時間間隔毎に比較して不一致データを検出して出力
する実行結果比較手段とを有する。
〔作用〕
本発明のシミュレーション方式では、シミュレーション
実行手段がシミュレーションモデルについてシミュレー
ションを実行し、変更前モデルシミュレーション実行結
果格納手段がシミュレーション実行手段により変更前モ
デルについてのシミュレーションが実行されたときのシ
ミュレーション実行結果を格納し、変更後モデルシミュ
レーション実行結果格納手段がシミュレーション実行手
段により変更後モデルについてのシミュレーションが実
行されたときのシミュレーション実行結果を格納し、実
行結果比較手段が変更前モデルシミュレーソヨン実行結
果格納手段により格納されているシミュレーション実行
結果と変更後モデルシミュレーション実行結果格納手段
により格納されているシミュレーション実行結果とを一
定時間間隔毎に比較して不一致データを検出して出力す
る。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は、本発明のシミュレーション方式の一実施例の
構成を示すブロック図である。本実施例のシミュレーシ
ョン方式は、変更前モデル記4.1ファイル1と、変更
後モデル記憶ファイル2と、シミュレーション実行手段
3 (制御ファイル(図示せず)に格納されている)と
、変更前モデルシミュレーション実行結果出力リスト4
と、変更前モテルシミュレーション実行結果記憶ファイ
ル5 (変更前モデルシミュレーション実行結果格納手
段)と、変更後モデルシミュレーション実行結果出力リ
ストロと、変更後モデルシミュレーション実行結果記憶
ファイル7(変更後モデルシミュレーション実行結果格
納手段)と、実行結果比較手段8と、比較結果出力リス
ト9とを含んで構成されている。
次に、このように構成された本実施例のシミュレーショ
ン方式の動作について説明する。
まず、変更前モデル記憶ファイル1に格納されている変
更前モデルについてのシミュレーションがシミュレーシ
ョン実行手段3により行われる。
このシミュレーション実行結果は、変更前モデルシミュ
レーション実行結果出力リスト4と変更前モデルシミュ
レーション実行結果記1.aファイル5とに出力される
この変更前モデルシミュレーション実行結果出力リスト
4等に基づいて論理ハゲが発見された場合には、その論
理ハゲを除去するために変更前モデルの一部を変更(論
理変更)して変更後モデルが生成されて変更後モデル記
憶ファイル2に格納される。
次に、この変更後モデル記憶ファイル2に格納されてい
る変更後モデルについてのシミュレーションがシミュレ
ーション実行手段3により行われる。
このシミュレーション実行結果は、変更後モデルシミュ
レーション実行結果出力リストロと変更後モデルシミュ
レーション実行結果記憶ファイル7とに出力される。
上述のようにして出力された変更前モデルシミュレーシ
ョン実行結果記憶ファイル5内のシミュレーション実行
結果と変更後モデルシミュレーション実行結果記憶ファ
イル7内のシミュレーション実行結果とが、実行結果比
較手段8により比較される。すなわち、マシンクロック
(シミュレーションモデルによるシミュレーションの対
象である論理装置の特性に基づいて設定される一定時間
間隔。シミュレーション実行結果はこのマシンクロック
単位の時間軸上のディジタルデータとして変更前モデル
シミュレーション実行結果記憶ファイル5および変更後
モデルシミュレーション実行結果記憶ファイル7に出力
されている)毎に変更前モデルのシミュレーション実行
結果中のデータと変更後モデルのシミュレーション実行
結果中のデータとが比較されて、両データ中で一致しな
いデータの集合である不一致データが検出されて比較結
果出力リスト9に出力される。
このようにして、人的資源を要することなく変更前モデ
ルのシミュレーション実行結果と変更後モデルのシミュ
レーション実行結果との差異の確認を行うことができる
〔発明の効果〕
以上説明したように本発明は、変更前モデルのシミュレ
ーション実行結果と変更後モデルのシミュレーション実
行結果とを一定時間間隔毎に人的資源を必要とせずに比
較できることにより、2つのシミュレーション実行結果
の差異の確認処理に要する工数を減少することができ、
その確認の際にチエツクミスが発生しにくくなるという
効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例の構成を示すブロック図であ
る。 図において、 1・・・変更前モデル記憶ファイル、 2・・・変更後モデル記憶ファイル、 3・・・シミュレーション実行手段、 4・・・変更前モデルシミュレーション実行結果出力リ
スト、 5・・・変更前モデルシミュレーション実行結果記憶フ
ァイル、 6・・・変更後モデルシミュレーション実行結果出力リ
スト、 7・・・変更後モデルシミュレーション実行結果記憶フ
ァイル、 8・・・実行結果比較手段、 9・・・比較結果出力リス1−である。

Claims (1)

    【特許請求の範囲】
  1. シミュレーションモデルについてシミュレーションを実
    行するシミュレーション実行手段と、このシミュレーシ
    ョン実行手段により変更前モデルについてのシミュレー
    ションが実行されたときのシミュレーション実行結果を
    格納する変更前モデルシミュレーション実行結果格納手
    段と、前記シミュレーション実行手段により変更後モデ
    ルについてのシミュレーションが実行されたときのシミ
    ュレーション実行結果を格納する変更後モデルシミュレ
    ーション実行結果格納手段と、前記変更前モデルシミュ
    レーション実行結果格納手段により格納されているシミ
    ュレーション実行結果と前記変更後モデルシミュレーシ
    ョン実行結果格納手段により格納されているシミュレー
    ション実行結果とを一定時間間隔毎に比較して不一致デ
    ータを検出して出力する実行結果比較手段と、を有する
    ことを特徴とするシミュレーション方式。
JP63120272A 1988-05-17 1988-05-17 シミュレーション方式 Pending JPH01290038A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63120272A JPH01290038A (ja) 1988-05-17 1988-05-17 シミュレーション方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63120272A JPH01290038A (ja) 1988-05-17 1988-05-17 シミュレーション方式

Publications (1)

Publication Number Publication Date
JPH01290038A true JPH01290038A (ja) 1989-11-21

Family

ID=14782119

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63120272A Pending JPH01290038A (ja) 1988-05-17 1988-05-17 シミュレーション方式

Country Status (1)

Country Link
JP (1) JPH01290038A (ja)

Similar Documents

Publication Publication Date Title
US5960182A (en) Hardware-software co-simulation system, hardware-software co-simulation method, and computer-readable memory containing a hardware-software co-simulation program
KR20000075835A (ko) 컴퓨터 시스템에서 에러를 보정하기 위한 방법과 장치
CN109753415B (zh) 处理器验证系统及基于处理器验证系统的处理器验证方法
JPH01290038A (ja) シミュレーション方式
JP2828590B2 (ja) マイクロプログラム検証方法
JPH1091480A (ja) コンピュータプログラムのシミュレーション装置および方法
US8914274B1 (en) Method and system for instruction set simulation with concurrent attachment of multiple debuggers
JPH10177590A (ja) 論理回路モデルのデバッグ装置およびデバッグ方法
JPS6349851A (ja) シミユレ−シヨンシステム
JP6949440B2 (ja) ベクタ生成装置及びベクタ生成用プログラム
EP0592076B1 (en) Compilation mechanism for a simulation model
JP2001236247A (ja) ソフトウェアシミュレータおよびシミュレーション処理方法
JPH02231634A (ja) ソフトウェア互換性維持方法
JPH04277840A (ja) 非同期命令のシミュレーション方式
JPH03266080A (ja) 論理シミュレーション方法
JP2578887B2 (ja) プログラムのテスト方式
JPH07121405A (ja) シミュレーション方式
JP2000242524A (ja) プロセッサのソフトウエアシミュレータ
JPH1049559A (ja) コ・シミュレーション方法
JPS60175154A (ja) 命令置換方式
JPH08263527A (ja) Cpu周辺装置のシミュレーション方式およびその方法
JPH11353206A (ja) テスト支援システム
JPH0433167A (ja) 回路シミュレーション装置
JP2000010813A (ja) シミュレーションテスト方式
JPH02127734A (ja) 論理シミュレーション方式