JPH01190121A - Reset synchronization delay circuit - Google Patents

Reset synchronization delay circuit

Info

Publication number
JPH01190121A
JPH01190121A JP63015012A JP1501288A JPH01190121A JP H01190121 A JPH01190121 A JP H01190121A JP 63015012 A JP63015012 A JP 63015012A JP 1501288 A JP1501288 A JP 1501288A JP H01190121 A JPH01190121 A JP H01190121A
Authority
JP
Japan
Prior art keywords
signal
output
clock signal
reset
flip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63015012A
Other languages
Japanese (ja)
Inventor
Hisaharu Ito
久治 伊藤
Hiroyasu Eriguchi
江里口 裕康
Minoru Kuroda
稔 黒田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP63015012A priority Critical patent/JPH01190121A/en
Publication of JPH01190121A publication Critical patent/JPH01190121A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To obtain a pulse signal with a constant duty by using plural FFs using a system clock signal as a trigger, shifting a reset signal and outputting a signal synchronously with the clock signal as the final FF output. CONSTITUTION:A data at a data terminal D is set synchronously with the system clock signal VC fed to a trigger terminal T in FF, F1, F2. Thus, an output Q1 of the F1 goes to L, H when the reset signal Vr goes to L, H and the output Q2 of the F2 reaches L, H at the leading of the signal VC just after the output Q1 goes to L, H. Thus, the inverse of output Q2 of the F2 is coincident with the inverting point of time of the signal VC and the internal clock signal phi outputted via q gate G opened by the output Q2 is a signal having a delay time of a prescribed value at all times to the signal Vr and the pulse with a prescribed duty is obtained as a signal phi.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、電源投入時のパワーオンリセットやシステム
リセットを行うためのリセットパルスを生成するリセッ
ト同期遅延回路に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a reset synchronization delay circuit that generates a reset pulse for power-on reset or system reset when power is turned on.

[従来の技術] 従来、電源投入時のパワーオンリセットやシステムリセ
ットを行うためのリセットパルスを生成するこの種のり
セット同期遅延回路は、第5図に示すように、インバー
タI、〜I4とナンド回路N、とで構成されており、外
部から入力されるリセット信号Vrが”H”になったと
きにシステムクロック信号Vcを内部クロック信号φ、
φとして出力するようになっていた。
[Prior Art] Conventionally, this type of reset synchronization delay circuit that generates a reset pulse for performing a power-on reset or a system reset when the power is turned on is connected to inverters I, to I4 and a NAND circuit, as shown in FIG. When the reset signal Vr inputted from the outside becomes "H", the system clock signal Vc is made up of the internal clock signal φ,
It was supposed to be output as φ.

[発明が解決しようとする課題] しかしながら、このような従来例にあっては、リセット
信号Vrの立ち上がりタイミングによって、出力される
内部クロック信号φ、φのリセット信号Vrに対する遅
延時間tdおよび最初のパルスのデユーティが確保でき
ない場合があるという問題があった。すなわち、第6図
(b)に示すように、システムクロック信号Vcの”H
”期間にリセット信号Vrが立ち上がった場合には、一
定時間以上の正常な遅延時間tdが得られるとともに、
最初のパルスのデユーティも正常な内部クロック信号φ
、φが出力されるものの、第6図(a)に示すように、
システムクロック信号Vcの”L″期間リセット信号V
rが立ち上がると、遅延時間が得られない上、出力され
る内部クロック信号φ、φの最初のパルスのデユーティ
が大幅に異なったものとなり、この内部クロック信号φ
、φにてシステムの動作タイミングを設定した場合には
、システム内のシフターやカウンタが異常動作する場合
があるという問題があった。
[Problems to be Solved by the Invention] However, in such a conventional example, the internal clock signal φ to be output, the delay time td of φ with respect to the reset signal Vr, and the first pulse depend on the rise timing of the reset signal Vr. There was a problem in that there were cases where the duty could not be secured. That is, as shown in FIG. 6(b), when the system clock signal Vc is "H"
``If the reset signal Vr rises during the period, a normal delay time td of a certain time or more is obtained, and
The duty of the first pulse is also normal internal clock signal φ
, φ are output, but as shown in FIG. 6(a),
“L” period reset signal V of system clock signal Vc
When r rises, the delay time cannot be obtained, and the duties of the first pulses of the output internal clock signals φ and φ are significantly different, and this internal clock signal φ
, φ is used to set the system operation timing, there is a problem in that the shifter or counter in the system may operate abnormally.

本発明は上記の点に鑑みて為されたものであり、その目
的とするところは、リセット信号に対して常に一定時間
以上の遅延時間を有する内部クロック信号が出力され、
しかも、最初から一定デューティのパルスが得られるリ
セット同期遅延回路を提供することにある。
The present invention has been made in view of the above points, and its purpose is to output an internal clock signal that always has a delay time of a certain time or more with respect to a reset signal,
Moreover, it is an object of the present invention to provide a reset synchronization delay circuit that can obtain pulses with a constant duty from the beginning.

[課題を解決するための手段] 本発明は上記目的を達成するために、システムクロック
信号がトリが端子に印加された複数のフリップフロップ
を、前段の7リツプ707プ出力を後段のフリップフロ
ップのデータ端子に入力してカスケード接続し、初段の
フリップフロップのデータ端子にリセット信号を印加す
るとともに、最終段のプロッププロップ出力にて開かれ
るゲートを介して出力されるシステムクロック信号を内
部クロック信号としたものである。
[Means for Solving the Problems] In order to achieve the above object, the present invention connects a plurality of flip-flops to which a system clock signal is applied to the terminals, and connects the output of the 707 flip-flops in the preceding stage to the output of the flip-flop in the succeeding stage. A system clock signal is input to the data terminal and connected in cascade, and a reset signal is applied to the data terminal of the first stage flip-flop, and the system clock signal output via the gate opened at the final stage flip-flop output is used as the internal clock signal. This is what I did.

[作 用1 本発明は上述のように、システムクロック信号にてトリ
ガされる複数のフリップフロップを用いてリセット信号
をシフトしており、最終段のフリップフロップ出力とし
てシステムクロック信号に同期した信号(反転時点が一
致)が得られ、この信号をゲート制御信号としてシステ
ムクロックを抜き出して内部クロックを得ているので、
リセット信号に対して常に一定時間以上の遅延時間を有
する内部クロック信号が出力され、しかも、内部クロッ
ク信号として最初から最後のパルスまで一定デューティ
のパルス信号が得られることになる。
[Function 1] As described above, the present invention shifts a reset signal using a plurality of flip-flops triggered by a system clock signal, and outputs a signal synchronized with the system clock signal ( This signal is used as a gate control signal to extract the system clock and obtain the internal clock.
An internal clock signal that always has a delay time longer than a certain time with respect to the reset signal is output, and a pulse signal with a constant duty from the first to the last pulse is obtained as the internal clock signal.

[実施例] 第1図は本発明一実施例を示すもので、システムクロッ
ク信号Vcがトリが端子Tに印加された2個のフリップ
フロップF、、F、を、前段のフリップフロップF、出
力Q、を後段のフリップフロップF2のデータ端子りに
入力してカスケード接続し、初段のフリップフロップF
1のデータ端子りにリセット信号Vrを印加するととも
に、最終段の70ツブ70ツブF2出力Q2にて開かれ
るノア回路よりなるゲートGを介して出力されるシステ
ムクロック信号Vcを内部クロック信号φとしたもので
ある。なお、実施例では、電源投入を示すパワーオン信
号Ponとリセット信号Vrとをノア回路NO2で否定
論理和演算してフリップフロップF。
[Embodiment] FIG. 1 shows an embodiment of the present invention, in which the system clock signal Vc is applied to the terminal T of two flip-flops F, , F, and the output of the previous flip-flop F. Q, is input to the data terminal of the subsequent flip-flop F2 and connected in cascade.
At the same time, a reset signal Vr is applied to the data terminal 1, and a system clock signal Vc outputted through a gate G consisting of a NOR circuit opened at the final stage 70-tube F2 output Q2 is used as the internal clock signal φ. This is what I did. In the embodiment, the power-on signal Pon indicating power-on and the reset signal Vr are NOR-operated by the NOR circuit NO2 to generate the flip-flop F.

のセット端子Sに入力し、パワーオン信号Ponをフリ
ップフロップF2のセラ)II子Sに入力している。
The power-on signal Pon is input to the set terminal S of the flip-flop F2.

以下、実施例の動作について説明する。いま、各部の動
作波形は第2図に示すようになっており、フリップフロ
ップFl−F2は、トリが端子Tに印加されているシス
テムクロック信号Vcの立ち上がりに同期してデータ端
子りに入力されているデータがセットされるようになっ
ており、フリップフロップF1の出力Q、は、リセット
信号■「が”L”になった時点t、の直後のシステムク
ロック信号Vcの立ち上がり時点t2でL″になり、リ
セット信号VrがH″になった時点にH″になる。一方
、後段のフリップフロップF2の出力Q2は、フリップ
フロップF、の出力Q、が”L”になった直後のシステ
ムクロック信号Vcの立ち上が9時点で”L″′になり
、フリップフロップF、の出力Q−,がH″′になった
直後のシステムクロック信号Vcの立ち上がり時点でH
″になる。したがって、フリップフロップF2の出力Q
2の反転はシステムクロック信号VCの反転時点(実施
例では立ち上がり)に一致したものとなり、このフリッ
プフロップF2出力Q2にて開かれるゲートGを介して
出力される内部クロック信号φは、リセット信号Vrに
対して常に一定時間以上以上(少なくともシステムクロ
ック信号Vcの3/2周期)の遅延時間を有する信号と
なり、しかも、最初から最後まで一定デニーティのパル
スが内部クロック信号φとして得られることになる。つ
まり、本発明にあっては、システムクロック信号Veに
てトリガされる複数の79ップ70ツブF、、F2を用
いてリセット信号Vrをシフトしており、最終段のフリ
ップフロップF2出力Q2左してシステムクロック信号
Vcに同期した信号(反転時点が一致)が得られ、この
信号をゲート制御信号としてシステムクロック信号Vc
を抜き出して内部クロック−を得ているので、リセット
信号Vrに対して常に一定時間以上の遅延時間を有する
内部クロック信号φが出力され、しかも、内部クロック
信号φとして最初から最後のパルスまで一定デューティ
のパルス信号が得られることになる。したがって、シス
テム内のシフターやカウンタを常に正常に動作させるこ
とがでさる内部クロック信号φが得られることになる。
The operation of the embodiment will be described below. Now, the operating waveforms of each part are as shown in FIG. The output Q of the flip-flop F1 goes low at the rising time t2 of the system clock signal Vc immediately after the reset signal ■ becomes low at the time t. When the reset signal Vr becomes H'', it becomes H''. On the other hand, the output Q2 of the flip-flop F2 in the subsequent stage becomes "L"' at the rising edge of the system clock signal Vc immediately after the output Q of the flip-flop F becomes "L", and the output Q2 of the flip-flop F2 becomes "L"'. , becomes H'' at the rising edge of the system clock signal Vc immediately after the output Q-, of
''. Therefore, the output Q of flip-flop F2
The inversion of 2 coincides with the inversion point (rising edge in this embodiment) of the system clock signal VC, and the internal clock signal φ outputted via the gate G opened by the flip-flop F2 output Q2 is equal to the reset signal Vr. The signal always has a delay time longer than a certain time (at least 3/2 period of the system clock signal Vc) relative to the internal clock signal φ, and a pulse with a constant density from the beginning to the end is obtained as the internal clock signal φ. In other words, in the present invention, the reset signal Vr is shifted using a plurality of 79x70x F, , F2 triggered by the system clock signal Ve, and the final stage flip-flop F2 output Q2 left A signal synchronized with the system clock signal Vc (the inversion time coincides) is obtained, and this signal is used as a gate control signal to control the system clock signal Vc.
Since the internal clock signal - is obtained by extracting the internal clock signal φ, an internal clock signal φ that always has a delay time longer than a certain time with respect to the reset signal Vr is output. This results in a pulse signal of . Therefore, an internal clock signal φ is obtained that allows the shifters and counters in the system to always operate normally.

第3図は、上記実施例にフリップフロップF。FIG. 3 shows a flip-flop F in the above embodiment.

を付加して3個のフリップフロップF、、F2.F。are added to form three flip-flops F, , F2 . F.

を用いて構成したもので、第4図は動作説明図であり、
オフデイレイ、オンデイレイをシステムクロック信号の
1パルス分だけずらせることができるようになっており
、さらに多段構成にすれば、オフデイレイ、オンデイレ
イを任意に設定できることになる。
4 is an explanatory diagram of the operation.
The off-delay and on-delay can be shifted by one pulse of the system clock signal, and if a multi-stage configuration is used, the off-delay and on-delay can be set arbitrarily.

[発明の効果] 本発明は上述のように構成されており、システムクロッ
ク信号にてトリガされる複数のフリップフロップを用い
てリセット信号をシフトしており、最終段のフリップフ
ロップ出力としてシステムクロック信号に同期した信号
(反転時点が一致)が得られ、この信号をゲート制御信
号としてシステムクロックを抜き出して内部クロックを
得ているので、リセット信号に対して常に一定時間以上
の遅延時間を有する内部クロック信号が出力され、しか
も、内部クロック信号として最初から最後のパルスまで
一定デューティのパルス信号が得られるという効果があ
る。
[Effects of the Invention] The present invention is configured as described above, and a reset signal is shifted using a plurality of flip-flops triggered by a system clock signal, and the system clock signal is output as the final stage flip-flop output. A signal synchronized with (the inversion point coincides) is obtained, and this signal is used as a gate control signal to extract the system clock to obtain the internal clock, so the internal clock always has a delay time of a certain amount of time or more with respect to the reset signal. This has the effect that a signal is output, and a pulse signal with a constant duty from the first to the last pulse can be obtained as an internal clock signal.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明一実施例の回路図、第2図は同上の動作
説明図、第3図は他の実施例の回路図、第4図は同上の
動作説明図、第5図は従来例の回路図、第6図は同上の
動作説明図である。 F l* F z ハフ ’J ッ7’ 71:l ”
p 7’、Tl:1lJ7y4子、Dはデータ端子、S
はセット端子、Q、、Q、は出力、Gはゲートである。 代理人 弁理士 石 1)氏 七 第5図 φ岡 第6図 ア 昭和63年4月16日
Fig. 1 is a circuit diagram of one embodiment of the present invention, Fig. 2 is an explanatory diagram of the same operation as above, Fig. 3 is a circuit diagram of another embodiment, Fig. 4 is an explanatory diagram of the same as the above, and Fig. 5 is a conventional diagram. An example circuit diagram, FIG. 6, is an explanatory diagram of the same operation as above. F l* F z huff 'J 7' 71:l ”
p 7', Tl: 1lJ7y4 child, D is data terminal, S
is a set terminal, Q, , Q is an output, and G is a gate. Agent Patent Attorney Mr. Ishi 1) Figure 7 5 φoka Figure 6 A April 16, 1986

Claims (1)

【特許請求の範囲】[Claims] (1)システムクロック信号がトリガ端子に印加された
複数のフリップフロップを、前段のフリップフロップ出
力を後段のフリップフロップのデータ端子に入力してカ
スケード接続し、初段のフリップフロップのデータ端子
にリセット信号を印加するとともに、最終段のフロップ
フロップ出力にて開かれるゲートを介して出力されるシ
ステムクロック信号を内部クロック信号としたことを特
徴とするリセット同期遅延回路。
(1) Multiple flip-flops to which a system clock signal is applied to the trigger terminal are connected in cascade by inputting the output of the previous flip-flop to the data terminal of the subsequent flip-flop, and a reset signal is sent to the data terminal of the first flip-flop. 1. A reset synchronization delay circuit characterized in that an internal clock signal is a system clock signal outputted through a gate opened at the output of a final stage flop-flop.
JP63015012A 1988-01-26 1988-01-26 Reset synchronization delay circuit Pending JPH01190121A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63015012A JPH01190121A (en) 1988-01-26 1988-01-26 Reset synchronization delay circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63015012A JPH01190121A (en) 1988-01-26 1988-01-26 Reset synchronization delay circuit

Publications (1)

Publication Number Publication Date
JPH01190121A true JPH01190121A (en) 1989-07-31

Family

ID=11876965

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63015012A Pending JPH01190121A (en) 1988-01-26 1988-01-26 Reset synchronization delay circuit

Country Status (1)

Country Link
JP (1) JPH01190121A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0264235U (en) * 1988-10-31 1990-05-15

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5775023A (en) * 1981-05-28 1982-05-11 Fujitsu Ltd Pulse generating circuit
JPS60143017A (en) * 1983-12-29 1985-07-29 Advantest Corp Clock synchronizing logical device
JPS62239714A (en) * 1986-04-11 1987-10-20 Fujitsu Ltd Output circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5775023A (en) * 1981-05-28 1982-05-11 Fujitsu Ltd Pulse generating circuit
JPS60143017A (en) * 1983-12-29 1985-07-29 Advantest Corp Clock synchronizing logical device
JPS62239714A (en) * 1986-04-11 1987-10-20 Fujitsu Ltd Output circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0264235U (en) * 1988-10-31 1990-05-15

Similar Documents

Publication Publication Date Title
US4443887A (en) Frequency-dividing circuit
US3943379A (en) Symmetrical odd modulus frequency divider
JPH0467811B2 (en)
JPH0556085A (en) Interface circuit
JP2002055732A (en) Clock generator having deskew circuit
KR870010688A (en) Noise Pulse Suppression Circuit
US4493095A (en) Counter having a plurality of cascaded flip-flops
JPH0666664B2 (en) Digital event generator
JPH01190121A (en) Reset synchronization delay circuit
US4741005A (en) Counter circuit having flip-flops for synchronizing carry signals between stages
US6204711B1 (en) Reduced error asynchronous clock
US3297952A (en) Circuit arrangement for producing a pulse train in which the edges of the pulses have an exactly defined time position
JPH052016B2 (en)
JP3662411B2 (en) Trigger circuit
JP2666429B2 (en) Differentiator circuit
JP2643470B2 (en) Synchronous counter
JP4112699B2 (en) Integrated circuit
GB984233A (en) Logic system employing tunnel diodes
JPH03171820A (en) 2n-1 frequency dividing circuit
JP2638337B2 (en) Error counter circuit
KR100266574B1 (en) Sinchronizing signal delay circuit
JPS62177465A (en) Test signal generating circuit
JP2641964B2 (en) Divider
JPH0277914A (en) Multi-phase clock generating circuit
JPS59191927A (en) Synchronizing circuit