JPH01151623U - - Google Patents

Info

Publication number
JPH01151623U
JPH01151623U JP4892888U JP4892888U JPH01151623U JP H01151623 U JPH01151623 U JP H01151623U JP 4892888 U JP4892888 U JP 4892888U JP 4892888 U JP4892888 U JP 4892888U JP H01151623 U JPH01151623 U JP H01151623U
Authority
JP
Japan
Prior art keywords
input terminal
transformer
imaginary
real
fourier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP4892888U
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP4892888U priority Critical patent/JPH01151623U/ja
Publication of JPH01151623U publication Critical patent/JPH01151623U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Complex Calculations (AREA)

Description

【図面の簡単な説明】
第1図は本考案の実施例のブロツク図、第2図
はFIRフイルタの基本的なブロツク図、第3図
AはFIRフイルタと同様なコンボリユウシヨン
を周波数領域で得るようにしたブロツク図で、B
は2チヤンネル信号に応用する場合のブロツク図
である。 24……第1の実数入力端子、25……第1の
虚数入力端子、26……第1の高速デジタルフー
リエ変換器、27……第2の高速デジタルフーリ
エ変換器、28……第2の実数または虚数入力端
子、29……複素乗算器、30……高速デジタル
フーリエ逆変換器、31……実数出力端子、32
……虚数出力端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. 第1の実数入力端子と第1の虚数入力端子を有
    する第1の高速デジタルフーリエ変換器と、第2
    の実数入力端子と第2の虚数入力端子を有する第
    2の高速デジタルフーリエ変換器と、該第1と第
    2の高速デジタルフーリエ変換器の出力を互いに
    複素乗算する複素乗算器と、該複素乗算器の複素
    出力をフーリエ逆変換する高速デジタルフーリエ
    逆変換器とよりなり、2チヤンネル信号の一方の
    データを前記第1の実数入力端子に入力し、他方
    のデータを前記第1の虚数入力端子に入力し、前
    記高速デジタルフーリエ逆変換器の出力端子に所
    望の周波数特性の出力を得るべく前記実数または
    虚数入力端子のいずれか一方のフイルタ係数を入
    力することを特徴とするデジタルフイルタ。
JP4892888U 1988-04-12 1988-04-12 Pending JPH01151623U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4892888U JPH01151623U (ja) 1988-04-12 1988-04-12

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4892888U JPH01151623U (ja) 1988-04-12 1988-04-12

Publications (1)

Publication Number Publication Date
JPH01151623U true JPH01151623U (ja) 1989-10-19

Family

ID=31275055

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4892888U Pending JPH01151623U (ja) 1988-04-12 1988-04-12

Country Status (1)

Country Link
JP (1) JPH01151623U (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53132958A (en) * 1977-04-26 1978-11-20 Anritsu Electric Co Ltd Real time digital iqualizer or filter having continuously varying characteristic
JPS59100611A (ja) * 1982-11-30 1984-06-09 Nec Home Electronics Ltd デイジタル位相器
JPS60130908A (ja) * 1983-12-20 1985-07-12 Sony Corp グラフイツクイコライザ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53132958A (en) * 1977-04-26 1978-11-20 Anritsu Electric Co Ltd Real time digital iqualizer or filter having continuously varying characteristic
JPS59100611A (ja) * 1982-11-30 1984-06-09 Nec Home Electronics Ltd デイジタル位相器
JPS60130908A (ja) * 1983-12-20 1985-07-12 Sony Corp グラフイツクイコライザ

Similar Documents

Publication Publication Date Title
JPH01151623U (ja)
JPS6266358U (ja)
JPS6115827U (ja) 可変遅延線
JPS5868723U (ja) 周波数特性回路
JPS61104638U (ja)
JPS59173313U (ja) 不平衡雑音防止用インダクタ
JPS5929854U (ja) 可変等化器
JPS59169117U (ja) ラウドネスコントロ−ル回路
JPH03105024U (ja)
JPS60108070U (ja) サグ打消し回路
JPS6035633U (ja) 利得可変回路
JPS59144917U (ja) ト−ンコントロ−ル回路
JPS59187225U (ja) デイレイ調整回路
JPS60129718U (ja) 帯域除去フイルタ
JPS60114409U (ja) 吸収型高調波ろ波装置
JPS61126699U (ja)
JPS5848219U (ja) 超音波診断装置の受波回路
JPS5925489U (ja) 超音波受波回路
JPS60636U (ja) 乗算回路
JPS61197794U (ja)
JPS62127115U (ja)
JPS6017025U (ja) 可変フイルタ
JPH0339925U (ja)
JPS5876219U (ja) 周波数特性可変回路
JPS5959017U (ja) 増巾回路