JPH01150393A - 電子装置の誤動作防止回路 - Google Patents

電子装置の誤動作防止回路

Info

Publication number
JPH01150393A
JPH01150393A JP62310224A JP31022487A JPH01150393A JP H01150393 A JPH01150393 A JP H01150393A JP 62310224 A JP62310224 A JP 62310224A JP 31022487 A JP31022487 A JP 31022487A JP H01150393 A JPH01150393 A JP H01150393A
Authority
JP
Japan
Prior art keywords
unit
circuit
electronic device
power supply
enable signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62310224A
Other languages
English (en)
Inventor
Michio Takayama
高山 美知男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62310224A priority Critical patent/JPH01150393A/ja
Publication of JPH01150393A publication Critical patent/JPH01150393A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)
  • Mounting Of Printed Circuit Boards And The Like (AREA)
  • Control Of Voltage And Current In General (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は電子装置の誤動作防止回路に関する。
〔従来の技術〕
従来、ユニットの挿抜を行う場合は、通常電子装置の電
源を停止させて行っており、電子装置の機能の一時停止
をして行っていた。しかしながら電子装置の規模の拡大
、機能の多様化等により、この−時停止が許容されぬも
のとなり、そこで、従来はユニットの電子装置へ接続す
るコネクタ部の端子寸法を差別化し、例えば、長短二種
類の端子にして、電子装置への挿入時に長い端子が先ず
接続し、次に短い端子が接続するようにし段階的にユニ
ットを挿入して接続させている。
〔発明が解決しようとする問題点〕
上述した従来のユニット挿抜方法では、電子装置活性時
のユニット挿抜のタイミングの遅早によっては、電源供
給の保障や、ユニット挿抜過渡期の出力信号の状態レベ
ルの保障等に問題があり、必ずしも全ての誤動作を防止
するまでには到らず、システム全体の機能が一時停止す
る場合があるという欠点がある。
〔問題点を解決するための手段〕
本発明の電子装置の誤動作防止回路は、電子装置を構成
する各ユニットの動作の実行又は停止を制御するイネー
ブル信号を前記電子装置から受信するイネーブル信号受
信回路と、前記電子装置から挿抜されない他ユニットと
の信号入出力を前記電子装置からの入出力方向制御信号
と前記イネーブル信号とを用いて制御する入出力信号制
御回路と、前記電子装置の内部電源から供給される電力
と前記電子装置の外部電源から供給される電力との論理
和をとり、前記ユニットへ電源を供給する電源統合回路
とを有して構成し、前記電子装置から前記ユニットの挿
抜時に前記電子装置の誤動作を防止する。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明の一実施例を示す回路図、第2図は第1
図に示す本実施例が適用されているユニットが電子装置
のシェルフから挿抜されている状態を示す模式図である
第1図において、本実施例の電子装置の誤動作防止回路
1は、誤動作防止回路1を実装してユニッ1− (図示
省略)からのイネーブル信号dを受信して論理反転させ
るインバータ回路からなるイネーブル信号受信回路11
と、イネーブル信号受信回路11からのイネーブル信号
dを論理反転させた信号子とユニットがらの人出力方向
制御信号Cとの論理積によって入出力信号a、bのそれ
ぞれの入力、出力を制御する入出力信号制御回路12と
、ユニットの内部電源からの電力eと外部電源(図示省
略)からの電力fとの論理和によって供給電力gを出力
する電源統合回路13とを有して構成している。
尚、入出力信号制御回路12は、人出力方向制御信号C
とイネーブル信号dの論理反転信子との論理積をとるA
ND回路(以下ANDと記す)124と、ANDl 2
4の出力信号を論理反転させるインバータ回路(以下I
NVと記す)123と、入出力信号aを受信してAND
124の出力信号のゲート信号によって入出力信号aの
反転信号を出力信号すとするゲート回路(以下GATと
記す)122と、入出力信号すを受信してINV123
の出力信号のゲート信号によって入出力信号すの反転信
号を出力信号aとするGAT121とを有して構成して
いる。
第2図においては、本実施例の誤動作防止回路1が実装
さえているユニット30が、電子装置(図示省略)のシ
ェルフ20から挿抜されている状態を示している。
次に、本実施例の動作について第1図、第2図を併用し
て説明する。
電子装置(以下装置と記す)のシェルフ20ヘユニツト
30を挿入する時点およびシェルフ20からユニット3
0を抜き出す時点には、必ず、外部電源からの電力fを
電源統合回路13に供給しておく。
外部電源の電力fは電源統合回路13に送られこれを通
過しユニット3o内で消費される。
先ず、ユニット30挿入前には外部電源からの電力fに
より、イネーブル信号受信回路11および人出信号制御
回路12に電源供給を行う。
ここで、ユニット3oは未だシェルフ2oに挿入されて
いないので、イネーブル信号dは受信さえていない。従
ってイネーブル信号受信回路11は入出力信号制御回路
12に対して受信モードになる情報を送信する。入出力
信号制御回路12ではこの情報に従い、受信モードに設
定する。
次に上記状態にてユニット3oをシェルフ2゜に挿入す
る。ユニット3oの入出力信号制御回路12は受信モー
ドになっているので、装置に対して誤動作をもたらすこ
とはない。
ユニット30が装置に実装された後、装置よりイネーブ
ル信号dが送られて来るので、これをイネーブル信号受
信回路11で受ける。イネ−プル信号受信回路11では
、このイネーブル信号dに従いイネーブル信号dの論理
反転したイネーブル情報子を人出信号制御回路12に送
信する。
入出力信号制御回路12ではイネーブル情報子にて、強
制的な受信モードから解放されるので、以後はユニット
30内の入出力方向制御信号Cに従って信号の方向を定
め、以後、本ユニット30は他の実装済ユニットとの間
で通常の信号の授受を行う。
又、ユニット30が装置に実装されると、装置の内部電
源が電力eを電源統合回路13に供給するので、以後内
部電源を用いてユニット30を動作させれば良いので、
ユニット30と外部電源との接続は外して良い。
逆に、ユニット30を装置より抜き出す場合も、先ず外
部電源をユニット30しておけば、抜き出す時の過渡期
においても電源供給が保証されることにより入出力信号
制御回路12が誤動作することはない。
〔発明の効果〕
以上説明したように、本発明は、電子装置を構成するユ
ニット内に本発明による誤動作防止回路を実装すること
により、ユニットの挿抜時に電子装置に誤動作を与える
要因が無くなり、電子装置の機能停止をさせず、かつ電
子装置活性時にても誤動作することなく、ユニットの挿
抜を行うことが出来るので、従来起きていたユニットの
挿抜時でのシステム全体の機能の一時停止をなくするこ
とができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路図、第2図は第1
図に示す本実施例が適用されているユニートが電子装置
のシェルフから挿抜されている状態を示す模式図である
。 1・・・誤動作防止回路、11・・・イネーブル信号受
信回路、12・・・入出力信号制御回路、13・・・電
源統合回路、121,122・・・ゲート回路(G A
 T’ )、123・・・インバータ回路(INV)1
24・・・AND回路(AND)。 代理人 弁理士  内 原  音 第 16 刃2回

Claims (1)

    【特許請求の範囲】
  1. 電子装置を構成する各ユニットの動作の実行又は停止を
    制御するイネーブル信号を前記電子装置から受信するイ
    ネーブル信号受信回路と、前記電子装置から挿抜されな
    い他ユニットとの信号入出力を前記電子装置からの入出
    力方向制御信号と前記イネーブル信号とを用いて制御す
    る入出力信号制御回路と、前記電子装置の内部電源から
    供給される電力と前記電子装置の外部電源から供給され
    る電力との論理和をとり前記ユニットへ電源を供給する
    電源統合回路とを有して構成し、前記電子装置から前記
    ユニットの挿抜時に前記電子装置の誤動作を防止するこ
    とを特徴とする電子装置の誤動作防止回路。
JP62310224A 1987-12-07 1987-12-07 電子装置の誤動作防止回路 Pending JPH01150393A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62310224A JPH01150393A (ja) 1987-12-07 1987-12-07 電子装置の誤動作防止回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62310224A JPH01150393A (ja) 1987-12-07 1987-12-07 電子装置の誤動作防止回路

Publications (1)

Publication Number Publication Date
JPH01150393A true JPH01150393A (ja) 1989-06-13

Family

ID=18002684

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62310224A Pending JPH01150393A (ja) 1987-12-07 1987-12-07 電子装置の誤動作防止回路

Country Status (1)

Country Link
JP (1) JPH01150393A (ja)

Similar Documents

Publication Publication Date Title
US4984190A (en) Serial data transfer system
US4843539A (en) Information transfer system for transferring binary information
JPH09265436A (ja) データ転送装置
EP1311958B1 (en) Method and apparatus for removing and installing a computer system bus agent without powering down the computer system
JPS6197727A (ja) マイクロプロセツサ用電源装置
JPH01150393A (ja) 電子装置の誤動作防止回路
WO2000051281A3 (en) Power conservation with a synchronous master-slave serial data bus
JPH01150394A (ja) 電子装置の誤動作防止回路
JPH01150392A (ja) 電子装置の誤動作防止回路
JP3023397B2 (ja) 活性挿抜時の同期制御方式
JPH01150395A (ja) 電子装置の誤動作防止回路
JPS5954354A (ja) 信号伝送方法
JPH07240969A (ja) 車載用電子機器通信装置
JP3724034B2 (ja) 生産設備用制御回路
JPS61255445A (ja) Cpu監視回路
JP2001077800A (ja) シリアル伝送送受信回路
AU780732B2 (en) Circuit and method for input to failsafe "and" gate
JPH02297616A (ja) 活性保守プリント板のリセット方式
JPH0630534B2 (ja) 電源装置の故障検出回路
JPH02126580A (ja) パッケージ挿抜時の信号線雑音防止方式及び接続装置
JPH06110583A (ja) リセット回路
JPH0648833B2 (ja) 通話路盤データ送出制御方式
JP2569220B2 (ja) 論理回路の初期設定方法
JPS6388663A (ja) デ−タ転送制御方式
JP2770494B2 (ja) 二重化制御ユニット