JPH01101749A - Method for transmitting auxiliary signal - Google Patents
Method for transmitting auxiliary signalInfo
- Publication number
- JPH01101749A JPH01101749A JP62259140A JP25914087A JPH01101749A JP H01101749 A JPH01101749 A JP H01101749A JP 62259140 A JP62259140 A JP 62259140A JP 25914087 A JP25914087 A JP 25914087A JP H01101749 A JPH01101749 A JP H01101749A
- Authority
- JP
- Japan
- Prior art keywords
- frame
- auxiliary signal
- signal
- auxiliary
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 22
- 230000008054 signal transmission Effects 0.000 claims abstract description 8
- 230000005540 biological transmission Effects 0.000 claims description 11
- 238000001514 detection method Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 238000006243 chemical reaction Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Abstract
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、伝送路符号として1B2B符号を用いたディ
ジタル伝送システムで、補助信号を主信号に重畳して伝
送する補助信号伝送方法に関する。DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to an auxiliary signal transmission method in which an auxiliary signal is superimposed on a main signal and transmitted in a digital transmission system using a 1B2B code as a transmission line code.
本発明は、1B2B符号則に従う主信号上に周期的に符
号則違反を起こすフレームビットを挿入し、このフレー
ム内の特定ビットを補助ビットとして割り当て、この特
定ビットのレベル値に応じて符号則違反の有無を制御す
る方法において、フレームビットをにビットおきにn個
とし、n番目のフレームビットから起算してm番目(m
≠k+1)の特定ビットを補助ビットとすることにより
、
補助信号再生時の擬似同期の発生確率を低減することが
できるようにしたものである。The present invention periodically inserts a frame bit that causes a coding rule violation into the main signal that follows the 1B2B coding rule, allocates a specific bit in this frame as an auxiliary bit, and according to the level value of this specific bit, the coding rule is violated. In the method of controlling the presence or absence of
By using a specific bit (≠k+1) as an auxiliary bit, it is possible to reduce the probability of pseudo synchronization occurring when reproducing an auxiliary signal.
一般に、ディジタル伝送システムでは、本来伝送すべき
主信号の他に、打合わせ電話回線、伝送路切替信号など
システムの保守運用上に必要な主信号より低速度の信号
を補助信号として伝送することが要求される。このよう
な補助信号を伝送する方法としては、主信号とは別の回
線を用いて伝送する方法および主信号に重畳して伝送す
る方法とに分類されるが、経済性および柔軟性などの観
点から後者の方法が用いられることが多い。一般に、こ
のような方法では補助信号が主信号とは非同期の低速デ
ィジクル信号であるので、補助信号をいったん主信号に
同期した信号で多点サンプルした後に主信号への重畳が
行われる。また、安定な伝送特性を確保するために、主
信号を適当な伝送路符号に変換してから伝送するのが一
般的である。In general, in digital transmission systems, in addition to the main signal that should be transmitted, it is required to transmit auxiliary signals such as meeting telephone lines, transmission line switching signals, and other signals at a lower speed than the main signal that are necessary for system maintenance and operation. be done. Methods for transmitting such auxiliary signals are classified into methods of transmitting using a line separate from the main signal and methods of transmitting them by superimposing them on the main signal, but there are two methods for transmitting such auxiliary signals. Therefore, the latter method is often used. Generally, in such a method, since the auxiliary signal is a low-speed digital signal that is asynchronous to the main signal, the auxiliary signal is sampled at multiple points as a signal synchronized with the main signal, and then superimposed on the main signal. Furthermore, in order to ensure stable transmission characteristics, it is common to convert the main signal into an appropriate transmission line code before transmitting it.
補助信号を主信号に重畳する方法としては、補助信号を
主信号に対して時分割多重する方法および補助信号の情
報を主信号の符号則違反(Code Ru1eViol
ation 、以下CRVという。)として重畳する方
法などが知られている。特に伝送路符号としてCMIな
どの1B2B符号を採用した場合には、CRVによる補
助信号の重畳が回路規模などの面から優れているので、
一般に広く用いられている。Methods for superimposing the auxiliary signal on the main signal include a method of time-division multiplexing the auxiliary signal with respect to the main signal, and a method of superimposing the information of the auxiliary signal on the main signal according to code violation (Code Ru1eViol).
ation, hereinafter referred to as CRV. ) is known. In particular, when a 1B2B code such as CMI is adopted as a transmission line code, superimposition of auxiliary signals by CRV is superior in terms of circuit scale, etc.
Generally widely used.
このような方法では受信側でCRV検出を行うことによ
って補助信号情報の検出を行っているが、重畳されてい
る補助信号の時間的位置を特定するために第4図に示す
ようなフレームを構成することが行われる。すなわち、
第4図に示すように、主信号上に周期的に1ビツトずつ
CRVを起こすフレームビットFを挿入してフレームを
構成し、そのフレーム内の特定のビットを補助信号ビッ
トAUXに割り当てる。補助信号ビットAUxが「1」
の場合はCRVあり、「0」の場合はCRVなしとして
制御し、補助信号を主信号に重畳させる。In such a method, auxiliary signal information is detected by performing CRV detection on the receiving side, but in order to specify the temporal position of the superimposed auxiliary signal, a frame as shown in Fig. 4 is constructed. What is done is done. That is,
As shown in FIG. 4, a frame is constructed by inserting frame bits F, which cause CRV periodically one bit at a time, on the main signal, and a specific bit within the frame is assigned to the auxiliary signal bit AUX. Auxiliary signal bit AUx is “1”
In the case of , CRV is present, and in the case of 0, CRV is not present, and the auxiliary signal is superimposed on the main signal.
第2図は回路構成の一例であるが、送信側のフレームカ
ウンタ3でフレームが生成され読取回路4で補助データ
信号が読み取られ、1B2BB2化回路1のCRV制御
入力端子14へ加えられて主信号に重畳される。受信側
ではフレームカウンタ5および同期検出回路6でフレー
ムビットの検出が行われ、補助信号ビットの位置を特定
し、続出回路7でそのビットのCRVの有無を判定して
補助信号情報の再生を行う。FIG. 2 shows an example of a circuit configuration. A frame is generated by a frame counter 3 on the transmitting side, an auxiliary data signal is read by a reading circuit 4, and the main signal is applied to the CRV control input terminal 14 of the 1B2BB2 converting circuit 1. superimposed on On the receiving side, a frame counter 5 and a synchronization detection circuit 6 detect frame bits, specify the position of the auxiliary signal bit, and a continuation circuit 7 determines whether there is a CRV for that bit and reproduces the auxiliary signal information. .
このような従来の補助信号重畳方法では、補助信号情報
として補助信号ビットに「1」が連続した場合にフレー
ム同期をとる際のフレームビットとの識別性が損なわれ
、擬似同期を生ずる可能性が高い欠点がある。In such a conventional auxiliary signal superimposition method, if the auxiliary signal bits have consecutive 1's as auxiliary signal information, the distinguishability with the frame bits when synchronizing the frame is lost, and there is a possibility that false synchronization may occur. There are high disadvantages.
本発明はこのような欠点を除去するもので、フレームビ
ットの識別性が高い補助信号伝送方法を提供することを
目的とする。The present invention aims to eliminate such drawbacks and provides an auxiliary signal transmission method in which frame bits are highly distinguishable.
本発明は、1B2B符号則に従う主信号の伝送速度に比
べて充分に低い伝送速度のディジタル信号を補助信号と
してこの主信号に重畳する補助信号伝送方法において、
符号則違反が与えられるフレームビットをにビットおき
にn個配し、このn個のフレームビットを周期的に主信
号に重畳し、このフレームビットのn番目のフレームビ
ットから起算してm番目(ただし、mf−に+1)のビ
ットを補助信号に割り当て、この補助信号の二値レベル
に基づき上記フレームビットに符号則違反を与えるか否
かを制御することを特徴とする。The present invention provides an auxiliary signal transmission method in which a digital signal having a transmission rate sufficiently lower than the transmission rate of the main signal according to the 1B2B coding rule is superimposed on the main signal as an auxiliary signal.
Arrange n frame bits for which a coding rule violation is given every other bit, and periodically superimpose these n frame bits on the main signal. However, the present invention is characterized in that a bit of mf-+1) is assigned to the auxiliary signal, and based on the binary level of this auxiliary signal, it is controlled whether or not a coding rule violation is given to the frame bit.
kビットおきに符号則違反を起こすフレームビットをn
個配して得られるフレームパルスを周期的に主信号に重
畳してフレームを構成し、n番目のFビットから第m番
目(mfに+1)のフレーム内のビットを補助信号に割
り当て、補助信号が「1」である場合は符号則違反を起
こし、補助信号が「0」である場合は符号則違反を起こ
さないよう制御することによって補助信号を主信号に重
畳して伝送する。Let n be the frame bits that cause a sign rule violation every k bits.
A frame is constructed by periodically superimposing the frame pulses obtained by individually distributing the frame pulses on the main signal, and the bits in the frame from the n-th F bit to the m-th (+1 to mf) are assigned to the auxiliary signal. If the auxiliary signal is "1", a coding rule violation occurs, and if the auxiliary signal is "0", the auxiliary signal is superimposed on the main signal and transmitted by controlling so as not to cause a coding rule violation.
以下、本発明の実施例を図面に基づき説明する。 Embodiments of the present invention will be described below based on the drawings.
第1図は、この本発明の方法で符号化された信号の一実
施例の構成を示すフレーム構成図である。FIG. 1 is a frame configuration diagram showing the configuration of one embodiment of a signal encoded by the method of the present invention.
ただし、この実施例はに=1、n=2、mf2の場合を
示す。第2図は、補助信号を主信号に重畳して符号化し
て伝送し、これを復号化して補助信号を再生する方式の
構成を示すブロック構成図である。第3図は、第2図の
各部の信号波形を示す波形図である。However, this embodiment shows the case where n=1, n=2, and mf2. FIG. 2 is a block diagram showing the configuration of a system in which an auxiliary signal is superimposed on a main signal, encoded, transmitted, and decoded to reproduce the auxiliary signal. FIG. 3 is a waveform diagram showing signal waveforms at each part in FIG. 2.
この実施例方式は、第2図に示すように、1B2BB2
化回路1、フレームカウンタ3および読取回路4とを有
する送信側と、1B2BB2化回路2、フレームカウン
タ5、同期検出回路6および読出回路7とを有する受信
側とを備える。This embodiment method is as shown in FIG.
The transmitting side includes a converting circuit 1, a frame counter 3, and a reading circuit 4, and the receiving side includes a 1B2BB2 converting circuit 2, a frame counter 5, a synchronization detection circuit 6, and a read circuit 7.
さて、クロック入力端子9へ入力されたクロック信号を
用いてフレームカウンタ3で第3図(a)に示すフレー
ムが生成される。一方、補助信号入力端子10へ入力さ
れた信号は読取回路4でフレーム周期ごとにサンプルさ
れて読み込まれ、第3図ら)に示す波形が1B2BB2
化回路1のCRV制御入力端子14に加えられる。この
ようにして、第1図に示すように、1ビツトおきにCR
Vを起こすフレームビットの2個からなるフレームパル
スでフレームが構成され、フレーム内の2番目のFビッ
トから第m番目(m≠2)に補助信号情報が割り当てら
れ、補助信号が「1」である場合はCRVを起こし、補
助信号が「0」である場合にはCRVを起こさないよう
制御して補助信号を主信号に重畳することが可能になる
。Now, using the clock signal input to the clock input terminal 9, the frame counter 3 generates the frame shown in FIG. 3(a). On the other hand, the signal input to the auxiliary signal input terminal 10 is sampled and read every frame period by the reading circuit 4, and the waveform shown in FIG.
is applied to the CRV control input terminal 14 of the conversion circuit 1. In this way, as shown in FIG.
A frame is composed of a frame pulse consisting of two frame bits that cause a It becomes possible to superimpose the auxiliary signal on the main signal by controlling to cause CRV if the auxiliary signal is "0" and not to cause the CRV if the auxiliary signal is "0".
受信側では、1B2BB2化回路2で主信号の復号と同
時にCRV検出が行われ、CRV検出出力端子15に第
3図(C)に示す波形が得られる。受信側で再生された
クロックに基づきフレームカウンタ5で第3図(d)に
示すフレーム信号が再生され、同期検出回路6で第3図
(C)の再生出力との同期検出が行われる。この際に補
助信号に「1」が連続するような場合でも、フレームパ
ルスは1ビツトおきの2個のフレームビットFで構成さ
れ、フレームパルスと補助信号ビットAUXの間は2ビ
ツト以上の間隔があるので、従来のフレーム構成による
場合に比較して擬似同期を生ずる確率を著しく小さくす
ることができる。On the receiving side, CRV detection is performed simultaneously with decoding of the main signal in the 1B2BB2 conversion circuit 2, and a waveform shown in FIG. 3(C) is obtained at the CRV detection output terminal 15. Based on the clock reproduced on the receiving side, the frame counter 5 reproduces the frame signal shown in FIG. 3(d), and the synchronization detection circuit 6 detects synchronization with the reproduced output of FIG. 3(C). At this time, even if the auxiliary signal is "1" continuously, the frame pulse is composed of two frame bits F every other bit, and there is an interval of 2 bits or more between the frame pulse and the auxiliary signal bit AUX. Therefore, the probability of pseudo synchronization occurring can be significantly reduced compared to the conventional frame structure.
本発明は、以上説明したように、kビットおきにCRV
を起こすFビットをn個用いて構成されるフレームパル
スと第n番目のFビットから起算して第m番目(m≠k
+1)のフレーム内ビットに割り当てられた補助信号ビ
ットとを用いてフレームを構成するので、従来知られて
いる1個のFビットを用いてフレームを構成する方法に
比較してほぼ同等の回路規模で受信側での補助信号再生
に伴う擬似同期発生確率を著しく改善して安定な補助信
号伝送を可能にする効果がある。As explained above, the present invention provides CRV for every k bits.
The frame pulse is composed of n F bits that cause
Since the frame is constructed using the auxiliary signal bits assigned to the bits within the frame of This has the effect of significantly improving the probability of pseudo synchronization occurring due to auxiliary signal reproduction on the receiving side, thereby enabling stable auxiliary signal transmission.
第1図は本発明の方法で符号化された信号の構成を示す
フレーム構成図。
第2図は符号則違反によって主信号に重畳して補助信号
を伝送する方式の構成を示すブロック構成図。
第3図は第2図での各部の信号波形を示す波形図。
第4図は従来の方法で符号化された信号の構成を示すフ
レーム構成図。
1・・・1B2BB2化回路、2・・・1B2BB2化
回路、3.5・・・フレームカウンタ、4・・・読取回
路、6・・・同期検出回路、7・・・続出回路、8・・
・主信号入力端子、9・・・クロック入力端子、10・
・・補助信号入力端子、11・・・主信号出力端子、1
2・・・補助信号出力端子、13・・・クロック出力端
子、14・・・CRV制御入力端子、15・・・CRV
検出出力端子。FIG. 1 is a frame configuration diagram showing the configuration of a signal encoded by the method of the present invention. FIG. 2 is a block diagram showing the configuration of a system for transmitting an auxiliary signal by superimposing it on a main signal due to violation of the coding rule. FIG. 3 is a waveform diagram showing signal waveforms at various parts in FIG. 2. FIG. 4 is a frame configuration diagram showing the configuration of a signal encoded by a conventional method. 1...1B2BB2 conversion circuit, 2...1B2BB2 conversion circuit, 3.5...Frame counter, 4...Reading circuit, 6...Synchronization detection circuit, 7...Continuation circuit, 8...
・Main signal input terminal, 9... Clock input terminal, 10.
...Auxiliary signal input terminal, 11...Main signal output terminal, 1
2... Auxiliary signal output terminal, 13... Clock output terminal, 14... CRV control input terminal, 15... CRV
Detection output terminal.
Claims (1)
充分に低い伝送速度のディジタル信号を補助信号として
この主信号に重畳する補助信号伝送方法において、 符号則違反が与えられるフレームビットをkビットおき
にn個配し、このn個のフレームビットを周期的に主信
号に重畳し、このフレームビットのn番目のフレームビ
ットから起算してm番目(ただし、m≠k+1)のビッ
トを補助信号に割り当て、この補助信号の二値レベルに
基づき上記フレームビットに符号則違反を与えるか否か
を制御することを特徴とする補助信号伝送方法。(1) In an auxiliary signal transmission method in which a digital signal with a transmission speed sufficiently lower than the transmission speed of the main signal according to the 1B2B coding rule is superimposed on the main signal as an auxiliary signal, the frame bits that violate the coding rule are k bits. These n frame bits are periodically superimposed on the main signal, and the m-th bit (where m≠k+1) counting from the n-th frame bit of these frame bits is used as the auxiliary signal. 1. An auxiliary signal transmission method, characterized in that the auxiliary signal transmission method is characterized in that it is controlled whether or not a coding rule violation is given to the frame bits based on the binary level of the auxiliary signal.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62259140A JPH01101749A (en) | 1987-10-14 | 1987-10-14 | Method for transmitting auxiliary signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62259140A JPH01101749A (en) | 1987-10-14 | 1987-10-14 | Method for transmitting auxiliary signal |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH01101749A true JPH01101749A (en) | 1989-04-19 |
Family
ID=17329882
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62259140A Pending JPH01101749A (en) | 1987-10-14 | 1987-10-14 | Method for transmitting auxiliary signal |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH01101749A (en) |
-
1987
- 1987-10-14 JP JP62259140A patent/JPH01101749A/en active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4818995A (en) | Parallel transmission system | |
EP0545915B1 (en) | Device for transmitting data words representing a digitized analog signal | |
US4353130A (en) | Device for processing serial information which includes synchronization words | |
US4813040A (en) | Method and apparatus for transmitting digital data and real-time digitalized voice information over a communications channel | |
US4805197A (en) | Method and apparatus for recovering clock information from a received digital signal and for synchronizing that signal | |
JPH0685510B2 (en) | Digital transmission system | |
CA1123963A (en) | Digital signal transmission system | |
CA1062372A (en) | Digital data signalling systems and apparatus therefor | |
US4785464A (en) | Method and device for regenerating the integrity of the bit rate in a plesiosynchronous system | |
JPH01101749A (en) | Method for transmitting auxiliary signal | |
JPH01302946A (en) | Code violation detection circuit | |
JPH01292927A (en) | Data transmitting system | |
KR920001999B1 (en) | Coding apparatus and magnetic recording system the same | |
JPH0145788B2 (en) | ||
JP2576526B2 (en) | I / O signal monitoring circuit | |
JP2668967B2 (en) | Frame synchronization method | |
JPH0123016B2 (en) | ||
JP2894705B2 (en) | Synchronous signal multiplex transmission method | |
JPS63234454A (en) | Reproducing system of sampling clock for decoding | |
JPS63131642A (en) | Data signal reproducing method | |
JPH0347792B2 (en) | ||
JPH0332255A (en) | Service signal transmission system | |
JPS62207049A (en) | Coding system | |
JPH02271734A (en) | Frame synchronizing system | |
JPS63151131A (en) | Time division multiplex transmission system |