JP7484972B2 - 印刷装置 - Google Patents
印刷装置 Download PDFInfo
- Publication number
- JP7484972B2 JP7484972B2 JP2022106544A JP2022106544A JP7484972B2 JP 7484972 B2 JP7484972 B2 JP 7484972B2 JP 2022106544 A JP2022106544 A JP 2022106544A JP 2022106544 A JP2022106544 A JP 2022106544A JP 7484972 B2 JP7484972 B2 JP 7484972B2
- Authority
- JP
- Japan
- Prior art keywords
- type mosfet
- voltage
- comparator
- gate driver
- amplifier circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000001514 detection method Methods 0.000 claims description 39
- 230000003321 amplification Effects 0.000 claims description 13
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 13
- 239000007788 liquid Substances 0.000 claims description 12
- 239000003990 capacitor Substances 0.000 description 27
- 238000000034 method Methods 0.000 description 23
- 238000010586 diagram Methods 0.000 description 20
- 230000006870 function Effects 0.000 description 12
- 230000000630 rising effect Effects 0.000 description 9
- 238000005070 sampling Methods 0.000 description 9
- 239000003086 colorant Substances 0.000 description 6
- 238000011010 flushing procedure Methods 0.000 description 4
- 239000000463 material Substances 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
Images
Landscapes
- Ink Jet (AREA)
- Particle Formation And Scattering Control In Inkjet Printers (AREA)
Description
以下本発明を実施の形態1に係る印刷装置を示す図面に基づいて説明する。図1は、印刷装置を略示する平面図である。以下の説明では、図1に示す前後左右を使用する。前後方向は搬送方向に対応し、左右方向は走査方向に対応する。また図1の表側が上側に対応し、裏側が下側に対応し、上下も使用する。
ら左方へと他の位置からある位置へ前記ヘッドを移動させる第2移動とを行う。
ら駆動波形信号Paが分離されて、駆動波形信号Paによってアクチュエータ88が駆動される。なお、駆動波形信号Paの凹凸を表すために、データAkを3個以上必要とする。
周波数が90kHzとなる。つまり、圧力室81にインクを充填していない場合におけるインクジェットヘッド8の共振周波数は、圧力室81にインクを充填している場合におけるインクジェットヘッド8の共振周波数よりも大きい。
以下本発明を実施の形態2に係る印刷装置1を示す図面に基づいて説明する。図10は、アンプ53、制御回路51及び検知回路57の構成を略示する回路図である。実施の形態2の構成のうち、実施の形態1と同様な構成については同じ符号を付し、その詳細な説明を省略する。
以下本発明を実施の形態3に係る印刷装置を示す図面に基づいて説明する。実施の形態3に係る構成の内、実施の形態1又は2と同様な構成については同じ符号を付し、その詳細な説明を省略する。図13は、アンプ53及び制御回路51の構成を略示する回路図である。実施の形態3においては、アンプ53の電源構成は、0ボルト以上の電圧が供給される単電源構成である。第1電源53kの電圧は可変である。制御回路51は第1電源53kの電圧を変更することができる。制御回路51は、メモリ55に記憶されている駆動波形データを読み出し、駆動波形データをデジタルデータとしてD/Aコンバータ52に出力する。駆動波形データは複数の信号レベルを示す情報を含む。D/Aコンバータ52は、いずれかの信号レベルのアナログ信号を出力する。アンプ53の増幅率は可変値であり、例えば10倍である。ユーザは、アンプ53の増幅率を事前に設定可能である。
以下本発明を実施の形態4に係る印刷装置1を示す図面に基づいて説明する。図16は、アンプ53、制御回路51及び検知回路57の構成を略示する回路図である。実施の形態4に係る構成の内、実施の形態2又は3と同様な構成については同じ符号を付し、その詳細な説明を省略する。実施の形態4において、印刷装置1は検知回路57を備える。検知回路57はアンプ53の出力電圧を検知し、制御回路51に出力する。
51 制御回路(制御部)
53 アンプ(増幅回路)
53a コンパレータ
53b ゲートドライバ回路
53c NMOS回路
53c1 第1N型MOSFET
53c2 第2N型MOSFET
53h 負帰還配線
531 スイッチ
57 検知回路(電圧検知部)
88 アクチュエータ(エネルギー付与素子)
Claims (8)
- 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線を備え、
前記コンパレータの出力端子とグランドとを接続するスイッチと、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記電圧検知部が、0ボルト以上、0ボルトよりも高い閾値電圧以下の開閉トリガー電圧を検知した場合、前記制御部は前記スイッチを所定時間閉じ、
前記所定時間が経過した場合、又は前記電圧検知部が前記開閉トリガー電圧を検知しない場合、前記制御部は前記スイッチを開く
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線を備え、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記ゲートドライバは、前記コンパレータの出力に応じた出力を行う有効状態と、前記コンパレータの出力に応じた出力を行わない無効状態とを切り替え可能であり、
前記電圧検知部が、前記コンパレータのプラス入力端子に入力される最大電圧値よりも低い第1閾値電圧以上、前記最大電圧値よりも高い第2閾値電圧以下の無効電圧を検知した場合、前記制御部は前記ゲートドライバを無効状態にし、
前記電圧検知部が前記無効電圧を検知しない場合、前記制御部は前記ゲートドライバを有効状態にする
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線を備え、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記ゲートドライバは、前記コンパレータの出力に応じた出力を行う有効状態と、前記コンパレータの出力に応じた出力を行わない無効状態とを切り替え可能であり、
前記電圧検知部が、前記コンパレータのプラス入力端子に入力される最大電圧値よりも低い第1閾値電圧以上、前記最大電圧値よりも高い第2閾値電圧以下の無効電圧を検知した場合、前記制御部は前記ゲートドライバを所定時間無効状態にし、
前記所定時間が経過した場合、前記制御部は前記ゲートドライバを有効状態にする
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線を備え、
制御部を備え、
前記増幅回路から出力されるべき目標電圧を示す信号が前記制御部に入力され、
前記目標電圧が0ボルトである場合、前記制御部は前記コンパレータのプラス端子に0ボルト未満の電圧を入力させる
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線を備え、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記電圧検知部が、0ボルト以上、0ボルトよりも高い閾値電圧以下の開閉トリガー電圧を検知した場合、前記制御部は前記コンパレータのプラス端子に0ボルト未満の電圧を入力させ、
前記電圧検知部が前記開閉トリガー電圧を検知しない場合、前記制御部は前記コンパレータのプラス端子に前記駆動波形を入力させる
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線と、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記電圧検知部が、0ボルト以上、0ボルトよりも高い閾値電圧以下の開閉トリガー電圧を検知した場合、前記制御部は前記コンパレータのプラス端子に0ボルト未満の電圧を所定時間入力させ、
前記所定時間が経過した場合、前記制御部は前記コンパレータのプラス端子に前記駆動波形を入力させる
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線と、
制御部を備え、
前記電源は供給電圧を変更可能な電源であり、
前記増幅回路から出力されるべき目標電圧を示す信号が前記制御部に入力され、
前記目標電圧が0ボルトよりも高い電圧である場合、前記制御部は前記電源の供給電圧を、前記目標電圧であって、前記コンパレータのプラス端子に入力される電圧と前記増幅回路の増幅率との積よりも低い電圧に変更する
印刷装置。 - 駆動波形を増幅する増幅回路と、
前記増幅回路にて増幅された前記駆動波形によって駆動し、液体にエネルギーを付与してノズルから吐出させるエネルギー付与素子と
を備え、
前記増幅回路は、
前記駆動波形がプラス入力端子に入力されるコンパレータと、
前記コンパレータの出力が入力されるゲートドライバと、
前記ゲートドライバによって駆動される第1N型MOSFETと、
前記ゲートドライバによって駆動される第2N型MOSFETと、
を備え、
前記第1N型MOSFETのドレインは電源に接続され、
前記第1N型MOSFETのソースは前記第2N型MOSFETのドレインに接続され、
前記第2N型MOSFETのソースはグランドに接続され、
前記コンパレータのマイナス入力端子と、前記第1N型MOSFETのソース及び前記第2N型MOSFETのドレインとを接続する負帰還配線と、
前記増幅回路の出力電圧を検知する電圧検知部と、
制御部と
を備え、
前記電源は供給電圧を変更可能な電源であり、
前記電圧検知部が、前記コンパレータのプラス入力端子に入力される最大電圧値よりも低い第1閾値電圧以上、前記最大電圧値よりも高い第2閾値電圧以下の電圧を検知した場合、前記制御部は前記電源の供給電圧を、前記増幅回路から出力されるべき目標電圧であって、前記コンパレータのプラス端子に入力される電圧と前記増幅回路の増幅率との積よりも低い電圧に変更する
印刷装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022106544A JP7484972B2 (ja) | 2022-06-30 | 2022-06-30 | 印刷装置 |
US18/339,285 US20240007053A1 (en) | 2022-06-30 | 2023-06-22 | Printing device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022106544A JP7484972B2 (ja) | 2022-06-30 | 2022-06-30 | 印刷装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2024006013A JP2024006013A (ja) | 2024-01-17 |
JP7484972B2 true JP7484972B2 (ja) | 2024-05-16 |
Family
ID=89539660
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2022106544A Active JP7484972B2 (ja) | 2022-06-30 | 2022-06-30 | 印刷装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7484972B2 (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012235412A (ja) | 2011-05-09 | 2012-11-29 | Seiko Epson Corp | 容量性負荷駆動回路及び流体噴射装置 |
JP2015051523A (ja) | 2013-09-05 | 2015-03-19 | セイコーエプソン株式会社 | 液体吐出装置 |
JP2016141105A (ja) | 2015-02-04 | 2016-08-08 | セイコーエプソン株式会社 | 液体吐出装置、ヘッドユニット、容量性負荷駆動回路および容量性負荷駆動回路の制御方法 |
-
2022
- 2022-06-30 JP JP2022106544A patent/JP7484972B2/ja active Active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012235412A (ja) | 2011-05-09 | 2012-11-29 | Seiko Epson Corp | 容量性負荷駆動回路及び流体噴射装置 |
JP2015051523A (ja) | 2013-09-05 | 2015-03-19 | セイコーエプソン株式会社 | 液体吐出装置 |
JP2016141105A (ja) | 2015-02-04 | 2016-08-08 | セイコーエプソン株式会社 | 液体吐出装置、ヘッドユニット、容量性負荷駆動回路および容量性負荷駆動回路の制御方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2024006013A (ja) | 2024-01-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8662612B2 (en) | Image forming apparatus including recording head for ejecting liquid droplets | |
JP2003001817A (ja) | ヘッド駆動装置及び画像記録装置 | |
US20120274689A1 (en) | Liquid ejecting apparatus and method of controlling liquid ejecting apparatus | |
JP4408608B2 (ja) | ヘッド駆動制御装置及び画像記録装置 | |
JP4355528B2 (ja) | 画像形成装置 | |
US20230311490A1 (en) | Printing device | |
JP7484972B2 (ja) | 印刷装置 | |
US7600837B2 (en) | Droplet ejection apparatus | |
JP7501572B2 (ja) | 印刷装置 | |
JP7484971B2 (ja) | 印刷装置 | |
JP5055738B2 (ja) | 液体噴射装置、及び、その制御方法 | |
JP4218138B2 (ja) | インクジェット式記録装置 | |
US11059288B2 (en) | Drive circuit for liquid ejecting device and liquid ejecting device | |
US11331913B2 (en) | Drive circuit for liquid ejecting device and liquid ejecting device | |
US7744189B2 (en) | Liquid ejecting apparatus | |
JP2001179949A (ja) | インクジェット式記録装置 | |
JP7476859B2 (ja) | ヘッド及び印刷装置 | |
JP6233690B2 (ja) | 液滴吐出装置及び画像形成装置 | |
US20240007053A1 (en) | Printing device | |
US11633950B2 (en) | Image forming apparatus, droplet discharge control method, and storage medium | |
JP2010162767A (ja) | 液体吐出装置及びその制御方法 | |
JP7468592B1 (ja) | 印刷装置、印刷方法及びコンピュータプログラム | |
JP7533214B2 (ja) | 印刷装置及びヘッド | |
JP7358910B2 (ja) | 液体吐出装置 | |
JP7501568B2 (ja) | 印刷装置、駆動制御方法、及びコンピュータプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230328 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20231205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240202 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240402 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240415 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7484972 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |