JP7410088B2 - 撮像素子、撮像装置、画像データ出力方法、及びプログラム - Google Patents

撮像素子、撮像装置、画像データ出力方法、及びプログラム Download PDF

Info

Publication number
JP7410088B2
JP7410088B2 JP2021126630A JP2021126630A JP7410088B2 JP 7410088 B2 JP7410088 B2 JP 7410088B2 JP 2021126630 A JP2021126630 A JP 2021126630A JP 2021126630 A JP2021126630 A JP 2021126630A JP 7410088 B2 JP7410088 B2 JP 7410088B2
Authority
JP
Japan
Prior art keywords
output
image data
output line
image
image sensor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021126630A
Other languages
English (en)
Other versions
JP2021176244A (ja
Inventor
亮 長谷川
智行 河合
仁史 桜武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Publication of JP2021176244A publication Critical patent/JP2021176244A/ja
Priority to JP2023216236A priority Critical patent/JP2024023794A/ja
Application granted granted Critical
Publication of JP7410088B2 publication Critical patent/JP7410088B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/65Control of camera operation in relation to power supply
    • H04N23/651Control of camera operation in relation to power supply for reducing power consumption by affecting camera operations, e.g. sleep mode, hibernation mode or power off of selective parts of the camera
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/62Control of parameters via user interfaces
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/95Computational photography systems, e.g. light-field imaging systems
    • H04N23/951Computational photography systems, e.g. light-field imaging systems by using two or more images to influence resolution, frame rate or aspect ratio
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/40Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled
    • H04N25/44Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array
    • H04N25/445Extracting pixel data from image sensors by controlling scanning circuits, e.g. by modifying the number of pixels sampled or to be sampled by partially reading an SSIS array by skipping some contiguous pixels within the read portion of the array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/766Addressed sensors, e.g. MOS or CMOS sensors comprising control or output lines used for a plurality of functions, e.g. for pixel output, driving, reset or power
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/79Arrangements of circuitry being divided between different or multiple substrates, chips or circuit boards, e.g. stacked image sensors

Description

本開示の技術は、撮像素子、撮像装置、画像データ出力方法、及びプログラムに関する。
特開2017-188760号公報には、メモリ基板と信号処理基板とが積層された積層型撮像素子が開示されている。メモリ基板は、画素基板が出力する画素信号を一時的に蓄えるDRAM(Dynamic Random Access Memory)等のメモリを有する。信号処理基板は、メモリ基板に蓄えられた画像信号に対する各種信号処理を実行する。特開2017-188760号公報に記載の積層型撮像素子では、信号処理基板は、各種信号処理を施した画像信号を画像処理部に出力する。画像処理部は、信号処理基板から入力された画像信号に対してデモザイク処理を施す。また、画像処理部は、デモザイク処理後の画像信号を表示部に対して表示させ、かつ、記憶部に対して記憶させる。
特開2015-177301号公報には、撮像部及び画像処理部を備えたデジタルカメラが開示されている。特許文献2に記載のデジタルカメラでは、撮像部が画像処理部に接続されており、画像処理部が電気的に撮像部の後段に位置する。そのため、撮像部により撮像されることで得られた画像データは撮像部から画像処理部に出力される。画像処理部は、画像データを用いて予め定められた演算処理を行い、演算結果に基づいてTTL(Through The Lens)方式のオートホワイトバランス処理を行う。また、画像処理部は、撮像部から提供されたAF(Auto Focus)評価値を用いてAF処理を行う。
再公表2013-164915号公報には、撮像素子及びシステム制御部を備えた撮像装置が開示されている。撮像素子はシステム制御部に接続されている。システム制御部は電気的に撮像素子の後段に位置する。システム制御部は、画像処理部を備えており、撮像素子は、画像信号をシステム制御部の画像処理部に引き渡す。画像処理部は、ワークメモリを用いて種々の画像処理を施し、画像データを生成する。ここで生成された画像データは、記録部に記録され、かつ、表示信号に変換されて表示部に表示される。
特許文献4には、入射光を受光して光電変換する撮像手段と、撮像手段から出力されるアナログ画像信号をデジタル画像データに変換する複数のAD変換手段と、複数のAD変換手段により変換される少なくとも1フレームのデジタル画像データを記憶可能な記憶手段と、複数のAD変換手段により変換されたデジタル画像データのサイズを変更する処理手段と、前記デジタル画像データを外部に出力する出力手段と、を備えた撮像素子(506)が開示されている。
特許文献4に記載の撮像素子(506)では、複数のAD変換手段から記憶手段までの間でデジタル画像データがパラレルに伝送され、処理手段により、第1のデジタル画像データと、第1のデジタル画像データよりもサイズの小さい第2のデジタル画像データと、が生成される。そして、出力部により、第1のデジタル画像データ及び第2のデジタル画像データが外部(507)に出力される場合に、第1のデジタル画像データが記憶手段に記憶されると共に、出力手段により、第2のデジタル画像データが第1のデジタル画像データよりも優先されて外部(507)に出力される。
また、特開2018-38073号公報に記載の撮像素子(506)では、撮像手段により第1の動画と、第1の動画よりもフレームレートが高い第2の動画が撮像される。そして、出力手段により第1の動画に対応する第1のデジタル画像データ及び第2の動画に対応する第2のデジタル画像データが外部に出力される場合に、第2のデジタル画像データが記憶手段に記憶されると共に、出力手段により、第1のデジタル画像データが第2のデジタル画像データよりも優先されて外部(507)に出力される。
特開2017-188760号公報、特開2015-177301号公報、再公表2013-164915号公報、及び特開2018-38073号公報に記載の技術は何れも、電気的に撮像素子の後段に位置する処理部(以下、「後段の処理部」と称する)に対して撮像素子から画像データが転送される。そして、後段の処理部は、撮像素子から転送された画像データに対して各種処理を施すことで表示用の画像データと記録用の画像データとを生成して出力する。
しかしながら、後段の処理部では、撮像素子からの画像データの受信以外にも様々な画像処理を行っているため、撮像素子から転送される画像データのデータ量が増大すると、データ量が増大した分だけ、後段の処理部での処理負荷が大きくなる。後段の処理部での処理負荷が大きくなると、消費電力も増大する。
後段の処理部の処理負荷を軽減する方法としては、例えば、図17に示すように、後段の処理部として第1LSI(Large-Scale Integration)及び第2LSIを用いて画像データを分散処理する方法が考えられる。
図17に示す例では、撮像素子の一例であるCMOS(Complementary Metal Oxide Semiconductor)イメージセンサが、被写体を撮像することで、被写体の画像を示す画像データを生成する。CMOSイメージセンサは、120fps(frames per second)で単一の出力ラインを介して第1LSIに画像データを出力する。第1LSIは、CMOSイメージセンサから入力された画像データをDRAMに格納する。そして、第1LSIは、DRAMから画像データを読み出し、読み出した画像データをPCI-express等のシリアル通信技術を用いて第2LSIに転送する。
しかし、この場合、第1LSIとDRAMとの間での処理負荷、及び第1LSIと第2LSIとの間での処理負荷により消費電力が増大する虞がある。
本発明の一つの実施形態は、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる撮像素子、撮像装置、画像データ出力方法、及びプログラムを提供する。
本開示の技術に係る第1の態様は、撮像素子であって、被写体が撮像されることで得られた撮像画像データに対してA/D変換を行い、かつ、前記撮像素子に内蔵された処理部と、前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能であり、かつ、前記撮像素子に内蔵された記憶部と、前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記撮像素子の外部に出力し、かつ、前記撮像素子に内蔵された出力部と、を含み、前記出力部は、第1出力ライン及び第2出力ラインを有し、前記第1出力ラインは、前記外部に設けられた第1出力先に接続され、前記第2出力ラインは、前記外部に設けられた第2出力先に接続され、前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とが異なっている、撮像素子である。
従って、本開示の技術に係る第1の態様の撮像素子は、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる。
本開示の技術に係る第2の態様は、第1出力ラインに対して適用される出力フレームレートは、第2出力ラインに対して適用される出力フレームレートよりも高く、前記第1出力ラインの消費電力は、前記第2出力ラインの消費電力より大きい、第1の態様に係る撮像素子である。
従って、本開示の技術に係る第2の態様の撮像素子は、第1信号処理部に対して、第2信号処理部で実行される処理よりも高速な処理を実行させることができる。
本開示の技術に係る第3の態様は、第1出力ラインから出力される出力用画像データの1フレーム分の出力データ量は、第2出力ラインから出力される出力用画像データの1フレーム分の出力データ量よりも少なく、前記第1出力ラインの消費電力は、前記第2出力ラインの消費電力より小さい、第1の態様に係る撮像素子である。
従って、本開示の技術に係る第3の態様の撮像素子は、第1出力ラインでの出力に要する消費電力を、第2出力ラインでの出力に要する消費電力よりも低減することができる。
本開示の技術に係る第4の態様は、nを予め定められた正の実数とした場合、第1出力ラインに対して適用される出力フレームレートは、第2出力ラインに対して適用される出力フレームレートのn倍であり、第1出力ラインから出力される出力用画像データの1フレーム分の出力データ量は、第2出力ラインから出力される出力用画像データの1フレーム分の出力データ量の1/n倍である、第1の態様に係る撮像素子である。
従って、本開示の技術に係る第4の態様の撮像素子は、消費電力の低減に寄与する出力フレームレート及び出力データ量を定めることができる。
本開示の技術に係る第5の態様は、第1出力ラインと第2出力ラインとで、出力用画像データのビット数を異ならせることで前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とを異ならせる、第1の態様から第4の態様の何れか1つの態様に係る撮像素子である。
従って、本開示の技術に係る第5の態様の撮像素子は、出力部から第1信号処理部に出力用画像データが出力される場合に要する時間と、出力部から第2信号処理部に出力用画像データが出力される場合に要する時間とを異ならせることができる。
本開示の技術に係る第6の態様は、第1出力ラインから出力される出力用画像データのビット数は、第2出力ラインから出力される出力用画像データのビット数よりも小さい、第5の態様に係る撮像素子である。
従って、本開示の技術に係る第6の態様の撮像素子は、出力部から第1信号処理部に出力用画像データが出力される場合に要する時間を、出力部から第2信号処理部に出力用画像データが出力される場合に要する時間よりも短くすることができる。
本開示の技術に係る第7の態様は、第1出力ラインから出力される出力用画像データは、表示用の画像データであり、第2出力ラインから出力される出力用画像データは、記録用の画像データである、第2の態様から第6の態様の何れか1つの態様に係る撮像素子である。
従って、本開示の技術に係る第7の態様の撮像素子は、第1信号処理部に対して表示用の画像データを処理させ、かつ、第2信号処理部に対して記録用の画像データを処理させることができる。
本開示の技術に係る第8の態様は、第2出力ラインから出力される出力用画像データは、撮像素子内で撮像画像データに対して画像処理が行われて得られた画像データである、第1の態様から第7の態様の何れか1つの態様に係る撮像素子である。
従って、本開示の技術に係る第8の態様の撮像素子は、撮像画像データに対する全ての画像処理が第2信号処理部で実行される場合に比べ、第2信号処理部にかかる画像処理の負荷を軽減することができる。
本開示の技術に係る第9の態様は、撮像画像データは、互いに異なる画素が間引かれた複数の間引き画像を示す複数の間引き画像データであり、画像処理は、複数の間引き画像データを合成する処理を含む処理である、第8の態様に係る撮像素子である。
従って、本開示の技術に係る第9の態様の撮像素子は、撮像画像データとして間引き無しの撮像画像データのみを用いるに比べ、データ量に起因する消費電力の増大を抑制することができる。
本開示の技術に係る第10の態様は、撮像素子は、光電変換素子を有し、光電変換素子に記憶部が積層された積層型撮像素子である、第1の態様から第9の態様の何れか1つの態様に係る撮像素子である。
従って、本開示の技術に係る第10の態様の撮像素子は、光電変換素子に記憶部が積層されていないタイプの撮像素子を用いる場合に比べ、撮像素子内での処理の高速化を実現することができる。
本開示の技術に係る第11の態様は、本開示の技術の第1の態様から第10の態様の何れか1つの態様に係る撮像素子と、撮像素子に含まれる出力部により出力された出力用画像データに基づく画像を表示部に対して表示させる制御を行う制御部と、を含む、撮像装置である。
従って、本開示の技術に係る第11の態様の撮像装置は、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる。
本開示の技術に係る第12の態様は、被写体が撮像されることで得られた撮像画像データに対してA/D変換を行う処理部と、前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能な記憶部と、第1出力ライン及び第2出力ラインを有する出力部と、が内蔵された撮像素子の画像データ出力方法であって、前記第1出力ラインを、前記撮像素子の外部に設けられた第1出力先信号処理部に接続し、前記第2出力ラインを、前記外部に設けられた第2出力先信号処理部に接続し、前記出力部が、前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記外部に出力し、前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とで、前記出力用画像データの出力フレームレートと前記出力用画像データの出力データ量とのうちの少なくとも一方を異ならせることを含む、画像データ出力方法である。
従って、本開示の技術に係る第12の態様の画像データ出力方法は、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる。
本開示の技術に係る第13の態様は、被写体が撮像されることで得られた撮像画像データに対してA/D変換を行う処理部と、前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能な記憶部と、第1出力ライン及び第2出力ラインを有する出力部と、が内蔵された撮像素子に含まれる前記出力部としてコンピュータを機能させるプログラムであって、前記第1出力ラインは、前記撮像素子の外部に設けられた第1出力先信号処理部に接続され、前記第2出力ラインは、前記外部に設けられた第2出力先信号処理部に接続され、前記出力部は、前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記外部に出力し、前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とで、前記出力用画像データの出力フレームレートと前記出力用画像データの出力データ量とのうちの少なくとも一方が異なっている、プログラムである。
従って、本開示の技術に係る第13の態様のプログラムは、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる。
本開示の技術に係る第14の態様は、撮像素子であって、被写体が撮像されることで得られた撮像画像データに対してA/D変換を行う、撮像素子に内蔵されたプロセッサと、前記A/D変換が行われることで得られた前記撮像画像データを記憶可能であり、かつ、撮像素子に内蔵されたメモリと、を含み、プロセッサは、メモリに記憶された撮像画像データに基づく出力用画像データを出力し、第1出力ライン及び第2出力ラインを有し、第1出力ラインは、外部に設けられた第1出力先に接続され、第2出力ラインは、外部に設けられた第2出力先に接続され、第1出力ラインの消費電力と第2出力ラインの消費電力とが異なっている、撮像素子である。
本発明の一つの実施形態によれば、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる、という効果が得られる。
実施形態に係るレンズ交換式カメラである撮像装置の外観の一例を示す斜視図である。 実施形態に係る撮像装置の背面側を示す背面図である。 実施形態に係る撮像装置のハードウェア構成の一例を示すブロック図である。 実施形態に係る撮像装置のハイブリッドファインダーの構成の一例を示す概略構成図である。 実施形態に係る撮像装置に含まれる撮像装置本体のハードウェア構成の一例を示すブロック図である。 実施形態に係る撮像装置に含まれる撮像素子の概略構成の一例を示す概略構成図である。 実施形態に係る撮像装置に含まれる撮像素子の要部構成の一例を示すブロック図である。 実施形態に係る表示用画像データ生成処理の流れの一例を示すフローチャートである。 実施形態に係る記録用画像データ生成処理の流れの一例を示すフローチャートである。 実施形態に係る出力回路処理の流れの一例を示すフローチャートである。 画像データの処理の流れの一例を示す状態遷移図である。 実施形態に係る撮像装置によって実行されるシーケンシャル処理の一例を示すタイムチャートである。 図12に示すシーケンシャル処理の第1変形例を示すタイムチャートである。 図12に示すシーケンシャル処理の第2変形例を示すタイムチャートである。 実施形態に係るプログラムが記憶された記憶媒体から、実施形態に係るプログラムが撮像素子にインストールされる態様の一例を示す概念図である。 実施形態に係る撮像素子が組み込まれたスマートデバイスの概略構成の一例を示すブロック図である。 従来技術に係る撮像装置に含まれるCMOSイメージセンサにより被写体が撮像されることで得られた画像データの転送形態の一例を示す概念図である。
以下、添付図面に従って本開示の技術に係る撮像装置の実施形態の一例について説明する。
一例として図1に示すように、撮像装置10は、レンズ交換式カメラである。撮像装置10は、撮像装置本体12と、撮像装置本体12に交換可能に装着される交換レンズ14と、を含み、レフレックスミラーが省略されたデジタルカメラである。交換レンズ14は、手動操作により光軸方向に移動可能なフォーカスレンズ16を有する撮像レンズ18を含む。
また、撮像装置本体12には、ハイブリッドファインダー(登録商標)21が設けられている。ここで言うハイブリッドファインダー21とは、例えば光学ビューファインダー(以下、「OVF」という)及び電子ビューファインダー(以下、「EVF」という)が選択的に使用されるファインダーを指す。なお、OVFとは、“optical viewfinder”の略称を指す。また、EVFとは、“electronic viewfinder” の略称を指す。
交換レンズ14は、撮像装置本体12に対して交換可能に装着される。また、交換レンズ14の鏡筒には、撮像装置10がマニュアルフォーカスモードの場合に使用されるフォーカスリング22が設けられている。フォーカスリング22の手動による回転操作に伴って、フォーカスレンズ16は光軸方向に移動し、被写体距離に応じた合焦位置で後述の撮像素子20(図3参照)に被写体光が結像される。
撮像装置本体12の前面には、ハイブリッドファインダー21に含まれるOVFのファインダー窓24が設けられている。また、撮像装置本体12の前面には、ファインダー切替えレバー23が設けられている。OVFで視認可能な光学像とEVFで視認可能な電子像であるライブビュー画像は、ファインダー切替レバー23を矢印SW方向に回動させることで切り換わる。ここで言う「ライブビュー画像」とは、光電変換素子で撮像されることにより得られた表示用の動画像を指す。ライブビュー画像は、一般的には、スルー画像とも称されている。
撮像装置本体12の上面には、レリーズボタン25、撮像系のモード、及び再生系のモード等の設定用のダイヤル28が設けられている。
レリーズボタン25は、撮像準備指示部及び撮像指示部として機能し、撮像準備指示状態と撮像指示状態との2段階の押圧操作が検出可能である。撮像準備指示状態とは、例えば待機位置から中間位置(半押し位置)まで押下される状態を指し、撮像指示状態とは、中間位置を超えた最終押下位置(全押し位置)まで押下される状態を指す。なお、以下では、「待機位置から半押し位置まで押下される状態」を「半押し状態」といい、「待機位置から全押し位置まで押下される状態」を「全押し状態」という。
撮像装置10では、動作モードとして撮像モードと再生モードとがユーザの指示に応じて選択的に設定される。撮像モードは、表示用撮像モードと記録用撮像モードとに大別される。
表示用撮像モードでは、連続的な撮像により得られた連続する複数フレーム分の表示用画像データに基づくライブビュー画像が後述の第1ディスプレイ40及び/又は第2ディスプレイ80(図3参照)に表示される動作モードである。表示用画像データは、ライブビュー画像用の画像データであり、後述の第1処理回路100(図3参照)により、被写体の画像を示す撮像画像データに基づいて生成される。撮像画像データとは、後述の光電変換素子92(図6参照)により被写体が撮像されることで得られた画像データを指す。なお、以下では、説明の便宜上、撮像画像データにより示される画像を「撮像画像」と称する。
記録用撮像モードは、ライブビュー画像が後述の第1ディスプレイ40及び/又は第2ディスプレイ80に表示され、かつ、記録用画像データが後述の記録用装置218(図5参照)に記録される動作モードである。記録用画像データは、静止画像データと動画像データとに大別され、後述の処理回路94により撮像画像データに基づいて生成される。
撮像モードが設定されると、先ず、撮像装置10は、表示用撮像モードになる。表示用撮像モードでは、レリーズボタン25が押圧操作された場合に、撮像装置10は、表示用撮像モードから記録用撮像モードに移行する。ここで、レリーズボタン25が押圧操作された場合とは、半押し状態の場合及び全押し状態の場合を指す。
撮像モードでは、マニュアルフォーカスモードとオートフォーカスモードとがユーザの指示に応じて選択的に設定される。オートフォーカスモードでは、レリーズボタン25が半押し状態にされることにより撮像条件の調整が行われ、その後、引き続き全押し状態にすると露光が行われる。つまり、レリーズボタン25が半押し状態にされることによりAE(Automatic Exposure)機能が働いて露出状態が設定された後、AF(Auto-Focus)機能が働いて合焦制御され、レリーズボタン25を全押し状態にすると撮像が行われる。
一例として図2に示すように、撮像装置本体12の背面には、タッチパネル・ディスプレイ30、十字キー32、メニューキー34、指示ボタン36、及びファインダー接眼部38が設けられている。
タッチパネル・ディスプレイ30は、第1ディスプレイ40及びタッチパネル42(図3も参照)を備えている。第1ディスプレイ40としては、液晶ディスプレイ又は有機EL(Electro-Luminescence)ディスプレイが挙げられる。
第1ディスプレイ40は、画像及び文字情報等を表示する。第1ディスプレイ40は、撮像装置10が撮像モードの場合に連続的な撮像により得られたライブビュー画像の表示に用いられる。また、第1ディスプレイ40は、静止画撮像の指示が与えられた場合に撮像されることで得られた単一フレームの撮像画像の一例である静止画像の表示にも用いられる。更に、第1ディスプレイ40は、撮像装置10が再生モードの場合の再生画像の表示及びメニュー画面等の表示にも用いられる。
タッチパネル42は、透過型のタッチパネルであり、第1ディスプレイ40の表示領域の表面に重ねられている。タッチパネル42は、例えば、指又はスタイラスペン等の指示体による接触を検知する。タッチパネル42は、検知結果(タッチパネル42に対する指示体による接触の有無)を示す検知結果情報を所定周期(例えば100ミリ秒)で既定の出力先(例えば、後述のCPU52(図3参照))に出力する。検知結果情報は、タッチパネル42が指示体による接触を検知した場合、タッチパネル42上の指示体による接触位置を特定可能な二次元座標(以下、「座標」という)を含み、タッチパネル42が指示体による接触を検知していない場合、座標を含まない。
十字キー32は、1つ又は複数のメニューの選択、ズーム及びコマ送り等の各種の指令信号を出力するマルチファンクションのキーとして機能する。メニューキー34は、第1ディスプレイ40の画面上に1つ又は複数のメニューを表示させる指令を行うためのメニューボタンとしての機能と、選択内容の確定及び実行等を指令する指令ボタンとしての機能とを兼備した操作キーである。指示ボタン36は、選択項目などを消去する場合、指定内容を取消す場合、及び1つ前の操作状態に戻す場合等に操作される。
撮像装置10は、記録用撮像モードとして、静止画撮像モードと動画撮像モードとを有する。静止画撮像モードは、撮像装置10により被写体が撮像されることで得られた静止画像を記録する動作モードであり、動画撮像モードは、撮像装置10により被写体が撮像されることで得られた動画像を記録する動作モードである。
一例として図3に示すように、撮像装置10は、撮像装置本体12に備えられたマウント44(図1も参照)と、マウント44に対応する交換レンズ14側のマウント46と、を含む。交換レンズ14は、マウント44にマウント46が結合されることにより撮像装置本体12に交換可能に装着される。
撮像レンズ18は、絞り47及びモータ49を含む。絞り47は、フォーカスレンズ16よりも撮像装置本体12側に配置されており、モータ49に接続されている。絞り47は、モータ49の動力を受けて作動することで露出を調節する。
撮像レンズ18は、スライド機構48及びモータ50を含む。スライド機構48は、フォーカスリング22の操作が行われることでフォーカスレンズ16を光軸L1に沿って移動させる。スライド機構48には光軸L1に沿ってスライド可能にフォーカスレンズ16が取り付けられている。また、スライド機構48にはモータ50が接続されており、スライド機構48は、モータ50の動力を受けてフォーカスレンズ16を光軸L1に沿ってスライドさせる。
モータ49,50は、マウント44,46を介して撮像装置本体12に接続されており、撮像装置本体12からの命令に従って駆動が制御される。なお、本実施形態では、モータ49,50の一例として、ステッピングモータを適用している。従って、モータ49,50は、撮像装置本体12からの命令によりパルス電力に同期して動作する。また、図3に示す例では、モータ49,50が撮像レンズ18に設けられている例が示されているが、これに限らず、モータ49及びモータ50のうちの少なくとも1つは撮像装置本体12に設けられていてもよい。
撮像装置10は、被写体を撮像することで得た静止画像及び動画像を記録するデジタルカメラである。撮像装置本体12は、操作部54、第1後段回路100、及び第2後段回路200を備えている。第1後段回路100は、本開示の技術に係る「第1信号処理部」の一例である。第2後段回路200は、本開示の技術に係る「第2信号処理部」の一例である。
操作部54は、第1後段回路100に対して各種指示を与える際にユーザによって操作されるユーザインタフェースである。操作部54は、レリーズボタン25、ダイヤル28、ファインダー切替レバー23、十字キー32、メニューキー34、及び指示ボタン36を含む。操作部54によって受け付けられた各種指示は、上述した操作内容信号としてCPU52に出力され、CPU52は、操作部54から入力された操作内容信号に応じた処理を実行する。
第1後段回路100及び第2後段回路200は何れも、撮像素子20から送り出されるデータを受け取る側の回路である。第1後段回路100は、第1出力ライン102を介して撮像素子20に接続されており、撮像素子20から第1出力ライン102を介して送り出されるデータを受け取り、受け取ったデータに対して各種処理を施す。第2後段回路200は、第2出力ライン202を介して撮像素子20に接続されており、撮像素子20から第2出力ライン202を介して送り出されるデータを受け取り、受け取ったデータに対して各種処理を施す。
なお、以下では、説明の便宜上、第1後段回路100及び第2後段回路200を区別して説明する必要がない場合、符号を付さずに単に「後段回路」と称する。本実施形態では、後段回路として、IC(Integrated Circuit)が採用されている。ICの一例としては、LSIが挙げられる。
第1後段回路100は、CPU(Central Processing Unit)52、入力I/F(Interface)56、一次記憶部58、二次記憶部60、画像処理部62、外部I/F63、第1表示制御部64、第2表示制御部66、位置検出部70、デバイス制御部74、及び接続I/F104を含む。本実施形態では、CPU52として、単数のCPUを例示しているが、本開示の技術はこれに限定されず、CPU52に代えて複数のCPUを採用してもよい。つまり、CPU52によって実行される各種処理は、1つのプロセッサ、又は、物理的に離れている複数のプロセッサによって実行されるようにしてもよい。
なお、本実施形態では、画像処理部62、第1表示制御部64、第2表示制御部66、位置検出部70、及びデバイス制御部74の各々がASIC(Application Specific Integrated Circuit)によって実現されている。但し、本開示の技術はこれに限定されるものではない。例えば、ASICに代えてPLD(Programmable Logic Device)及びFPGA(Field-Programmable Gate Array)のうちの少なくとも1つが採用されてもよい。また、ASIC、PLD、及びFPGAのうちの少なくとも1つが採用されてもよい。また、CPU、ROM(Read Only Memory)、及びRAM(Random Access Memory)を含むコンピュータが採用されてもよい。CPUは、単数であってもよいし、複数であってもよい。また、画像処理部62、第1表示制御部64、第2表示制御部66、位置検出部70、及びデバイス制御部74のうちの少なくとも1つが、ハードウェア構成及びソフトウェア構成の組み合わせによって実現されてもよい。
CPU52、タッチパネル42、入力I/F56、一次記憶部58、二次記憶部60、画像処理部62、外部I/F63、第1表示制御部64、第2表示制御部66、接続I/F104、及び操作部54は、バス68を介して相互に接続されている。
CPU52は、第1後段回路100の全体を制御する。本実施形態に係る撮像装置10では、撮像装置10がオートフォーカスモードの場合に、CPU52が、撮像によって得られた画像のコントラスト値が最大となるようにモータ50を駆動制御することによって合焦制御を行う。また、撮像装置10がオートフォーカスモードの場合に、CPU52は、撮像によって得られた画像の明るさを示す物理量であるAE情報を算出する。CPU52は、レリーズボタン25が半押し状態とされたときには、AE情報により示される画像の明るさに応じたシャッタスピード及びF値を導出する。そして、CPU52は、導出したシャッタスピード及びF値となるように関係各部を制御することによって露出状態の設定を行う。
一次記憶部58とは、揮発性のメモリを意味し、例えばRAMを指す。二次記憶部60とは、不揮発性のメモリを意味し、例えばフラッシュメモリ又はHDD(Hard Disk Drive)を指す。
二次記憶部60には、各種プログラムが記憶されている。CPU52は、二次記憶部60から各種プログラムを読み出し、読み出した各種プログラムを一次記憶部58に展開する。CPU52は、一次記憶部58に展開した各種プログラムに従って第1後段回路100の全体を制御する。
入力I/F56は、撮像素子20に第1出力ライン102を介して接続されている。入力I/F56には、撮像画像データに基づく表示用画像データが撮像素子20から入力される。
CPU52は、撮像素子20から入力I/F56を介して表示用画像データを取得し、取得した表示用画像データを画像処理部62に出力する。
画像処理部62は、CPU52から入力された表示用画像データに対して信号処理を施し、信号処理を施した表示用画像データをCPU52の制御下で第1表示制御部64及び/又は第2表示制御部66に出力する。
第1表示制御部64は、第1ディスプレイ40に接続されており、第1ディスプレイ40に対して、表示用画像データに基づく画像等を表示させる。第2表示制御部66は、第2ディスプレイ80に接続されており、第2ディスプレイ80に対して、表示用画像データに基づく画像等を表示させる。第2ディスプレイ80としては、液晶ディスプレイ又は有機ELディスプレイが挙げられる。
なお、以下では、説明の便宜上、第1後段回路100が、第1ディスプレイ40及び第2ディスプレイ80に対して120fpsでライブビュー画像等の動画像を表示させることを前提として説明する。
外部I/F63は、外部表示装置(図示省略)に接続されている。外部表示装置としては、例えば、ディスプレイ付きのスマートデバイス及び/又はディスプレイ付きのPC(Personal Computer)が挙げられる。
接続I/F104は、第2後段回路200に接続されており、CPU52は、接続I/F104を介して第2後段回路200との間で各種情報の入出力を行う。各種情報の入出力には、例えば、再生用画像を示す再生用画像信号の第2後段回路200からの入力、並びに、タッチパネル42及び/又は操作部54によって受け付けられた各種指示の内容を示す指示内容信号の第2後段回路200への出力等が含まれる。
位置検出部70は、CPU52に接続されている。位置検出部70は、マウント44,46を介してフォーカスリング22に接続されており、フォーカスリング22の回転角度を検出し、検出結果である回転角度を示す回転角度情報をCPU52に出力する。CPU52は、位置検出部70から入力された回転角度情報に応じた処理を実行する。
撮像モードが設定されると、被写体を示す画像光は、手動操作により移動可能なフォーカスレンズ16を含む撮像レンズ18及びメカニカルシャッタ72を介してカラーの撮像素子20の受光面に結像される。
デバイス制御部74は、CPU52に接続されている。また、デバイス制御部74は、撮像素子20及びメカニカルシャッタ72に接続されている。更に、デバイス制御部74は、マウント44,46を介して撮像レンズ18のモータ49,50に接続されている。
デバイス制御部74は、CPU52の制御下で、撮像素子20、メカニカルシャッタ72、及びモータ49,50を制御する。
一例として図4に示すように、ハイブリッドファインダー21は、OVF76及びEVF78を含む。OVF76は、対物レンズ81と接眼レンズ86とを有する逆ガリレオ式ファインダーであり、EVF78は、第2ディスプレイ80、プリズム84、及び接眼レンズ86を有する。
また、対物レンズ81の前方には、液晶シャッタ88が配設されており、液晶シャッタ88は、EVF78を使用する際に、対物レンズ81に光学像が入射しないように遮光する。
プリズム84は、第2ディスプレイ80に表示される電子像又は各種の情報を反射させて接眼レンズ86に導き、且つ、光学像と第2ディスプレイ80に表示される電子像及び/又は各種情報とを合成する。
第2表示制御部66は、OVFモードの場合、液晶シャッタ88が非遮光状態になるように制御し、接眼レンズ86から光学像が視認できるようにする。また、第2表示制御部66は、EVFモードの場合、液晶シャッタ88が遮光状態になるように制御し、接眼レンズ86から第2ディスプレイ80に表示される電子像のみが視認できるようにする。
なお、以下では、説明の便宜上、第1ディスプレイ40及び第2ディスプレイ80を区別して説明する必要がない場合は、符号を付さずに「表示装置」と称する。表示装置は、本開示の技術に係る「表示部」の一例である。また、以下では、説明の便宜上、第1表示制御部64及び第2表示制御部66を区別して説明する必要がない場合は、符号を付さずに「表示制御部」と称する。ここで言う「表示制御部」は、本開示の技術に係る「制御部」の一例である。
一例として図5に示すように、第2後段回路200は、CPU204、一次記憶部206、二次記憶部208、画像処理部210、外部I/F212、入力I/F214、及び接続I/F216を含む。本実施形態では、CPU204として、単数のCPUを例示しているが、本開示の技術はこれに限定されず、CPU204に代えて複数のCPUを採用してもよい。つまり、CPU204によって実行される各種処理は、1つのプロセッサ、又は、物理的に離れている複数のプロセッサによって実行されるようにしてもよい。
本実施形態では、画像処理部210がASICによって実現されている。但し、本開示の技術はこれに限定されるものではない。例えば、ASICに代えてPLD及びFPGAのうちの少なくとも1つが採用されてもよい。また、ASIC、PLD、及びFPGAのうちの少なくとも1つが採用されてもよい。また、CPU、ROM、及びRAMを含むコンピュータが採用されてもよい。CPUは、単数であってもよいし、複数であってもよい。また、画像処理部210は、ハードウェア構成及びソフトウェア構成の組み合わせによって実現されてもよい。
なお、以下では、説明の便宜上、第2後段回路200では、60fpsで画像データの処理が行われることを前提として説明する。
CPU204、一次記憶部206、二次記憶部208、画像処理部210、外部I/F212、入力I/F214、及び接続I/F216は、バス220を介して相互に接続されている。
CPU204は、第2後段回路200の全体を制御する。一次記憶部206とは、揮発性のメモリを意味し、例えばRAMを指す。二次記憶部208とは、不揮発性のメモリを意味し、例えばフラッシュメモリ又はHDDを指す。
二次記憶部208には、各種プログラムが記憶されている。CPU204は、二次記憶部208から各種プログラムを読み出し、読み出した各種プログラムを一次記憶部206に展開する。CPU204は、一次記憶部206に展開した各種プログラムに従って第2後段回路200の全体を制御する。
入力I/F214は、撮像素子20に第2出力ライン202を介して接続されている。入力I/F214には、撮像画像データに基づく記録用画像データが撮像素子20から入力される。
CPU204は、撮像素子20から入力I/F214を介して記録用画像データを取得し、取得した記録用画像データを画像処理部210に出力する。
画像処理部210は、CPU204から入力された記録用画像データに対して信号処理を施し、信号処理を施した記録用画像データをCPU204の制御下で二次記憶部208及び/又は外部I/F212に出力する。二次記憶部208は、画像処理部210から入力された記録用画像データを記憶する。
外部I/F212は、記録用装置218に接続されている。記録用装置218は、画像データを記録する装置である。記録用装置218としては、例えば、メモリカード、スマートデバイス、SSD(Solid State Drive)、USB(Universal Serial Bus)メモリ、PC、サーバ、及びプリンタ等が挙げられる。外部I/F63は、画像処理部210から入力された記録用画像データを記録用装置218に出力する。記録用装置218は、画像処理部210から外部I/F212を介して入力された記録用画像データを記録する。
撮像素子20は、本開示の技術に係る「積層型撮像素子」の一例である。撮像素子20は、例えば、CMOSイメージセンサである。一例として図6に示すように、撮像素子20には、光電変換素子92、処理回路94、及びメモリ96が内蔵されている。撮像素子20では、光電変換素子92に対して処理回路94及びメモリ96が積層されている。なお、メモリ96は、本開示の技術に係る「記憶部」の一例である。
処理回路94は、例えば、LSIであり、メモリ96は、例えば、RAMである。本実施形態では、メモリ96の一例として、DRAMが採用されている。但し、本開示の技術はこれに限らず、SRAM(Static Random Access Memory)であってもよい。
本実施形態では、処理回路94は、ASICによって実現されている。但し、本開示の技術はこれに限定されるものではない。例えば、ASICに代えてPLD及びFPGAのうちの少なくとも1つが採用されてもよい。また、ASIC、PLD、及びFPGAのうちの少なくとも1つが採用されてもよい。また、CPU、ROM、及びRAMを含むコンピュータが採用されてもよい。CPUは、単数であってもよいし、複数であってもよい。また、処理回路94は、ハードウェア構成及びソフトウェア構成の組み合わせによって実現されてもよい。
光電変換素子92は、マトリクス状に配置された複数のフォトセンサを有している。本実施形態では、フォトセンサの一例として、フォトダイオードが採用されている。また、複数のフォトセンサの一例としては、“4896×3265”画素分のフォトダイオードが挙げられる。
光電変換素子92は、カラーフィルタを備えており、カラーフィルタは、輝度信号を得るために最も寄与するG(緑)に対応するGフィルタ、R(赤)に対応するRフィルタ、及びB(青)に対応するBフィルタを含む。本実施形態では、光電変換素子92の複数のフォトダイオードに対してGフィルタ、Rフィルタ、及びBフィルタが行方向(水平方向)及び列方向(垂直方向)の各々に既定の周期性で配置されている。そのため、撮像装置10は、R,G,B信号の同時化処理等を行う際に、繰り返しパターンに従って処理を行うことが可能となる。なお、同時化処理とは、単板式のカラー撮像素子のカラーフィルタ配列に対応したモザイク画像から画素毎に全ての色情報を算出する処理を指す。例えば、RGB3色のカラーフィルタからなる撮像素子の場合、同時化処理とは、RGBからなるモザイク画像から画素毎にRGB全ての色情報を算出する処理を意味する。
なお、ここでは、撮像素子20としてCMOSイメージセンサを例示しているが、本開示の技術はこれに限定されず、例えば、光電変換素子92がCCD(Charge Coupled Device)イメージセンサであっても本開示の技術は成立する。
撮像素子20は、いわゆる電子シャッタ機能を有しており、デバイス制御部74の制御下で電子シャッタ機能を働かせることで、光電変換素子92内の各フォトダイオードの電荷蓄積時間を制御する。電荷蓄積時間とは、いわゆるシャッタスピードを指す。
撮像装置10では、ローリングシャッタ方式で、静止画像用の撮像と、動画像用の撮像とが行われる。静止画像用の撮像は、電子シャッタ機能を働かせ、かつ、メカニカルシャッタ72を作動させることで実現され、ライブビュー画像用の撮像は、メカニカルシャッタ72を作動させずに、電子シャッタ機能を働かせることで実現される。
処理回路94は、デバイス制御部74によって制御される。処理回路94は、光電変換素子92により被写体が撮像されることで得られた撮像画像データを読み出す。撮像画像データは、光電変換素子92に蓄積された信号電荷である。処理回路94は、光電変換素子92から読み出した撮像画像データに対してA/D(Analog/Digital)変換を行う。処理回路94は、撮像画像データに対してA/D変換を行うことで得た撮像画像データをメモリ96に記憶する。処理回路94は、メモリ96から撮像画像データを取得し、取得した撮像画像データに基づく画像データである出力用画像データを第1後段回路100の入力I/F56及び第2後段回路200の入力I/F214に出力する。なお、以下では、説明の便宜上、「撮像画像データに基づく画像データである出力用画像データ」を単に「出力用画像データ」と称する。また、本実施形態では、出力用画像データの一例として、記録用画像データ及び表示用画像データが採用されている。
処理回路94は、撮像画像データに対して第1処理と第2処理とを行う。第1処理とは、光電変換素子92から撮像画像データを読み出し、読み出した撮像画像データをメモリ96に記憶し、メモリ96から撮像画像データを取得し、取得した撮像画像データに対して画像処理を施すことで出力用画像データを生成する処理を指す。第2処理とは、出力用画像データを撮像素子20の外部に出力する処理を指す。ここで言う「撮像素子20の外部」とは、例えば、後段回路を指す。
撮像素子20では、第1フレームレートで被写体が撮像される。処理回路94は、第1フレームレートで第1処理を行い、本開示の技術に係る出力フレームレートの一例である第2フレームレートで第2処理を行う。なお、本実施形態では、第1フレームレートとして、120fpsが採用されている。
第2フレームレートは、高フレームレートと低フレームレートとに大別される。高フレームレートとは、低フレームレートよりも高いフレームレートを指す。本実施形態では、高フレームレートの一例として、120fpsが採用されており、低フレームレートの一例として、60fpsが採用されている。
一例として図7に示すように、処理回路94は、光電変換素子駆動回路94A、デジタル処理回路94B、画像処理回路94C、及び出力回路94Dを含む。処理回路94は、デバイス制御部74を介してCPU52の制御下で動作する。
光電変換素子駆動回路94Aは、光電変換素子92及びデジタル処理回路94Bに接続されている。メモリ96は、デジタル処理回路94B及び画像処理回路94Cに接続されている。画像処理回路94Cは出力回路94D及びメモリ96に接続されている。出力回路94Dは、第1出力ライン102を介して第1後段回路100の入力I/F56に接続されている。また、出力回路94Dは、第2出力ライン202を介して第2後段回路200の入力I/F214に接続されている。
光電変換素子駆動回路94Aは、デバイス制御部74の制御下で、光電変換素子92を制御し、光電変換素子92からアナログの撮像画像データを読み出す。デジタル処理回路94Bは、光電変換素子駆動回路94Aにより読み出されたアナログの撮像画像データをデジタル化し、デジタル化した撮像画像データをメモリ96に記憶する。メモリ96は、複数フレームの撮像画像データを記憶可能なメモリである。画像処理回路94Cは、メモリ96から撮像画像データを取得し、取得した撮像画像データに対して信号処理を施す。
撮像画像データは、間引き撮像画像を示す間引き撮像画像データと間引き無し撮像画像を示す間引き無し撮像画像データとに類別される。
間引き撮像画像データは、光電変換素子92からインターレースで読み出された画像データである。間引き撮像画像データは、第1間引き撮像画像を示す第1間引き撮像画像データと、第2間引き撮像画像を示す第2間引き撮像画像データとに類別される。第1間引き撮像画像及び第2間引き撮像画像は、互い違いの水平ラインを画素ラインとして有する垂直1/2間引き画像である。なお、ここで言う「水平ライン」とは、水平状に配列された画素のラインを指す。
垂直1/2間引き画像は、一例として図11に示すように、垂直方向に画像の水平ラインを1ライン飛ばしで間引きした画像である。図11に示す例では、奇数フレームの垂直1/2間引き画像の間引きラインと偶数フレームの垂直1/2間引き画像の間引きラインとが垂直方向で互い違いになっている。すなわち、垂直1/2間引き画像は、2フレーム分の読み出す周期を1周期とした場合、1周期内で1フレーム毎に垂直方向に水平ラインを1ラインずつずらして間引きされた画像である。
図11に示す例では、奇数フレームの垂直1/2間引き画像が第1間引き撮像画像であり、偶数フレームの垂直1/2間引き画像が第2間引き撮像画像である。本実施形態では、第1間引き撮像画像の一例として、撮像画像のうちの垂直方向の奇数番目の水平ラインが間引かれた画像が挙げられており、第2間引き撮像画像の一例として、撮像画像のうちの垂直方向の偶数番目の水平ラインが間引かれた画像が挙げられている。
間引き無し画像とは、画素の間引きがされていない画像を指す。間引き無し画像は、第1間引き撮像画像と第2間引き撮像画像とが合成されることによって生成される。すなわち、1周期内の第1間引き撮像画像と第2間引き撮像画像とを一組の間引き画像とした場合、1つの組内において、第1間引き撮像画像の間引き位置に第2間引き撮像画像を組み込むことによって間引き無し画像が得られる。
なお、図11に示す例では、mを自然数とした場合の第m組の第1間引き撮像画像データが“mA”と表記され、第m組の第2間引き撮像画像データが“mB”と表記され、間引き無し撮像画像データが“mA & mB”と表記されている。
画像処理回路94Cは、間引き撮像画像データに対して画素数及び画素位置を変えることなく必要な信号処理を施してから、信号処理を施した間引き撮像画像データを表示用画像データとして出力回路94Dに出力する。
画像処理回路94Cは、間引き無し撮像画像データに対して画素数及び画素位置を変えることなく必要な信号処理を施してから、信号処理を施した間引き無し撮像画像データを記録用画像データとして出力回路94Dに出力する。
一例として表1に示すように、出力回路94Dは、画像処理回路94Cから入力された間引き撮像画像データを、高フレームレートで第1出力ライン102を介して第1後段回路100の入力I/F56に出力する。また、出力回路94Dは、画像処理回路94Cから入力された間引き無し撮像画像データを、低フレームレートで第2出力ライン202を介して第2後段回路200の入力I/F214に出力する。なお、下記の表1に示す間引き撮像画像データのデータ量及び間引き無し撮像画像データのデータ量は、本開示の技術に係る「出力データ量」の一例である。
次に、撮像装置10の本開示の技術に係る部分の作用について説明する。なお、以下では、説明の便宜上、表示用画像データの1画素当たりのビット数が記録用画像データの1画素当たりのビット数と同じであることを前提として説明する。
先ず、撮像装置10が表示用撮像モードの場合の処理回路94によって実行される表示用画像データ生成処理について図8を参照して説明する。なお、表示用画像データ生成処理は、処理回路94によって第1フレームレートで実行される。ここでは、説明の便宜上、第1フレームレートが120fpsであることを前提として説明する。
図8に示す表示用画像データ生成処理では、先ず、ステップ300で、光電変換素子駆動回路94Aは、光電変換素子92から間引き撮像画像データを読み出し、その後、表示用画像データ生成処理はステップ302へ移行する。
ステップ302で、処理回路94は、ステップ300で読み出された間引き撮像画像データが第1間引き撮像画像データか否かを判定する。ステップ302において、ステップ300で読み出された間引き撮像画像データが第1間引き撮像画像データの場合は、判定が肯定されて、表示用画像データ生成処理はステップ304へ移行する。ステップ302において、ステップ300で読み出された間引き撮像画像データが第2間引き撮像画像データの場合は、判定が否定されて、表示用画像データ生成処理はステップ306へ移行する。
ステップ304で、デジタル処理回路94Bは、ステップ300で読み出された第1間引き撮像画像データをメモリ96に記憶し、その後、表示用画像データ生成処理はステップ308へ移行する。
ステップ306で、デジタル処理回路94Bは、メモリ96に対して、既に記憶されている第1間引き撮像画像データの隙間に第2間引き撮像画像データを記憶させ、その後、表示用画像データ生成処理はステップ308へ移行する。ここで、「第1間引き撮像画像データの隙間」とは、第1間引き撮像画像データのうちの間引かれたラインの箇所を指す。本実施形態において、第1間引き撮像画像データのうちの間引かれたラインの箇所とは、撮像画像のうちの垂直方向の奇数番目の水平ラインの箇所を指す。
従って、本ステップ306では、例えば、図11に示すように、第n組の第1間引き撮像画像のうちの間引かれた水平ラインの箇所に対して、同組の第2間引き撮像画像のうち、位置が対応する水平ラインを組み込むように、第2間引き撮像画像データがメモリ96に記憶される。なお、ここで言う「第2間引き撮像画像のうち、位置が対応する水平ライン」とは、撮像画像のうちの垂直方向の偶数番目の水平ラインの箇所を指す。
ステップ308で、画像処理回路94Cは、メモリ96に記憶された最新の間引き撮像画像データを読み出し、読み出した間引き撮像画像データを表示用画像データとして出力回路94Dに出力し、その後、表示用画像データ生成処理はステップ310へ移行する。
ステップ308では、メモリ96に記憶された最新の間引き画像データとして、ステップ304でメモリ96に記憶された第1間引き撮像画像データ、又は、ステップ306でメモリ96に記憶された第2間引き撮像画像データが読み出される。
なお、本ステップ308の処理が実行されることで第m組の第1間引き撮像画像データが出力回路94Dに出力された場合、第1間引き撮像画像データはメモリ96に保持される。そして、本ステップ308の処理が実行されることで第m組の第2間引き撮像画像データが出力回路94Dに出力された場合、第m組の第1及び第2間引き撮像画像データがメモリ96から画像処理回路94Cによって消去される。つまり、第1間引き撮像画像データは、同組の第2間引き撮像画像データが出力回路94Dに出力されるのを待ってから第2間引き撮像画像データと共にメモリ96から画像処理回路94Cによって消去される。
ステップ310で、処理回路94は、表示用画像データ生成処理を終了する条件である表示用画像データ生成処理終了条件を満足したか否かを判定する。表示用画像データ生成処理終了条件としては、例えば、表示用画像データ生成処理を終了させる指示がタッチパネル42及び/又は操作部54によって受け付けられたとの条件が挙げられる。表示用画像データ生成処理終了条件としては、例えば、表示用画像データ生成処理が開始されてからレリーズボタン25が押されることなく、予め定められた時間を超えたとの条件が挙げられる。ここで言う「予め定められた時間」とは、例えば、5分を指す。予め定められた時間は、固定値であってもよいし、ユーザから与えられた指示に応じて変更可能な可変値であってもよい。
ステップ310において、表示用画像データ生成処理終了条件を満足していない場合は、判定が否定されて、表示用画像データ生成処理はステップ300へ移行する。ステップ310において、表示用画像データ生成処理終了条件を満足した場合は、判定が肯定されて、処理回路94は表示用画像データ生成処理を終了する。
次に、撮像モードが設定された状態で静止画像用の撮像が行われる場合に処理回路94によって実行される記録用画像データ生成処理について図9を参照して説明する。なお、記録用画像データ生成処理は処理回路94によって第1フレームレートで実行される。ここでは、説明の便宜上、第1フレームレートが120fpsであることを前提として説明する。
図9に示す記録用画像データ生成処理では、先ず、ステップ350で、画像処理回路94Cは、撮像モードが記録用撮像モードか否かを判定する。ステップ350において、撮像モードが表示用撮像モードの場合は判定が否定されて、記録用画像データ生成処理はステップ358へ移行する。ステップ350において、撮像モードが記録用撮像モードの場合は判定が肯定されて、記録用画像データ生成処理はステップ352へ移行する。
ステップ352で、画像処理回路94Cは、レリーズボタン25が全押し状態か否かを判定する。ステップ352において、レリーズボタン25が全押し状態でない場合は、判定が否定されて、記録用画像データ生成処理はステップ350へ移行する。ステップ352において、レリーズボタン25が全押し状態の場合は、判定が肯定されて、記録用画像データ生成処理はステップ354へ移行する。
ステップ354で、画像処理回路94Cは、メモリ96に第1間引き撮像画像データ及び第2間引き撮像画像データが記憶されているか否かを判定する。ステップ354において、メモリ96に第1間引き撮像画像データ及び第2間引き撮像画像データが記憶されていない場合は、判定が否定されて、記録用画像データ生成処理はステップ352へ移行する。ステップ354において、メモリ96に第1間引き撮像画像データ及び第2間引き撮像画像データが記憶されている場合は、判定が肯定されて、記録用画像データ生成処理はステップ356へ移行する。
ステップ356で、画像処理回路94Cは、現時点でメモリ96に記憶されている第1及び第2間引き撮像画像データをメモリ96から読み出す。間引き無し撮像画像データは、第1間引き撮像画像データに対して第2間引き撮像画像データが組み込まれることによって生成される。本ステップ356で、画像処理回路94Cは、間引き無し撮像画像データを記録用画像データとして出力回路94Dに出力し、その後、記録用画像データ生成処理はステップ358へ移行する。
なお、現時点でメモリ96に記憶されている第1及び第2間引き撮像画像データとは、表示用画像データ生成処理に含まれるステップ306の処理が実行されることにより現時点でメモリ96に記憶されている第1及び第2間引き撮像画像データを指す。
ステップ358で、処理回路94は、記録用画像データ生成処理を終了する条件である記録用画像データ生成処理終了条件を満足したか否かを判定する。記録用画像データ生成処理終了条件としては、例えば、記録用画像データ生成処理を終了させる指示がタッチパネル42及び/又は操作部54によって受け付けられたとの条件が挙げられる。記録用画像データ生成処理終了条件としては、例えば、記録用画像データ生成処理が開始されてからレリーズボタン25が押されることなく、上述した予め定められた時間を超えたとの条件が挙げられる。
ステップ358において、記録用画像データ生成処理終了条件を満足していない場合は、判定が否定されて、記録用画像データ生成処理はステップ350へ移行する。ステップ358において、記録用画像データ生成処理終了条件を満足した場合は、判定が肯定されて、処理回路94は記録用画像データ生成処理を終了する。
次に、出力回路94Dによって実行される出力回路処理について図10を参照して説明する。
図10に示す出力回路処理では、先ず、ステップ400で、出力回路94Dは、画像処理回路94Cから画像データが入力されたか否かを判定する。ステップ400において、画像データが入力されていない場合は、判定が否定されて、ステップ400の判定が再び行われる。ステップ400において、画像データが入力された場合は、判定が肯定されて、出力回路処理はステップ402へ移行する。
ステップ402で、出力回路94Dは、画像処理回路94Cから入力された画像データが表示用画像データか否かを判定する。ステップ402において、画像処理回路94Cから入力された画像データが表示用画像データの場合は、判定が肯定されて、出力回路処理はステップ404へ移行する。ステップ402において、画像処理回路94Cから入力された画像データが記録用画像データの場合は、判定が否定されて、出力回路処理はステップ406へ移行する。
ステップ404で、出力回路94Dは、表示用画像データを高フレームレートで第1後段回路100の入力I/F56に出力し、その後、出力回路処理はステップ408へ移行する。ここで言う「高フレームレート」は、120fpsである。
すなわち、表示用画像データ生成処理が120fpsで実行され、表示用画像データが120fpsで出力回路94Dに出力されるので、本ステップ404では、一例として図11に示すように、表示用画像データが120fpsで第1後段回路100に出力される。
ステップ406で、出力回路94Dは、記録用画像データを低フレームレートで第2後段回路200の入力I/F214に出力し、その後、出力回路処理はステップ408へ移行する。ここで言う「低フレームレート」は、60fpsである。
記録用画像データ生成処理のステップ356の処理が実行されることで出力される記録用画像データは、一組の第1間引き撮像画像データ及び第2間引き撮像画像データが揃うのを待ってから画像処理回路94Cから出力回路94Dに出力される。そのため、一組の第1間引き撮像画像データ及び第2間引き撮像画像データを揃えるには、撮像素子20のフレームレートが120fpsなので、1/60s(秒)を要する。よって、本ステップ406では、一例として図11に示すように、記録用画像データが60fpsで第2後段回路200に出力される。
ステップ408で、出力回路94Dは、出力回路処理を終了する条件である出力回路処理終了条件を満足したか否かを判定する。出力回路処理終了条件としては、例えば、出力回路処理を終了させる指示がタッチパネル42及び/又は操作部54によって受け付けられたとの条件が挙げられる。出力回路処理終了条件としては、例えば、出力回路処理が開始されてからレリーズボタン25が押されることなく、上述した予め定められた時間を超えたとの条件が挙げられる。
ステップ408において、出力回路処理終了条件を満足していない場合は、判定が否定されて、出力回路処理はステップ400へ移行する。ステップ408において、出力回路処理終了条件を満足した場合は、判定が肯定されて、出力回路94Dは出力回路処理を終了する。
処理回路94により図8に示す表示用画像データ生成処理、図9に示す記録用画像データ生成処理、及び図10に示す出力回路処理が実行されることで、一例として図12に示すシーケンシャル処理が実行される。
なお、図12には、第1組目の画像データと第2組目の画像データとが例示されているが、第3組目以降の画像データは、第1組目の画像データ及び第2組目の画像データと同様なので省略されている。
ここで、第1組目とは、1フレーム目及び2フレーム目の組を指し、第2組目とは、3フレーム目及び4フレーム目の組を指す。第1組目の画像データとは、第1組目の第1間引き撮像画像データ(1A)、第2間引き撮像画像データ(1B)、表示用画像データ(1A,1B)、及び記録用画像データ(1A & 1B)を指す。第2組目の画像データとは、第2組目の第1間引き撮像画像データ(2A)、第2間引き撮像画像データ(2B)、表示用画像データ(2A,2B)、及び記録用画像データ(2A & 2B)を指す。
ここで、図12に示すシーケンシャル処理について、第1組目の画像データを例に挙げて説明する。先ず、撮像モードが設定されると、ステップS1では、光電変換素子92により1フレーム目の露光が行われる。1フレーム目の露光が行われた後、ステップS2では、処理回路94により、1フレーム目の各種処理が行われる。すなわち、ステップS2で、処理回路94は、光電変換素子92から1フレーム目の第1間引き撮像画像データ(1A)を読み出し、読み出した1フレーム目の第1間引き撮像画像データ(1A)をメモリ96に記憶し、メモリ96から1フレーム目の第1間引き撮像画像データ(1A)を取得する。そして、ステップS3で、処理回路94は、メモリ96から取得した1フレーム目の第1間引き撮像画像データ(1A)を1フレーム目の表示用画像データとして第1後段回路100に出力する。
一方、ステップS4では、1フレーム目の表示用画像データ(1A)の第1後段回路100への出力中に、2フレーム目の露光が行われる。2フレーム目の露光が行われた後、ステップS5では、処理回路94により、2フレーム目の各種処理が行われる。すなわち、ステップS5で、処理回路94は、光電変換素子92から2フレーム目の第2間引き撮像画像データ(1B)を読み出し、読み出した2フレーム目の第2間引き撮像画像データ(1B)をメモリ96に記憶し、メモリ96から2フレーム目の第2間引き撮像画像データ(1B)を取得する。そして、ステップS6で、処理回路94は、メモリ96から取得した2フレーム目の第2間引き撮像画像データ(1B)を2フレーム目の表示用画像データとして第1後段回路100に出力する。
ステップS7で、処理回路94は、2フレーム目の表示用画像データ(1B)の出力の開始と共に、第1間引き撮像画像データ及び第2間引き撮像画像データの合成データである記録用画像データ(1A & 1B)の第2後段回路200への出力を開始する。
ここで、表示用画像データの出力時間をt1とし、記録用画像データの出力時間をt2とした場合、出力時間t1と出力時間t2は、“t1<t2”の関係を満たしている。出力時間t2は出力時間t1の2倍以上であってもよい。なお、本実施形態では、60fpsでライブビュー画像が表示されるので、“t2<1/60s”の関係を満たす必要がある。
出力時間t1は、短いほど実像とライブビュー画像との間の時間的なずれが小さくなる。出力時間t2は、出力時間t1よりも長いが、記録用画像データは表示用画像データのように表示に供されるわけではないので、表示用画像データの出力時間をt2にする場合に比べ、ユーザにとってデメリットは少ない。
第1出力ライン102での表示用画像データのフレームレートは120fpsであるのに対し、第2出力ラインでの記録用画像データのフレームレートは60fpsである。すなわち、記録用画像データの第2後段回路200への伝送速度は、表示用画像データの第1後段回路100への伝送速度よりも遅い。よって、記録用画像データの第2後段回路200への伝送に要する消費電力は、表示用画像データの第1後段回路100への伝送に要する消費電力に比べ、少ない。
また、一例として図13に示すように、画像処理回路94Cが記録用画像データ(1A & 1B,2A & 2B)に対して時間t内で加工処理を施し、出力回路94Dが、加工処理済みの記録用画像データ(1A & 1B,2A & 2B)を第2後段回路200に出力するようにしてもよい。加工処理では、メモリ96に記憶されている撮像画像データが画像処理回路94Cにより参照される。加工処理としては、例えば、欠陥補正、オートホワイトバランス、及びゲイン調整等のうちの少なくとも1つの処理が挙げられる。また、図5に示す画像処理部210により実行される複数の処理のうちの少なくとも1つの処理を画像処理回路94Cに担わせるようにしてもよい。
以上説明したように、撮像装置10では、出力回路94Dが第1出力ライン102及び第2出力ライン202を有している。第1出力ライン102は第1後段回路100に接続され、第2出力ライン202は第2後段回路200に接続されている。そして、撮像装置10では、一例として上記の表1に示すように、第1出力ライン102と第2出力ライン202とで、出力用画像データの出力フレームレートと出力用画像データのデータ量との双方が異なっている。従って、撮像装置10は、撮像素子から単一の出力ラインのみを介して後段の単一の処理部のみに対して一定のフレームレートで且つ一定のデータ量で出力用画像データが出力される場合に比べ、出力用画像データの処理に要する消費電力を低減することができる。
また、撮像装置10では、一例として上記の表1に示すように、第1出力ライン102に対して適用されるフレームレートが、第2出力ライン202に対して適用されるフレームレートよりも高い。従って、撮像装置10は、第1後段回路100に対して、第2後段回路200で実行される処理よりも高速な処理を実行させることができる。
また、撮像装置10では、一例として上記の表1に示すように、第1出力ライン102から出力される出力用画像データの1フレーム分の出力データ量が、第2出力ライン202から出力される出力用画像データの1フレーム分の出力データ量よりも少ない。従って、撮像装置10は、第1出力ライン102での出力に要する消費電力を、第2出力ライン202での出力に要する消費電力よりも低減することができる。
また、撮像装置10では、第1出力ライン102から出力される出力用画像データは表示用画像データであり、第2出力ライン202から出力される出力用画像データは記録用画像データである。従って、撮像装置10は、第1後段回路100に対して表示用画像データを処理させ、かつ、第2後段回路200に対して記録用画像データを処理させることができる。
また、撮像装置10では、第2出力ライン202から出力される出力用画像データは、撮像素子20内で撮像画像データに対して画像処理が行われて得られた画像データである。従って、撮像装置10は、撮像画像データに対する全ての画像処理が第2後段回路200で実行される場合に比べ、第2後段回路200にかかる画像処理の負荷を軽減することができる。
また、撮像装置10では、撮像画像データとして第1間引き撮像画像データ及び第2間引き撮像画像データが用いられる。そして、撮像装置10では、撮像素子20内で第1間引き撮像画像データと第2間引き撮像画像データとの合成データが生成され、生成された合成データが記録用画像データとして用いられる。従って、撮像装置10は、撮像画像データとして間引き無しの撮像画像データのみを用いるに比べ、データ量に起因する消費電力の増大を抑制することができる。
また、撮像装置10では、撮像素子20として、光電変換素子92にメモリ96が積層された積層型撮像素子が用いられている。従って、撮像装置10は、光電変換素子に記憶部が積層されていないタイプの撮像素子を用いる場合に比べ、撮像素子20内での処理の高速化を実現することができる。
なお、上記実施形態では、第2フレームレートとして高フレームレートと低フレームレートとを例示したが、本開示の技術はこれに限定されない。例えば、第1出力ライン102及び第2出力ライン202の各々に対して適用される第2フレームレートとデータ量とを下記の表2に示すように規定してもよい。表2によれば、nを予め定められた正の実数とした場合、第1出力ライン102に対して適用される第2フレームレートは、第2出力ライン202に対して適用される第2フレームレートのn倍である。この場合、第1出力ライン102から出力される出力用画像データの1フレーム分の出力データ量は、第2出力ライン202から出力される出力用画像データの1フレーム分の出力データ量の1/n倍である。従って、撮像装置10は、消費電力の低減に寄与する第2フレームレート及びデータ量を定めることができる。
なお、nは、第1フレームレート、第1後段回路100の処理能力、及び第2後段回路200の処理能力等に応じて定められる。この場合、例えば、nと、第1フレームレート、第1後段回路100の処理能力を示す指標、及び第2後段回路200の処理能力を示す指標とが対応付けられた対応テーブルからnが導出されるようにしてもよい。また、nを従属変数とし、第1フレームレート、第1後段回路100の処理能力を示す指標、及び第2後段回路200の処理能力を示す指標を独立変数とした演算式からnが算出されるようにしてもよい。また、nは、タッチパネル42及び/又は操作部54によって受け付けられた指示に従って応じて定められた可変値であってあってもよいし、固定値であってもよい。
また、上記実施形態では、表示用画像データの1画素当たりのビット数が記録用画像データの1画素当たりのビット数と同じであることを例示したが、本開示の技術はこれに限定されない。例えば、表示用画像データ及び記録用画像データを共に間引き無し撮像画像データとし、一例として図14に示すように、表示用画像データの1画素当たりのビット数を12ビットとし、記録用画像データの1画素当たりのビット数を14ビットとしてもよい。また、表示用画像データを間引き撮像画像データとし、記録用画像データを間引き無し撮像画像データとし、表示用画像データの1画素当たりのビット数を記録用画像データの1画素当たりのビット数よりも小さくしてもよい。
このように、撮像装置10では、第1出力ライン102と第2出力ライン202とで、出力用画像データのビット数を異ならせることで出力用画像データのデータ量を異ならせるようにしてもよい。これにより、撮像装置10は、出力回路94Dから第1後段回路100に表示用画像データが出力される場合に要する時間と出力回路94Dから第2後段回路200に記録用画像データが出力される場合に要する時間とを異ならせることができる。
また、処理回路94内では、1画素当たりのビット数がAビットの間引き撮像画像データ又は間引き無し撮像画像データが処理され、出力回路94Dにより、1画素当たりのビット数をB(<A)ビット(図14に示す例では、12ビット)とした表示用画像データが第1後段回路100に出力されるようにしてもよい。このように、撮像装置10では、Bビットの表示用画像データが出力されることで、Aビット(図14に示す例では、14ビット)の表示用画像データが出力される場合に比べ、表示用画像データの出力に要する時間が短くなる。この結果、表示用画像データの出力に要する時間が短くなった分だけ消費電力が低減される。
また、処理回路94は、既定条件を満足した場合に、一例として図14に示す14ビットの表示用画像データから、一例として図14に示す12ビットの表示用画像データに変更するようにしてもよい。ここで、既定条件としては、例えば、タッチパネル42及び/又は操作部54によって、表示用画像データのビット数を小さくする指示が受け付けられたとの条件、及び/又は第1後段回路100の連続稼働時間が既定時間(例えば、30分)に達したとの条件が挙げられる。
また、上記実施形態では、静止画像用の撮像が行われる場合に記録用画像データが出力回路94Dに出力される形態例を挙げて説明したが、動画像用の撮像が行われる場合に記録用画像データが出力回路94Dに出力されるようにしてもよい。この場合、図9に示す記録用画像データ生成処理に含まれるステップ352の処理が不要になる。
また、上記実施形態では、間引き撮像画像として、垂直1/2間引き画像を例示したが、本開示の技術はこれに限定されず、例えば、zを3以上の自然数とした場合、間引き撮像画像は、垂直1/z間引き画像であってもよい。例えば、間引き撮像画像として垂直1/3間引き画像を採用した場合には、第1出力ライン102に対して適用される第2フレームレートを180fpsとするのが好ましい。この場合、第2出力ライン202に対して適用される第2フレームレートは60fpsでよい。
また、上記実施形態では、第1出力ライン102と第2出力ライン202とでフレームレート及びデータ量を異ならせる形態例を挙げて説明したが、本開示の技術はこれに限定されない。例えば、第1出力ライン102と第2出力ライン202とでフレームレート又はデータ量が異なっていればよい。
また、上記実施形態では、ASICが実現される処理回路94を例示したが、上述した表示用画像データ生成処理、記録用画像データ生成処理、及び出力回路処理のうちの少なくとも1つの処理(以下、「撮像素子内処理」と称する。)は、コンピュータによるソフトウェア構成により実現されるようにしてもよい。
この場合、例えば、図15に示すように、撮像素子内処理を撮像素子20に内蔵されたコンピュータ20Aに実行させるためのプログラム600を記憶媒体700に記憶させておく。コンピュータ20Aは、CPU20A1、ROM20A2、及びRAM20A3を備えている。そして、記憶媒体700のプログラム600がコンピュータ20Aにインストールされ、コンピュータ20AのCPU20A1は、プログラム600に従って、上述した撮像素子内処理を実行する。ここでは、CPU20A1として、単数のCPUを例示しているが、本開示の技術はこれに限定されず、CPU20A1に代えて複数のCPUを採用してもよい。つまり、CPU20A1によって実行される各種処理は、1つのプロセッサ、又は、物理的に離れている複数のプロセッサによって実行されるようにしてもよい。
なお、記憶媒体700の一例としては、SSD又はUSBメモリなどの任意の可搬型の記憶媒体が挙げられる。
また、通信網(図示省略)を介してコンピュータ20Aに接続される他のコンピュータ又はサーバ装置等の記憶部にプログラム600を記憶させておき、プログラム600が撮像装置10等の要求に応じてコンピュータ20Aにダウンロードされるようにしてもよい。この場合、ダウンロードされたプログラム600がコンピュータ20Aによって実行される。
また、コンピュータ20Aは、撮像素子20の外部に設けられるようにしてもよい。この場合、コンピュータ20Aがプログラム600に従って処理回路94を制御するようにすればよい。
上記実施形態で説明した撮像素子内処理を実行するハードウェア資源としては、次に示す各種のプロセッサを用いることができる。プロセッサとしては、例えば、上述したように、ソフトウェア、すなわち、プログラムを実行することで、撮像素子内処理を実行するハードウェア資源として機能する汎用的なプロセッサであるCPUが挙げられる。また、プロセッサとしては、例えば、FPGA、PLD、又はASICなどの特定の処理を実行させるために専用に設計された回路構成を有するプロセッサである専用電気回路が挙げられる。何れのプロセッサにもメモリが内蔵又は接続されており、何れのプロセッサもメモリを使用することで撮像素子内処理を実行する。
撮像素子内処理を実行するハードウェア資源は、これらの各種のプロセッサのうちの1つで構成されてもよいし、同種または異種の2つ以上のプロセッサの組み合わせ(例えば、複数のFPGAの組み合わせ、又はCPUとFPGAとの組み合わせ)で構成されてもよい。また、本開示の技術に係る各種処理を実行するハードウェア資源は1つのプロセッサであってもよい。
1つのプロセッサで構成する例としては、第1に、クライアント及びサーバなどのコンピュータに代表されるように、1つ以上のCPUとソフトウェアの組み合わせで1つのプロセッサを構成し、このプロセッサが、撮像素子内処理を実行するハードウェア資源として機能する形態がある。第2に、SoC(System-on-a-chip)などに代表されるように、撮像素子内処理を実行する複数のハードウェア資源を含むシステム全体の機能を1つのICチップで実現するプロセッサを使用する形態がある。このように、撮像素子内処理は、ハードウェア資源として、上記各種のプロセッサの1つ以上を用いて実現される。
更に、これらの各種のプロセッサのハードウェア的な構造としては、より具体的には、半導体素子などの回路素子を組み合わせた電気回路を用いることができる。
また、上記実施形態では、撮像装置10としてレンズ交換式カメラを例示したが、本開示の技術はこれに限定されない。例えば、図16に示すスマートデバイス900に対して本開示の技術を適用するようにしてもよい。一例として図16に示すスマートデバイス900は、本開示の技術に係る撮像装置の一例である。スマートデバイス900には、上記実施形態で説明した撮像素子20が搭載されている。このように構成されたスマートデバイス900であっても、上記実施形態で説明した撮像装置10と同様の作用及び効果が得られる。なお、スマートデバイス900に限らず、PC又はウェアラブル端末装置に対しても本開示の技術は適用可能である。
また、上記実施形態では、表示装置として第1ディスプレイ40及び第2ディスプレイ80を例示したが、本開示の技術はこれに限定されない。例えば、撮像装置本体12に対して後付けされた別体のディスプレイを、本開示の技術に係る「表示部」として用いるようにしてもよい。
また、上記実施形態で説明した撮像素子内処理はあくまでも一例である。従って、主旨を逸脱しない範囲内において不要なステップを削除したり、新たなステップを追加したり、処理順序を入れ替えたりしてもよいことは言うまでもない。
以上に示した記載内容及び図示内容は、本開示の技術に係る部分についての詳細な説明であり、本開示の技術の一例に過ぎない。例えば、上記の構成、機能、作用、及び効果に関する説明は、本開示の技術に係る部分の構成、機能、作用、及び効果の一例に関する説明である。よって、本開示の技術の主旨を逸脱しない範囲内において、以上に示した記載内容及び図示内容に対して、不要な部分を削除したり、新たな要素を追加したり、置き換えたりしてもよいことは言うまでもない。また、錯綜を回避し、本開示の技術に係る部分の理解を容易にするために、以上に示した記載内容及び図示内容では、本開示の技術の実施を可能にする上で特に説明を要しない技術常識等に関する説明は省略されている。
本明細書において、「A及び/又はB」は、「A及びBのうちの少なくとも1つ」と同義である。つまり、「A及び/又はB」は、Aだけであってもよいし、Bだけであってもよいし、A及びBの組み合わせであってもよい、という意味である。また、本明細書において、3つ以上の事柄を「及び/又は」で結び付けて表現する場合も、「A及び/又はB」と同様の考え方が適用される。
本明細書に記載された全ての文献、特許出願及び技術規格は、個々の文献、特許出願及び技術規格が参照により取り込まれることが具体的かつ個々に記された場合と同程度に、本明細書中に参照により取り込まれる。

Claims (12)

  1. 撮像素子であって、
    被写体が撮像されることで得られた撮像画像データに対してA/D変換を行い、かつ、前記撮像素子に内蔵された処理部と、
    前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能であり、かつ、前記撮像素子に内蔵された記憶部と、
    前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記撮像素子の外部に出力し、かつ、前記撮像素子に内蔵された出力部と、を含み、
    前記出力部は、第1出力ライン及び第2出力ラインを有し、
    前記第1出力ラインは、前記外部に設けられた第1出力先に接続され、
    前記第2出力ラインは、前記外部に設けられた第2出力先に接続され、
    前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とが異なっており、
    nを予め定められた正の実数とした場合、
    前記第1出力ラインに対して適用される出力フレームレートは、前記第2出力ラインに対して適用される出力フレームレートのn倍であり、
    前記第1出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量は、前記第2出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量の1/n倍である、
    撮像素子。
  2. 前記第1出力ラインに対して適用される出力フレームレートは、前記第2出力ラインに対して適用される出力フレームレートよりも高く、
    前記第1出力ラインの消費電力は、前記第2出力ラインの消費電力より大きい、請求項1に記載の撮像素子。
  3. 前記第1出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量は、前記第2出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量よりも少なく、
    前記第1出力ラインの消費電力は、前記第2出力ラインの消費電力より小さい、請求項1に記載の撮像素子。
  4. 前記第1出力ラインと前記第2出力ラインとで、前記出力用画像データのビット数を異ならせることで、前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とを異ならせる請求項1から請求項の何れか一項に記載の撮像素子。
  5. 前記第1出力ラインから出力される前記出力用画像データのビット数は、前記第2出力ラインから出力される前記出力用画像データのビット数よりも小さい請求項に記載の撮像素子。
  6. 前記第1出力ラインから出力される前記出力用画像データは、表示用の画像データであり、
    前記第2出力ラインから出力される前記出力用画像データは、記録用の画像データである請求項2から請求項の何れか一項に記載の撮像素子。
  7. 前記第2出力ラインから出力される前記出力用画像データは、前記撮像素子内の前記処理部で前記撮像画像データに対して画像処理が行われて得られた画像データである請求項1から請求項の何れか一項に記載の撮像素子。
  8. 前記撮像画像データは、互いに異なる画素が間引かれた複数の間引き画像を示す複数の間引き画像データであり、
    前記画像処理は、前記複数の間引き画像データを合成する処理を含む処理である請求項に記載の撮像素子。
  9. 前記撮像素子は、光電変換素子を有し、前記光電変換素子に前記記憶部が積層された積層型撮像素子である請求項1から請求項の何れか一項に記載の撮像素子。
  10. 請求項1から請求項の何れか一項に記載の撮像素子と、
    前記撮像素子に含まれる前記出力部により出力された前記出力用画像データに基づく画像を表示部に対して表示させる制御を行う制御部と、
    を含む撮像装置。
  11. 被写体が撮像されることで得られた撮像画像データに対してA/D変換を行う処理部と、前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能な記憶部と、第1出力ライン及び第2出力ラインを有する出力部と、が内蔵された撮像素子の画像データ出力方法であって、
    前記第1出力ラインを、前記撮像素子の外部に設けられた第1出力先に接続し、
    前記第2出力ラインを、前記外部に設けられた第2出力先に接続し、
    前記出力部が、前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記外部に出力し、
    前記第1出力ラインの消費電力と前記第2出力ラインの消費電力と異なっており、
    nを予め定められた正の実数とした場合、
    前記第1出力ラインに対して適用される出力フレームレートは、前記第2出力ラインに対して適用される出力フレームレートのn倍であり、
    前記第1出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量は、前記第2出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量の1/n倍である
    ことを含む画像データ出力方法。
  12. 被写体が撮像されることで得られた撮像画像データに対してA/D変換を行う処理部と、前記処理部にて前記A/D変換が行われることで得られた前記撮像画像データを記憶可能な記憶部と、第1出力ライン及び第2出力ラインを有する出力部と、が内蔵された撮像素子に含まれる前記出力部としてコンピュータを機能させるプログラムであって、
    前記第1出力ラインは、前記撮像素子の外部に設けられた第1出力先に接続され、
    前記第2出力ラインは、前記外部に設けられた第2出力先に接続され、
    前記出力部は、前記記憶部に記憶された前記撮像画像データに基づく出力用画像データを前記外部に出力し、
    前記第1出力ラインの消費電力と前記第2出力ラインの消費電力とが異なっており、
    nを予め定められた正の実数とした場合、
    前記第1出力ラインに対して適用される出力フレームレートは、前記第2出力ラインに対して適用される出力フレームレートのn倍であり、
    前記第1出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量は、前記第2出力ラインから出力される前記出力用画像データの1フレーム分の出力データ量の1/n倍である、
    プログラム。
JP2021126630A 2018-09-27 2021-08-02 撮像素子、撮像装置、画像データ出力方法、及びプログラム Active JP7410088B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2023216236A JP2024023794A (ja) 2018-09-27 2023-12-21 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2018181886 2018-09-27
JP2018181886 2018-09-27
JP2020547995A JP6924908B2 (ja) 2018-09-27 2019-06-27 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2020547995A Division JP6924908B2 (ja) 2018-09-27 2019-06-27 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2023216236A Division JP2024023794A (ja) 2018-09-27 2023-12-21 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Publications (2)

Publication Number Publication Date
JP2021176244A JP2021176244A (ja) 2021-11-04
JP7410088B2 true JP7410088B2 (ja) 2024-01-09

Family

ID=69949918

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2020547995A Active JP6924908B2 (ja) 2018-09-27 2019-06-27 撮像素子、撮像装置、画像データ出力方法、及びプログラム
JP2021126630A Active JP7410088B2 (ja) 2018-09-27 2021-08-02 撮像素子、撮像装置、画像データ出力方法、及びプログラム
JP2023216236A Pending JP2024023794A (ja) 2018-09-27 2023-12-21 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2020547995A Active JP6924908B2 (ja) 2018-09-27 2019-06-27 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2023216236A Pending JP2024023794A (ja) 2018-09-27 2023-12-21 撮像素子、撮像装置、画像データ出力方法、及びプログラム

Country Status (4)

Country Link
US (3) US11463646B2 (ja)
JP (3) JP6924908B2 (ja)
CN (1) CN112740662A (ja)
WO (1) WO2020066186A1 (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303956A (ja) 2005-04-21 2006-11-02 Konica Minolta Opto Inc 撮像装置
JP2015032917A (ja) 2013-07-31 2015-02-16 株式会社東芝 固体撮像装置
WO2017043097A1 (ja) 2015-09-11 2017-03-16 オリンパス株式会社 撮像システム、画像処理方法、画像処理プログラム、記録媒体
JP2017192100A (ja) 2016-04-15 2017-10-19 ソニー株式会社 撮像素子、撮像装置、および、撮像素子の制御方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005191697A (ja) * 2003-12-24 2005-07-14 Casio Comput Co Ltd 動画撮影装置、動画記録方法、および、動画記録プログラム
JP4569275B2 (ja) * 2004-11-25 2010-10-27 ソニー株式会社 撮像装置と撮像方法
JP4992462B2 (ja) * 2006-02-27 2012-08-08 セイコーエプソン株式会社 撮像素子、撮像装置、撮像システム、撮像方法、モーションデータ生成システム、モーションデータ生成プログラム及びモーションデータ生成方法
JP2007288768A (ja) * 2006-03-22 2007-11-01 Seiko Epson Corp 撮像素子、撮像装置、撮像システム及び撮像方法
CN102754448B (zh) * 2010-02-15 2016-03-02 松下知识产权经营株式会社 数据处理装置及数据编码装置
JP5088395B2 (ja) * 2010-04-15 2012-12-05 株式会社ニコン 電子カメラ
JP2012019373A (ja) * 2010-07-08 2012-01-26 Canon Inc 記録装置及び方法
JP5957927B2 (ja) 2012-02-09 2016-07-27 日本電気株式会社 電池の製造方法及び電池の製造装置
JP5899172B2 (ja) 2013-01-10 2016-04-06 富士フイルム株式会社 内視鏡装置
JP6066949B2 (ja) 2014-03-14 2017-01-25 キヤノン株式会社 撮像装置及びその制御方法、プログラム
US9591254B2 (en) * 2015-03-26 2017-03-07 Qualcomm Incorporated Device and method for processing video data
JP6239026B2 (ja) 2015-05-29 2017-11-29 キヤノン株式会社 撮像素子および撮像装置
DE102016109179B4 (de) * 2015-05-29 2023-08-03 Canon Kabushiki Kaisha Bildaufnahmeeinrichtung und Bildgebungsvorrichtung
US10819895B2 (en) * 2016-03-02 2020-10-27 Sony Corporation Imaging control unit, imaging apparatus, and imaging control method
JP2017188760A (ja) 2016-04-05 2017-10-12 ソニー株式会社 画像処理装置、画像処理方法、コンピュータプログラム及び電子機器
US11172143B2 (en) * 2016-10-27 2021-11-09 Sony Corporation Image signal processing device, imaging device, flicker check method in imaging device, and server
US11431941B2 (en) * 2018-06-12 2022-08-30 Carl Zeiss Ag Method, apparatus, and system for processing digital images

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006303956A (ja) 2005-04-21 2006-11-02 Konica Minolta Opto Inc 撮像装置
JP2015032917A (ja) 2013-07-31 2015-02-16 株式会社東芝 固体撮像装置
WO2017043097A1 (ja) 2015-09-11 2017-03-16 オリンパス株式会社 撮像システム、画像処理方法、画像処理プログラム、記録媒体
JP2017192100A (ja) 2016-04-15 2017-10-19 ソニー株式会社 撮像素子、撮像装置、および、撮像素子の制御方法

Also Published As

Publication number Publication date
US11463646B2 (en) 2022-10-04
JP6924908B2 (ja) 2021-08-25
JPWO2020066186A1 (ja) 2021-08-30
CN112740662A (zh) 2021-04-30
WO2020066186A1 (ja) 2020-04-02
US20210203874A1 (en) 2021-07-01
US20230421925A1 (en) 2023-12-28
US11785362B2 (en) 2023-10-10
JP2024023794A (ja) 2024-02-21
JP2021176244A (ja) 2021-11-04
US20220400225A1 (en) 2022-12-15

Similar Documents

Publication Publication Date Title
JP2023145575A (ja) 撮像素子、撮像装置、画像データ処理方法、及びプログラム
US20240031706A1 (en) Imaging element, imaging apparatus, operation method of imaging element, and program
JP7004852B2 (ja) 撮像素子、撮像装置、撮像素子の作動方法、及びプログラム
US20230421904A1 (en) Imaging element, imaging apparatus, image data processing method, and program that performs imaging in a first frame rate and outputs data in a second frame rate
JP6964806B2 (ja) 撮像素子、撮像装置、画像データ処理方法、及びプログラム
JP7410088B2 (ja) 撮像素子、撮像装置、画像データ出力方法、及びプログラム
JP6955308B2 (ja) 撮像素子、撮像装置、撮像方法及びプログラム
JP7004853B2 (ja) 撮像素子、撮像装置、撮像素子の作動方法、及びプログラム
JP6915166B2 (ja) 撮像素子、撮像装置、画像データ処理方法、及びプログラム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20220624

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20230523

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230613

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230814

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20231121

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20231221

R150 Certificate of patent or registration of utility model

Ref document number: 7410088

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150