JP7128809B2 - semiconductor equipment - Google Patents

semiconductor equipment Download PDF

Info

Publication number
JP7128809B2
JP7128809B2 JP2019516298A JP2019516298A JP7128809B2 JP 7128809 B2 JP7128809 B2 JP 7128809B2 JP 2019516298 A JP2019516298 A JP 2019516298A JP 2019516298 A JP2019516298 A JP 2019516298A JP 7128809 B2 JP7128809 B2 JP 7128809B2
Authority
JP
Japan
Prior art keywords
conductor
insulator
transistor
oxide
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019516298A
Other languages
Japanese (ja)
Other versions
JPWO2018203181A1 (en
Inventor
良信 浅見
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JPWO2018203181A1 publication Critical patent/JPWO2018203181A1/en
Priority to JP2022130900A priority Critical patent/JP7441282B2/en
Application granted granted Critical
Publication of JP7128809B2 publication Critical patent/JP7128809B2/en
Priority to JP2024021733A priority patent/JP2024050930A/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices

Description

本発明の一態様は、半導体装置に関する。 One embodiment of the present invention relates to a semiconductor device.

なお、本明細書等において半導体装置とは、半導体特性を利用することで機能し得る装置全般を指す。トランジスタなどの半導体素子をはじめ、半導体回路、演算装置、記憶装置は、半導体装置の一態様である。表示装置(液晶表示装置、発光表示装置など)、投影装置、照明装置、電気光学装置、蓄電装置、記憶装置、半導体回路、撮像装置、及び電子機器などは、半導体装置を有するといえる場合がある。 Note that a semiconductor device in this specification and the like refers to all devices that can function by utilizing semiconductor characteristics. A semiconductor element such as a transistor, a semiconductor circuit, an arithmetic device, and a memory device are examples of semiconductor devices. Display devices (liquid crystal display devices, light-emitting display devices, etc.), projection devices, lighting devices, electro-optic devices, power storage devices, storage devices, semiconductor circuits, imaging devices, electronic devices, and the like may be said to have semiconductor devices. .

なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様は、物、方法、又は、製造方法に関するものである。又は、本発明の一態様は、プロセス、マシン、マニュファクチャ、又は、組成物(コンポジション・オブ・マター)に関するものである。 Note that one embodiment of the present invention is not limited to the above technical field. One embodiment of the invention disclosed in this specification and the like relates to a product, a method, or a manufacturing method. Alternatively, one aspect of the invention relates to a process, machine, manufacture, or composition of matter.

半導体薄膜を用いてトランジスタを構成する技術が注目されている。当該トランジスタは、集積回路(IC)や画像表示装置(単に表示装置とも表記する。)等の電子デバイスに広く応用されている。トランジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その他の材料として酸化物半導体が注目されている。 A technique for constructing a transistor using a semiconductor thin film is attracting attention. The transistor is widely used in electronic devices such as integrated circuits (ICs) and image display devices (also referred to simply as display devices). Silicon-based semiconductor materials are widely known as semiconductor thin films applicable to transistors, but oxide semiconductors are attracting attention as other materials.

例えば、酸化物半導体として、酸化亜鉛、又はIn-Ga-Zn酸化物をチャネル形成領域に有するトランジスタを用いて、表示装置を作製する技術が開示されている(特許文献1及び特許文献2参照。)。 For example, a technique for manufacturing a display device using a transistor having a channel formation region containing zinc oxide or In--Ga--Zn oxide as an oxide semiconductor has been disclosed (see Patent Documents 1 and 2). ).

さらに近年、酸化物半導体を有するトランジスタを用いて、記憶装置の集積回路を作製する技術が公開されている(特許文献3参照。)。また、記憶装置だけでなく、演算装置等も、酸化物半導体を有するトランジスタによって作製されてきている。 Furthermore, in recent years, a technique for manufacturing an integrated circuit of a memory device using a transistor including an oxide semiconductor has been disclosed (see Patent Document 3). In addition to memory devices, arithmetic devices and the like are manufactured using transistors including oxide semiconductors.

特開2007-123861号公報Japanese Patent Application Laid-Open No. 2007-123861 特開2007-96055号公報JP 2007-96055 A 特開2011-119674号公報JP 2011-119674 A

ところで、電子機器の高性能化、小型化、軽量化に伴い、集積回路は高集積化され、トランジスタのサイズは微細化している。これに従って、トランジスタ作製のプロセスルールも、45nm、32nm、22nmと年々小さくなっている。これに伴い、酸化物半導体を有するトランジスタも、微細な構造において、設計通り良好な電気特性を有するものが求められている。 By the way, as electronic devices have become more sophisticated, smaller, and lighter, integrated circuits have become more highly integrated, and transistors have become finer in size. Accordingly, the process rule for transistor fabrication is also becoming smaller year by year to 45 nm, 32 nm, and 22 nm. Along with this, a transistor including an oxide semiconductor is also required to have favorable electrical characteristics as designed in a fine structure.

本発明の一態様は、微細化又は高集積化が可能な半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、良好な電気特性を有する半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、オフ電流の小さい半導体装置を提供することを課題の一とする。又は、本発明の一態様は、オン電流の大きい半導体装置を提供することを課題の一とする。又は、本発明の一態様は、基板面内の電気特性ばらつきが小さい半導体装置を提供することを課題の一とする。又は、本発明の一態様は、信頼性の高い半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、消費電力が低減された半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、設計自由度が高い半導体装置を提供することを課題の一とする。又は、本発明の一態様は、生産性の高い半導体装置を提供することを課題の一つとする。又は、本発明の一態様は、新規な半導体装置を提供することを課題の一とする。 An object of one embodiment of the present invention is to provide a semiconductor device that can be miniaturized or highly integrated. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with favorable electrical characteristics. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with low off-state current. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with high on-state current. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with small variations in electrical characteristics across the substrate surface. Alternatively, an object of one embodiment of the present invention is to provide a highly reliable semiconductor device. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with low power consumption. Another object of one embodiment of the present invention is to provide a semiconductor device with a high degree of freedom in design. Alternatively, an object of one embodiment of the present invention is to provide a semiconductor device with high productivity. Alternatively, an object of one embodiment of the present invention is to provide a novel semiconductor device.

なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。 The description of these problems does not preclude the existence of other problems. Note that one embodiment of the present invention does not necessarily solve all of these problems. Problems other than these are self-evident from the descriptions of the specification, drawings, claims, etc., and it is possible to extract problems other than these from the descriptions of the specification, drawings, claims, etc. is.

本発明の一態様は、第1の導電体と、第1の導電体上の第1の絶縁体と、第1の絶縁体上の第2の導電体と、第1の導電体、第1の絶縁体、及び第2の導電体の側面と接する領域を有する酸化物と、酸化物上の第2の絶縁体と、第2の絶縁体上の第3の導電体と、を有し、第2の絶縁体は、酸化物を介して、第1の導電体、第1の絶縁体、及び第2の導電体の側面と向かい合う領域を有し、第3の導電体は、酸化物及び第2の絶縁体を介して、第1の導電体、第1の絶縁体、及び第2の導電体の側面と向かい合う領域を有する、半導体装置である。 One embodiment of the present invention includes a first conductor, a first insulator over the first conductor, a second conductor over the first insulator, the first conductor, the first insulator, and the first conductor. and an oxide having a region in contact with a side surface of the second conductor; a second insulator over the oxide; and a third conductor over the second insulator; The second insulator has regions facing side surfaces of the first conductor, the first insulator, and the second conductor with oxide interposed therebetween, and the third conductor includes oxide and The semiconductor device includes a first conductor, the first insulator, and a region facing side surfaces of the second conductor with the second insulator interposed therebetween.

また、上記態様において、第1の導電体、第1の絶縁体、及び第2の導電体は、第3の絶縁体で覆われ、第3の絶縁体は開口を有し、酸化物、第2の絶縁体、及び第3の導電体は、開口を埋め込むように形成されていてもよい。 Further, in the above aspect, the first conductor, the first insulator, and the second conductor are covered with a third insulator, the third insulator has an opening, the oxide is The two insulators and the third conductor may be formed to fill the opening.

また、上記態様において、酸化物は、第2の導電体の上面と接する領域を有し、第2の絶縁体は、酸化物を介して、第2の導電体の上面と重なる領域を有し、第3の導電体は、酸化物及び第2の絶縁体を介して、第2の導電体の上面と重なる領域を有していてもよい。 Further, in the above aspect, the oxide has a region in contact with the top surface of the second conductor, and the second insulator has a region overlapping with the top surface of the second conductor with the oxide interposed therebetween. , the third conductor may have a region overlapping the upper surface of the second conductor with the oxide and the second insulator interposed therebetween.

また、上記態様において、第1の絶縁体の膜厚は、1nm以上100nm以下であってもよい。 Further, in the above aspect, the film thickness of the first insulator may be 1 nm or more and 100 nm or less.

また、上記態様において、酸化物は、金属酸化物を含んでいてもよい。 Moreover, in the above aspect, the oxide may contain a metal oxide.

本発明の一態様により、微細化又は高集積化が可能な半導体装置を提供することができる。又は、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。又は、本発明の一態様により、オフ電流の小さい半導体装置を提供することができる。又は、本発明の一態様により、オン電流の大きい半導体装置を提供することができる。又は、本発明の一態様により、基板面内の電気特性ばらつきが小さい半導体装置を提供することができる。又は、本発明の一態様により、信頼性の高い半導体装置を提供することができる。又は、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。又は、本発明の一態様により、設計自由度が高い半導体装置を提供することができる。又は、本発明の一態様により、生産性の高い半導体装置を提供することができる。又は、本発明の一態様により、新規な半導体装置を提供することができる。 According to one embodiment of the present invention, a semiconductor device that can be miniaturized or highly integrated can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with favorable electrical characteristics can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with low off-state current can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with high on-state current can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with small variations in electrical characteristics over the substrate surface can be provided. Alternatively, according to one embodiment of the present invention, a highly reliable semiconductor device can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with low power consumption can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with a high degree of freedom in design can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with high productivity can be provided. Alternatively, one embodiment of the present invention can provide a novel semiconductor device.

なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。 Note that the description of these effects does not preclude the existence of other effects. Note that one embodiment of the present invention does not need to have all of these effects. Effects other than these are self-evident from the descriptions of the specification, drawings, claims, etc., and it is possible to extract effects other than these from the descriptions of the specification, drawings, claims, etc. is.

本発明の一態様に係る半導体装置の上面図及び断面図。1A and 1B are a top view and a cross-sectional view of a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の上面図及び断面図。1A and 1B are a top view and a cross-sectional view of a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の上面図及び断面図。1A and 1B are a top view and a cross-sectional view of a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の上面図及び断面図。1A and 1B are a top view and a cross-sectional view of a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の作製方法を示す上面図及び断面図。1A and 1B are top views and cross-sectional views illustrating a method for manufacturing a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る記憶装置の構成例を示す断面図。1A and 1B are cross-sectional views each illustrating a configuration example of a memory device according to one embodiment of the present invention; 本発明の一態様に係る記憶装置の構成例を示すブロック図。1 is a block diagram illustrating a configuration example of a storage device according to one embodiment of the present invention; FIG. 本発明の一態様に係る記憶装置の構成例を示す回路図。1 is a circuit diagram illustrating a configuration example of a memory device according to one embodiment of the present invention; FIG. 本発明の一態様に係る記憶装置の構成例を示すブロック図。1 is a block diagram illustrating a configuration example of a storage device according to one embodiment of the present invention; FIG. 本発明の一態様に係る記憶装置の構成例を示すブロック図及び回路図。1A and 1B are block diagrams and circuit diagrams each illustrating a configuration example of a memory device according to one embodiment of the present invention; 本発明の一態様に係る半導体装置の構成例を示すブロック図。1 is a block diagram illustrating a configuration example of a semiconductor device according to one embodiment of the present invention; FIG. 本発明の一態様に係る半導体装置の構成例を示すブロック図、回路図、及び半導体装置の動作例を示すタイミングチャート。1A and 1B are block diagrams and circuit diagrams each illustrating a configuration example of a semiconductor device according to one embodiment of the present invention, and timing charts each illustrating an operation example of the semiconductor device; 本発明の一態様に係る半導体装置の構成例を示すブロック図。1 is a block diagram illustrating a configuration example of a semiconductor device according to one embodiment of the present invention; FIG. 本発明の一態様に係る半導体装置の構成例を示す回路図、及び半導体装置の動作例を示すタイミングチャート。4A and 4B are circuit diagrams each illustrating a configuration example of a semiconductor device according to one embodiment of the present invention, and timing charts each illustrating an operation example of the semiconductor device; 本発明の一態様に係る半導体装置を示すブロック図。1 is a block diagram illustrating a semiconductor device according to one embodiment of the present invention; FIG. 本発明の一態様に係る半導体装置を示す回路図。1A and 1B are circuit diagrams each illustrating a semiconductor device according to one embodiment of the present invention; 本発明の一態様に係る半導体ウエハの上面図。1A and 1B are top views of a semiconductor wafer according to one embodiment of the present invention; 電子部品の作製工程例を説明するフローチャート及び斜視模式図。4A and 4B are a flowchart and a schematic perspective view for explaining an example of a manufacturing process of an electronic component; 本発明の一態様に係る電子機器を示す図。1A and 1B illustrate electronic devices according to one embodiment of the present invention;

以下、実施の形態について図面を参照しながら説明する。ただし、実施の形態は多くの異なる態様で実施することが可能であり、趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。 Hereinafter, embodiments will be described with reference to the drawings. However, those skilled in the art will readily appreciate that the embodiments can be embodied in many different forms and that various changes in form and detail can be made without departing from the spirit and scope thereof. be. Therefore, the present invention should not be construed as being limited to the description of the following embodiments.

また、図面において、大きさ、層の厚さ、又は領域は、明瞭化のために誇張されている場合がある。よって、必ずしもそのスケールに限定されない。なお、図面は、理想的な例を模式的に示したものであり、図面に示す形状又は値などに限定されない。例えば、実際の製造工程において、エッチングなどの処理により層やレジストマスクなどが意図せずに目減りすることがあるが、理解を容易とするために省略して示すことがある。また、図面において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、同様の機能を指す場合には、ハッチパターンを同じくし、特に符号を付さない場合がある。 Also, in the drawings, sizes, layer thicknesses, or regions may be exaggerated for clarity. Therefore, it is not necessarily limited to that scale. The drawings schematically show an ideal example, and are not limited to the shapes or values shown in the drawings. For example, in an actual manufacturing process, layers, resist masks, and the like may be unintentionally reduced due to processing such as etching, but are sometimes omitted for ease of understanding. In addition, in the drawings, the same reference numerals may be used in common for the same parts or parts having similar functions in different drawings, and repeated description thereof may be omitted. Moreover, when referring to similar functions, the hatch patterns may be the same and no particular reference numerals may be attached.

また、特に上面図(「平面図」ともいう。)や斜視図などにおいて、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。 In particular, in top views (also referred to as “plan views”) and perspective views, description of some components may be omitted in order to facilitate understanding of the invention. Also, description of some hidden lines may be omitted.

また、本明細書等において、第1、第2等として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではない。そのため、例えば、「第1の」を「第2の」又は「第3の」などと適宜置き換えて説明することができる。また、本明細書等に記載されている序数詞と、本発明の一態様を特定するために用いられる序数詞は一致しない場合がある。 In this specification and the like, ordinal numbers such as first and second are used for convenience and do not indicate the order of steps or the order of stacking. Therefore, for example, "first" can be appropriately replaced with "second" or "third". Also, the ordinal numbers described in this specification and the like may not match the ordinal numbers used to specify one aspect of the present invention.

また、本明細書等において、「上に」、「下に」などの配置を示す語句は、構成同士の位置関係を、図面を参照して説明するために、便宜上用いている。また、構成同士の位置関係は、各構成を描写する方向に応じて適宜変化するものである。したがって、明細書で説明した語句に限定されず、状況に応じて適切に言い換えることができる。 In this specification and the like, terms such as “above” and “below” are used for convenience in order to describe the positional relationship between configurations with reference to the drawings. In addition, the positional relationship between the configurations changes appropriately according to the direction in which each configuration is drawn. Therefore, it is not limited to the words and phrases described in the specification, and can be appropriately rephrased according to the situation.

また、本明細書等において、「平行」とは、二つの直線が-10°以上10°以下の角度で配置されている状態をいう。したがって、-5°以上5°以下の場合も含まれる。また、「略平行」とは、二つの直線が-30°以上30°以下の角度で配置されている状態をいう。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。したがって、85°以上95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上120°以下の角度で配置されている状態をいう。 In this specification and the like, "parallel" means a state in which two straight lines are arranged at an angle of -10° or more and 10° or less. Therefore, the case of −5° or more and 5° or less is also included. Also, "substantially parallel" means a state in which two straight lines are arranged at an angle of -30° or more and 30° or less. "Perpendicular" means that two straight lines are arranged at an angle of 80° or more and 100° or less. Therefore, the case of 85° or more and 95° or less is also included. In addition, "substantially perpendicular" means a state in which two straight lines are arranged at an angle of 60° or more and 120° or less.

また、本明細書等において、トランジスタとは、ゲートと、ドレインと、ソースとを含む少なくとも三つの端子を有する素子である。そして、ドレイン(ドレイン端子、ドレイン領域又はドレイン電極)とソース(ソース端子、ソース領域又はソース電極)の間にチャネル形成領域を有しており、チャネル形成領域を介して、ソースとドレインとの間に電流を流すことができるものである。なお、本明細書等において、チャネル形成領域とは、電流が主として流れる領域をいう。 In this specification and the like, a transistor is an element having at least three terminals including a gate, a drain, and a source. A channel formation region is provided between the drain (drain terminal, drain region, or drain electrode) and the source (source terminal, source region, or source electrode). current can flow through the Note that in this specification and the like, a channel formation region means a region where current mainly flows.

また、ソースやドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため、本明細書等においては、ソースやドレインの用語は、入れ替えて用いることができる場合がある。 Also, the functions of the source and the drain may be interchanged when using transistors of different polarities or when the direction of current changes in circuit operation. Therefore, in this specification and the like, the terms "source" and "drain" can be used interchangeably in some cases.

なお、トランジスタにおけるチャネル長とは、例えば、半導体(又はトランジスタがオン状態のときに半導体の中で電流の流れる部分)とゲート電極とが互いに重なる領域、又はチャネルが形成される領域における、ソース(ソース領域又はソース電極)とドレイン(ドレイン領域又はドレイン電極)との間の距離をいう。なお、一つのトランジスタにおいて、チャネル長が全ての領域で同じ値をとるとは限らない。すなわち、一つのトランジスタのチャネル長は、一つの値に定まらない場合がある。そのため、本明細書では、チャネル長は、チャネルの形成される領域における、いずれか一の値、最大値、最小値又は平均値とする。 Note that the channel length of a transistor refers to, for example, a region where a semiconductor (or a portion through which current flows in a semiconductor when the transistor is on) overlaps with a gate electrode, or a region where a channel is formed. source region or source electrode) and the drain (drain region or drain electrode). Note that the channel length does not always have the same value in all regions of one transistor. That is, the channel length of one transistor may not be fixed to one value. Therefore, in this specification, the channel length is any one value, maximum value, minimum value, or average value in the region where the channel is formed.

また、本明細書等において、酸化窒化シリコン膜とは、その組成として、窒素よりも酸素の含有量が多い膜を指し、窒化酸化シリコン膜とは、その組成として、酸素よりも窒素の含有量が多い膜を指す。 In this specification and the like, a silicon oxynitride film refers to a film that contains more oxygen than nitrogen in its composition, and a silicon nitride oxide film means a film that contains more nitrogen than oxygen in its composition. Membrane with a lot of

また、本明細書等において、金属酸化物(metal oxide)とは、広い表現での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む。)、酸化物半導体(Oxide Semiconductor又は単にOSともいう。)などに分類される。例えば、トランジスタのチャネル形成領域に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、金属酸化物が増幅作用、整流作用、及びスイッチング作用の少なくとも1つを有する場合、当該金属酸化物を、金属酸化物半導体(metal oxide semiconductor)、略してOSと呼ぶことができる。また、OS FETあるいはOSトランジスタと記載する場合においては、金属酸化物又は酸化物半導体を有するトランジスタと換言することができる。 Moreover, in this specification and the like, a metal oxide is a metal oxide in a broad expression. Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as oxide semiconductors or simply OSs), and the like. For example, when a metal oxide is used for a channel formation region of a transistor, the metal oxide is sometimes called an oxide semiconductor. That is, when a metal oxide has at least one of an amplifying action, a rectifying action, and a switching action, the metal oxide can be called a metal oxide semiconductor, abbreviated as an OS. In addition, the description of an OS FET or an OS transistor can also be referred to as a transistor including a metal oxide or an oxide semiconductor.

また、本明細書等において、窒素を有する金属酸化物も金属酸化物(metal oxide)と総称する場合がある。また、窒素を有する金属酸化物を、金属酸窒化物(metal oxynitride)と呼称してもよい。 In addition, in this specification and the like, metal oxides containing nitrogen may also be collectively referred to as metal oxides. Metal oxides containing nitrogen may also be referred to as metal oxynitrides.

また、本明細書等において、CAAC(C-Axis Aligned Crystal)、及びCAC(Cloud-Aligned Composite)と記載する場合がある。なお、CAACは結晶構造の一例を表し、CACは機能、又は材料の構成の一例を表す。 In this specification and the like, it may be referred to as CAAC (C-Axis Aligned Crystal) and CAC (Cloud-Aligned Composite). Note that CAAC represents an example of a crystal structure, and CAC represents an example of a function or material configuration.

また、本明細書等において、CAC-OS又はCAC-metal oxideとは、材料の一部では導電性の機能を有し、材料の一部では絶縁性の機能を有し、材料の全体では半導体としての機能を有する。なお、CAC-OS又はCAC-metal oxideを、トランジスタのチャネル形成領域に用いる場合、導電性の機能は、キャリアとなる電子(又は正孔)を流す機能であり、絶縁性の機能は、キャリアとなる電子(又は正孔)を流さない機能である。導電性の機能と、絶縁性の機能とを、それぞれ相補的に作用させることで、スイッチングさせる機能(On/Offさせる機能)をCAC-OS又はCAC-metal oxideに付与することができる。CAC-OS又はCAC-metal oxideにおいて、それぞれの機能を分離させることで、双方の機能を最大限に高めることができる。 In this specification and the like, CAC-OS or CAC-metal oxide means that part of the material has a conductive function, part of the material has an insulating function, and the entire material is a semiconductor. It has a function as Note that when CAC-OS or CAC-metal oxide is used for a channel formation region of a transistor, the function of conductivity is to flow electrons (or holes) that serve as carriers, and the function of insulation is to flow carriers. It is a function that does not flow any electrons (or holes). A switching function (on/off function) can be imparted to the CAC-OS or CAC-metal oxide by making the conductive function and the insulating function act complementarily. By separating each function in CAC-OS or CAC-metal oxide, both functions can be maximized.

また、本明細書等において、CAC-OS又はCAC-metal oxideは、導電性領域、及び絶縁性領域を有する。導電性領域は、上述の導電性の機能を有し、絶縁性領域は、上述の絶縁性の機能を有する。また、材料中において、導電性領域と、絶縁性領域とは、ナノ粒子レベルで分離している場合がある。また、導電性領域と、絶縁性領域とは、それぞれ材料中に偏在する場合がある。また、導電性領域は、周辺がぼけてクラウド状に連結して観察される場合がある。 In this specification and the like, CAC-OS or CAC-metal oxide has a conductive region and an insulating region. The conductive regions have the above-described conductive function, and the insulating regions have the above-described insulating function. In some materials, the conductive region and the insulating region are separated at the nanoparticle level. Also, the conductive region and the insulating region may be unevenly distributed in the material. In addition, the conductive region may be observed to be connected like a cloud with its periphery blurred.

また、CAC-OS又はCAC-metal oxideにおいて、導電性領域と、絶縁性領域とは、それぞれ0.5nm以上10nm以下、好ましくは0.5nm以上3nm以下のサイズで材料中に分散している場合がある。 In CAC-OS or CAC-metal oxide, the conductive region and the insulating region are each dispersed in the material with a size of 0.5 nm or more and 10 nm or less, preferably 0.5 nm or more and 3 nm or less. There is

また、CAC-OS又はCAC-metal oxideは、異なるバンドギャップを有する成分により構成される。例えば、CAC-OS又はCAC-metal oxideは、絶縁性領域に起因するワイドギャップを有する成分と、導電性領域に起因するナローギャップを有する成分と、により構成される。当該構成の場合、キャリアを流す際に、ナローギャップを有する成分において、主にキャリアが流れる。また、ナローギャップを有する成分が、ワイドギャップを有する成分に相補的に作用し、ナローギャップを有する成分に連動してワイドギャップを有する成分にもキャリアが流れる。このため、上記CAC-OS又はCAC-metal oxideをトランジスタのチャネル形成領域に用いる場合、トランジスタのオン状態において高い電流駆動力、つまり大きなオン電流、及び高い電界効果移動度を得ることができる。 Also, CAC-OS or CAC-metal oxide is composed of components having different bandgaps. For example, CAC-OS or CAC-metal oxide is composed of a component having a wide gap resulting from an insulating region and a component having a narrow gap resulting from a conductive region. In the case of this configuration, when the carriers flow, the carriers mainly flow in the component having the narrow gap. In addition, the component having a narrow gap acts complementarily on the component having a wide gap, and carriers also flow into the component having a wide gap in conjunction with the component having a narrow gap. Therefore, when the above CAC-OS or CAC-metal oxide is used for a channel formation region of a transistor, high current drivability, that is, large on-current and high field-effect mobility can be obtained in the on-state of the transistor.

すなわち、CAC-OS又はCAC-metal oxideは、マトリックス複合材(matrix composite)、又は金属マトリックス複合材(metal matrix composite)と呼称することもできる。 That is, CAC-OS or CAC-metal oxide can also be called a matrix composite or a metal matrix composite.

また、本明細書等において、「膜」という用語と、「層」という用語とは、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。又は、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。 In this specification and the like, the terms “film” and “layer” can be used interchangeably. For example, it may be possible to change the term "conductive layer" to the term "conductive film." Or, for example, it may be possible to change the term "insulating film" to the term "insulating layer".

また、本明細書等において、「絶縁体」という用語を、絶縁膜又は絶縁層と言い換えることができる。また、「導電体」という用語を、導電膜又は導電層と言い換えることができる。また、「半導体」という用語を、半導体膜又は半導体層と言い換えることができる。 In this specification and the like, the term “insulator” can be replaced with an insulating film or an insulating layer. Also, the term “conductor” can be replaced with a conductive film or a conductive layer. Also, the term "semiconductor" can be replaced with a semiconductor film or a semiconductor layer.

また、本明細書等に示すトランジスタは、明示されている場合を除き、電界効果トランジスタとする。また、本明細書等に示すトランジスタは、明示されている場合を除き、nチャネル型のトランジスタとする。よって、その閾値電圧(「Vth」ともいう。)は、明示されている場合を除き、0Vよりも大きいものとする。 In addition, transistors described in this specification and the like are field-effect transistors unless otherwise specified. In addition, transistors described in this specification and the like are n-channel transistors unless otherwise specified. Therefore, its threshold voltage (also referred to as “Vth”) is assumed to be greater than 0 V unless otherwise specified.

(実施の形態1)
<半導体装置の構成例1>
以下では、本発明の一態様に係るトランジスタ10を有する半導体装置の構成例について、図1を用いて説明する。
(Embodiment 1)
<Structure Example 1 of Semiconductor Device>
Structure examples of a semiconductor device including the transistor 10 according to one embodiment of the present invention are described below with reference to FIGS.

図1(A)は、トランジスタ10を有する半導体装置の上面図である。また、図1(B)は、図1(A)にA1-A2の一点鎖線で示す部位の断面図である。また、図1(C)は、図1(A)にA3-A4の一点鎖線で示す部位の断面図である。ここで、A1-A2の一点鎖線で示す部位と、A3-A4の一点鎖線で示す部位とは、互いに直交している。図1(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。 FIG. 1A is a top view of a semiconductor device having a transistor 10. FIG. FIG. 1(B) is a cross-sectional view of the portion indicated by the dashed-dotted line A1-A2 in FIG. 1(A). FIG. 1(C) is a cross-sectional view of the portion indicated by the dashed-dotted line A3-A4 in FIG. 1(A). Here, the portion A1-A2 indicated by the dashed-dotted line and the portion indicated by the dashed-dotted line A3-A4 are orthogonal to each other. In the top view of FIG. 1A, some elements are omitted for clarity of illustration.

本発明の一態様の半導体装置は、基板(図示しない。)上に、トランジスタ10と、層間膜として機能する絶縁体100、絶縁体102、絶縁体105、絶縁体110、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180と、を有する。また、トランジスタ10と電気的に接続し、配線として機能する導電体185、及び導電体200、並びにプラグとして機能する導電体190、及び導電体195を有する。 A semiconductor device of one embodiment of the present invention includes the transistor 10, the insulators 100, 102, 105, 110, 175, and 175, which function as interlayer films, over a substrate (not shown). 176 , an insulator 178 and an insulator 180 . In addition, it is electrically connected to the transistor 10 and has conductors 185 and 200 functioning as wirings and conductors 190 and 195 functioning as plugs.

導電体185は、絶縁体105に設けられた開口内に形成される。ここで、導電体185の上面の高さと、絶縁体105の上面の高さは、同程度であることが好ましい。なお、図1(B)では、導電体185を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体185は、2層以上の積層構造であってもよい。 Conductor 185 is formed in an opening provided in insulator 105 . Here, the height of the top surface of the conductor 185 and the height of the top surface of the insulator 105 are preferably approximately the same. Note that although the conductor 185 has a single-layer structure in FIG. 1B, one embodiment of the present invention is not limited to this. For example, the conductor 185 may have a laminated structure of two or more layers.

導電体190は、絶縁体110に設けられた開口内に形成される。導電体190の底面は、導電体185の上面と接する領域を有するように設けられる。ここで、導電体190の上面の高さと、絶縁体110の上面の高さは、同程度であることが好ましい。なお、図1(B)では、導電体190を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体190は、絶縁体110に設けられた開口の内壁に接して、水素や水などの不純物、及び酸素の透過を抑制する材料からなる導電体を形成し、当該導電体上に、当該導電体よりも導電率の高い材料からなる導電体を形成した2層以上の積層構造であってもよい。 Conductor 190 is formed in an opening provided in insulator 110 . The bottom surface of the conductor 190 is provided so as to have a region in contact with the top surface of the conductor 185 . Here, it is preferable that the height of the upper surface of the conductor 190 and the height of the upper surface of the insulator 110 be approximately the same. Note that although the conductor 190 has a single-layer structure in FIG. 1B, one embodiment of the present invention is not limited to this. For example, as the conductor 190, a conductor is formed in contact with the inner wall of the opening provided in the insulator 110 and is made of a material that suppresses permeation of impurities such as hydrogen and water, and oxygen. A laminated structure of two or more layers in which a conductor made of a material having a higher conductivity than the conductor may be used.

導電体195は、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180に設けられた、導電体140の上面に達する開口内に形成される。ここで、導電体195の上面の高さと、絶縁体180の上面の高さは、同程度であることが好ましい。なお、図1(B)では、導電体195を単層構造として示しているが、本発明の一態様はこれに限られない、例えば、導電体195は、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180に設けられた開口の内壁に接して、水素や水などの不純物、及び酸素の透過を抑制する材料からなる導電体を形成し、当該導電体上に、当該導電体よりも導電率の高い材料からなる導電体を形成した2層以上の積層構造であってもよい。 Conductor 195 is formed in openings provided in insulator 175 , insulator 176 , insulator 178 , and insulator 180 reaching the upper surface of conductor 140 . Here, it is preferable that the height of the upper surface of the conductor 195 and the height of the upper surface of the insulator 180 be approximately the same. Note that although the conductor 195 has a single-layer structure in FIG. 1B, one embodiment of the present invention is not limited to this. A conductor made of a material that suppresses permeation of impurities such as hydrogen and water and oxygen is formed in contact with the inner walls of the openings provided in the insulator 178 and the insulator 180, and the conductor is formed over the conductor. It may be a laminated structure of two or more layers in which conductors made of a material having a higher electrical conductivity are formed.

導電体200は、導電体195の上面と接する領域を有するように、絶縁体180上に形成される。なお、図1(B)では、導電体200を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体200は、2層以上の積層構造であってもよい。 Conductor 200 is formed over insulator 180 so as to have a region in contact with the top surface of conductor 195 . Note that although the conductor 200 has a single-layer structure in FIG. 1B, one embodiment of the present invention is not limited to this. For example, the conductor 200 may have a laminated structure of two or more layers.

[トランジスタ10]
図1(B)に示すように、トランジスタ10は、絶縁体110の上に配置された導電体120及び酸化物150と、導電体120の上に配置された絶縁体130と、絶縁体130の上に配置された導電体140と、酸化物150の上に配置された絶縁体160と、絶縁体160の上に配置された導電体170と、を有する。ここで、酸化物150は、導電体120、絶縁体130、及び導電体140の側面と接する領域を有するように設けられる。また、絶縁体160は、酸化物150を介して、導電体120、絶縁体130、及び導電体140の側面と向かい合う領域を有するように設けられる。また、導電体170は、酸化物150及び絶縁体160を介して、導電体120、絶縁体130、及び導電体140の側面と向かい合う領域を有するように設けられる。
[Transistor 10]
As illustrated in FIG. 1B, the transistor 10 includes a conductor 120 and an oxide 150 over the insulator 110, an insulator 130 over the conductor 120, and the insulator 130. It has a conductor 140 overlying it, an insulator 160 overlying the oxide 150 , and a conductor 170 overlying the insulator 160 . Here, the oxide 150 is provided so as to have regions in contact with side surfaces of the conductor 120 , the insulator 130 , and the conductor 140 . The insulator 160 is provided so as to have regions facing side surfaces of the conductor 120, the insulator 130, and the conductor 140 with the oxide 150 interposed therebetween. In addition, the conductor 170 is provided so as to have regions facing side surfaces of the conductor 120, the insulator 130, and the conductor 140 with the oxide 150 and the insulator 160 interposed therebetween.

図1(B)及び図1(C)に示すように、導電体120、絶縁体130、及び導電体140の上には、これらを覆うように絶縁体175が設けられる。絶縁体175には、導電体120、絶縁体130、及び導電体140の側面と内壁の一部が重なる開口が設けられ、当該開口の内壁に沿って酸化物150が設けられ、酸化物150の上に絶縁体160が設けられ、絶縁体160の上に当該開口を埋め込むように導電体170が設けられる。ここで、図1(B)に示すように、酸化物150、絶縁体160、及び導電体170の最上面の高さは、絶縁体175の上面の高さと同程度であることが好ましい。なお、図1(B)では、酸化物150を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、酸化物150は、2層以上の積層構造であってもよい。 As shown in FIGS. 1B and 1C, an insulator 175 is provided over the conductor 120, the insulator 130, and the conductor 140 so as to cover them. The insulator 175 is provided with openings in which the side surfaces of the conductor 120, the insulator 130, and the conductor 140 partially overlap with the inner walls, and the oxide 150 is provided along the inner walls of the openings. An insulator 160 is provided above, and a conductor 170 is provided over the insulator 160 so as to fill the opening. Here, as shown in FIG. 1B, the heights of the top surfaces of the oxide 150, the insulator 160, and the conductor 170 are preferably approximately the same as the height of the top surface of the insulator 175. FIG. Note that although the oxide 150 has a single-layer structure in FIG. 1B, one embodiment of the present invention is not limited thereto. For example, oxide 150 may have a stacked structure of two or more layers.

トランジスタ10において、導電体120は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150の絶縁体130と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。 In transistor 10 , conductor 120 functions as one of the source and drain electrodes, conductor 140 functions as the other of the source and drain electrodes, and insulator 130 of oxide 150 . The overlapping region functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode.

上述のように、本発明の一態様に係るトランジスタ10は、ソース電極又はドレイン電極の一方として機能する導電層(導電体120)、チャネル形成領域として機能する酸化物と接する領域を有する絶縁層(絶縁体130)、及び、ソース電極又はドレイン電極の他方として機能する導電層(導電体140)が、下から順に積層された構成を有する。すなわち、トランジスタ10では、キャリア(電子又は正孔)が流れる方向(チャネル長方向)が、基板面に対して略垂直な方向となる。トランジスタ10が当該構成を有することで、トランジスタ10のチャネル長は、ソース電極とドレイン電極の間に挟まれた絶縁体130の膜厚で規定される。したがって、トランジスタ10のチャネル長を、絶縁体130の成膜時の膜厚で制御することが可能となる。例えば、トランジスタ10のチャネル長を、1nm以上100nm以下の範囲で任意に制御することが可能となる。そのため、リソグラフィー法などでチャネル長を形成する場合よりも、基板面内で精度良く複数の微細なトランジスタを作製することができる。 As described above, the transistor 10 according to one embodiment of the present invention includes a conductive layer (the conductor 120) functioning as one of a source electrode and a drain electrode, and an insulating layer (the An insulator 130) and a conductive layer (conductor 140) functioning as the other of a source electrode and a drain electrode are stacked in this order from the bottom. That is, in the transistor 10, the direction in which carriers (electrons or holes) flow (channel length direction) is substantially perpendicular to the substrate surface. Since the transistor 10 has this structure, the channel length of the transistor 10 is defined by the thickness of the insulator 130 sandwiched between the source electrode and the drain electrode. Therefore, the channel length of the transistor 10 can be controlled by the film thickness of the insulator 130 when it is formed. For example, the channel length of the transistor 10 can be arbitrarily controlled within the range of 1 nm or more and 100 nm or less. Therefore, a plurality of fine transistors can be manufactured with higher precision within the substrate plane than when the channel length is formed by a lithography method or the like.

なお、トランジスタ10において、チャネル形成領域としての機能を有する酸化物150は、酸化物半導体として機能する金属酸化物(以下、酸化物半導体ともいう。)を用いることが好ましい。金属酸化物をチャネル形成領域に用いたトランジスタは、非導通状態において極めてリーク電流(オフ電流)が小さいため、低消費電力の半導体装置を提供できる。また、金属酸化物は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタに用いることができる。 Note that in the transistor 10, the oxide 150 functioning as a channel formation region is preferably a metal oxide functioning as an oxide semiconductor (hereinafter also referred to as an oxide semiconductor). A transistor using a metal oxide for a channel formation region has extremely low leakage current (off-state current) in a non-conducting state; thus, a semiconductor device with low power consumption can be provided. In addition, since a metal oxide can be deposited by a sputtering method or the like, it can be used for a transistor included in a highly integrated semiconductor device.

一方で、金属酸化物をチャネル形成領域に用いたトランジスタは、金属酸化物中の不純物又は酸素欠損によって電気特性が変動しやすく、信頼性が悪くなる場合がある。また、金属酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。したがって、酸素欠損が含まれている金属酸化物をチャネル形成領域に用いたトランジスタは、ノーマリーオン特性となりやすい。このため、金属酸化物中の酸素欠損はできる限り低減されていることが好ましい。 On the other hand, in a transistor using a metal oxide for a channel formation region, electrical characteristics are likely to vary due to impurities or oxygen vacancies in the metal oxide, and reliability may be degraded. In addition, since hydrogen contained in the metal oxide reacts with oxygen bonded to the metal atom to become water, oxygen vacancies may be formed. When hydrogen enters the oxygen vacancies, electrons, which are carriers, are generated in some cases. Therefore, a transistor in which a metal oxide containing oxygen vacancies is used for a channel formation region tends to have normally-on characteristics. Therefore, it is preferable that the oxygen deficiency in the metal oxide is reduced as much as possible.

特に、酸化物150が有するチャネル形成領域と、ゲート絶縁体として機能する絶縁体160との界面に、酸素欠損が存在すると、トランジスタ10の電気特性の変動が生じやすく、また信頼性が悪くなる場合がある。 In particular, when oxygen vacancies are present at the interface between the channel formation region of the oxide 150 and the insulator 160 functioning as a gate insulator, the electrical characteristics of the transistor 10 are likely to fluctuate and the reliability may be degraded. There is

そこで、酸化物150と接する絶縁体160が、化学量論的組成を満たす酸素よりも多くの酸素(過剰酸素ともいう。)を含むことが好ましい。つまり、絶縁体160が有する過剰酸素が、酸化物150が有するチャネル形成領域へと拡散することで、当該チャネル形成領域中の酸素欠損を低減することができる。 Therefore, the insulator 160 in contact with the oxide 150 preferably contains more oxygen (also referred to as excess oxygen) than the oxygen that satisfies the stoichiometric composition. That is, excess oxygen in the insulator 160 diffuses into the channel formation region of the oxide 150, whereby oxygen vacancies in the channel formation region can be reduced.

さらに、トランジスタ10は、水又は水素などの不純物の混入を防ぐバリア性を有する絶縁体で覆われていることが好ましい。バリア性を有する絶縁体とは、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい。)絶縁性材料を用いた絶縁体である。また、酸素(例えば、酸素原子、酸素分子など)の少なくとも一の拡散を抑制する機能を有する(上記酸素が透過しにくい。)絶縁性材料を用いることが好ましい。Furthermore, the transistor 10 is preferably covered with an insulator having a barrier property to prevent entry of impurities such as water or hydrogen. An insulator with a barrier property has a function of suppressing the diffusion of impurities such as hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, nitrogen oxide molecules (N 2 O, NO, NO 2 , etc.), and copper atoms. It is an insulator using an insulating material having (the impurities are difficult to permeate). In addition, it is preferable to use an insulating material that has a function of suppressing at least one diffusion of oxygen (for example, oxygen atoms, oxygen molecules, etc.) (the above-mentioned oxygen is difficult to permeate).

例えば、トランジスタ10を、バリア性を有する絶縁体102上に設ける。また、トランジスタ10上に、バリア性を有する絶縁体178を設ける。絶縁体102と、絶縁体178とが、トランジスタ10の上下に配置された構造とすることで、トランジスタ10を、バリア性を有する絶縁体で挟むことができる。当該構造により、水素、水などの不純物が、絶縁体102の下層から、及び、絶縁体178の上層から、トランジスタ10に混入するのを抑制することができる。又は、絶縁体130及び絶縁体160に含まれる酸素が、絶縁体102の下層、及び、絶縁体178の上層へ拡散するのを抑制することができる。これにより、絶縁体130及び絶縁体160に含まれる酸素を、酸化物150が有するチャネル形成領域に効率良く供給することができる。 For example, the transistor 10 is provided over an insulator 102 having barrier properties. An insulator 178 having a barrier property is provided over the transistor 10 . With the structure in which the insulator 102 and the insulator 178 are arranged above and below the transistor 10, the transistor 10 can be sandwiched between insulators having a barrier property. With this structure, impurities such as hydrogen and water can be prevented from entering the transistor 10 from the lower layer of the insulator 102 and from the upper layer of the insulator 178 . Alternatively, diffusion of oxygen contained in the insulators 130 and 160 to the lower layer of the insulator 102 and the upper layer of the insulator 178 can be suppressed. Accordingly, oxygen contained in the insulators 130 and 160 can be efficiently supplied to the channel formation region of the oxide 150 .

以下では、本発明の一態様に係るトランジスタ10を有する半導体装置の詳細な構成について説明する。 A detailed structure of the semiconductor device including the transistor 10 according to one embodiment of the present invention is described below.

絶縁体102及び絶縁体178は、水又は水素などの不純物が、当該絶縁体よりも外側からトランジスタ10に混入するのを防ぐバリア膜として機能することが好ましい。したがって、絶縁体102及び絶縁体178は、水素原子、水素分子、水分子、窒素原子、窒素分子、酸化窒素分子(NO、NO、NOなど)、銅原子などの不純物の拡散を抑制する機能を有する(上記不純物が透過しにくい。)絶縁性材料を用いることが好ましい。又は、酸素(例えば、酸素原子、酸素分子など)の少なくとも一の拡散を抑制する機能を有する(上記酸素が透過しにくい。)絶縁性材料を用いることが好ましい。The insulator 102 and the insulator 178 preferably function as barrier films that prevent impurities such as water or hydrogen from entering the transistor 10 from outside the insulator. Therefore, insulator 102 and insulator 178 suppress the diffusion of impurities such as hydrogen atoms, hydrogen molecules, water molecules, nitrogen atoms, nitrogen molecules, nitrogen oxide molecules (such as N 2 O, NO, NO 2 ), and copper atoms. It is preferable to use an insulating material that has a function to prevent the impurities from penetrating therethrough. Alternatively, it is preferable to use an insulating material that has a function of suppressing at least one diffusion of oxygen (eg, oxygen atoms, oxygen molecules, etc.) (the above-mentioned oxygen is difficult to permeate).

例えば、絶縁体102及び絶縁体178として、酸化アルミニウムや窒化シリコンなどを用いることが好ましい。これにより、水素、水などの不純物が、当該絶縁体よりも内側(トランジスタ10側)に拡散するのを抑制することができる。又は、絶縁体130などに含まれる酸素が、絶縁体102及び絶縁体178よりも外側に拡散するのを抑制することができる。 For example, the insulator 102 and the insulator 178 are preferably made of aluminum oxide, silicon nitride, or the like. Accordingly, impurities such as hydrogen and water can be prevented from diffusing inward (on the transistor 10 side) from the insulator. Alternatively, diffusion of oxygen contained in the insulator 130 or the like to the outside of the insulator 102 and the insulator 178 can be suppressed.

また、例えば、絶縁体102及び絶縁体178としては、酸化アルミニウム、酸化ハフニウム、窒化シリコンなどの絶縁体を単層又は積層で用いることができる。 Further, for example, as the insulator 102 and the insulator 178, an insulator such as aluminum oxide, hafnium oxide, or silicon nitride can be used as a single layer or a stacked layer.

また、層間膜として機能する絶縁体100、絶縁体105、絶縁体110、絶縁体175、絶縁体176、及び絶縁体180は、絶縁体102及び絶縁体178よりも誘電率が低いことが好ましい。当該絶縁体に、比較的誘電率が低い材料を用いることで、例えば、配線間に生じる寄生容量を低減することができる。 The insulators 100 , 105 , 110 , 175 , 176 , and 180 that function as interlayer films preferably have lower dielectric constants than the insulators 102 and 178 . By using a material with a relatively low dielectric constant for the insulator, for example, parasitic capacitance generated between wirings can be reduced.

例えば、絶縁体100、絶縁体105、絶縁体110、絶縁体175、絶縁体176、及び絶縁体180として、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、酸化ハフニウム、酸化タンタル、酸化ジルコニウム、チタン酸ジルコン酸鉛(PZT)、チタン酸ストロンチウム(SrTiO)又は(Ba,Sr)TiO(BST)などの絶縁体を単層又は積層で用いることができる。又は、これらの絶縁体に、例えば、酸化アルミニウム、酸化ビスマス、酸化ゲルマニウム、酸化ニオブ、酸化シリコン、酸化チタン、酸化タングステン、酸化イットリウム、酸化ジルコニウムを添加してもよい。又は、これらの絶縁体を窒化処理してもよい。上記の絶縁体に酸化シリコン、酸化窒化シリコン又は窒化シリコンを積層して用いてもよい。なお、上記の各種絶縁体は、膜中における水素や水などの不純物濃度が、可能な限り低減されていることが好ましい。For example, the insulator 100, the insulator 105, the insulator 110, the insulator 175, the insulator 176, and the insulator 180 include silicon oxide, silicon oxynitride, silicon nitride oxide, aluminum oxide, hafnium oxide, tantalum oxide, and zirconium oxide. , lead zirconate titanate (PZT), strontium titanate (SrTiO 3 ) or (Ba,Sr)TiO 3 (BST) can be used in single layers or stacks. Alternatively, aluminum oxide, bismuth oxide, germanium oxide, niobium oxide, silicon oxide, titanium oxide, tungsten oxide, yttrium oxide, or zirconium oxide may be added to these insulators. Alternatively, these insulators may be nitrided. Silicon oxide, silicon oxynitride, or silicon nitride may be stacked over the above insulator. Note that it is preferable that the concentrations of impurities such as hydrogen and water in the films of the various insulators described above be as low as possible.

また、トランジスタ10において、絶縁体130は、ソース電極又はドレイン電極の一方として機能する導電体120と、ソース電極又はドレイン電極の他方として機能する導電体140とを、物理的かつ電気的に隔離する機能を有する。絶縁体130の膜厚は、1nm以上100nm以下であることが好ましい。上述したように、絶縁体130の側面は、酸化物150が有するトランジスタ10のチャネル形成領域と接している。そのため、絶縁体130は、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁体を用いることが好ましい。つまり、絶縁体130には、過剰酸素領域が形成されていることが好ましい。このような過剰酸素を含む絶縁体を酸化物150に接して設けることにより、酸化物150が有するチャネル形成領域の酸素欠損を低減し、トランジスタ10の信頼性を向上させることができる。 In the transistor 10, the insulator 130 physically and electrically separates the conductor 120 functioning as one of the source electrode and the drain electrode from the conductor 140 functioning as the other of the source electrode and the drain electrode. have a function. The thickness of the insulator 130 is preferably 1 nm or more and 100 nm or less. As described above, the sides of insulator 130 are in contact with the channel forming region of transistor 10 of oxide 150 . Therefore, as the insulator 130, an oxide insulator containing more oxygen than the stoichiometric composition is preferably used. In other words, the insulator 130 preferably has an excess oxygen region. By providing such an insulator containing excess oxygen in contact with the oxide 150, oxygen vacancies in the channel formation region of the oxide 150 can be reduced and the reliability of the transistor 10 can be improved.

過剰酸素領域を有する絶縁体として、具体的には、加熱により一部の酸素が脱離する酸化物材料を用いることが好ましい。加熱により酸素が脱離する酸化物とは、TDS(Thermal Desorption Spectroscopy)分析にて、酸素原子に換算しての酸素の脱離量が1.0×1014atoms/cm以上、好ましくは3.0×1015atoms/cm以上である酸化物膜である。なお、上記TDS分析時における膜の表面温度としては、100℃以上700℃以下の範囲が好ましい。Specifically, an oxide material from which part of oxygen is released by heating is preferably used as the insulator having the excess oxygen region. The oxide from which oxygen is released by heating means that the amount of oxygen released in terms of oxygen atoms is 1.0×10 14 atoms/cm 2 or more, preferably 3, in TDS (Thermal Desorption Spectroscopy) analysis. It is an oxide film having a density of 0×10 15 atoms/cm 2 or more. The surface temperature of the film during the TDS analysis is preferably in the range of 100° C. or higher and 700° C. or lower.

なお、絶縁体130は、酸素をできるだけ含んでいたほうが良い一方で、水素や水などについては、できるだけ含んでいないことが好ましい。これは、トランジスタ10にとって、水素や水などが電気特性を変動させる要因となり得るためである。そのため、チャネル形成領域として機能する酸化物150中だけでなく、酸化物150と接する絶縁体130についても、トランジスタ10にとって不純物となり得る水素や水などの含有濃度が可能な限り低減されていることが好ましい。 Note that while the insulator 130 preferably contains oxygen as much as possible, it preferably does not contain hydrogen, water, or the like as much as possible. This is because hydrogen, water, and the like can cause changes in electrical characteristics of the transistor 10 . Therefore, the concentration of hydrogen, water, and the like, which can be impurities in the transistor 10, is reduced as much as possible not only in the oxide 150 functioning as a channel formation region but also in the insulator 130 in contact with the oxide 150. preferable.

また、トランジスタ10のチャネル形成領域として機能する酸化物150には、酸化物半導体として機能する金属酸化物(以下、酸化物半導体ともいう。)を用いることが好ましい。例えば、チャネル形成領域に用いる金属酸化物としては、バンドギャップが2eV以上、好ましくは2.5eV以上のものを用いることが好ましい。このように、バンドギャップの大きい金属酸化物を用いることで、トランジスタのオフ電流を低減することができる。 For the oxide 150 functioning as a channel formation region of the transistor 10, a metal oxide functioning as an oxide semiconductor (hereinafter also referred to as an oxide semiconductor) is preferably used. For example, it is preferable to use a metal oxide having a bandgap of 2 eV or more, preferably 2.5 eV or more, as a metal oxide used for the channel formation region. By using a metal oxide with a large bandgap in this manner, off-state current of a transistor can be reduced.

酸化物150は、各金属原子の原子数比が異なる酸化物を用いた、2層以上の積層構造を有していてもよい。例えば、酸化物150が、酸化物150a(1層目)と、酸化物150b(2層目)と、からなる2層構造である場合、酸化物150bに用いる金属酸化物において、構成元素中の元素Mの原子数比が、酸化物150aに用いる金属酸化物における、構成元素中の元素Mの原子数比より、大きいことが好ましい。また、酸化物150bに用いる金属酸化物において、Inに対する元素Mの原子数比が、酸化物150aに用いる金属酸化物における、Inに対する元素Mの原子数比より大きいことが好ましい。また、酸化物150aに用いる金属酸化物において、元素Mに対するInの原子数比が、酸化物150bに用いる金属酸化物における、元素Mに対するInの原子数比より大きいことが好ましい。 The oxide 150 may have a laminated structure of two or more layers using oxides with different atomic ratios of metal atoms. For example, when the oxide 150 has a two-layer structure consisting of an oxide 150a (first layer) and an oxide 150b (second layer), in the metal oxide used for the oxide 150b, It is preferable that the atomic number ratio of the element M is larger than the atomic number ratio of the element M among the constituent elements in the metal oxide used for the oxide 150a. Moreover, in the metal oxide used for the oxide 150b, the atomic ratio of the element M to In is preferably higher than the atomic ratio of the element M to In in the metal oxide used for the oxide 150a. In addition, the atomic ratio of In to the element M in the metal oxide used for the oxide 150a is preferably higher than the atomic ratio of In to the element M in the metal oxide used for the oxide 150b.

酸化物150が上記構成を有する場合、主として、酸化物150aが、トランジスタ10のチャネル形成領域として機能する。ここで、異なる材料からなる絶縁体160と酸化物150bの界面には、組成の近い材料からなる酸化物150aと酸化物150bの界面よりも欠陥準位が形成されやすい。当該欠陥準位は、トランジスタ10の電気特性変動や、信頼性悪化を引き起こすトラップ準位となり得るが、酸化物150a上に酸化物150bを有する構成とすることで、当該欠陥準位を酸化物150aから離すことができる。これにより、トランジスタ10は、良好な電気特性と信頼性を提供することができる。 In the case where the oxide 150 has the above structure, the oxide 150a mainly functions as a channel formation region of the transistor . Here, defect levels are more likely to be formed at the interface between the insulator 160 and the oxide 150b made of different materials than at the interface between the oxide 150a and the oxide 150b made of materials with similar compositions. The defect level can become a trap level that causes variations in electrical characteristics of the transistor 10 and deterioration in reliability. can be separated from This allows transistor 10 to provide good electrical characteristics and reliability.

また、酸化物150a上に酸化物150bを有することで、酸化物150bよりも上方から、酸化物150aが有するチャネル形成領域に不純物が拡散するのを抑制することができる。 In addition, by providing the oxide 150b over the oxide 150a, diffusion of impurities from above the oxide 150b into the channel formation region of the oxide 150a can be suppressed.

上述したように、金属酸化物をチャネル形成領域に用いたトランジスタは、非導通状態において極めてリーク電流が小さいため、低消費電力の半導体装置を提供できる。また、金属酸化物は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタに用いることができる。 As described above, a transistor in which a metal oxide is used for a channel formation region has extremely low leakage current in a non-conducting state; therefore, a semiconductor device with low power consumption can be provided. In addition, since a metal oxide can be deposited by a sputtering method or the like, it can be used for a transistor included in a highly integrated semiconductor device.

例えば、酸化物150として、In-M-Zn酸化物(元素Mは、アルミニウム、ガリウム、イットリウム、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、又はマグネシウムなどから選ばれた一種、又は複数種)等の金属酸化物を用いるとよい。また、酸化物150として、In-Ga酸化物、In-Zn酸化物を用いてもよい。 For example, as the oxide 150, In-M-Zn oxide (element M is aluminum, gallium, yttrium, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium , hafnium, tantalum, tungsten, magnesium, or the like) may be used. Alternatively, as the oxide 150, an In--Ga oxide or an In--Zn oxide may be used.

導電体120及び導電体140は、トランジスタ10のソース電極又はドレイン電極としての機能を有する。図1(B)及び図1(C)に示すように、導電体120と、導電体140とは、絶縁体130を挟んで上下に設けられる。導電体120及び導電体140には、例えば、窒化タンタル、タングステン、窒化チタンなどの導電体を用いることができる。なお、図1では、導電体120及び導電体140を単層構造として示しているが、2層以上の積層構造であってもよい。 The conductors 120 and 140 function as source and drain electrodes of the transistor 10 . As shown in FIGS. 1B and 1C, the conductor 120 and the conductor 140 are vertically provided with the insulator 130 interposed therebetween. A conductor such as tantalum nitride, tungsten, or titanium nitride can be used for the conductor 120 and the conductor 140, for example. Note that although the conductors 120 and 140 each have a single-layer structure in FIG. 1, they may have a laminated structure of two or more layers.

例えば、導電体120及び導電体140が2層構造である場合には、導電体120(導電体140)の1層目(2層目)にタングステンなどの金属を用い、導電体120(導電体140)の2層目(1層目)に窒化チタンや窒化タンタル等の酸素の透過を抑制する機能を有する導電体を用いてもよい。当該構成とすることで、上述したように、導電体120と導電体140とに挟まれた絶縁体130が過剰酸素を含む場合、絶縁体130から導電体120(導電体140)の1層目(2層目)への酸素の混入が低減し、導電体120(導電体140)の1層目(2層目)の電気抵抗値が増加するのを抑制することができる。 For example, when the conductor 120 and the conductor 140 have a two-layer structure, a metal such as tungsten is used for the first layer (second layer) of the conductor 120 (the conductor 140) and the conductor 120 (the conductor 140). 140), a conductor having a function of suppressing permeation of oxygen, such as titanium nitride or tantalum nitride, may be used for the second layer (first layer). With this structure, as described above, when the insulator 130 sandwiched between the conductor 120 and the conductor 140 contains excess oxygen, the first layer of the conductor 120 (the conductor 140) from the insulator 130 Mixing of oxygen into (the second layer) is reduced, and an increase in the electrical resistance value of the first layer (the second layer) of the conductor 120 (the conductor 140) can be suppressed.

また、図1では示していないが、導電体120上(導電体140下)に、酸化アルミニウム等の酸素の透過を抑制する機能を有する絶縁体を成膜する構成としてもよい。例えば、導電体120及び導電体140として、窒化タンタル、タングステン、窒化チタンなどの導電体を用い、導電体120上(導電体140下)に酸化アルミニウム等の絶縁体を積層する構造としてもよい。当該構造とすることで、絶縁体130から導電体120及び導電体140への酸素の混入が低減し、導電体120及び導電体140の電気抵抗値が増加するのを抑制することができる。また、導電体120及び導電体140への酸素の混入が低減する分、酸化物150に多くの酸素を供給することができる。なお、導電体120上(導電体140下)の酸化アルミニウムの成膜にスパッタリング法を用いると、過剰酸素を有する酸化アルミニウムを成膜することができる。当該過剰酸素は、絶縁体130に供給することができる場合がある。さらに、絶縁体130に供給された酸素は、酸化物150に供給することができる場合がある。 Although not shown in FIG. 1, an insulator having a function of suppressing permeation of oxygen, such as aluminum oxide, may be formed over the conductor 120 (under the conductor 140). For example, a structure in which a conductor such as tantalum nitride, tungsten, or titanium nitride is used as the conductors 120 and 140 and an insulator such as aluminum oxide is stacked over the conductor 120 (under the conductor 140) may be employed. With such a structure, entry of oxygen from the insulator 130 into the conductors 120 and 140 can be reduced, and an increase in electrical resistance of the conductors 120 and 140 can be suppressed. In addition, a large amount of oxygen can be supplied to the oxide 150 by reducing the amount of oxygen mixed into the conductors 120 and 140 . Note that aluminum oxide containing excess oxygen can be deposited over the conductor 120 (under the conductor 140) by a sputtering method. The excess oxygen may be supplied to insulator 130 . Furthermore, oxygen supplied to insulator 130 may be supplied to oxide 150 .

また、導電体120又は導電体140は、酸化物150と反応する場合がある。その結果、図1では示していないが、酸化物150と導電体120又は導電体140との界面に、n型化してキャリアが増加した領域が形成される場合がある。当該領域は、トランジスタ10のドレイン電流を増加させるのに寄与する場合がある。 Also, conductor 120 or conductor 140 may react with oxide 150 . As a result, although not shown in FIG. 1, an n-type region with increased carriers may be formed at the interface between the oxide 150 and the conductor 120 or the conductor 140 . Such regions may contribute to increasing the drain current of transistor 10 .

絶縁体160は、トランジスタ10のゲート絶縁体としての機能を有する。絶縁体160は、酸化物150の上面に接して配置されることが好ましい。絶縁体160は、加熱により酸素が放出される絶縁体を用いて形成されることが好ましい。例えば、絶縁体160は、昇温脱離ガス分光法分析(TDS分析)にて、酸素原子に換算しての酸素の脱離量が1.0×1014atoms/cm以上、好ましくは3.0×1015atoms/cm以上である酸化物膜であることが好ましい。なお、上記TDS分析時における膜の表面温度としては、100℃以上700℃以下の範囲が好ましい。Insulator 160 functions as a gate insulator for transistor 10 . Insulator 160 is preferably placed in contact with the top surface of oxide 150 . The insulator 160 is preferably formed using an insulator from which oxygen is released by heating. For example, the insulator 160 has an oxygen desorption amount of 1.0×10 14 atoms/cm 2 or more, preferably 3 atoms/cm 2 or more in terms of oxygen atoms in thermal desorption spectroscopy (TDS analysis). An oxide film having a density of 0.0×10 15 atoms/cm 2 or more is preferable. The surface temperature of the film during the TDS analysis is preferably in the range of 100° C. or higher and 700° C. or lower.

加熱により酸素が放出される絶縁体を、絶縁体160として、酸化物150の上面に接して設けることにより、酸化物150が有するチャネル形成領域に効率良く酸素を供給することができる。また、絶縁体130と同様に、絶縁体160中の水又は水素などの不純物濃度が低減されていることが好ましい。絶縁体160の膜厚は、1nm以上20nm以下とするのが好ましい。なお、図1では、絶縁体160を単層構造として示しているが、2層以上の積層構造であってもよい。 By providing an insulator from which oxygen is released by heating as the insulator 160 in contact with the top surface of the oxide 150 , oxygen can be efficiently supplied to a channel formation region of the oxide 150 . Further, similarly to the insulator 130, the concentration of impurities such as water or hydrogen in the insulator 160 is preferably reduced. The thickness of the insulator 160 is preferably 1 nm or more and 20 nm or less. Note that although the insulator 160 has a single-layer structure in FIG. 1, it may have a laminated structure of two or more layers.

導電体170は、トランジスタ10のゲート電極としての機能を有する。導電体170には、例えば、タングステンなどの金属を用いることができる。なお、図1では、導電体170を単層構造として示しているが、2層以上の積層構造であってもよい。 Conductor 170 functions as a gate electrode of transistor 10 . A metal such as tungsten can be used for the conductor 170, for example. Note that although the conductor 170 has a single-layer structure in FIG. 1, it may have a laminated structure of two or more layers.

例えば、導電体170が3層構造である場合には、導電体170の1層目に導電性酸化物を用い、導電体170の2層目に窒化チタンを用い、導電体170の3層目にタングステンなどの金属を用いることが好ましい。なお、導電体170が上記のような3層構造を有する場合、導電体170の1層目は、絶縁体160の上面に沿って配置され、導電体170の2層目は、導電体170の1層目の上面に沿って配置され、導電体170の3層目は、導電体170が設けられる残りの空間を埋め込むように形成されることが好ましい。また、導電体170の1層目、導電体170の2層目、及び導電体170の3層目の最上面の高さは、絶縁体175の上面の高さと同程度であることが好ましい。 For example, when the conductor 170 has a three-layer structure, a conductive oxide is used for the first layer of the conductor 170 , titanium nitride is used for the second layer of the conductor 170 , and titanium nitride is used for the third layer of the conductor 170 . It is preferable to use a metal such as tungsten for . Note that in the case where the conductor 170 has a three-layer structure as described above, the first layer of the conductor 170 is arranged along the top surface of the insulator 160, and the second layer of the conductor 170 is arranged along the top surface of the conductor 170. It is preferable that the third layer of the conductor 170, which is arranged along the top surface of the first layer, fills the remaining space in which the conductor 170 is provided. Further, the heights of the top surface of the first layer of the conductor 170, the second layer of the conductor 170, and the top surface of the third layer of the conductor 170 are preferably approximately the same as the height of the top surface of the insulator 175.

導電体170の1層目に用いることができる導電性酸化物としては、例えば、酸化物150として用いることができる金属酸化物が挙げられる。特に、In-Ga-Zn酸化物のうち、導電性が高い、金属の原子数比が[In]:[Ga]:[Zn]=4:2:3から4.1、及びその近傍値の金属酸化物を用いることが好ましい。このような金属酸化物を導電体170の1層目に用いることで、導電体170の1層目の下側から導電体170の2層目、3層目に酸素が混入するのを低減し、酸化によって導電体170の2層目、3層目の電気抵抗値が増加するのを抑制することができる。 As a conductive oxide that can be used for the first layer of the conductor 170, a metal oxide that can be used as the oxide 150 is given, for example. In particular, among In--Ga--Zn oxides, the atomic ratio of metals with high conductivity [In]:[Ga]:[Zn]=4:2:3 to 4.1 and values in the vicinity thereof It is preferred to use metal oxides. By using such a metal oxide for the first layer of the conductor 170, the mixture of oxygen from the lower side of the first layer of the conductor 170 to the second and third layers of the conductor 170 is reduced, and oxidation is prevented. can suppress an increase in the electrical resistance values of the second and third layers of the conductor 170 .

また、導電体170の1層目に用いることができる上記導電性酸化物を、スパッタリング法を用いて成膜することで、絶縁体160に酸素を添加し、酸化物150に酸素を供給することが可能となる。これにより、酸化物150が有するチャネル形成領域の酸素欠損を低減することができる。 In addition, oxygen is added to the insulator 160 and oxygen is supplied to the oxide 150 by forming the above conductive oxide that can be used as the first layer of the conductor 170 by a sputtering method. becomes possible. Accordingly, oxygen vacancies in the channel formation region of the oxide 150 can be reduced.

導電体170の2層目には、上述したように、例えば、窒化チタンなどの金属窒化物を用いることができる。導電体170の2層目に金属窒化物を用いることで、導電体170の1層目に窒素などの不純物を添加して、導電体170の1層目の導電性を向上させてもよい。また、導電体170の3層目には、例えば、タングステンなどの金属を用いることができる。タングステンなどの低抵抗率材料を用いることで、導電体170の電気抵抗値を下げることができる。 For the second layer of the conductor 170, for example, metal nitride such as titanium nitride can be used as described above. By using a metal nitride for the second layer of the conductor 170 , an impurity such as nitrogen may be added to the first layer of the conductor 170 to improve the conductivity of the first layer of the conductor 170 . A metal such as tungsten can be used for the third layer of the conductor 170, for example. By using a low-resistivity material such as tungsten, the electrical resistance of the conductor 170 can be lowered.

また、例えば、導電体170が2層構造である場合には、1層目に窒化チタンなどの金属窒化物、2層目にタングステンなどの金属を積層した構造にしてもよい。 Further, for example, when the conductor 170 has a two-layer structure, it may have a structure in which a metal nitride such as titanium nitride is stacked as the first layer and a metal such as tungsten is stacked as the second layer.

また、図1では示していないが、絶縁体175と絶縁体176との間に、酸素の透過を抑制する機能を有する絶縁体を成膜する構成としてもよい。例えば、当該絶縁体として、酸化アルミニウム等の絶縁体を成膜する構成としてもよい。当該構成とすることで、酸化アルミニウム等の絶縁体上から導電体170への酸素の混入が低減し、導電体170が酸化するのを抑制することができる。 Although not shown in FIG. 1, an insulator having a function of suppressing permeation of oxygen may be formed between the insulator 175 and the insulator 176 . For example, as the insulator, an insulator such as aluminum oxide may be deposited. With such a structure, entry of oxygen into the conductor 170 from an insulator such as aluminum oxide is reduced, and oxidation of the conductor 170 can be suppressed.

また、ゲート電極としての機能を有する導電体170は、導電体120、絶縁体130、及び導電体140の側面と一部が重なる領域を有するように絶縁体175に設けられた開口を、酸化物150及び絶縁体160を介して埋め込むように形成される(図1(A)及び図1(B)参照。)。ゲート電極形成にマスクを用いる場合、ゲート電極形成サイズが小さいほど当該マスクの高い位置合わせ精度が求められるが、本発明の一態様に係るトランジスタ10では、ゲート電極形成のためのマスクや、当該マスクの位置合わせが不要である。そのため、ゲート電極形成にマスクを用いる場合に比べて、高い精度で微細なゲート電極を形成することができ、生産性に優れる。 In addition, the conductor 170 functioning as a gate electrode has openings provided in the insulator 175 so as to have regions that partially overlap side surfaces of the conductor 120, the insulator 130, and the conductor 140. 150 and the insulator 160 are embedded (see FIGS. 1A and 1B). When a mask is used for forming the gate electrode, the smaller the size of the gate electrode is, the higher the alignment accuracy of the mask is required. alignment is not required. Therefore, compared with the case of using a mask for gate electrode formation, a fine gate electrode can be formed with high accuracy, and productivity is excellent.

上述してきたように、トランジスタ10において、導電体120は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150の絶縁体130と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。したがって、トランジスタ10では、導電体120と導電体140の間に挟まれた絶縁体130と接する領域における酸化物150の長さ(すなわち、絶縁体130の膜厚)が、トランジスタ10のチャネル長に相当する。当該構成により、トランジスタ10では、絶縁体130の成膜時の膜厚によって、チャネル長を制御することが可能であり、リソグラフィー法では作製が困難な数nm、あるいはそれ以下にまでチャネル長を微細化することができる。また、絶縁体130の成膜時の膜厚によってチャネル長を制御できるため、リソグラフィー法でチャネル長を形成する場合のようなレジスト寸法ばらつきの精度なども求められず、容易に基板面内における素子間の加工ばらつきを抑えることができる。すなわち、本発明の一態様に係るトランジスタ10は、設計自由度の高いトランジスタであり、複数の微細なチャネル長のトランジスタを、基板面内で精度良く作製することができる。また、基板面内において、加工ばらつきの小さい複数のトランジスタを作製できるため、リソグラフィー法でチャネル長を形成した場合などと比べて、素子間の電気特性ばらつきを低減させることができる。 As described above, in the transistor 10, the conductor 120 functions as one of the source electrode and the drain electrode, the conductor 140 functions as the other of the source electrode and the drain electrode, and the oxide A region of 150 overlapping with the insulator 130 functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode. Therefore, in the transistor 10 , the length of the oxide 150 in the region in contact with the insulator 130 sandwiched between the conductor 120 and the conductor 140 (that is, the thickness of the insulator 130 ) is equal to the channel length of the transistor 10 . Equivalent to. With this structure, in the transistor 10, the channel length can be controlled by the film thickness of the insulator 130 when the insulator 130 is formed. can be In addition, since the channel length can be controlled by changing the film thickness of the insulator 130 when the film is formed, there is no need for the accuracy of resist dimensional variation, which is required when the channel length is formed by the lithography method. It is possible to suppress the processing variation between. That is, the transistor 10 according to one embodiment of the present invention is a transistor with a high degree of freedom in design, and a plurality of transistors with small channel lengths can be manufactured with high accuracy within the substrate surface. In addition, since a plurality of transistors with small processing variations can be manufactured within the substrate surface, variations in electrical characteristics between elements can be reduced compared to the case where the channel length is formed by lithography.

また、本発明の一態様に係るトランジスタ10は、上述のチャネル長以外にも、ソース電極又はドレイン電極としての機能を有する導電体120及び導電体140が、絶縁体130を挟んで上下に設けられている点に特徴を有する。絶縁体130を介して、ソース電極としての機能を有する導電体と、ドレイン電極としての機能を有する導電体とを、上述のように基板面に対して垂直な方向に積層した構成とすることで、ソース電極又はドレイン電極としての機能を有する導電体の、基板面内での占有面積を減少させることができる。これにより、個々のトランジスタ10の微細化を図ることができる。また、個々のトランジスタ10の微細化を図ることができるため、当該トランジスタ10を有する半導体装置の高集積化を図ることができる。 In the transistor 10 according to one embodiment of the present invention, the conductor 120 and the conductor 140 functioning as a source electrode or a drain electrode are provided above and below the insulator 130 in addition to the above channel length. It is characterized by A conductor functioning as a source electrode and a conductor functioning as a drain electrode are stacked in a direction perpendicular to the substrate surface as described above with the insulator 130 interposed therebetween. , the area occupied by the conductor functioning as the source electrode or the drain electrode in the substrate plane can be reduced. Thereby, miniaturization of each transistor 10 can be achieved. In addition, since each transistor 10 can be miniaturized, a semiconductor device including the transistor 10 can be highly integrated.

このように、本発明の一態様に係るトランジスタ10では、ソース電極又はドレイン電極の一方となる導電体、絶縁体、及びソース電極又はドレイン電極の他方となる導電体が順に成膜された「縦型トランジスタ構造」とすることにより、極めて微細なチャネル長を有する複数のトランジスタを、精度良くかつ容易に作製することができる。また、基板面内において、素子間の電気特性ばらつきが小さいトランジスタを作製することができる。また、トランジスタの微細化を図ることができる。また、当該トランジスタを有する半導体装置の高集積化を図ることができる。 As described above, in the transistor 10 according to one embodiment of the present invention, a “vertical electrode” in which a conductor that serves as one of the source electrode and the drain electrode, an insulator, and a conductor that serves as the other of the source electrode and the drain electrode are sequentially formed. By adopting a "type transistor structure", a plurality of transistors having extremely minute channel lengths can be manufactured with high precision and ease. In addition, a transistor with small variations in electrical characteristics between elements can be manufactured within the substrate surface. Further, miniaturization of the transistor can be achieved. In addition, high integration of a semiconductor device including the transistor can be achieved.

なお、トランジスタの微細化が進み、チャネル長が短くなると、トランジスタのVg(ゲート電位)-Id(ドレイン電流)特性におけるVthが低下する(マイナスシフトする。)、サブスレッショルドスイング値(S値)が増大する、オフ電流が増大するなどの不具合、いわゆる「短チャネル効果」が顕在化しやすくなる。しかしながら、上述したように、本発明の一態様に係るトランジスタ10では、チャネル形成領域を有する酸化物150に金属酸化物を用いることができる。そのため、例えば、チャネル形成領域にSiを用いたトランジスタに比べて短チャネル効果が出にくく、オフ電流を大幅に低減することができる。すなわち、本発明の一態様に係るトランジスタ10は、微細化を進めても、良好な電気特性を有することができる。なお、金属酸化物の詳細については、後ほど<半導体装置の構成要素>にて説明する。 Note that as transistors are miniaturized and the channel length is shortened, Vth in the Vg (gate potential)-Id (drain current) characteristics of the transistor decreases (negatively shifts), and the subthreshold swing value (S value) decreases. Problems such as an increase in off current, a so-called "short channel effect" tend to occur. However, as described above, in the transistor 10 of one embodiment of the present invention, a metal oxide can be used for the oxide 150 having a channel formation region. Therefore, for example, compared with a transistor using Si for a channel formation region, a short channel effect is less likely to occur, and off-current can be significantly reduced. That is, the transistor 10 according to one embodiment of the present invention can have favorable electrical characteristics even when miniaturization is advanced. Details of the metal oxide will be described later in <Constituent Elements of Semiconductor Device>.

導電体190(導電体195)は、トランジスタ10のソース電極又はドレイン電極の一方(他方)としての機能を有する導電体120(導電体140)と、配線としての機能を有する導電体185(導電体200)とを、接続するプラグとしての機能を有する。導電体190(導電体195)は、タングステン、銅、又はアルミニウムを主成分とする導電性材料を用いることが好ましい。また、図1では示していないが、導電体190(導電体195)は積層構造としてもよく、例えば、絶縁体110(絶縁体175、絶縁体176、絶縁体178、及び絶縁体180)に設けられた開口の内壁と、導電体185(導電体200)の上面(底面)とに接して、チタン、窒化チタン等を成膜し、その内側に上記導電性材料を設ける構成としてもよい。 The conductor 190 (conductor 195) includes a conductor 120 (conductor 140) functioning as one (the other) of the source electrode and the drain electrode of the transistor 10, and a conductor 185 (conductor 185) functioning as a wiring. 200). A conductive material containing tungsten, copper, or aluminum as its main component is preferably used for the conductor 190 (the conductor 195). Further, although not shown in FIG. 1, the conductor 190 (the conductor 195) may have a layered structure; A film of titanium, titanium nitride, or the like may be formed in contact with the inner wall of the opening and the top surface (bottom surface) of the conductor 185 (the conductor 200), and the conductive material may be provided inside.

導電体190(導電体195)を積層構造とする場合、絶縁体110(絶縁体175、絶縁体176、絶縁体178、及び絶縁体180)に設けられた開口の内壁、及び、導電体185(導電体200)の上面(底面)と接する導電体としては、水素や水などの不純物の透過を抑制する機能を有する導電性材料を用いることが好ましい。例えば、タンタル、窒化タンタル、チタン、窒化チタン、ルテニウム又は酸化ルテニウムなどを用いることが好ましい。また、水又は水素などの不純物の透過を抑制する機能を有する導電性材料は、単層又は積層で用いてもよい。当該導電性材料を用いることで、絶縁体110(絶縁体180)より下層(上層)から水素や水などの不純物が、導電体190(導電体195)を通じて酸化物150に混入するのを抑制することができる。 When the conductor 190 (the conductor 195) has a laminated structure, the inner wall of the opening provided in the insulator 110 (the insulator 175, the insulator 176, the insulator 178, and the insulator 180) and the conductor 185 ( As a conductor in contact with the top surface (bottom surface) of the conductor 200), a conductive material having a function of suppressing permeation of impurities such as hydrogen and water is preferably used. For example, tantalum, tantalum nitride, titanium, titanium nitride, ruthenium, ruthenium oxide, or the like is preferably used. Further, the conductive material having a function of suppressing permeation of impurities such as water or hydrogen may be used in a single layer or a stacked layer. The use of the conductive material prevents impurities such as hydrogen and water from entering the oxide 150 through the conductor 190 (conductor 195) from a layer below (upper layer) the insulator 110 (insulator 180). be able to.

配線としての機能を有する導電体185(導電体200)としては、タングステン、銅、又はアルミニウムを主成分とする導電性材料を用いることが好ましい。また、当該導電体は、積層構造としてもよく、例えば、チタン、窒化チタンと上記導電性材料との積層としてもよい。 As the conductor 185 (the conductor 200) functioning as a wiring, a conductive material containing tungsten, copper, or aluminum as its main component is preferably used. Further, the conductor may have a layered structure, for example, a layered structure of titanium, titanium nitride, and the above conductive material.

以上では、本発明の一態様に係るトランジスタ10を有する半導体装置の構成例について説明した。上述してきたように、本発明の一態様では、リソグラフィー法では作製することが困難な数nm、あるいはそれ以下のチャネル長の複数のトランジスタを、基板面内において、精度良くかつ容易に作製することができる。また、本発明の一態様では、基板面内において、素子間の電気特性ばらつきが小さいトランジスタを作製することができる。また、本発明の一態様では、チャネル長が微細でありながら、短チャネル効果の顕在化しにくい、良好な電気特性を有するトランジスタを作製することができる。また、本発明の一態様では、チャネル長だけでなく、配線やプラグも含めた素子サイズの微細なトランジスタを作製することができる。また、本発明の一態様では、上記微細なトランジスタを作製できることで、上記トランジスタを有する半導体装置の高集積化を図ることができる。また、本発明の一態様では、上記半導体装置を、高歩留まりで作製することができる。 The structure examples of the semiconductor device including the transistor 10 according to one embodiment of the present invention have been described above. As described above, in one aspect of the present invention, a plurality of transistors having a channel length of several nanometers or less, which is difficult to fabricate by lithography, can be easily fabricated with high precision within the substrate plane. can be done. Further, in one embodiment of the present invention, a transistor with small variations in electrical characteristics between elements can be manufactured within the plane of the substrate. Further, according to one embodiment of the present invention, a transistor having favorable electrical characteristics in which a short-channel effect is unlikely to occur while the channel length is short can be manufactured. Further, in one embodiment of the present invention, a transistor with a small element size including not only a channel length but also a wiring and a plug can be manufactured. Further, in one embodiment of the present invention, since the miniaturized transistor can be manufactured, a semiconductor device including the transistor can be highly integrated. Further, in one embodiment of the present invention, the semiconductor device can be manufactured with high yield.

<半導体装置の構成例2>
以下では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置とは異なる、本発明の一態様に係るトランジスタ11を有する半導体装置の構成例について、図2を用いて説明する。
<Structure Example 2 of Semiconductor Device>
A structure example of a semiconductor device including the transistor 11 according to one embodiment of the present invention, which is different from the semiconductor device including the transistor 10 described in <Structure Example 1 of Semiconductor Device>, will be described below with reference to FIGS.

図2(A)は、トランジスタ11を有する半導体装置の上面図である。また、図2(B)は、図2(A)にB1-B2の一点鎖線で示す部位の断面図である。また、図2(C)は、図2(A)にB3-B4の一点鎖線で示す部位の断面図である。ここで、B1-B2の一点鎖線で示す部位と、B3-B4の一点鎖線で示す部位とは、互いに直交している。図2(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。 FIG. 2A is a top view of a semiconductor device having a transistor 11. FIG. FIG. 2(B) is a cross-sectional view of the portion indicated by the dashed-dotted line B1-B2 in FIG. 2(A). FIG. 2(C) is a cross-sectional view of the portion indicated by the dashed-dotted line B3-B4 in FIG. 2(A). Here, the portion indicated by the dashed-dotted line of B1-B2 and the portion indicated by the dashed-dotted line of B3-B4 are orthogonal to each other. In the top view of FIG. 2A, some elements are omitted for clarity of illustration.

なお、図2に示す半導体装置において、<半導体装置の構成例1>で示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記している。また、以下では、主に、<半導体装置の構成例1>で説明した半導体装置と異なる部分について説明を行い、それ以外の部分については、<半導体装置の構成例1>で説明した内容を参酌できるものとする。 In the semiconductor device shown in FIG. 2, structures having the same functions as those constituting the semiconductor device shown in <Structure Example 1 of Semiconductor Device> are denoted by the same reference numerals. Further, in the following, the portions different from the semiconductor device described in <Structure Example 1 of Semiconductor Device> are mainly described, and the contents described in <Structure Example 1 of Semiconductor Device> are referred to for other portions. It shall be possible.

図2に示す半導体装置は、図2(A)及び図2(B)に示すように、ソース電極又はドレイン電極として機能する導電体、当該導電体と上下配線を接続するプラグとしての機能を有する導電体などが、酸化物150、絶縁体160、及び導電体170を挟んで、対向して設けられたトランジスタ11を有している点が、<半導体装置の構成例1>で示した半導体装置(図1参照。)と異なる。 As shown in FIGS. 2A and 2B, the semiconductor device shown in FIGS. 2A and 2B has a conductor functioning as a source electrode or a drain electrode, and functions as a plug that connects the conductor to upper and lower wirings. The semiconductor device described in <Structure Example 1 of Semiconductor Device> is provided in that the conductors and the like have the transistors 11 facing each other with the oxide 150, the insulator 160, and the conductor 170 interposed therebetween. (see Figure 1).

本発明の一態様の半導体装置は、基板(図示しない。)上に、トランジスタ11と、層間膜として機能する絶縁体100、絶縁体102、絶縁体105、絶縁体110、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180と、を有する。また、トランジスタ11と電気的に接続し、配線として機能する導電体185_1、導電体185_2、導電体200_1、及び導電体200_2、並びにプラグとして機能する導電体190_1、導電体190_2、導電体195_1、及び導電体195_2を有する。ここで、導電体185_1と導電体185_2、導電体190_1と導電体190_2、導電体195_1と導電体195_2、及び導電体200_1と導電体200_2は、いずれも酸化物150、絶縁体160、及び導電体170を挟んで対向して設けられる(図2(B)参照。)。 A semiconductor device of one embodiment of the present invention includes a transistor 11 and insulators 100, 102, 105, 110, 175, and 175 which function as interlayer films over a substrate (not shown). 176 , an insulator 178 and an insulator 180 . In addition, conductors 185_1, 185_2, 200_1, and 200_2 which are electrically connected to the transistor 11 and function as wirings, and conductors 190_1, 190_2, 195_1 and 195_1 which function as plugs. It has a conductor 195_2. Here, the conductor 185_1 and the conductor 185_2, the conductor 190_1 and the conductor 190_2, the conductor 195_1 and the conductor 195_2, and the conductor 200_1 and the conductor 200_2 are all the oxide 150, the insulator 160, and the conductor They are provided facing each other across the 170 (see FIG. 2(B)).

導電体185_1(導電体185_2)は、絶縁体105に設けられた開口内に形成される。ここで、導電体185_1(導電体185_2)の上面の高さと、絶縁体105の上面の高さは、同程度であることが好ましい。なお、図2(B)では、導電体185_1(導電体185_2)を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体185_1(導電体185_2)は、2層以上の積層構造であってもよい。 A conductor 185_1 (a conductor 185_2) is formed in an opening provided in the insulator 105 . Here, the height of the top surface of the conductor 185_1 (the conductor 185_2) and the height of the top surface of the insulator 105 are preferably approximately the same. Note that although the conductor 185_1 (the conductor 185_2) has a single-layer structure in FIG. 2B, one embodiment of the present invention is not limited to this. For example, the conductor 185_1 (conductor 185_2) may have a stacked structure of two or more layers.

導電体190_1(導電体190_2)は、絶縁体110に設けられた開口内に形成される。導電体190_1(導電体190_2)の底面は、導電体185_1(導電体185_2)の上面と接する領域を有するように設けられる。ここで、導電体190_1(導電体190_2)の上面の高さと、絶縁体110の上面の高さは、同程度であることが好ましい。なお、図2(B)では、導電体190_1(導電体190_2)を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体190_1(導電体190_2)は、絶縁体110に設けられた開口の内壁に接して、水素や水などの不純物、及び酸素の透過を抑制する材料からなる導電体を形成し、当該導電体上に、当該導電体よりも導電率の高い材料からなる導電体を形成した2層以上の積層構造であってもよい。 A conductor 190_1 (a conductor 190_2) is formed in an opening provided in the insulator 110 . The bottom surface of the conductor 190_1 (the conductor 190_2) is provided so as to have a region in contact with the top surface of the conductor 185_1 (the conductor 185_2). Here, the height of the top surface of the conductor 190_1 (the conductor 190_2) and the height of the top surface of the insulator 110 are preferably approximately the same. Note that although the conductor 190_1 (the conductor 190_2) has a single-layer structure in FIG. 2B, one embodiment of the present invention is not limited to this. For example, the conductor 190_1 (the conductor 190_2) is in contact with the inner wall of the opening provided in the insulator 110 and is formed using a material that suppresses permeation of impurities such as hydrogen and water, and oxygen. A laminated structure of two or more layers in which a conductor made of a material having higher conductivity than that of the conductor is formed on the conductor may be used.

導電体195_1(導電体195_2)は、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180に設けられた導電体140_1(導電体140_2)の上面に達する開口内に形成される。ここで、導電体195_1(導電体195_2)の上面の高さと、絶縁体180の上面の高さは、同程度であることが好ましい。なお、図2(B)では、導電体195_1(導電体195_2)を単層構造として示しているが、本発明の一態様はこれに限られない、例えば、導電体195_1(導電体195_2)は、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180に設けられた開口の内壁に接して、水素や水などの不純物、及び酸素の透過を抑制する材料からなる導電体を形成し、当該導電体上に、当該導電体よりも導電率の高い材料からなる導電体を形成した2層以上の積層構造であってもよい。 The conductor 195_1 (conductor 195_2) is formed in an opening reaching the upper surface of the conductor 140_1 (conductor 140_2) provided in the insulator 175, the insulator 176, the insulator 178, and the insulator 180. Here, the height of the top surface of the conductor 195_1 (the conductor 195_2) and the height of the top surface of the insulator 180 are preferably approximately the same. Note that although the conductor 195_1 (the conductor 195_2) has a single-layer structure in FIG. 2B, one embodiment of the present invention is not limited to this. , the insulator 175, the insulator 176, the insulator 178, and the insulator 180, a conductor is formed using a material that suppresses permeation of impurities such as hydrogen and water, and oxygen. Alternatively, a laminated structure of two or more layers in which a conductor made of a material having a higher conductivity than that of the conductor is formed on the conductor may be used.

導電体200_1(導電体200_2)は、導電体195_1(導電体195_2)の上面と接する領域を有するように、絶縁体180上に形成される。なお、図2(B)では、導電体200_1(導電体200_2)を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、導電体200_1(導電体200_2)は、2層以上の積層構造であってもよい。 The conductor 200_1 (conductor 200_2) is formed over the insulator 180 so as to have a region in contact with the top surface of the conductor 195_1 (conductor 195_2). Note that although the conductor 200_1 (the conductor 200_2) has a single-layer structure in FIG. 2B, one embodiment of the present invention is not limited to this. For example, the conductor 200_1 (the conductor 200_2) may have a stacked structure of two or more layers.

[トランジスタ11]
図2(B)に示すように、トランジスタ11は、絶縁体110の上に配置された導電体120_1、導電体120_2、及び酸化物150と、導電体120_1の上に配置された絶縁体130_1と、導電体120_2の上に配置された絶縁体130_2と、絶縁体130_1の上に配置された導電体140_1と、絶縁体130_2の上に配置された導電体140_2と、酸化物150の上に配置された絶縁体160と、絶縁体160の上に配置された導電体170と、を有する。ここで、導電体120_1、絶縁体130_1、及び導電体140_1と、導電体120_2、絶縁体130_2、及び導電体140_2とは、いずれも酸化物150、絶縁体160、及び導電体170を挟んで対向して設けられる。また、酸化物150は、導電体120_1、絶縁体130_1、及び導電体140_1と、導電体120_2、絶縁体130_2、及び導電体140_2の、互いに向かい合う側面と接する領域を有するように設けられる。また、絶縁体160は、酸化物150を介して、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と向かい合う領域を有するように設けられる。また、導電体170は、酸化物150及び絶縁体160を介して、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と向かい合う領域を有するように設けられる。
[Transistor 11]
As illustrated in FIG. 2B, the transistor 11 includes a conductor 120_1, a conductor 120_2, and an oxide 150 over the insulator 110, and an insulator 130_1 over the conductor 120_1. , an insulator 130_2 overlying the conductor 120_2, a conductor 140_1 overlying the insulator 130_1, a conductor 140_2 overlying the insulator 130_2, and overlying the oxide 150. and a conductor 170 disposed on the insulator 160 . Here, the conductor 120_1, the insulator 130_1, and the conductor 140_1 face the conductor 120_2, the insulator 130_2, and the conductor 140_2 with the oxide 150, the insulator 160, and the conductor 170 interposed therebetween. and is provided. In addition, the oxide 150 is provided so as to have regions in contact with side surfaces of the conductor 120_1, the insulator 130_1, and the conductor 140_1, and the conductor 120_2, the insulator 130_2, and the conductor 140_2, which face each other. In addition, the insulator 160 has regions facing side surfaces of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) with the oxide 150 interposed therebetween. be provided. In addition, regions of the conductor 170 face side surfaces of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) with the oxide 150 and the insulator 160 interposed therebetween. is provided to have

図2(B)及び図2(C)に示すように、導電体120_1、導電体120_2、絶縁体130_1、絶縁体130_2、導電体140_1、及び導電体140_2の上には、これらを覆うように絶縁体175が設けられる。絶縁体175には、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と内壁の一部が重なる開口が設けられ、当該開口の内壁に沿って酸化物150が設けられ、酸化物150の上に絶縁体160が設けられ、絶縁体160の上に当該開口を埋め込むように導電体170が設けられる。ここで、図2(B)に示すように、酸化物150、絶縁体160、及び導電体170の最上面の高さは、絶縁体175の上面の高さと同程度であることが好ましい。なお、図2(B)では、酸化物150を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、酸化物150は、2層以上の積層構造であってもよい。 As shown in FIGS. 2B and 2C, a conductor 120_1, a conductor 120_2, an insulator 130_1, an insulator 130_2, a conductor 140_1, and a conductor 140_2 are covered with a An insulator 175 is provided. The insulator 175 is provided with openings in which side surfaces of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) partially overlap with the inner walls. An oxide 150 is provided along the inner wall, an insulator 160 is provided over the oxide 150, and a conductor 170 is provided over the insulator 160 to fill the opening. Here, as shown in FIG. 2B, the heights of the top surfaces of the oxide 150, the insulator 160, and the conductor 170 are preferably approximately the same as the height of the top surface of the insulator 175. FIG. Note that although the oxide 150 has a single-layer structure in FIG. 2B, one embodiment of the present invention is not limited thereto. For example, oxide 150 may have a stacked structure of two or more layers.

トランジスタ11において、導電体120_1は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140_1は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150の絶縁体130_1と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。同様に、トランジスタ11において、導電体120_2は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140_2は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150の絶縁体130_2と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。 In the transistor 11, the conductor 120_1 functions as one of the source and drain electrodes, the conductor 140_1 functions as the other of the source and drain electrodes, and the insulator 130_1 of the oxide 150 The overlapping region functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode. Similarly, in transistor 11, conductor 120_2 functions as one of the source and drain electrodes, conductor 140_2 functions as the other of the source and drain electrodes, and oxide 150 is an insulator. A region overlapping with the body 130_2 functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode.

すなわち、トランジスタ11は、1つのゲート電極(導電体170)と、1つのゲート絶縁体(絶縁体160)と、2組のソース電極又はドレイン電極(導電体120_1及び導電体140_1、導電体120_2及び導電体140_2)と、2つのチャネル形成領域(酸化物150の絶縁体130_1と重なる領域、酸化物150の絶縁体130_2と重なる領域)と、で構成されたトランジスタであるといえる。あるいは、トランジスタ11は、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_1及び導電体140_1と、チャネル形成領域としての機能を有する酸化物150(絶縁体130_1と重なる領域)とからなるトランジスタと、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_2及び導電体140_2と、チャネル形成領域としての機能を有する酸化物150(絶縁体130_2と重なる領域)とからなるトランジスタと、で構成されているといえる。 That is, the transistor 11 has one gate electrode (the conductor 170), one gate insulator (the insulator 160), and two pairs of source or drain electrodes (the conductors 120_1 and 140_1, the conductors 120_2 and It can be said that the transistor includes a conductor 140_2) and two channel formation regions (a region of the oxide 150 overlapping with the insulator 130_1 and a region of the oxide 150 overlapping with the insulator 130_2). Alternatively, the transistor 11 includes the conductor 170 functioning as a gate electrode, the insulator 160 functioning as a gate insulator, the conductors 120_1 and 140_1 functioning as source or drain electrodes, A transistor including an oxide 150 functioning as a channel formation region (a region overlapping with the insulator 130_1), a conductor 170 functioning as a gate electrode, an insulator 160 functioning as a gate insulator, A transistor including a conductor 120_2 and a conductor 140_2 functioning as a source electrode or a drain electrode and an oxide 150 functioning as a channel formation region (a region overlapping with the insulator 130_2). I can say.

トランジスタ11が上記構成を有することで、トランジスタ11は、<半導体装置の構成例1>で示した半導体装置が有するトランジスタ10(図1参照。)よりも大きなドレイン電流を出力させることができる。例えば、トランジスタ11のソース電極又はドレイン電極の一方としての機能を有する導電体120_1と導電体120_2とを、導電体190_1、導電体185_1、導電体190_2、及び導電体185_2を介して電気的に接続し、ソース電極又はドレイン電極の他方としての機能を有する導電体140_1と導電体140_2とを、導電体195_1、導電体200_1、導電体195_2、及び導電体200_2を介して電気的に接続した場合を考える。この場合、ゲート電極としての機能を有する導電体170に、トランジスタ11がオン状態となる電位を印加することで、トランジスタ11は、同じ大きさの電位を導電体170に印加した場合におけるトランジスタ10の2倍のドレイン電流を出力させることができる。トランジスタ11が、上述したような電気的な接続構成を有することで、トランジスタ11は、単純にトランジスタ10を2つ併設した場合よりも小さい占有面積で、トランジスタ10を2つ併設した場合と同等の電流出力能力を得ることができる。 When the transistor 11 has the above structure, the transistor 11 can output a larger drain current than the transistor 10 (see FIG. 1) included in the semiconductor device shown in <Structure Example 1 of Semiconductor Device>. For example, the conductor 120_1 and the conductor 120_2 which function as one of the source electrode and the drain electrode of the transistor 11 are electrically connected through the conductor 190_1, the conductor 185_1, the conductor 190_2, and the conductor 185_2. and the conductor 140_1 and the conductor 140_2 functioning as the other of the source electrode and the drain electrode are electrically connected through the conductor 195_1, the conductor 200_1, the conductor 195_2, and the conductor 200_2. think. In this case, by applying a potential at which the transistor 11 is turned on to the conductor 170 functioning as a gate electrode, the transistor 11 has the same potential as that of the transistor 10 when the same potential is applied to the conductor 170 . A double drain current can be output. Since the transistor 11 has the electrical connection configuration as described above, the transistor 11 occupies a smaller area than the case where the two transistors 10 are simply arranged side by side, and is equivalent to the case where the two transistors 10 are arranged side by side. Current output capability can be obtained.

また、導電体185_1と導電体185_2、及び導電体200_1と導電体200_2を電気的に接続せず、トランジスタ11を構成する2つのトランジスタを、それぞれ独立して制御する構成としてもよい。すなわち、トランジスタ11は、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_1及び導電体140_1と、チャネル形成領域としての機能を有する酸化物150(絶縁体130_1と重なる領域)とからなるトランジスタと、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_2及び導電体140_2と、チャネル形成領域としての機能を有する酸化物150(絶縁体130_2と重なる領域)とからなるトランジスタとを、それぞれ独立して制御する構成としてもよい。 Alternatively, the conductors 185_1 and 185_2 and the conductors 200_1 and 200_2 may not be electrically connected, and the two transistors included in the transistor 11 may be controlled independently. That is, the transistor 11 includes the conductor 170 functioning as a gate electrode, the insulator 160 functioning as a gate insulator, the conductors 120_1 and 140_1 functioning as source or drain electrodes, A transistor including an oxide 150 functioning as a channel formation region (a region overlapping with the insulator 130_1), a conductor 170 functioning as a gate electrode, an insulator 160 functioning as a gate insulator, A transistor including a conductor 120_2 and a conductor 140_2 functioning as a source electrode or a drain electrode and an oxide 150 functioning as a channel formation region (a region overlapping with the insulator 130_2) is independently controlled. It is good also as a structure which carries out.

なお、トランジスタ11において、導電体185_1(導電体185_2)は、トランジスタ10の導電体185と同じ材料を用いることができる。また、導電体190_1(導電体190_2)は、トランジスタ10の導電体190と同じ材料を用いることができる。また、導電体120_1(導電体120_2)は、トランジスタ10の導電体120と同じ材料を用いることができる。また、絶縁体130_1(絶縁体130_2)は、トランジスタ10の絶縁体130と同じ材料を用いることができる。また、導電体140_1(導電体140_2)は、トランジスタ10の導電体140と同じ材料を用いることができる。また、導電体195_1(導電体195_2)は、トランジスタ10の導電体195と同じ材料を用いることができる。また、導電体200_1(導電体200_2)は、トランジスタ10の導電体200と同じ材料を用いることができる。 Note that in the transistor 11, the same material as the conductor 185 of the transistor 10 can be used for the conductor 185_1 (the conductor 185_2). The same material as the conductor 190 of the transistor 10 can be used for the conductor 190_1 (the conductor 190_2). The same material as the conductor 120 of the transistor 10 can be used for the conductor 120_1 (the conductor 120_2). The same material as the insulator 130 of the transistor 10 can be used for the insulator 130_1 (the insulator 130_2). The same material as the conductor 140 of the transistor 10 can be used for the conductor 140_1 (the conductor 140_2). The same material as the conductor 195 of the transistor 10 can be used for the conductor 195_1 (the conductor 195_2). The same material as the conductor 200 of the transistor 10 can be used for the conductor 200_1 (the conductor 200_2).

トランジスタ11を有する半導体装置において、上で説明してきた以外の構成、効果については、<半導体装置の構成例1>で説明したトランジスタ10を有する半導体装置の構成、効果を参酌することができる。 For the structure and effects of the semiconductor device including the transistor 11 other than those described above, the structure and effects of the semiconductor device including the transistor 10 described in <Structure Example 1 of Semiconductor Device> can be referred to.

以上では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置とは異なる、本発明の一態様に係るトランジスタ11を有する半導体装置の構成例について説明した。上述してきたように、本発明の一態様では、リソグラフィー法では作製することが困難な数nm、あるいはそれ以下のチャネル長の複数のトランジスタを、基板面内において、精度良くかつ容易に作製することができる。また、本発明の一態様では、基板面内において、素子間の電気特性ばらつきが小さいトランジスタを作製することができる。また、本発明の一態様では、チャネル長が微細でありながら、短チャネル効果の顕在化しにくい、良好な電気特性を有するトランジスタを作製することができる。また、本発明の一態様では、チャネル長だけでなく、配線やプラグも含めた素子サイズの微細なトランジスタを作製することができる。また、本発明の一態様では、微細でありながら、オン電流の大きなトランジスタを作製することができる。また、本発明の一態様では、上記微細なトランジスタを作製できることで、上記トランジスタを有する半導体装置の高集積化を図ることができる。また、本発明の一態様では、上記半導体装置を、高歩留まりで作製することができる。 The above has described a configuration example of the semiconductor device including the transistor 11 according to one embodiment of the present invention, which is different from the semiconductor device including the transistor 10 described in <Structure Example 1 of Semiconductor Device>. As described above, in one aspect of the present invention, a plurality of transistors having a channel length of several nanometers or less, which is difficult to fabricate by lithography, can be easily fabricated with high precision within the substrate plane. can be done. Further, in one embodiment of the present invention, a transistor with small variations in electrical characteristics between elements can be manufactured within the plane of the substrate. Further, according to one embodiment of the present invention, a transistor having favorable electrical characteristics in which a short-channel effect is unlikely to occur while the channel length is short can be manufactured. Further, in one embodiment of the present invention, a transistor with a small element size including not only a channel length but also a wiring and a plug can be manufactured. Further, in one embodiment of the present invention, a transistor with a large on-state current can be manufactured even though it is miniaturized. Further, in one embodiment of the present invention, since the miniaturized transistor can be manufactured, a semiconductor device including the transistor can be highly integrated. Further, in one embodiment of the present invention, the semiconductor device can be manufactured with high yield.

<半導体装置の構成例3>
以下では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置、及び<半導体装置の構成例2>で示したトランジスタ11を有する半導体装置とは異なる、本発明の一態様に係るトランジスタ12を有する半導体装置の構成例について、図3を用いて説明する。
<Structure Example 3 of Semiconductor Device>
A semiconductor device according to one embodiment of the present invention, which is different from the semiconductor device including the transistor 10 described in <Structure Example 1 of a semiconductor device> and the semiconductor device including the transistor 11 described in <Structure Example 2 of a semiconductor device>, will be described below. A structural example of a semiconductor device including the transistor 12 is described with reference to FIG.

図3(A)は、トランジスタ12を有する半導体装置の上面図である。また、図3(B)は、図3(A)にC1-C2の一点鎖線で示す部位の断面図である。また、図3(C)は、図3(A)にC3-C4の一点鎖線で示す部位の断面図である。ここで、C1-C2の一点鎖線で示す部位と、C3-C4の一点鎖線で示す部位とは、互いに直交している。図3(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。 FIG. 3A is a top view of a semiconductor device having a transistor 12. FIG. FIG. 3B is a cross-sectional view of the portion indicated by the dashed-dotted line C1-C2 in FIG. 3A. FIG. 3(C) is a cross-sectional view of the portion indicated by the dashed-dotted line C3-C4 in FIG. 3(A). Here, the portion of C1-C2 indicated by the one-dot chain line and the portion of C3-C4 indicated by the one-dot chain line are orthogonal to each other. In the top view of FIG. 3A, some elements are omitted for clarity of illustration.

なお、図3に示す半導体装置において、<半導体装置の構成例1>又は<半導体装置の構成例2>で示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記している。また、以下では、主に、<半導体装置の構成例1>又は<半導体装置の構成例2>で説明した半導体装置と異なる部分について説明を行い、それ以外の部分については、<半導体装置の構成例1>又は<半導体装置の構成例2>で説明した内容を参酌できるものとする。 In the semiconductor device shown in FIG. 3, structures having the same functions as structures constituting the semiconductor device shown in <Structure Example 1 of Semiconductor Device> or <Structure Example 2 of Semiconductor Device> are denoted by the same reference numerals. ing. Further, in the following description, portions different from the semiconductor device described in <Configuration example 1 of the semiconductor device> or <Configuration example 2 of the semiconductor device> are mainly described, and the other portions are described in <Configuration of the semiconductor device>. Example 1> or <Structure Example 2 of Semiconductor Device> can be referred to.

図3に示す半導体装置は、図3(A)及び図3(B)に示すように、ソース電極又はドレイン電極として機能する導電体、当該導電体と上下配線を接続するプラグとしての機能を有する導電体などが、絶縁体160、及び導電体170を挟んで、対向して設けられたトランジスタ12を有している点が、<半導体装置の構成例1>で示した半導体装置(図1参照。)と異なる。また、酸化物150が、絶縁体160を介して、導電体170の側面と向かい合う領域にのみ設けられており(酸化物150_1、酸化物150_2)、導電体170の底面と重なる領域には設けられていない点が、<半導体装置の構成例2>で示した半導体装置(図2参照。)と異なる。 As shown in FIGS. 3A and 3B, the semiconductor device shown in FIG. 3 has a conductor functioning as a source electrode or a drain electrode, and functions as a plug connecting the conductor and upper and lower wirings. The semiconductor device shown in <Configuration example 1 of semiconductor device> (see FIG. 1) is characterized in that the conductor or the like has the transistors 12 provided facing each other with the insulator 160 and the conductor 170 interposed therebetween. ) is different. In addition, the oxide 150 is provided only in regions facing the side surfaces of the conductor 170 with the insulator 160 interposed therebetween (the oxide 150_1 and the oxide 150_2), and is provided in regions overlapping with the bottom surface of the conductor 170 . It is different from the semiconductor device shown in <Structure Example 2 of Semiconductor Device> (see FIG. 2) in that the semiconductor device is not shown.

本発明の一態様の半導体装置は、基板(図示しない。)上に、トランジスタ12と、層間膜として機能する絶縁体100、絶縁体102、絶縁体105、絶縁体110、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180と、を有する。また、トランジスタ12と電気的に接続し、配線として機能する導電体185_1、導電体185_2、導電体200_1、及び導電体200_2、並びにプラグとして機能する導電体190_1、導電体190_2、導電体195_1、及び導電体195_2を有する。ここで、導電体185_1、導電体190_1、導電体195_1、及び導電体200_1と、導電体185_2、導電体190_2、導電体195_2、及び導電体200_2とは、いずれも絶縁体160及び導電体170を挟んで対向して設けられる(図3(B)参照。)。 A semiconductor device of one embodiment of the present invention includes a transistor 12 and insulators 100, 102, 105, 110, 175, and 175 which function as interlayer films over a substrate (not shown). 176 , an insulator 178 and an insulator 180 . In addition, conductors 185_1, 185_2, 200_1, and 200_2 which are electrically connected to the transistor 12 and function as wirings, and conductors 190_1, 190_2, 195_1 and 195_1 which function as plugs. It has a conductor 195_2. Here, the conductor 185_1, the conductor 190_1, the conductor 195_1, and the conductor 200_1, and the conductor 185_2, the conductor 190_2, the conductor 195_2, and the conductor 200_2 are all the insulator 160 and the conductor 170. They are provided so as to sandwich and face each other (see FIG. 3(B)).

なお、図3に示す半導体装置において、導電体185_1(導電体185_2)、導電体190_1(導電体190_2)、導電体195_1(導電体195_2)、及び導電体200_1(導電体200_2)に適用できる構成については、<半導体装置の構成例2>で説明した内容を参酌することができる。 Note that in the semiconductor device illustrated in FIG. 3, the structure can be applied to the conductor 185_1 (the conductor 185_2), the conductor 190_1 (the conductor 190_2), the conductor 195_1 (the conductor 195_2), and the conductor 200_1 (the conductor 200_2). For the above, the contents described in <Structure Example 2 of Semiconductor Device> can be referred to.

[トランジスタ12]
図3(B)に示すように、トランジスタ12は、絶縁体110の上に配置された導電体120_1、導電体120_2、酸化物150_1、酸化物150_2、及び絶縁体160と、導電体120_1の上に配置された絶縁体130_1と、導電体120_2の上に配置された絶縁体130_2と、絶縁体130_1の上に配置された導電体140_1と、絶縁体130_2の上に配置された導電体140_2と、絶縁体160の上に配置された導電体170と、を有する。ここで、導電体120_1と導電体120_2、絶縁体130_1と絶縁体130_2、導電体140_1と導電体140_2、及び酸化物150_1と酸化物150_2は、いずれも絶縁体160及び導電体170を挟んで対向して設けられる。また、酸化物150_1(酸化物150_2)は、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の、導電体120_2(導電体120_1)、絶縁体130_2(絶縁体130_1)、及び導電体140_2(導電体140_1)と対向する側面と接する領域を有するように設けられる。また、絶縁体160は、酸化物150_1(酸化物150_2)を介して、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と向かい合う領域を有するように設けられる。また、導電体170は、酸化物150_1(酸化物150_2)及び絶縁体160を介して、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と向かい合う領域を有するように設けられる。
[Transistor 12]
As illustrated in FIG. 3B, the transistor 12 includes a conductor 120_1, a conductor 120_2, an oxide 150_1, an oxide 150_2, and an insulator 160 which are provided over the insulator 110 and the conductor 120_1. an insulator 130_1 arranged on the conductor 120_2, an insulator 130_2 arranged on the conductor 120_2, a conductor 140_1 arranged on the insulator 130_1, and a conductor 140_2 arranged on the insulator 130_2. , and a conductor 170 disposed over the insulator 160 . Here, the conductor 120_1 and the conductor 120_2, the insulator 130_1 and the insulator 130_2, the conductor 140_1 and the conductor 140_2, and the oxide 150_1 and the oxide 150_2 face each other with the insulator 160 and the conductor 170 interposed therebetween. and is provided. In addition, the oxide 150_1 (the oxide 150_2) is the conductor 120_2 (the conductor 120_1) of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2). It is provided so as to have a region in contact with a side surface facing the insulator 130_2 (insulator 130_1) and the conductor 140_2 (conductor 140_1). In addition, the insulator 160 faces side surfaces of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) with the oxide 150_1 (the oxide 150_2) interposed therebetween. provided to have an area. In addition, the conductor 170 includes the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) with the oxide 150_1 (the oxide 150_2) and the insulator 160 interposed therebetween. is provided so as to have a region facing the side of the

図3(B)及び図3(C)に示すように、導電体120_1、導電体120_2、絶縁体130_1、絶縁体130_2、導電体140_1、及び導電体140_2の上には、これらを覆うように絶縁体175が設けられる。絶縁体175には、導電体120_1(導電体120_2)、絶縁体130_1(絶縁体130_2)、及び導電体140_1(導電体140_2)の側面と内壁の一部が重なる開口が設けられ、当該開口の内壁(側面)に沿って酸化物150_1と酸化物150_2が設けられ、酸化物150_1と酸化物150_2の互いに向かい合う側面と、酸化物150_1と酸化物150_2の間における絶縁体110の上面と、を覆うように絶縁体160が設けられ、絶縁体160の上に当該開口を埋め込むように導電体170が設けられる。ここで、図3(B)に示すように、酸化物150_1、酸化物150_2、絶縁体160、及び導電体170の最上面の高さは、絶縁体175の上面の高さと同程度であることが好ましい。なお、図3(B)では、酸化物150_1(酸化物150_2)を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、酸化物150_1(酸化物150_2)は、2層以上の積層構造であってもよい。 As shown in FIGS. 3B and 3C, a conductor 120_1, a conductor 120_2, an insulator 130_1, an insulator 130_2, a conductor 140_1, and a conductor 140_2 are covered with a An insulator 175 is provided. The insulator 175 is provided with openings in which side surfaces of the conductor 120_1 (the conductor 120_2), the insulator 130_1 (the insulator 130_2), and the conductor 140_1 (the conductor 140_2) partially overlap with the inner walls. Oxide 150_1 and oxide 150_2 are provided along the inner wall (side) to cover the facing sides of oxide 150_1 and oxide 150_2 and the top surface of insulator 110 between oxide 150_1 and oxide 150_2. An insulator 160 is provided as above, and a conductor 170 is provided over the insulator 160 so as to fill the opening. Here, as shown in FIG. 3B, the top surfaces of the oxide 150_1, the oxide 150_2, the insulator 160, and the conductor 170 are approximately the same height as the top surface of the insulator 175. is preferred. Note that although the oxide 150_1 (the oxide 150_2) has a single-layer structure in FIG. 3B, one embodiment of the present invention is not limited to this. For example, the oxide 150_1 (oxide 150_2) may have a stacked structure of two or more layers.

トランジスタ12において、導電体120_1は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140_1は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150_1の絶縁体130_1と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。同様に、トランジスタ12において、導電体120_2は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140_2は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物150_2の絶縁体130_2と重なる領域は、チャネル形成領域としての機能を有し、絶縁体160は、ゲート絶縁体としての機能を有し、導電体170は、ゲート電極としての機能を有する。 In the transistor 12, the conductor 120_1 functions as one of the source electrode and the drain electrode, the conductor 140_1 functions as the other of the source electrode and the drain electrode, and the insulator 130_1 of the oxide 150_1. The overlapping region functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode. Similarly, in transistor 12, conductor 120_2 functions as one of the source or drain electrodes, conductor 140_2 functions as the other of the source or drain electrodes, and the insulating oxide 150_2. A region overlapping with the body 130_2 functions as a channel formation region, the insulator 160 functions as a gate insulator, and the conductor 170 functions as a gate electrode.

すなわち、トランジスタ12は、1つのゲート電極(導電体170)と、1つのゲート絶縁体(絶縁体160)と、2組のソース電極又はドレイン電極(導電体120_1及び導電体140_1、導電体120_2及び導電体140_2)と、2つのチャネル形成領域(酸化物150_1の絶縁体130_1と重なる領域、酸化物150_2の絶縁体130_2と重なる領域)と、で構成されたトランジスタであるといえる。あるいは、トランジスタ12は、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_1及び導電体140_1と、チャネル形成領域としての機能を有する酸化物150_1(絶縁体130_1と重なる領域)とからなるトランジスタと、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_2及び導電体140_2と、チャネル形成領域としての機能を有する酸化物150_2(絶縁体130_2と重なる領域)とからなるトランジスタと、で構成されているといえる。 That is, the transistor 12 has one gate electrode (conductor 170), one gate insulator (insulator 160), and two sets of source or drain electrodes (conductors 120_1 and 140_1, conductors 120_2 and It can be said that the transistor includes a conductor 140_2) and two channel formation regions (a region of the oxide 150_1 overlapping with the insulator 130_1 and a region of the oxide 150_2 overlapping with the insulator 130_2). Alternatively, the transistor 12 includes the conductor 170 functioning as a gate electrode, the insulator 160 functioning as a gate insulator, the conductors 120_1 and 140_1 functioning as source or drain electrodes, A transistor including an oxide 150_1 functioning as a channel formation region (a region overlapping with the insulator 130_1), a conductor 170 functioning as a gate electrode, an insulator 160 functioning as a gate insulator, A transistor including a conductor 120_2 and a conductor 140_2 functioning as a source electrode or a drain electrode and an oxide 150_2 functioning as a channel formation region (a region overlapping with the insulator 130_2). I can say.

トランジスタ12が上記構成を有することで、トランジスタ12は、<半導体装置の構成例1>で示した半導体装置が有するトランジスタ10(図1参照。)よりも大きなドレイン電流を出力させることができる。例えば、トランジスタ12のソース電極又はドレイン電極の一方としての機能を有する導電体120_1と導電体120_2とを、導電体190_1、導電体185_1、導電体190_2、及び導電体185_2を介して電気的に接続し、ソース電極又はドレイン電極の他方としての機能を有する導電体140_1と導電体140_2とを、導電体195_1、導電体200_1、導電体195_2、及び導電体200_2を介して電気的に接続した場合を考える。この場合、ゲート電極としての機能を有する導電体170に、トランジスタ12がオン状態となる電位を印加することで、トランジスタ12は、同じ大きさの電位を導電体170に印加した場合におけるトランジスタ10の2倍のドレイン電流を出力させることができる。トランジスタ12が、上述したような電気的な接続構成を有することで、トランジスタ12は、単純にトランジスタ10を2つ併設した場合よりも小さい占有面積で、トランジスタ10を2つ併設した場合と同等の電流出力能力を得ることができる。 When the transistor 12 has the above structure, the transistor 12 can output a larger drain current than the transistor 10 (see FIG. 1) included in the semiconductor device shown in <Structure Example 1 of Semiconductor Device>. For example, the conductor 120_1 and the conductor 120_2 which function as one of the source electrode and the drain electrode of the transistor 12 are electrically connected through the conductor 190_1, the conductor 185_1, the conductor 190_2, and the conductor 185_2. and the conductor 140_1 and the conductor 140_2 functioning as the other of the source electrode and the drain electrode are electrically connected through the conductor 195_1, the conductor 200_1, the conductor 195_2, and the conductor 200_2. think. In this case, by applying a potential at which the transistor 12 is turned on to the conductor 170 functioning as a gate electrode, the transistor 12 has the same potential as that of the transistor 10 when the same potential is applied to the conductor 170. A double drain current can be output. Since the transistor 12 has the electrical connection configuration as described above, the transistor 12 occupies a smaller area than the case where the two transistors 10 are simply arranged side by side, and is equivalent to the case where the two transistors 10 are arranged side by side. Current output capability can be obtained.

また、導電体185_1と導電体185_2、及び導電体200_1と導電体200_2を電気的に接続せず、トランジスタ12を構成する2つのトランジスタを、それぞれ独立して制御する構成としてもよい。すなわち、トランジスタ12は、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_1及び導電体140_1と、チャネル形成領域としての機能を有する酸化物150_1(絶縁体130_1と重なる領域)とからなるトランジスタと、ゲート電極としての機能を有する導電体170と、ゲート絶縁体としての機能を有する絶縁体160と、ソース電極又はドレイン電極としての機能を有する導電体120_2及び導電体140_2と、チャネル形成領域としての機能を有する酸化物150_2(絶縁体130_2と重なる領域)とからなるトランジスタとを、それぞれ独立して制御する構成としてもよい。 Alternatively, the conductors 185_1 and 185_2 and the conductors 200_1 and 200_2 may not be electrically connected, and the two transistors included in the transistor 12 may be controlled independently. That is, the transistor 12 includes the conductor 170 functioning as a gate electrode, the insulator 160 functioning as a gate insulator, the conductors 120_1 and 140_1 functioning as source or drain electrodes, A transistor including an oxide 150_1 functioning as a channel formation region (a region overlapping with the insulator 130_1), a conductor 170 functioning as a gate electrode, an insulator 160 functioning as a gate insulator, A transistor including a conductor 120_2 and a conductor 140_2 functioning as a source electrode or a drain electrode and an oxide 150_2 functioning as a channel formation region (a region overlapping with the insulator 130_2) is independently controlled. It is good also as a structure which carries out.

ここで、図3に示す半導体装置が有するトランジスタ12は、図2に示す半導体装置が有するトランジスタ11と比べて、チャネル形成領域を有する酸化物の形状が異なる。具体的には、トランジスタ11が、導電体120_1、絶縁体130_1、及び導電体140_1と、導電体120_2、絶縁体130_2、及び導電体140_2の、互いに向かい合う側面と、絶縁体110の上面の一部と、に接する酸化物150を有するのに対し、トランジスタ12は、導電体120_1、絶縁体130_1、及び導電体140_1の、導電体120_2、絶縁体130_2、及び導電体140_2と対向する側面に接する酸化物150_1と、導電体120_2、絶縁体130_2、及び導電体140_2の、導電体120_1、絶縁体130_1、及び導電体140_1と対向する側面に接する酸化物150_2と、を有する。すなわち、トランジスタ12では、チャネル形成領域を有する酸化物が、絶縁体160及び導電体170を挟んで2つ(酸化物150_1、酸化物150_2)に分断されている点が、トランジスタ11の酸化物150と異なる。チャネル形成領域を有する酸化物は、導電性を有する。そのため、例えば、上述したトランジスタ12を構成する2つのトランジスタを、それぞれ独立して制御する場合、当該2つのトランジスタ間で、酸化物を介したリークが発生するのを抑制することができる。これにより、トランジスタ12を構成する一方のトランジスタの動作(オン動作、オフ動作)時の影響を、他方のトランジスタが受けにくくなり、それぞれの動作を確実に制御することができる。 Here, the transistor 12 included in the semiconductor device illustrated in FIG. 3 has a different shape of oxide having a channel formation region than the transistor 11 included in the semiconductor device illustrated in FIG. Specifically, the transistor 11 includes side surfaces facing each other of the conductor 120_1, the insulator 130_1, and the conductor 140_1, the conductor 120_2, the insulator 130_2, and the conductor 140_2, and part of the top surface of the insulator 110. , and oxide 150 on the sides of conductors 120_1, 130_1, and 140_1 opposite conductors 120_2, 130_2, and 140_2, whereas transistor 12 has oxide 150 on the sides of conductors 120_1, 130_1, and 140_1 opposite conductors 120_2, 130_2, and 140_2. and an oxide 150_2 in contact with the side surfaces of the conductor 120_2, the insulator 130_2, and the conductor 140_2, which face the conductor 120_1, the insulator 130_1, and the conductor 140_1. That is, in the transistor 12, the oxide having the channel formation region is divided into two (the oxide 150_1 and the oxide 150_2) with the insulator 160 and the conductor 170 interposed therebetween. different from An oxide having a channel forming region has conductivity. Therefore, for example, when the two transistors forming the transistor 12 described above are controlled independently, it is possible to suppress the occurrence of leakage through the oxide between the two transistors. As a result, the operation (ON operation, OFF operation) of one transistor constituting the transistor 12 is less likely to affect the other transistor, and the operation of each transistor can be reliably controlled.

なお、トランジスタ12において、酸化物150_1(酸化物150_2)は、トランジスタ10の酸化物150と同じ材料を用いることができる。また、導電体185_1(導電体185_2)は、トランジスタ10の導電体185と同じ材料を用いることができる。また、導電体190_1(導電体190_2)は、トランジスタ10の導電体190と同じ材料を用いることができる。また、導電体120_1(導電体120_2)は、トランジスタ10の導電体120と同じ材料を用いることができる。また、絶縁体130_1(絶縁体130_2)は、トランジスタ10の絶縁体130と同じ材料を用いることができる。また、導電体140_1(導電体140_2)は、トランジスタ10の導電体140と同じ材料を用いることができる。また、導電体195_1(導電体195_2)は、トランジスタ10の導電体195と同じ材料を用いることができる。また、導電体200_1(導電体200_2)は、トランジスタ10の導電体200と同じ材料を用いることができる。 Note that in the transistor 12, the same material as the oxide 150 of the transistor 10 can be used for the oxide 150_1 (the oxide 150_2). The same material as the conductor 185 of the transistor 10 can be used for the conductor 185_1 (the conductor 185_2). The same material as the conductor 190 of the transistor 10 can be used for the conductor 190_1 (the conductor 190_2). The same material as the conductor 120 of the transistor 10 can be used for the conductor 120_1 (the conductor 120_2). The same material as the insulator 130 of the transistor 10 can be used for the insulator 130_1 (the insulator 130_2). The same material as the conductor 140 of the transistor 10 can be used for the conductor 140_1 (the conductor 140_2). The same material as the conductor 195 of the transistor 10 can be used for the conductor 195_1 (the conductor 195_2). The same material as the conductor 200 of the transistor 10 can be used for the conductor 200_1 (the conductor 200_2).

トランジスタ12を有する半導体装置において、上で説明してきた以外の構成、効果については、<半導体装置の構成例1>で説明したトランジスタ10を有する半導体装置、又は<半導体装置の構成例2>で説明したトランジスタ11を有する半導体装置の構成、効果を参酌することができる。 Structures and effects of the semiconductor device including the transistor 12 other than those described above are described in the semiconductor device including the transistor 10 described in <Structure Example 1 of the semiconductor device> or in <Structure Example 2 of the semiconductor device>. The structure and effect of the semiconductor device including the transistor 11 can be taken into consideration.

以上では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置、又は<半導体装置の構成例2>で示したトランジスタ11を有する半導体装置とは異なる、本発明の一態様に係るトランジスタ12を有する半導体装置の構成例について説明した。上述してきたように、本発明の一態様では、リソグラフィー法では作製することが困難な数nm、あるいはそれ以下のチャネル長の複数のトランジスタを、基板面内において、精度良くかつ容易に作製することができる。また、本発明の一態様では、基板面内において、素子間の電気特性ばらつきが小さいトランジスタを作製することができる。また、本発明の一態様では、チャネル長が微細でありながら、短チャネル効果の顕在化しにくい、良好な電気特性を有するトランジスタを作製することができる。また、本発明の一態様では、チャネル長だけでなく、配線やプラグも含めた素子サイズの微細なトランジスタを作製することができる。また、本発明の一態様では、微細でありながら、オン電流の大きなトランジスタを作製することができる。また、本発明の一態様では、上記微細なトランジスタを作製できることで、上記トランジスタを有する半導体装置の高集積化を図ることができる。また、本発明の一態様では、高集積でありながら、隣接するトランジスタ間のリークが小さい半導体装置を作製することができる。また、本発明の一態様では、上記半導体装置を、高歩留まりで作製することができる。 The above description relates to one embodiment of the present invention, which is different from the semiconductor device including the transistor 10 described in <Structure Example 1 of a semiconductor device> or the semiconductor device including the transistor 11 described in <Structure Example 2 of a semiconductor device>. The configuration example of the semiconductor device having the transistor 12 has been described. As described above, in one aspect of the present invention, a plurality of transistors having a channel length of several nanometers or less, which is difficult to fabricate by lithography, can be easily fabricated with high precision within the substrate surface. can be done. Further, in one embodiment of the present invention, a transistor with small variations in electrical characteristics between elements can be manufactured within the plane of the substrate. Further, according to one embodiment of the present invention, a transistor having favorable electrical characteristics in which a short-channel effect is unlikely to occur while the channel length is short can be manufactured. Further, in one embodiment of the present invention, a transistor with a small element size including not only a channel length but also a wiring and a plug can be manufactured. Further, in one embodiment of the present invention, a transistor with a large on-state current can be manufactured even though it is miniaturized. Further, in one embodiment of the present invention, since the miniaturized transistor can be manufactured, a semiconductor device including the transistor can be highly integrated. In one embodiment of the present invention, a highly integrated semiconductor device with small leakage between adjacent transistors can be manufactured. Further, in one embodiment of the present invention, the semiconductor device can be manufactured with high yield.

<半導体装置の変形例>
以下では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置の変形例として、本発明の一態様に係るトランジスタ13を有する半導体装置について、図4を用いて説明する。
<Modified Example of Semiconductor Device>
As a modification example of the semiconductor device including the transistor 10 described in <Structure Example 1 of Semiconductor Device>, a semiconductor device including the transistor 13 according to one embodiment of the present invention will be described below with reference to FIGS.

図4(A)は、トランジスタ13を有する半導体装置の上面図である。また、図4(B)は、図4(A)にD1-D2の一点鎖線で示す部位の断面図である。また、図4(C)は、図4(A)にD3-D4の一点鎖線で示す部位の断面図である。ここで、D1-D2の一点鎖線で示す部位と、D3-D4の一点鎖線で示す部位とは、互いに直交している。図4(A)の上面図では、図の明瞭化のために一部の要素を省いて図示している。 FIG. 4A is a top view of a semiconductor device having a transistor 13. FIG. FIG. 4B is a cross-sectional view of the portion indicated by the dashed-dotted line D1-D2 in FIG. 4A. FIG. 4(C) is a cross-sectional view of the portion indicated by the dashed-dotted line D3-D4 in FIG. 4(A). Here, the portion of D1-D2 indicated by the one-dot chain line and the portion of D3-D4 indicated by the one-dot chain line are orthogonal to each other. In the top view of FIG. 4A, some elements are omitted for clarity of illustration.

なお、図4に示す半導体装置において、<半導体装置の構成例1>乃至<半導体装置の構成例3>で示した半導体装置を構成する構造と同機能を有する構造には、同符号を付記している。また、以下では、主に、<半導体装置の構成例1>乃至<半導体装置の構成例3>で説明した半導体装置と異なる部分について説明を行い、それ以外の部分については、<半導体装置の構成例1>乃至<半導体装置の構成例3>で説明した内容を参酌できるものとする。 In the semiconductor device shown in FIG. 4, structures having the same functions as the structures constituting the semiconductor devices shown in <Structure Example 1 of Semiconductor Device> to <Structure Example 3 of Semiconductor Device> are denoted by the same reference numerals. ing. Further, in the following description, portions different from the semiconductor devices described in <Structure Example 1 of Semiconductor Device> to <Structure Example 3 of Semiconductor Device> are mainly described, and other portions are described in <Structure of Semiconductor Device>. The contents described in Example 1> to <Structure Example 3 of Semiconductor Device> can be referred to.

図4に示す半導体装置は、図4(B)及び図4(C)に示すように、ゲート電極として機能する導電体171が、チャネル形成領域としての機能を有する酸化物151及びゲート絶縁体として機能する絶縁体161を介して、導電体120、絶縁体130、及び導電体140の側面だけでなく、導電体140の上面の一部とも重なる領域を有するトランジスタ13を有している点が、<半導体装置の構成例1>で示した半導体装置(図1参照。)と異なる。 4B and 4C, in the semiconductor device shown in FIG. 4, a conductor 171 functioning as a gate electrode has oxide 151 functioning as a channel formation region and The transistor 13 has regions that overlap not only the side surfaces of the conductors 120 , 130 , and 140 but also part of the top surface of the conductor 140 with the functioning insulator 161 interposed therebetween. This is different from the semiconductor device shown in <Structure Example 1 of Semiconductor Device> (see FIG. 1).

本発明の一態様の半導体装置は、基板(図示しない。)上に、トランジスタ13と、層間膜として機能する絶縁体100、絶縁体102、絶縁体105、絶縁体110、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180と、を有する。また、トランジスタ13と電気的に接続し、配線として機能する導電体185、及び導電体200、並びにプラグとして機能する導電体190、及び導電体195を有する。 A semiconductor device of one embodiment of the present invention includes a transistor 13 and insulators 100, 102, 105, 110, 175, and 175 which function as interlayer films over a substrate (not shown). 176 , an insulator 178 and an insulator 180 . It is also electrically connected to the transistor 13 and has conductors 185 and 200 functioning as wirings and conductors 190 and 195 functioning as plugs.

なお、図4に示す半導体装置において、導電体185、導電体190、導電体195、及び導電体200に適用できる構成については、<半導体装置の構成例1>で説明した内容を参酌することができる。 Note that the description in <Structure Example 1 of Semiconductor Device> can be referred to for structures that can be applied to the conductor 185, the conductor 190, the conductor 195, and the conductor 200 in the semiconductor device illustrated in FIG. can.

[トランジスタ13]
図4(B)に示すように、トランジスタ13は、絶縁体110の上に配置された導電体120及び酸化物151と、導電体120の上に配置された絶縁体130と、絶縁体130の上に配置された導電体140と、酸化物151の上に配置された絶縁体161と、絶縁体161の上に配置された導電体171と、を有する。ここで、酸化物151は、導電体120、絶縁体130、及び導電体140の側面と、導電体140の上面の一部と、に接する領域を有するように設けられる。また、絶縁体161は、酸化物151を介して、導電体120、絶縁体130、及び導電体140の側面と、導電体140上面の一部と、に重なる領域を有するように設けられる。また、導電体171は、酸化物151及び絶縁体161を介して、導電体120、絶縁体130、及び導電体140の側面と、導電体140の上面の一部と、に重なる領域を有するように設けられる。
[Transistor 13]
As illustrated in FIG. 4B, the transistor 13 includes the conductor 120 and the oxide 151 over the insulator 110, the insulator 130 over the conductor 120, and the insulator 130. It has a conductor 140 overlying it, an insulator 161 overlying the oxide 151 , and a conductor 171 overlying the insulator 161 . Here, the oxide 151 is provided so as to have regions in contact with side surfaces of the conductor 120 , the insulator 130 , and the conductor 140 and part of the top surface of the conductor 140 . The insulator 161 is provided so as to have a region that overlaps with side surfaces of the conductors 120 , 130 , and 140 and part of the top surface of the conductor 140 with the oxide 151 interposed therebetween. In addition, the conductor 171 has a region which overlaps with the side surfaces of the conductors 120, 130, and 140 and part of the top surface of the conductor 140 with the oxide 151 and the insulator 161 interposed therebetween. provided in

図4(B)に示すように、導電体120、絶縁体130、及び導電体140の上には、これらを覆うように絶縁体175が設けられる。絶縁体175には、導電体120、絶縁体130、及び導電体140の側面と、導電体140の上面の一部と、に内壁の一部が重なる開口が設けられ、当該開口の内壁に沿って酸化物151が設けられ、酸化物151の上に絶縁体161が設けられ、絶縁体161の上に当該開口を埋め込むように導電体171が設けられる。ここで、図4(B)に示すように、酸化物151、絶縁体161、及び導電体171の最上面の高さは、絶縁体175の上面の高さと同程度であることが好ましい。なお、図4(B)では、酸化物151を単層構造として示しているが、本発明の一態様はこれに限られない。例えば、酸化物151は、2層以上の積層構造であってもよい。 As shown in FIG. 4B, an insulator 175 is provided over the conductor 120, the insulator 130, and the conductor 140 so as to cover them. The insulator 175 is provided with openings whose inner walls partially overlap side surfaces of the conductors 120, 130, and 140 and part of the upper surface of the conductor 140. An oxide 151 is provided over the oxide 151, an insulator 161 is provided over the oxide 151, and a conductor 171 is provided over the insulator 161 so as to fill the opening. Here, as shown in FIG. 4B, the heights of the top surfaces of the oxide 151, the insulator 161, and the conductor 171 are preferably approximately the same as the top surface of the insulator 175. FIG. Note that although the oxide 151 has a single-layer structure in FIG. 4B, one embodiment of the present invention is not limited to this. For example, the oxide 151 may have a stacked structure of two or more layers.

トランジスタ13において、導電体120は、ソース電極又はドレイン電極の一方としての機能を有し、導電体140は、ソース電極又はドレイン電極の他方としての機能を有し、酸化物151の絶縁体130と重なる領域は、チャネル形成領域としての機能を有し、絶縁体161は、ゲート絶縁体としての機能を有し、導電体171は、ゲート電極としての機能を有する。 In the transistor 13 , the conductor 120 functions as one of the source and drain electrodes, the conductor 140 functions as the other of the source and drain electrodes, and the insulator 130 of the oxide 151 . The overlapping region functions as a channel formation region, the insulator 161 functions as a gate insulator, and the conductor 171 functions as a gate electrode.

ここで、トランジスタ10が、酸化物150と絶縁体130の接触面を、図1(B)に示す1箇所だけ有するのに対し、トランジスタ13は、酸化物151と絶縁体130の接触面を、図4(B)に示す1箇所と、図4(C)に示す2箇所の、計3箇所有するという違いを有する。すなわち、トランジスタ10と、トランジスタ13とでは、それぞれが有する酸化物(酸化物150又は酸化物151)において、チャネル形成領域として機能できる領域の面積に違いを有する(トランジスタ13のほうが、トランジスタ10よりも、チャネル形成領域として機能し得る酸化物の面積が大きい。)。このため、トランジスタ13は、トランジスタ10と素子サイズが同程度でありながら、トランジスタ10よりも大きなドレイン電流を出力させることができる。 Here, the transistor 10 has only one contact surface between the oxide 150 and the insulator 130 shown in FIG. There is a difference in that there are a total of three locations, one location shown in FIG. 4B and two locations shown in FIG. 4C. That is, the transistor 10 and the transistor 13 each have a different area of a region that can function as a channel formation region in their oxides (the oxide 150 or the oxide 151) (the transistor 13 is larger than the transistor 10). , the area of oxide that can function as a channel-forming region is large.). Therefore, the transistor 13 can output a larger drain current than the transistor 10 while having an element size similar to that of the transistor 10 .

また、トランジスタ13は、ゲート電極として機能する導電体171が、導電体140の上面の一部と重なる領域を有することが、トランジスタ10と異なる。トランジスタ13が当該構造を有することで、図4(C)に示すように、チャネル形成領域(酸化物151の絶縁体130と重なる領域)を、導電体171で囲い込むことができる。したがって、トランジスタ13は、トランジスタ10と比べて、より確実にチャネル形成領域にゲート電界を印加する制御性を上げることができる。このため、トランジスタ13は、動作(オン動作、オフ動作)時のキャリアの制御を確実に行うことができ、トランジスタ10よりも大きなオン電流と、小さなオフ電流の双方を実現することができる。 Further, the transistor 13 is different from the transistor 10 in that the conductor 171 functioning as a gate electrode has a region that overlaps with part of the top surface of the conductor 140 . With the transistor 13 having this structure, a channel formation region (a region of the oxide 151 overlapping with the insulator 130) can be surrounded by the conductor 171 as shown in FIG. 4C. Therefore, compared with the transistor 10, the transistor 13 can improve the controllability of applying the gate electric field to the channel formation region more reliably. Therefore, the transistor 13 can reliably control carriers during operation (ON operation, OFF operation), and can realize both a larger ON current and a smaller OFF current than the transistor 10 .

なお、トランジスタ13において、酸化物151は、トランジスタ10の酸化物150と同じ材料を用いることができる。また、絶縁体161は、トランジスタ10の絶縁体160と同じ材料を用いることができる。また、導電体171は、トランジスタ10の導電体170と同じ材料を用いることができる。 Note that the same material as the oxide 150 of the transistor 10 can be used for the oxide 151 in the transistor 13 . Further, the same material as the insulator 160 of the transistor 10 can be used for the insulator 161 . Further, the same material as the conductor 170 of the transistor 10 can be used for the conductor 171 .

トランジスタ13を有する半導体装置において、上で説明してきた以外の構成、効果については、<半導体装置の構成例1>で説明したトランジスタ10を有する半導体装置、<半導体装置の構成例2>で説明したトランジスタ11を有する半導体装置、又は<半導体装置の構成例3>で説明したトランジスタ12を有する半導体装置の構成、効果を参酌することができる。 In the semiconductor device including the transistor 13, configurations and effects other than those described above are described in the semiconductor device including the transistor 10 described in <Structure Example 1 of the semiconductor device> and in <Structure Example 2 of the semiconductor device>. The structure and effects of the semiconductor device including the transistor 11 or the semiconductor device including the transistor 12 described in <Structure Example 3 of Semiconductor Device> can be referred to.

以上では、<半導体装置の構成例1>で示したトランジスタ10を有する半導体装置の変形例として、本発明の一態様に係るトランジスタ13を有する半導体装置の構成例について説明した。上述してきたように、本発明の一態様では、リソグラフィー法では作製することが困難な数nm、あるいはそれ以下のチャネル長の複数のトランジスタを、基板面内において、精度良くかつ容易に作製することができる。また、本発明の一態様では、基板面内において、素子間の電気特性ばらつきが小さいトランジスタを作製することができる。また、本発明の一態様では、オン電流の大きなトランジスタを作製することができる。また、本発明の一態様では、オフ電流の小さなトランジスタを作製することができる。また、本発明の一態様では、チャネル長が微細でありながら、短チャネル効果の顕在化しにくい、良好な電気特性を有するトランジスタを作製することができる。また、本発明の一態様では、チャネル長だけでなく、配線やプラグも含めた素子サイズの微細なトランジスタを作製することができる。また、また、本発明の一態様では、上記微細なトランジスタを作製できることで、上記トランジスタを有する半導体装置の高集積化を図ることができる。また、本発明の一態様では、上記半導体装置を、高歩留まりで作製することができる。 As a modification example of the semiconductor device including the transistor 10 described in <Structure Example 1 of Semiconductor Device>, the configuration example of the semiconductor device including the transistor 13 according to one embodiment of the present invention has been described above. As described above, in one aspect of the present invention, a plurality of transistors having a channel length of several nanometers or less, which is difficult to fabricate by lithography, can be easily fabricated with high precision within the substrate surface. can be done. Further, in one embodiment of the present invention, a transistor with small variations in electrical characteristics between elements can be manufactured within the plane of the substrate. Further, in one embodiment of the present invention, a transistor with high on-state current can be manufactured. Further, in one embodiment of the present invention, a transistor with low off-state current can be manufactured. Further, according to one embodiment of the present invention, a transistor having favorable electrical characteristics in which a short-channel effect is unlikely to occur while the channel length is short can be manufactured. Further, in one embodiment of the present invention, a transistor with a small element size including not only a channel length but also a wiring and a plug can be manufactured. In addition, in one embodiment of the present invention, since the miniaturized transistor can be manufactured, a semiconductor device including the transistor can be highly integrated. Further, in one embodiment of the present invention, the semiconductor device can be manufactured with high yield.

本発明の一態様に係る半導体装置の一例は、上で説明してきたトランジスタ10、トランジスタ11、トランジスタ12、又はトランジスタ13を有する半導体装置(図1乃至図4参照。)に限られない。本発明の一態様に係る半導体装置は、上で説明してきた各半導体装置の構成を適宜組み合わせて用いることができる。 An example of the semiconductor device according to one embodiment of the present invention is not limited to the semiconductor device including the transistor 10, the transistor 11, the transistor 12, or the transistor 13 (see FIGS. 1 to 4). A semiconductor device according to one embodiment of the present invention can be used by appropriately combining the structures of the semiconductor devices described above.

<半導体装置の構成要素>
以下では、本発明の一態様に係るトランジスタ10、トランジスタ11、トランジスタ12、又はトランジスタ13を有する半導体装置(図1乃至図4参照。)に適用できる各構成要素について詳細に説明する。
<Constituent Elements of Semiconductor Device>
Components that can be applied to a semiconductor device (see FIGS. 1 to 4) including the transistor 10, the transistor 11, the transistor 12, or the transistor 13 according to one embodiment of the present invention are described below in detail.

〔基板〕
基板としては、例えば、絶縁体基板、半導体基板、又は導電体基板を用いればよい。絶縁体基板としては、例えば、ガラス基板、石英基板、サファイア基板、安定化ジルコニア基板(イットリア安定化ジルコニア基板など)、樹脂基板などがある。また、半導体基板としては、例えば、シリコン、ゲルマニウムなどの半導体基板、又は炭化シリコン、シリコンゲルマニウム、ヒ化ガリウム、リン化インジウム、酸化亜鉛、酸化ガリウムからなる化合物半導体基板などがある。さらには、前述の半導体基板内部に絶縁体領域を有する半導体基板、例えば、SOI(Silicon On Insulator)基板などがある。導電体基板としては、黒鉛基板、金属基板、合金基板、導電性樹脂基板などがある。又は、金属の窒化物を有する基板、金属の酸化物を有する基板などがある。さらには、絶縁体基板に導電体又は半導体が設けられた基板、半導体基板に導電体又は絶縁体が設けられた基板、導電体基板に半導体又は絶縁体が設けられた基板などがある。又は、これらの基板に素子が設けられたものを用いてもよい。基板に設けられる素子としては、容量素子、抵抗素子、スイッチ素子、発光素子、記憶素子などがある。
〔substrate〕
As the substrate, for example, an insulator substrate, a semiconductor substrate, or a conductor substrate may be used. Examples of insulator substrates include glass substrates, quartz substrates, sapphire substrates, stabilized zirconia substrates (yttria stabilized zirconia substrates, etc.), and resin substrates. Examples of semiconductor substrates include semiconductor substrates such as silicon and germanium, and compound semiconductor substrates made of silicon carbide, silicon germanium, gallium arsenide, indium phosphide, zinc oxide, and gallium oxide. Further, there is a semiconductor substrate having an insulator region inside the semiconductor substrate, such as an SOI (Silicon On Insulator) substrate. Examples of conductive substrates include graphite substrates, metal substrates, alloy substrates, and conductive resin substrates. Alternatively, there are a substrate including a metal nitride, a substrate including a metal oxide, and the like. Furthermore, there are substrates in which an insulator substrate is provided with a conductor or a semiconductor, a substrate in which a semiconductor substrate is provided with a conductor or an insulator, a substrate in which a conductor substrate is provided with a semiconductor or an insulator, and the like. Alternatively, those substrates provided with elements may be used. Elements provided on the substrate include a capacitor element, a resistance element, a switch element, a light emitting element, a memory element, and the like.

また、基板として、可撓性基板を用いてもよい。なお、可撓性基板上にトランジスタを設ける方法としては、非可撓性の基板上にトランジスタを作製した後、トランジスタを剥離し、可撓性基板である基板に転置する方法もある。その場合には、非可撓性基板とトランジスタとの間に剥離層を設けるとよい。なお、基板として、繊維を編み込んだシート、フィルム又は箔などを用いてもよい。また、基板が伸縮性を有してもよい。また、基板は、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有してもよい。又は、元の形状に戻らない性質を有してもよい。基板は、例えば、5μm以上700μm以下、好ましくは10μm以上500μm以下、さらに好ましくは15μm以上300μm以下の厚さとなる領域を有する。基板を薄くすると、トランジスタを有する半導体装置を軽量化することができる。また、基板を薄くすることで、ガラスなどを用いた場合にも伸縮性を有する場合や、折り曲げや引っ張りをやめた際に、元の形状に戻る性質を有する場合がある。そのため、落下などによって基板上の半導体装置に加わる衝撃などを緩和することができる。すなわち、丈夫な半導体装置を提供することができる。 Alternatively, a flexible substrate may be used as the substrate. Note that as a method for providing a transistor over a flexible substrate, there is also a method in which a transistor is manufactured over a non-flexible substrate, separated, and transferred to a flexible substrate. In that case, a peeling layer is preferably provided between the non-flexible substrate and the transistor. As the substrate, a sheet, film, foil, or the like in which fibers are woven may be used. Also, the substrate may have stretchability. The substrate may also have the property of returning to its original shape when bending or pulling is ceased. Alternatively, it may have the property of not returning to its original shape. The substrate has a region with a thickness of, for example, 5 μm or more and 700 μm or less, preferably 10 μm or more and 500 μm or less, more preferably 15 μm or more and 300 μm or less. By thinning the substrate, the weight of a semiconductor device having a transistor can be reduced. In addition, by making the substrate thin, even when glass or the like is used, it may have stretchability, or may have the property of returning to its original shape when bending or pulling is stopped. Therefore, it is possible to mitigate the impact applied to the semiconductor device on the substrate due to dropping or the like. That is, a durable semiconductor device can be provided.

可撓性性基板である基板としては、例えば、金属、合金、樹脂、若しくはガラス、又はそれらの繊維などを用いることができる。可撓性基板である基板は、線膨張率が低いほど環境による変形が抑制されて好ましい。可撓性基板である基板としては、例えば、線膨張率が1×10-3/K以下、5×10-5/K以下、又は1×10-5/K以下である材質を用いればよい。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート、アクリルなどがある。特に、アラミドは、線膨張率が低いため、可撓性基板である基板として好適である。As a substrate that is a flexible substrate, for example, metal, alloy, resin, glass, or fibers thereof can be used. A flexible substrate preferably has a lower coefficient of linear expansion because deformation due to the environment is suppressed. As the flexible substrate, for example, a material having a coefficient of linear expansion of 1×10 −3 /K or less, 5×10 −5 /K or less, or 1×10 −5 /K or less may be used. . Examples of resin include polyester, polyolefin, polyamide (nylon, aramid, etc.), polyimide, polycarbonate, and acrylic. In particular, aramid has a low coefficient of linear expansion, so it is suitable as a flexible substrate.

〔絶縁体〕
絶縁体としては、絶縁性を有する酸化物、窒化物、酸化窒化物、窒化酸化物、金属酸化物、金属酸化窒化物、金属窒化酸化物などがある。
〔Insulator〕
As insulators, there are insulating oxides, nitrides, oxynitrides, nitride oxides, metal oxides, metal oxynitrides, metal nitride oxides, and the like.

絶縁体100、絶縁体105、絶縁体110、絶縁体130(又は、絶縁体130_1、絶縁体130_2)、及び絶縁体160としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、又はタンタルを含む絶縁体を、単層で、又は積層で用いればよい。例えば、絶縁体100、絶縁体105、絶縁体110、絶縁体130(又は、絶縁体130_1、絶縁体130_2)、及び絶縁体160としては、酸化シリコン、酸化窒化シリコン、又は窒化シリコンを有することが好ましい。 Examples of the insulator 100, the insulator 105, the insulator 110, the insulator 130 (or the insulator 130_1 and the insulator 130_2), and the insulator 160 include boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, Insulators containing silicon, phosphorous, chlorine, argon, gallium, germanium, yttrium, zirconium, lanthanum, neodymium, hafnium, or tantalum may be used in single layers or stacks. For example, the insulator 100, the insulator 105, the insulator 110, the insulator 130 (or the insulator 130_1 and the insulator 130_2), and the insulator 160 can include silicon oxide, silicon oxynitride, or silicon nitride. preferable.

絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)中の水、水素、又は窒素酸化物などの不純物濃度は、低減されていることが好ましい。例えば、絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)の水素の脱離量は、昇温脱離ガス分析法(TDS(Thermal Desorption Spectroscopy))において、膜の表面温度が50℃から500℃の範囲において、水素分子に換算した脱離量が、絶縁体105、絶縁体110、又は絶縁体130(又は、絶縁体130_1、絶縁体130_2)の面積当たりに換算して、2×1015molecules/cm以下、好ましくは1×1015molecules/cm以下、より好ましくは5×1014molecules/cm以下であればよい。また、絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)は、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。当該絶縁体を絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)に用いることで、絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)から、酸化物150(又は、酸化物150_1、酸化物150_2)に、効果的に酸素を供給することができる。The concentration of impurities such as water, hydrogen, or nitrogen oxide in the insulators 105, 110, and 130 (or the insulators 130_1 and 130_2) is preferably low. For example, the amount of desorption of hydrogen from the insulators 105, 110, and 130 (or the insulators 130_1 and 130_2) is determined by thermal desorption spectroscopy (TDS) as follows: When the surface temperature of the film is in the range of 50° C. to 500° C., the amount of desorption in terms of hydrogen molecules per area of the insulator 105, the insulator 110, or the insulator 130 (or the insulator 130_1 or the insulator 130_2). converted to 2×10 15 molecules/cm 2 or less, preferably 1×10 15 molecules/cm 2 or less, more preferably 5×10 14 molecules/cm 2 or less. The insulator 105, the insulator 110, and the insulator 130 (or the insulator 130_1 and the insulator 130_2) are preferably formed using an insulator from which oxygen is released by heating. By using the insulator for the insulator 105, the insulator 110, and the insulator 130 (or the insulator 130_1 and the insulator 130_2), the insulator 105, the insulator 110, and the insulator 130 (or the insulator 130_1) , and the insulator 130_2) can effectively supply oxygen to the oxide 150 (or the oxide 150_1 and the oxide 150_2).

また、絶縁体160は、比誘電率の高い絶縁体を有することが好ましい。例えば、絶縁体160は、酸化ガリウム、酸化ハフニウム、酸化ジルコニウム、酸化アルミニウム、アルミニウム及びハフニウムを有する酸化物、アルミニウム及びハフニウムを有する酸化窒化物、シリコン及びハフニウムを有する酸化物、シリコン及びハフニウムを有する酸化窒化物、又は、シリコン及びハフニウムを有する窒化物などを有することが好ましい。又は、絶縁体160は、酸化シリコン又は酸化窒化シリコンと、比誘電率の高い絶縁体と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、比誘電率の高い絶縁体と組み合わせることで、欠陥の少ない膜で熱的に安定かつ比誘電率の高い積層構造とすることができる。 Moreover, the insulator 160 preferably has an insulator with a high dielectric constant. For example, the insulator 160 can be gallium oxide, hafnium oxide, zirconium oxide, aluminum oxide, oxides with aluminum and hafnium, oxynitrides with aluminum and hafnium, oxides with silicon and hafnium, oxides with silicon and hafnium. It is preferred to have a nitride, or a nitride with silicon and hafnium, or the like. Alternatively, the insulator 160 preferably has a stacked-layer structure of silicon oxide or silicon oxynitride and an insulator with a high relative dielectric constant. Since silicon oxide and silicon oxynitride are thermally stable, by combining them with an insulator with a high dielectric constant, it is possible to form a laminated structure with few defects and a thermally stable and high dielectric constant. .

絶縁体160は、酸化物150(又は、酸化物150_1、酸化物150_2)の上面に接して配置されることが好ましい。絶縁体160は、加熱により酸素が放出される絶縁体を用いて形成することが好ましい。このような絶縁体160を酸化物150(又は、酸化物150_1、酸化物150_2)の上面に接して設けることにより、酸化物150(又は、酸化物150_1、酸化物150_2)に効果的に酸素を供給することができる。また、絶縁体105、絶縁体110、及び絶縁体130(又は、絶縁体130_1、絶縁体130_2)と同様に、絶縁体160中の水又は水素などの不純物濃度が、低減されていることが好ましい。絶縁体160の膜厚は、1nm以上20nm以下とするのが好ましく、例えば、1nm程度の膜厚にすればよい。 The insulator 160 is preferably placed in contact with the top surface of the oxide 150 (or the oxide 150_1 or the oxide 150_2). The insulator 160 is preferably formed using an insulator from which oxygen is released by heating. By providing such an insulator 160 in contact with the top surface of the oxide 150 (or the oxide 150_1 or the oxide 150_2), oxygen can be effectively supplied to the oxide 150 (or the oxide 150_1 or the oxide 150_2). can supply. Further, similarly to the insulators 105, 110, and 130 (or the insulators 130_1 and 130_2), the concentration of impurities such as water or hydrogen in the insulator 160 is preferably low. . The thickness of the insulator 160 is preferably 1 nm or more and 20 nm or less, for example, about 1 nm.

絶縁体160は、酸素を含むことが好ましい。例えば、昇温脱離ガス分光法分析(TDS分析)にて、100℃以上700℃以下又は100℃以上500℃以下の表面温度の範囲で、酸素分子の脱離量を絶縁体160の面積当たりに換算して、1×1014molecules/cm以上、好ましくは2×1014molecules/cm以上、より好ましくは4×1014molecules/cm以上であればよい。The insulator 160 preferably contains oxygen. For example, in temperature-programmed desorption spectroscopy (TDS analysis), the amount of desorption of oxygen molecules per area of the insulator 160 is measured in a surface temperature range of 100° C. to 700° C. or 100° C. to 500° C. converted to 1×10 14 molecules/cm 2 or more, preferably 2×10 14 molecules/cm 2 or more, more preferably 4×10 14 molecules/cm 2 or more.

絶縁体175、絶縁体176、及び絶縁体180は、比誘電率の低い絶縁体を有することが好ましい。例えば、絶縁体175、絶縁体176、及び絶縁体180は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素及び窒素を添加した酸化シリコン、空孔を有する酸化シリコン、又は樹脂などを有することが好ましい。又は、絶縁体175、絶縁体176、及び絶縁体180は、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、フッ素を添加した酸化シリコン、炭素を添加した酸化シリコン、炭素及び窒素を添加した酸化シリコン、又は空孔を有する酸化シリコンと、樹脂と、の積層構造を有することが好ましい。酸化シリコン及び酸化窒化シリコンは、熱的に安定であるため、樹脂と組み合わせることで、熱的に安定かつ比誘電率の低い積層構造とすることができる。樹脂としては、例えば、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミドなど)、ポリイミド、ポリカーボネート又はアクリルなどがある。なお、絶縁体175、絶縁体176、及び絶縁体180は、絶縁体105、絶縁体110、絶縁体130(又は、絶縁体130_1、絶縁体130_2)、及び絶縁体160などと同様に、膜中の水又は水素などの不純物濃度が低減されていることが好ましい。 The insulator 175, the insulator 176, and the insulator 180 preferably have a low dielectric constant. For example, insulator 175, insulator 176, and insulator 180 can be silicon oxide, silicon oxynitride, silicon oxynitride, silicon nitride, silicon oxide doped with fluorine, silicon oxide doped with carbon, and silicon doped with carbon and nitrogen. It is preferable to use silicon oxide, silicon oxide having pores, resin, or the like. Alternatively, the insulator 175, the insulator 176, and the insulator 180 may be silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, silicon oxide to which fluorine is added, silicon oxide to which carbon is added, or carbon and nitrogen are added. It preferably has a layered structure of silicon oxide or silicon oxide having holes and a resin. Since silicon oxide and silicon oxynitride are thermally stable, by combining them with a resin, a laminated structure that is thermally stable and has a low dielectric constant can be obtained. Examples of resins include polyester, polyolefin, polyamide (nylon, aramid, etc.), polyimide, polycarbonate, acrylic, and the like. Note that the insulators 175, 176, and 180 are similar to the insulator 105, the insulator 110, the insulator 130 (or the insulator 130_1 and the insulator 130_2), the insulator 160, and the like. It is preferable that the concentration of impurities such as water or hydrogen is reduced.

また、絶縁体102及び絶縁体178には、水素や水などの不純物、及び酸素に対してバリア性の高い絶縁体を用いることが好ましい。当該絶縁体を絶縁体102及び絶縁体178に用いることで、絶縁体102(絶縁体178)の下側(上側)から、トランジスタ10、トランジスタ11、トランジスタ12、又はトランジスタ13中に、水素や水などの不純物が混入するのを抑制することができる。また、トランジスタ10、トランジスタ11、トランジスタ12、又はトランジスタ13中の酸素が、絶縁体102(絶縁体178)の下側(上側)に拡散するのを抑制することができる。当該絶縁体としては、例えば、ホウ素、炭素、窒素、酸素、フッ素、マグネシウム、アルミニウム、シリコン、リン、塩素、アルゴン、ガリウム、ゲルマニウム、イットリウム、ジルコニウム、ランタン、ネオジム、ハフニウム、又はタンタルを含む絶縁体を、単層又は積層で用いることが好ましい。 For the insulator 102 and the insulator 178, insulators with high barrier properties against impurities such as hydrogen and water, and oxygen are preferably used. By using the insulator for the insulator 102 and the insulator 178, hydrogen or water is introduced into the transistor 10, the transistor 11, the transistor 12, or the transistor 13 from the lower side (upper side) of the insulator 102 (the insulator 178). It is possible to suppress the contamination of impurities such as In addition, diffusion of oxygen in the transistor 10, the transistor 11, the transistor 12, or the transistor 13 to the lower side (upper side) of the insulator 102 (the insulator 178) can be suppressed. The insulator includes, for example, boron, carbon, nitrogen, oxygen, fluorine, magnesium, aluminum, silicon, phosphorus, chlorine, argon, gallium, germanium, yttrium, zirconium, lanthanum, neodymium, hafnium, or tantalum. is preferably used in a single layer or laminate.

また、例えば、当該絶縁体としては、酸化アルミニウム、酸化マグネシウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、又は酸化タンタルなどの金属酸化物、窒化酸化シリコン又は窒化シリコンなどを用いればよい。なお、当該絶縁体は、酸化アルミニウム又は酸化ハフニウムなどを有することが好ましい。 Further, for example, the insulator includes metal oxides such as aluminum oxide, magnesium oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, or tantalum oxide, silicon nitride oxide, or Silicon nitride or the like may be used. Note that the insulator preferably contains aluminum oxide, hafnium oxide, or the like.

〔導電体〕
導電体120(又は、導電体120_1、導電体120_2)、導電体140(又は、導電体140_1、導電体140_2)、導電体185(又は、導電体185_1、導電体185_2)、導電体190(又は、導電体190_1、導電体190_2)、導電体195(又は、導電体195_1、導電体195_2)、導電体200(又は、導電体200_1、導電体200_2)、及び導電体170としては、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウム、ルテニウムなどから選ばれた金属元素を1種以上含む材料を用いることができる。また、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを用いてもよい。
〔conductor〕
Conductor 120 (or conductor 120_1, conductor 120_2), conductor 140 (or conductor 140_1, conductor 140_2), conductor 185 (or conductor 185_1, conductor 185_2), conductor 190 (or , conductor 190_1, conductor 190_2), conductor 195 (or conductor 195_1, conductor 195_2), conductor 200 (or conductor 200_1, conductor 200_2), and conductor 170 include aluminum and chromium. , copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, ruthenium, etc. can be used. Alternatively, a semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide may be used.

また、上記導電体、特に、導電体170として、酸化物150(又は、酸化物150_1、酸化物150_2)に適用可能な金属酸化物に含まれる金属元素及び酸素を含む導電性材料を用いてもよい。また、前述した金属元素及び窒素を含む導電性材料を用いてもよい。例えば、窒化チタン、窒化タンタルなどの窒素を含む導電性材料を用いてもよい。また、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物を用いてもよい。また、窒素を含むインジウムガリウム亜鉛酸化物を用いてもよい。このような材料を用いることで、酸化物150(又は、酸化物150_1、酸化物150_2)に含まれる水素を捕獲することができる場合がある。又は、外方の絶縁体などから混入する水素を捕獲することができる場合がある。 Alternatively, as the conductor, particularly the conductor 170, a conductive material containing oxygen and a metal element contained in a metal oxide that can be applied to the oxide 150 (or the oxides 150_1 and 150_2) may be used. good. Alternatively, a conductive material containing the metal element and nitrogen described above may be used. For example, a conductive material containing nitrogen such as titanium nitride or tantalum nitride may be used. Further, indium tin oxide, indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide containing titanium oxide, indium zinc oxide, and silicon were added. Indium tin oxide may also be used. Alternatively, indium gallium zinc oxide containing nitrogen may be used. With the use of such a material, hydrogen contained in the oxide 150 (or the oxide 150_1 and the oxide 150_2) can be captured in some cases. Alternatively, it may be possible to capture hydrogen mixed from an outer insulator or the like.

また、上記の材料で形成される導電層を複数積層して用いてもよい。例えば、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。また、前述した金属元素を含む材料と、酸素を含む導電性材料と、窒素を含む導電性材料と、を組み合わせた積層構造としてもよい。 Alternatively, a plurality of conductive layers formed using any of the above materials may be stacked and used. For example, a laminated structure in which the material containing the metal element described above and the conductive material containing oxygen are combined may be used. Alternatively, a laminated structure may be employed in which the material containing the metal element described above and the conductive material containing nitrogen are combined. Alternatively, a laminated structure may be employed in which the material containing the metal element described above, the conductive material containing oxygen, and the conductive material containing nitrogen are combined.

なお、トランジスタのチャネル形成領域に酸化物を用いる場合は、ゲート電極として、前述した金属元素を含む材料と、酸素を含む導電性材料と、を組み合わせた積層構造を用いることが好ましい。この場合は、酸素を含む導電性材料をチャネル形成領域側に設けるとよい。酸素を含む導電性材料をチャネル形成領域側に設けることで、当該導電性材料から離脱した酸素がチャネル形成領域に供給されやすくなる。 Note that in the case where oxide is used for the channel formation region of the transistor, the gate electrode preferably has a stacked-layer structure in which the material containing the metal element and the conductive material containing oxygen are combined. In this case, a conductive material containing oxygen is preferably provided on the channel formation region side. By providing the conductive material containing oxygen on the channel formation region side, oxygen released from the conductive material is easily supplied to the channel formation region.

なお、導電体185(又は、導電体185_1、導電体185_2)、導電体190(又は、導電体190_1、導電体190_2)、導電体195(又は、導電体195_1、導電体195_2)、及び導電体200(又は、導電体200_1、導電体200_2)としては、例えば、タングステン、ポリシリコン等の埋め込み性の高い導電性材料を用いればよい。また、埋め込み性の高い導電性材料と、チタン、窒化チタン、窒化タンタルなどの導電性バリア膜を組み合わせて用いてもよい。 Note that the conductor 185 (or the conductor 185_1 and the conductor 185_2), the conductor 190 (or the conductor 190_1 and the conductor 190_2), the conductor 195 (or the conductor 195_1 and the conductor 195_2), and the conductor For the material 200 (or the conductors 200_1 and 200_2), a highly embeddable conductive material such as tungsten or polysilicon may be used. Alternatively, a conductive material with high embeddability and a conductive barrier film such as titanium, titanium nitride, or tantalum nitride may be used in combination.

〔酸化物〕
酸化物150(又は、酸化物150_1、酸化物150_2)としては、金属酸化物を用いることが好ましい。ただし、酸化物150の代わりに、半導体材料として、シリコン(歪シリコン含む。)、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、又は有機半導体などを用いても構わない場合がある。以下では、本発明の一態様に係る酸化物150(又は、酸化物150_1、酸化物150_2)に用いることが好ましい、金属酸化物について説明する。
[Oxide]
A metal oxide is preferably used as the oxide 150 (or the oxide 150_1 or the oxide 150_2). However, instead of the oxide 150, silicon (including strained silicon), germanium, silicon germanium, silicon carbide, gallium arsenide, aluminum gallium arsenide, indium phosphide, gallium nitride, or an organic semiconductor may be used as a semiconductor material. Sometimes it doesn't matter. A metal oxide that is preferably used for the oxide 150 (or the oxide 150_1 or the oxide 150_2) according to one embodiment of the present invention is described below.

金属酸化物は、少なくともインジウム又は亜鉛を含むことが好ましい。特に、インジウム及び亜鉛を含むことが好ましい。また、それらに加えて、アルミニウム、ガリウム、イットリウム又はスズなどが含まれていることが好ましい。また、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、又はマグネシウムなどから選ばれた一種、又は複数種が含まれていてもよい。 The metal oxide preferably contains at least indium or zinc. In particular, it preferably contains indium and zinc. In addition, it is preferable that aluminum, gallium, yttrium, tin, or the like is contained. Further, one or more selected from boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, etc. may be contained.

ここでは、金属酸化物が、インジウム、元素M及び亜鉛を有するInMZnOである場合を考える。なお、元素Mは、アルミニウム、ガリウム、イットリウム、又はスズなどとする。その他の元素Mに適用可能な元素としては、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、マグネシウムなどがある。ただし、元素Mとして、前述の元素を複数組み合わせても構わない場合がある。 Consider the case where the metal oxide is InMZnO with indium, element M and zinc. Note that the element M is aluminum, gallium, yttrium, tin, or the like. Other applicable elements for element M include boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, and magnesium. However, as the element M, there are cases where a plurality of the above elements may be combined.

上記金属酸化物をトランジスタのチャネル形成領域に用いることで、高い電界効果移動度のトランジスタを実現することができる。また、良好な信頼性を有するトランジスタを実現することができる。 By using the above metal oxide for a channel formation region of a transistor, a transistor with high field-effect mobility can be realized. Moreover, a transistor with favorable reliability can be realized.

金属酸化物を用いたチャネル形成領域に用いたトランジスタは、非導通状態において極めてリーク電流が小さいため、低消費電力の半導体装置を提供できる。また、金属酸化物は、スパッタリング法などを用いて成膜できるため、高集積型の半導体装置を構成するトランジスタに用いることができる。 Since a transistor including a channel formation region using a metal oxide has extremely low leakage current in a non-conducting state, a semiconductor device with low power consumption can be provided. In addition, since a metal oxide can be deposited by a sputtering method or the like, it can be used for a transistor included in a highly integrated semiconductor device.

また、トランジスタのチャネル形成領域には、キャリア密度の低い金属酸化物を用いることが好ましい。金属酸化物膜のキャリア密度を低くするためには、金属酸化物膜中の不純物濃度を低くし、欠陥準位密度を低くすればよい。本明細書等において、不純物濃度が低く、欠陥準位密度の低いことを高純度真性又は実質的に高純度真性という。例えば、金属酸化物は、キャリア密度が8×1011/cm未満、好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm未満であり、1×10-9/cm以上とすればよい。A metal oxide with a low carrier density is preferably used for a channel formation region of a transistor. In order to lower the carrier density of the metal oxide film, the impurity concentration in the metal oxide film should be lowered to lower the defect level density. In this specification and the like, a low impurity concentration and a low defect level density are referred to as high-purity intrinsic or substantially high-purity intrinsic. For example, the metal oxide has a carrier density of less than 8×10 11 /cm 3 , preferably less than 1×10 11 /cm 3 , more preferably less than 1×10 10 /cm 3 , and a carrier density of 1×10 −9 /cm 3 . cm 3 or more.

また、高純度真性又は実質的に高純度真性である金属酸化物膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。 In addition, since a highly pure intrinsic or substantially highly pure intrinsic metal oxide film has a low defect level density, the trap level density may also be low.

また、金属酸化物のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い金属酸化物にチャネル形成領域が形成されるトランジスタは、電気特性が不安定となる場合がある。 In addition, the charge trapped in the trap level of the metal oxide takes a long time to disappear, and may behave like a fixed charge. Therefore, a transistor in which a channel formation region is formed in a metal oxide with a high trap level density may have unstable electrical characteristics.

したがって、トランジスタの電気特性を安定にするためには、金属酸化物中の不純物濃度を低減することが有効である。また、金属酸化物中の不純物濃度を低減するためには、近接する膜中の不純物濃度も低減することが好ましい。不純物としては、水素、窒素、アルカリ金属、アルカリ土類金属、鉄、ニッケル、シリコン等がある。 Therefore, in order to stabilize the electrical characteristics of the transistor, it is effective to reduce the impurity concentration in the metal oxide. Moreover, in order to reduce the impurity concentration in the metal oxide, it is preferable to also reduce the impurity concentration in the adjacent film. Impurities include hydrogen, nitrogen, alkali metals, alkaline earth metals, iron, nickel, silicon, and the like.

ここで、金属酸化物中における各不純物の影響について説明する。 Here, the effect of each impurity in the metal oxide will be described.

金属酸化物において、第14族元素の一つであるシリコンや炭素が含まれると、金属酸化物において欠陥準位が形成される。このため、金属酸化物におけるシリコンや炭素の濃度と、金属酸化物との界面近傍のシリコンや炭素の濃度(二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。If the metal oxide contains silicon or carbon, which is one of the Group 14 elements, a defect level is formed in the metal oxide. Therefore, the concentration of silicon and carbon in the metal oxide and the concentration of silicon and carbon in the vicinity of the interface with the metal oxide (concentration obtained by secondary ion mass spectrometry (SIMS)) are 2. ×10 18 atoms/cm 3 or less, preferably 2 × 10 17 atoms/cm 3 or less.

また、金属酸化物にアルカリ金属又はアルカリ土類金属が含まれると、当該金属が金属酸化物中に欠陥準位を形成し、キャリアを生成する場合がある。したがって、アルカリ金属又はアルカリ土類金属が含まれている金属酸化物をチャネル形成領域に用いたトランジスタは、ノーマリーオン特性となりやすい。このため、金属酸化物中のアルカリ金属又はアルカリ土類金属の濃度を低減することが好ましい。具体的には、SIMSにより得られる金属酸化物中のアルカリ金属又はアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。Further, when the metal oxide contains an alkali metal or an alkaline earth metal, the metal may form a defect level in the metal oxide and generate carriers. Therefore, a transistor in which a metal oxide containing an alkali metal or an alkaline earth metal is used for a channel formation region tends to have normally-on characteristics. Therefore, it is preferable to reduce the concentration of alkali metals or alkaline earth metals in the metal oxide. Specifically, the concentration of the alkali metal or alkaline earth metal in the metal oxide obtained by SIMS is set to 1×10 18 atoms/cm 3 or less, preferably 2×10 16 atoms/cm 3 or less.

また、金属酸化物において、窒素が含まれると、キャリアである電子が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている金属酸化物をチャネル形成領域に用いたトランジスタは、ノーマリーオン特性となりやすい。したがって、当該金属酸化物において、窒素はできる限り低減されていることが好ましい。例えば、金属酸化物中の窒素濃度は、SIMSにおいて、5×1019atoms/cm未満、好ましくは5×1018atoms/cm以下、より好ましくは1×1018atoms/cm以下、さらに好ましくは5×1017atoms/cm以下とする。In addition, when nitrogen is contained in the metal oxide, electrons as carriers are generated, the carrier density increases, and the metal oxide tends to be n-type. As a result, a transistor using a metal oxide containing nitrogen for a channel formation region tends to have normally-on characteristics. Therefore, nitrogen is preferably reduced as much as possible in the metal oxide. For example, the nitrogen concentration in the metal oxide is less than 5×10 19 atoms/cm 3 in SIMS, preferably 5×10 18 atoms/cm 3 or less, more preferably 1×10 18 atoms/cm 3 or less, and further preferably 1×10 18 atoms/cm 3 or less. It is preferably 5×10 17 atoms/cm 3 or less.

また、金属酸化物に含まれる水素は、金属原子と結合する酸素と反応して水になるため、酸素欠損を形成する場合がある。当該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。したがって、水素が含まれている金属酸化物をチャネル形成領域に用いたトランジスタは、ノーマリーオン特性となりやすい。このため、金属酸化物中の水素はできる限り低減されていることが好ましい。具体的には、金属酸化物において、SIMSにより得られる水素濃度を、1×1020atoms/cm未満、好ましくは1×1019atoms/cm未満、より好ましくは5×1018atoms/cm未満、さらに好ましくは1×1018atoms/cm未満とする。In addition, since hydrogen contained in the metal oxide reacts with oxygen bonded to the metal atom to become water, oxygen vacancies may be formed. When hydrogen enters the oxygen vacancies, electrons, which are carriers, are generated in some cases. In addition, part of hydrogen may bond with oxygen that bonds with a metal atom to generate an electron, which is a carrier. Therefore, a transistor in which a metal oxide containing hydrogen is used for a channel formation region tends to have normally-on characteristics. Therefore, it is preferable that hydrogen in the metal oxide is reduced as much as possible. Specifically, in the metal oxide, the hydrogen concentration obtained by SIMS is less than 1×10 20 atoms/cm 3 , preferably less than 1×10 19 atoms/cm 3 , more preferably less than 5×10 18 atoms/cm Less than 3 , more preferably less than 1×10 18 atoms/cm 3 .

不純物が十分に低減された金属酸化物をトランジスタのチャネル形成領域に用いることで、安定した電気特性を付与することができる。 By using a metal oxide in which impurities are sufficiently reduced for a channel formation region of a transistor, stable electrical characteristics can be imparted.

以下では、CAC-OSについて詳細に説明する。CAC-OSは、本発明の一態様に係るトランジスタの金属酸化物が有することのできる機能、又は材料構成の一例である。 The CAC-OS will be described in detail below. CAC-OS is an example of a function or a material structure that a metal oxide of a transistor according to one embodiment of the present invention can have.

CAC-OSとは、例えば、金属酸化物を構成する元素が、0.5nm以上10nm以下、好ましくは、1nm以上2nm以下、又はその近傍のサイズで偏在した材料の一構成である。なお、以下では、金属酸化物において、1つあるいはそれ以上の金属元素が偏在し、当該金属元素を有する領域が、0.5nm以上10nm以下、好ましくは、1nm以上2nm以下、又はその近傍のサイズで混合した状態をモザイク状、又はパッチ状ともいう。 A CAC-OS is, for example, one structure of a material in which elements constituting a metal oxide are unevenly distributed with a size of 0.5 nm or more and 10 nm or less, preferably 1 nm or more and 2 nm or less, or in the vicinity thereof. In the following, in the metal oxide, one or more metal elements are unevenly distributed, and the region having the metal element has a size of 0.5 nm or more and 10 nm or less, preferably 1 nm or more and 2 nm or less, or a size in the vicinity thereof. The mixed state is also called a mosaic shape or a patch shape.

例えば、In-Ga-Zn酸化物におけるCAC-OS(CAC-OSの中でもIn-Ga-Zn酸化物を、特にCAC-IGZOと呼称してもよい。)とは、インジウム酸化物(以下、InOX1(X1は0よりも大きい実数)とする。)、又はインジウム亜鉛酸化物(以下、InX2ZnY2Z2(X2、Y2、及びZ2は0よりも大きい実数)とする。)と、ガリウム酸化物(以下、GaOX3(X3は0よりも大きい実数)とする。)、又はガリウム亜鉛酸化物(以下、GaX4ZnY4Z4(X4、Y4、及びZ4は0よりも大きい実数)とする。)などと、に材料が分離することでモザイク状となり、モザイク状のInOX1、又はInX2ZnY2Z2が、膜中に均一に分布した構成(以下、クラウド状ともいう。)である。For example, CAC-OS in In—Ga—Zn oxide (In—Ga—Zn oxide among CAC-OS may be particularly referred to as CAC-IGZO) is indium oxide (hereinafter, InO and gallium _ _ oxide (hereinafter referred to as GaO X3 (X3 is a real number greater than 0)) or gallium zinc oxide (hereinafter Ga X4 Zn Y4 O Z4 (X4, Y4, and Z4 are real numbers greater than 0); ) and the like, and the material is separated into a mosaic shape, and the mosaic InO X1 or In X2 Zn Y2 O Z2 is uniformly distributed in the film (hereinafter also referred to as a cloud shape). be.

つまり、CAC-OSは、GaOX3が主成分である領域と、InX2ZnY2Z2、又はInOX1が主成分である領域とが、混合している構成を有する複合金属酸化物である。なお、本明細書において、例えば、第1の領域の元素Mに対するInの原子数比が、第2の領域の元素Mに対するInの原子数比よりも大きいことを、第1の領域は、第2の領域と比較して、Inの濃度が高いとする。In other words, CAC-OS is a composite metal oxide having a structure in which a region containing GaO 2 X3 as a main component and a region containing In 2 X2 Zn Y2 O Z2 or InO 2 X1 as a main component are mixed. In this specification, for example, the first region means that the atomic ratio of In to the element M in the first region is greater than the atomic ratio of In to the element M in the second region. Assume that the concentration of In is higher than that of the region No. 2.

なお、IGZOは通称であり、In、Ga、Zn、及びOによる1つの化合物をいう場合がある。代表例として、InGaO(ZnO)m1(m1は自然数)、又はIn(1+x0)Ga(1-x0)(ZnO)m0(-1≦x0≦1、m0は任意数)で表される結晶性の化合物が挙げられる。Note that IGZO is a common name and may refer to one compound of In, Ga, Zn, and O. Representative examples are represented by InGaO 3 (ZnO) m1 (m1 is a natural number) or In (1+x0) Ga (1−x0) O 3 (ZnO) m0 (−1≦x0≦1, m0 is an arbitrary number). Crystalline compounds are mentioned.

上記結晶性の化合物は、単結晶構造、多結晶構造、又はCAAC構造を有する。なお、CAAC構造とは、複数のIGZOのナノ結晶がc軸配向を有し、かつa-b面においては配向せずに連結した結晶構造である。 The crystalline compound has a single crystal structure, a polycrystalline structure, or a CAAC structure. The CAAC structure is a crystal structure in which a plurality of IGZO nanocrystals have c-axis orientation and are connected without being oriented in the ab plane.

一方、CAC-OSは、金属酸化物の材料構成に関する。CAC-OSとは、In、Ga、Zn、及びOを含む材料構成において、一部にGaを主成分とするナノ粒子状に観察される領域と、一部にInを主成分とするナノ粒子状に観察される領域とが、それぞれモザイク状にランダムに分散している構成をいう。したがって、CAC-OSにおいて、結晶構造は副次的な要素である。 CAC-OS, on the other hand, relates to the material composition of metal oxides. CAC-OS is a material composition containing In, Ga, Zn, and O, in which a region that is observed in the form of nanoparticles containing Ga as the main component in part and nanoparticles containing In as the main component in part. The regions observed in a pattern refer to a configuration in which the regions are randomly dispersed in a mosaic pattern. Therefore, in CAC-OS the crystal structure is a secondary factor.

なお、CAC-OSに、組成の異なる二種類以上の膜の積層構造は含まないものとする。例えば、Inを主成分とする膜と、Gaを主成分とする膜との2層からなる構造は、含まない。 Note that the CAC-OS does not include a stacked structure of two or more films with different compositions. For example, it does not include a structure consisting of two layers, a film containing In as a main component and a film containing Ga as a main component.

なお、GaOX3が主成分である領域と、InX2ZnY2Z2、又はInOX1が主成分である領域とは、明確な境界を観察することが難しい場合がある。Note that it may be difficult to observe a clear boundary between a region containing GaO X3 as its main component and a region containing In X2 Zn Y2 O Z2 or InO X1 as its main component.

なお、ガリウムの代わりに、アルミニウム、イットリウム、銅、バナジウム、ベリリウム、ホウ素、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、又はマグネシウムなどから選ばれた一種、又は複数種が含まれている場合、CAC-OSは、一部に当該金属元素を主成分とするナノ粒子状に観察される領域と、一部にInを主成分とするナノ粒子状に観察される領域とが、それぞれモザイク状にランダムに分散している構成をいう。 Instead of gallium, aluminum, yttrium, copper, vanadium, beryllium, boron, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, magnesium, etc. When one type or multiple types are included, the CAC-OS has a region that is partly observed as nanoparticles containing the metal element as the main component and a part that is observed as nanoparticles containing In as the main component. The regions observed in the regions are randomly distributed in a mosaic pattern.

CAC-OSは、例えば、基板を意図的に加熱しない条件で、スパッタリング法により形成することができる。また、CAC-OSをスパッタリング法で形成する場合、成膜ガスとして、不活性ガス(代表的には、アルゴン)、酸素ガス、及び窒素ガスの中から選ばれたいずれか1つ又は複数を用いればよい。また、成膜時の成膜ガスの総流量に対する酸素ガスの流量比は低いほど好ましく、例えば、酸素ガスの流量比を0%以上30%未満、好ましくは0%以上10%以下とする。 CAC-OS can be formed, for example, by a sputtering method under the condition that the substrate is not intentionally heated. Further, when the CAC-OS is formed by a sputtering method, one or more selected from an inert gas (typically argon), an oxygen gas, and a nitrogen gas is used as a deposition gas. Just do it. Further, the flow rate ratio of oxygen gas to the total flow rate of film forming gas during film formation is preferably as low as possible.

CAC-OSは、X線回折(XRD:X-ray diffraction)測定法の1つであるOut-of-plane法によるθ/2θスキャンを用いて測定したときに、明確なピークが観察されないという特徴を有する。すなわち、X線回折から、測定領域のa-b面方向、及びc軸方向の配向は見られないことがわかる。 CAC-OS is characterized in that no clear peak is observed when measured using θ/2θ scanning by the Out-of-plane method, which is one of the X-ray diffraction (XRD) measurement methods. have That is, it can be seen from the X-ray diffraction that the orientation in the ab plane direction and the c-axis direction of the measurement region is not observed.

また、CAC-OSは、プローブ径が1nmの電子線(ナノビーム電子線ともいう。)を照射することで得られる電子線回折パターンにおいて、リング状に輝度の高い領域と、当該リング領域に複数の輝点が観測される。したがって、電子線回折パターンから、CAC-OSの結晶構造が、平面方向、及び断面方向において、配向性を有さないnc(nano-crystal)構造を有することがわかる。 In addition, CAC-OS has an electron beam diffraction pattern obtained by irradiating an electron beam with a probe diameter of 1 nm (also referred to as a nanobeam electron beam). A bright spot is observed. Therefore, it can be seen from the electron beam diffraction pattern that the crystal structure of CAC-OS has an nc (nano-crystal) structure with no orientation in the planar direction and the cross-sectional direction.

また、例えば、In-Ga-Zn酸化物におけるCAC-OSでは、エネルギー分散型X線分光法(EDX:Energy Dispersive X-ray spectroscopy)を用いて取得したEDXマッピングにより、GaOX3が主成分である領域と、InX2ZnY2Z2、又はInOX1が主成分である領域とが、偏在し、混合している構造を有することが確認できる。Further, for example, in CAC-OS in In-Ga-Zn oxide, GaO X3 is the main component by EDX mapping obtained using energy dispersive X-ray spectroscopy (EDX). It can be confirmed that the region and the region containing In X2 Zn Y2 O Z2 or InO X1 as a main component are unevenly distributed and have a mixed structure.

CAC-OSは、金属元素が均一に分布したIGZO化合物とは異なる構造であり、IGZO化合物と異なる性質を有する。つまり、CAC-OSは、GaOX3などが主成分である領域と、InX2ZnY2Z2、又はInOX1が主成分である領域と、に互いに相分離し、各元素を主成分とする領域がモザイク状である構造を有する。CAC-OS has a structure different from IGZO compounds in which metal elements are uniformly distributed, and has properties different from those of IGZO compounds. That is, the CAC-OS is phase-separated into a region containing GaO 2 X3 or the like as a main component and a region containing In X2 Zn Y2 O Z2 or InO 2 X1 as a main component, and a region containing each element as a main component. has a mosaic structure.

ここで、InX2ZnY2Z2、又はInOX1が主成分である領域は、GaOX3などが主成分である領域と比較して、導電性が高い領域である。つまり、InX2ZnY2Z2、又はInOX1が主成分である領域を、キャリアが流れることにより、金属酸化物としての導電性が発現する。したがって、InX2ZnY2Z2、又はInOX1が主成分である領域が、金属酸化物中にクラウド状に分布することで、当該金属酸化物を用いたトランジスタは、高い電界効果移動度を実現できる。Here, the region containing In X2 Zn Y2 O Z2 or InO X1 as the main component has higher conductivity than the region containing GaO X3 or the like as the main component. That is, when carriers flow through a region containing In X2 Zn Y2 O Z2 or InO X1 as a main component, conductivity as a metal oxide is developed. Therefore, a region containing In X2 Zn Y2 O Z2 or InO X1 as a main component is distributed in a cloud shape in the metal oxide, so that a transistor using the metal oxide achieves high field effect mobility. can.

一方、GaOX3などが主成分である領域は、InX2ZnY2Z2、又はInOX1が主成分である領域と比較して、絶縁性が高い領域である。つまり、GaOX3などが主成分である領域が、金属酸化物中に分布することで、当該金属酸化物を用いたトランジスタは、リーク電流を抑制し、良好なスイッチング動作を実現できる。On the other hand, a region containing GaO 2 X3 or the like as a main component has higher insulating properties than a region containing In X2 Zn Y2 O Z2 or InO 2 X1 as a main component. In other words, by distributing a region containing GaOx3 or the like as a main component in the metal oxide, a transistor using the metal oxide can suppress leakage current and realize good switching operation.

したがって、CAC-OSをトランジスタなどの半導体素子に用いた場合、InX2ZnY2Z2、又はInOX1に起因する導電性と、GaOX3などに起因する絶縁性とが、相補的に作用することにより、高いオン電流と低いオフ電流の双方を実現することができる。Therefore, when the CAC-OS is used for a semiconductor element such as a transistor, the conductivity caused by In X2 Zn Y2 O Z2 or InO X1 and the insulation caused by GaO X3 or the like act complementarily. Therefore, both high on-current and low off-current can be achieved.

また、CAC-OSを用いた半導体素子は、信頼性が高い。したがって、CAC-OSは、表示装置、発光装置、照明装置、蓄電装置、記憶装置、撮像装置、プロセッサ、電子機器などの様々な半導体装置に用いることが最適である。 In addition, a semiconductor element using CAC-OS has high reliability. Therefore, CAC-OS is most suitable for use in various semiconductor devices such as display devices, light-emitting devices, lighting devices, power storage devices, storage devices, imaging devices, processors, and electronic devices.

<半導体装置の作製方法>
以下では、本発明の一態様に係るトランジスタ10を有する半導体装置の作製方法について、その一例を図5乃至図10を用いて説明する。図5乃至図10において、各図の(A)は、トランジスタ10を有する半導体装置の上面図である。また、各図の(B)は、各図の(A)にA1-A2の一点鎖線で示す部位の断面図である。また、各図の(C)は、各図の(A)にA3-A4の一点鎖線で示す部位の断面図である。なお、以下で説明するトランジスタ10を有する半導体装置の作製方法において、当該半導体装置に適用できる各構成要素(基板、絶縁体、導電体、酸化物など)の具体的な材料については、<半導体装置の構成要素>で説明した内容を参酌できるものとする。
<Method for manufacturing a semiconductor device>
An example of a method for manufacturing a semiconductor device including the transistor 10 according to one embodiment of the present invention is described below with reference to FIGS. 5 to 10, (A) of each figure is a top view of a semiconductor device having a transistor 10. FIG. In addition, (B) of each figure is a cross-sectional view of the portion indicated by the dashed-dotted line A1-A2 in (A) of each figure. In addition, (C) of each figure is a cross-sectional view of the portion indicated by the dashed-dotted line A3-A4 in (A) of each figure. In addition, in the method for manufacturing a semiconductor device having the transistor 10 described below, specific materials for each component (substrate, insulator, conductor, oxide, etc.) applicable to the semiconductor device are described in <Semiconductor device The contents described in the section "Constituent Elements of" can be taken into consideration.

まず、基板(図示しない。)を準備する。 First, a substrate (not shown) is prepared.

次に、当該基板上に絶縁体100を成膜する。絶縁体100の成膜は、スパッタリング法、化学気相成長(CVD:Chemical Vapor Deposition)法、分子線エピタキシー(MBE:Molecular Beam Epitaxy)法、パルスレーザ堆積(PLD:Pulsed Laser Deposition)法、又はALD(Atomic Layer Deposition)法などを用いて行うことができる。 Next, an insulator 100 is formed over the substrate. The insulator 100 is formed by sputtering, chemical vapor deposition (CVD), molecular beam epitaxy (MBE), pulsed laser deposition (PLD), or ALD. (Atomic Layer Deposition) method or the like can be used.

なお、CVD法は、プラズマを利用するプラズマCVD(PECVD:Plasma Enhanced CVD)法、熱を利用する熱CVD(TCVD:Thermal CVD)法、光を利用する光CVD(Photo CVD)法などに分類できる。さらに、用いる原料ガスによって、金属CVD(MCVD:Metal CVD)法、有機金属CVD(MOCVD:Metal Organic CVD)法に分けることができる。 The CVD method can be classified into a plasma enhanced CVD (PECVD) method using plasma, a thermal CVD (TCVD) method using heat, a photo CVD (Photo CVD) method using light, and the like. . Furthermore, it can be divided into a metal CVD (MCVD) method and an organic metal CVD (MOCVD) method depending on the raw material gas used.

プラズマCVD法は、比較的低温で高品質の膜が得られる。また、熱CVD法は、プラズマを用いないため、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。例えば、半導体装置に含まれる配線、電極、素子(トランジスタ、容量素子など)などは、プラズマから電荷を受け取ることでチャージアップする場合がある。このとき、蓄積した電荷によって、半導体装置に含まれる配線、電極、素子などが破壊される場合がある。一方、プラズマを用いない熱CVD法の場合、こういったプラズマダメージが生じないため、半導体装置の歩留まりを高くすることができる。また、熱CVD法では、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。 The plasma CVD method can obtain high quality films at relatively low temperatures. Moreover, since the thermal CVD method does not use plasma, it is a film formation method capable of reducing plasma damage to the object to be processed. For example, wiring, electrodes, elements (transistors, capacitive elements, etc.) included in a semiconductor device may be charged up by receiving charges from plasma. At this time, the accumulated charges may destroy wiring, electrodes, elements, and the like included in the semiconductor device. On the other hand, a thermal CVD method that does not use plasma does not cause such plasma damage, so that the yield of semiconductor devices can be increased. Moreover, since the thermal CVD method does not cause plasma damage during film formation, a film with few defects can be obtained.

また、ALD法も、被処理物へのプラズマダメージを小さくすることが可能な成膜方法である。また、ALD法も、成膜中のプラズマダメージが生じないため、欠陥の少ない膜が得られる。 The ALD method is also a film forming method capable of reducing plasma damage to the object to be processed. Also, the ALD method does not cause plasma damage during film formation, so that a film with few defects can be obtained.

CVD法及びALD法は、ターゲットなどから放出される粒子が堆積する成膜方法とは異なり、被処理物の表面における反応により膜が形成される成膜方法である。したがって、被処理物の形状の影響を受けにくく、良好な段差被覆性を有する成膜方法である。特に、ALD法は、優れた段差被覆性と、優れた厚さの均一性を有するため、アスペクト比の高い開口部の表面を被覆する場合などに好適である。ただし、ALD法は、比較的成膜速度が遅いため、成膜速度の速いCVD法などの他の成膜方法と組み合わせて用いることが好ましい場合もある。 The CVD method and the ALD method are film forming methods in which a film is formed by reaction on the surface of the object to be processed, unlike film forming methods in which particles emitted from a target or the like are deposited. Therefore, it is a film forming method which is not easily affected by the shape of the object to be processed and which has good step coverage. In particular, the ALD method has excellent step coverage and excellent thickness uniformity, and is therefore suitable for coating the surface of an opening with a high aspect ratio. However, since the ALD method has a relatively slow film formation rate, it may be preferable to use it in combination with another film formation method, such as the CVD method, which has a high film formation rate.

CVD法及びALD法は、原料ガスの流量比によって、得られる膜の組成を制御することができる。例えば、CVD法及びALD法では、原料ガスの流量比によって、任意の組成の膜を成膜することができる。また、例えば、CVD法及びALD法では、成膜しながら原料ガスの流量比を変化させることによって、組成が連続的に変化した膜を成膜することができる。原料ガスの流量比を変化させながら成膜する場合、複数の成膜室を用いて成膜する場合のような搬送や圧力調整にかかる時間を必要としない分、成膜にかかる時間を短くすることができる。したがって、半導体装置の生産性を高めることができる場合がある。 The CVD method and the ALD method can control the composition of the obtained film by the flow rate ratio of the raw material gases. For example, in the CVD method and the ALD method, a film having an arbitrary composition can be formed depending on the flow rate ratio of the raw material gases. Further, for example, in the CVD method and the ALD method, it is possible to form a film whose composition is continuously changed by changing the flow rate ratio of the source gases while forming the film. When forming a film while changing the flow rate ratio of source gases, the time required for film formation is shortened because the time required for transportation and pressure adjustment, which is required when forming a film using a plurality of film formation chambers, is not required. be able to. Therefore, productivity of semiconductor devices can be improved in some cases.

本実施の形態では、絶縁体100として、CVD法によって酸化シリコンを成膜する。なお、絶縁体100としては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 In this embodiment mode, silicon oxide is deposited as the insulator 100 by a CVD method. Note that silicon oxynitride, for example, may be used as the insulator 100 instead of silicon oxide.

次に、絶縁体100上に絶縁体102を成膜する。絶縁体102の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体102として、スパッタリング法によって酸化アルミニウムを成膜する。また、絶縁体102は、多層構造としてもよい。例えば、スパッタリング法によって酸化アルミニウムを成膜し、当該酸化アルミニウム上にALD法によって酸化アルミニウムを成膜する構造としてもよい。又は、ALD法によって酸化アルミニウムを成膜し、当該酸化アルミニウム上に、スパッタリング法によって酸化アルミニウムを成膜する構造としてもよい。 Next, an insulator 102 is formed over the insulator 100 . The insulator 102 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment, the insulator 102 is formed using aluminum oxide by a sputtering method. Moreover, the insulator 102 may have a multilayer structure. For example, a structure in which an aluminum oxide film is formed by a sputtering method and an aluminum oxide film is formed on the aluminum oxide by an ALD method may be employed. Alternatively, a structure may be employed in which an aluminum oxide film is formed by an ALD method and an aluminum oxide film is formed on the aluminum oxide film by a sputtering method.

次に、絶縁体102上に絶縁体105を成膜する。絶縁体105の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体105として、CVD法によって酸化シリコンを成膜する。なお、絶縁体105としては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 Next, an insulator 105 is formed over the insulator 102 . The insulator 105 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, silicon oxide is deposited as the insulator 105 by a CVD method. Note that silicon oxynitride, for example, may be used as the insulator 105 instead of silicon oxide.

次に、絶縁体105に、絶縁体102に達する開口を形成する。ここで、開口とは、例えば、溝やスリットなども含まれる。また、開口が形成された領域を指して開口部とする場合がある。開口の形成にはウエットエッチング法を用いてもよいが、ドライエッチング法を用いるほうが微細加工には好ましい。また、絶縁体102は、絶縁体105をエッチングして開口を形成する際のエッチングストッパ膜として機能する絶縁体を選択することが好ましい。例えば、開口を形成する絶縁体105に酸化シリコン膜を用いる場合は、絶縁体102は窒化シリコン膜、酸化アルミニウム膜、又は酸化ハフニウム膜を用いるとよい。 Next, an opening reaching the insulator 102 is formed in the insulator 105 . Here, the opening includes, for example, grooves and slits. Also, an area in which an opening is formed may be referred to as an opening. A wet etching method may be used to form the opening, but it is preferable to use a dry etching method for fine processing. For the insulator 102, an insulator that functions as an etching stopper film when the insulator 105 is etched to form an opening is preferably selected. For example, when a silicon oxide film is used for the insulator 105 forming the opening, a silicon nitride film, an aluminum oxide film, or a hafnium oxide film is preferably used for the insulator 102 .

開口の形成後に、導電体185となる導電体を成膜する。ここで、導電体185は、酸素の透過を抑制する機能を有する導電体185a(図示しない。)と、導電体185aよりも導電率の高い導電体185b(図示しない。)とからなる、積層構造とすることが好ましい。 After forming the opening, a film of a conductor to be the conductor 185 is formed. Here, the conductor 185 has a layered structure including a conductor 185a (not shown) having a function of suppressing permeation of oxygen and a conductor 185b (not shown) having a higher conductivity than the conductor 185a. It is preferable to

導電体185aとなる導電体は、酸素の透過を抑制する機能を有する導電性材料を含むことが好ましい。例えば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。又は、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体185aとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 A conductor to be the conductor 185a preferably contains a conductive material having a function of suppressing permeation of oxygen. For example, tantalum nitride, tungsten nitride, titanium nitride, or the like can be used. Alternatively, a laminated film of tantalum, tungsten, titanium, molybdenum, aluminum, copper, and a molybdenum-tungsten alloy can be used. A conductor to be the conductor 185a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体185aとなる導電体として、スパッタリング法によって窒化タンタル、又は窒化タンタルの上に窒化チタンを積層した膜を成膜する。導電体185aとなる導電体として、このような金属窒化物を用いることにより、後述する導電体185bに銅など拡散しやすい金属を用いても、当該金属が導電体185aから外に拡散するのを防ぐことができる。 In this embodiment mode, as the conductor to be the conductor 185a, tantalum nitride or a film in which titanium nitride is stacked over tantalum nitride is deposited by a sputtering method. By using such a metal nitride as a conductor that forms the conductor 185a, even if a metal such as copper that is easily diffused is used for the conductor 185b described later, diffusion of the metal to the outside from the conductor 185a can be prevented. can be prevented.

次に、導電体185aとなる導電体上に、導電体185bとなる導電体を成膜する。導電体185bとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、導電体185bとなる導電体として、銅などの低抵抗導電性材料を成膜する。 Next, a conductor to be the conductor 185b is formed over the conductor to be the conductor 185a. A conductor to be the conductor 185b can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, a low-resistance conductive material such as copper is deposited as a conductor to be the conductor 185b.

次に、化学機械研磨(CMP:Chemical Mechanical Polishing)処理を行うことで、導電体185aとなる導電体、及び、導電体185bとなる導電体の一部を除去し、絶縁体105を露出する。その結果、開口部のみに、導電体185aとなる導電体、及び、導電体185bとなる導電体が残存する。これにより、上面が平坦な、導電体185a及び導電体185bからなる導電体185を形成することができる(図5参照。)。なお、当該CMP処理により、絶縁体105の一部が除去される場合がある。 Next, chemical mechanical polishing (CMP) treatment is performed to remove part of the conductor to be the conductor 185a and part of the conductor to be the conductor 185b, and the insulator 105 is exposed. As a result, a conductor to be the conductor 185a and a conductor to be the conductor 185b remain only in the opening. Thus, the conductor 185 including the conductor 185a and the conductor 185b with a flat top surface can be formed (see FIG. 5). Note that part of the insulator 105 is removed by the CMP treatment in some cases.

次に、絶縁体105及び導電体185上に絶縁体110を成膜する。絶縁体110の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体110として、CVD法によって酸化シリコンを成膜する。なお、絶縁体110としては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 Next, the insulator 110 is formed over the insulator 105 and the conductor 185 . The insulator 110 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment, the insulator 110 is formed using silicon oxide by a CVD method. Note that silicon oxynitride, for example, may be used as the insulator 110 instead of silicon oxide.

ここで、第1の加熱処理を行ってもよい。第1の加熱処理は、例えば、250℃以上650℃以下で行えばよい。第1の加熱処理は、窒素ガス若しくは不活性ガスの雰囲気、又は酸化性ガスを10ppm以上、1%以上若しくは10%以上含む雰囲気で行うことが好ましい。第1の加熱処理は減圧状態で行ってもよい。又は、第1の加熱処理は、窒素ガス又は不活性ガスの雰囲気で加熱処理した後に、脱離した酸素を補うために酸化性ガスを10ppm以上、1%以上又は10%以上含む雰囲気で加熱処理を行ってもよい。第1の加熱処理によって、絶縁体110及び絶縁体105に含まれる水素や水などの不純物を低減させることなどができる。又は、第1の加熱処理において、減圧状態で酸素を含むプラズマ処理を行ってもよい。酸素を含むプラズマ処理は、例えば、マイクロ波を用いた高密度プラズマを発生させる電源を有する装置を用いることが好ましい。又は、基板側にRF(Radio Frequency)を印加する電源を有してもよい。高密度プラズマを用いることにより高密度の酸素ラジカルを生成することができ、基板側にRFを印加することで高密度プラズマによって生成された酸素ラジカルを効率良く絶縁体110及び絶縁体105内に導くことができる。又は、この装置を用いて不活性ガスを含むプラズマ処理を行った後に、脱離した酸素を補うために、酸素を含むプラズマ処理を行ってもよい。 Here, first heat treatment may be performed. The first heat treatment may be performed at 250° C. to 650° C., for example. The first heat treatment is preferably performed in a nitrogen gas atmosphere, an inert gas atmosphere, or an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas. The first heat treatment may be performed under reduced pressure. Alternatively, the first heat treatment is heat treatment in an atmosphere of nitrogen gas or inert gas, followed by heat treatment in an atmosphere containing 10 ppm or more, 1% or more, or 10% or more of an oxidizing gas to compensate for desorbed oxygen. may be performed. By the first heat treatment, impurities such as hydrogen and water contained in the insulators 110 and 105 can be reduced. Alternatively, in the first heat treatment, plasma treatment containing oxygen may be performed under reduced pressure. For plasma treatment containing oxygen, for example, an apparatus having a power supply that generates high-density plasma using microwaves is preferably used. Alternatively, the substrate may have a power supply for applying RF (Radio Frequency). By using high-density plasma, high-density oxygen radicals can be generated, and by applying RF to the substrate side, the oxygen radicals generated by the high-density plasma are efficiently guided into the insulator 110 and the insulator 105. be able to. Alternatively, after performing plasma treatment containing an inert gas using this apparatus, plasma treatment containing oxygen may be performed in order to compensate for desorbed oxygen.

次に、絶縁体110に、導電体185に達する開口を形成する。開口の形成はウエットエッチング法を用いてもよいが、ドライエッチング法を用いるほうが微細加工には好ましい。 Next, an opening is formed in the insulator 110 to reach the conductor 185 . A wet etching method may be used to form the opening, but it is preferable to use a dry etching method for fine processing.

開口の形成後に、導電体190となる導電体を成膜する。ここで、導電体190は、酸素の透過を抑制する機能を有する導電体190a(図示しない。)と、これよりも導電率の高い導電体190b(図示しない。)とからなる、積層構造とすることが好ましい。 After forming the opening, a film of a conductor to be the conductor 190 is formed. Here, the conductor 190 has a laminated structure consisting of a conductor 190a (not shown) having a function of suppressing permeation of oxygen and a conductor 190b (not shown) having a higher conductivity than this. is preferred.

導電体190aとなる導電体は、酸素の透過を抑制する機能を有する導電性材料を含むことが好ましい。例えば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。又は、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体190aとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 A conductor to be the conductor 190a preferably contains a conductive material having a function of suppressing permeation of oxygen. For example, tantalum nitride, tungsten nitride, titanium nitride, or the like can be used. Alternatively, a laminated film of tantalum, tungsten, titanium, molybdenum, aluminum, copper, and a molybdenum-tungsten alloy can be used. A conductor to be the conductor 190a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体190aとなる導電体として、スパッタリング法によって窒化タンタルを成膜する。 In this embodiment mode, a tantalum nitride film is formed by a sputtering method as the conductor to be the conductor 190a.

次に、導電体190aとなる導電体上に、導電体190bとなる導電体を成膜する。当該導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 Next, a conductor to be the conductor 190b is formed over the conductor to be the conductor 190a. The conductor can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体190bとなる導電体として、ALD法によって窒化チタンを成膜し、当該窒化チタン上にCVD法によってタングステンを成膜する。 In this embodiment mode, as the conductor that serves as the conductor 190b, a film of titanium nitride is formed by an ALD method, and a film of tungsten is formed over the titanium nitride by a CVD method.

次に、CMP処理を行うことで、導電体190aとなる導電体、及び、導電体190bとなる導電体の一部を除去し、絶縁体110を露出する。その結果、開口部のみに、導電体190aとなる導電体、及び、導電体190bとなる導電体が残存する。これにより、上面が平坦な、導電体190a及び導電体190bからなる導電体190を形成することができる(図5参照。)。なお、当該CMP処理により、絶縁体110の一部が除去される場合がある。 Next, by performing CMP treatment, the conductor to be the conductor 190a and part of the conductor to be the conductor 190b are removed, and the insulator 110 is exposed. As a result, a conductor to be the conductor 190a and a conductor to be the conductor 190b remain only in the opening. Thus, the conductor 190 including the conductor 190a and the conductor 190b with a flat top surface can be formed (see FIG. 5). Note that part of the insulator 110 is removed by the CMP treatment in some cases.

次に、絶縁体110及び導電体190上に導電体120aを成膜する。導電体120aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。導電体120aとして、例えば、窒化タンタル、タングステン、窒化チタンなどの導電体を用いることができる。又は、例えば、タングステンを成膜し、当該タングステン上に、窒化チタンや窒化タンタル等の酸素の透過を抑制する機能を有する導電体を成膜する構成としてもよい。当該構成とすることで、導電体120aの上側から混入した酸素によってタングステンが酸化し、電気抵抗値が増加するのを抑制することができる。 Next, a conductor 120 a is formed over the insulator 110 and the conductor 190 . The conductor 120a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. A conductor such as tantalum nitride, tungsten, or titanium nitride can be used as the conductor 120a, for example. Alternatively, for example, a structure may be employed in which a tungsten film is formed and a conductor having a function of suppressing permeation of oxygen, such as titanium nitride or tantalum nitride, is formed over the tungsten. With this structure, it is possible to suppress an increase in electrical resistance due to oxidation of tungsten due to oxygen entering from the upper side of the conductor 120a.

又は、導電体120aとして、導電性を有する酸化物、例えば、インジウム錫酸化物(ITO:Indium Tin Oxide)、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物、又は窒素を含むインジウムガリウム亜鉛酸化物を成膜し、当該酸化物上に、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウムなどから選ばれた金属元素を1種以上含む材料、又は、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを成膜する構成としてもよい。 Alternatively, the conductor 120a may be a conductive oxide such as indium tin oxide (ITO), indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, or indium containing titanium oxide. An oxide, indium tin oxide containing titanium oxide, indium zinc oxide, indium tin oxide to which silicon is added, or indium gallium zinc oxide containing nitrogen is formed into a film, and aluminum, chromium, Materials containing one or more metal elements selected from copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, etc., or phosphorus A semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as, or a silicide such as nickel silicide may be deposited.

当該酸化物は、酸化物150中の水素を吸収、及び外方から拡散してくる水素を捕獲する機能を有する場合があり、トランジスタ10の電気特性及び信頼性が向上することがある。又は、当該酸化物の代わりにチタンを用いても、同様の機能を有する場合がある。 The oxide may have a function of absorbing hydrogen in the oxide 150 and capturing hydrogen diffusing from the outside, which may improve electrical characteristics and reliability of the transistor 10 . Alternatively, even if titanium is used instead of the oxide, it may have a similar function.

本実施の形態では、導電体120aとして、スパッタリング法によってタングステンを成膜する。 In this embodiment, a film of tungsten is formed as the conductor 120a by a sputtering method.

次に、導電体120a上に絶縁体130aを成膜する。絶縁体130aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体130aとして、CVD法によって酸化シリコンを成膜する。なお、絶縁体130aとしては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 Next, an insulator 130a is formed over the conductor 120a. The insulator 130a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment, silicon oxide is deposited by a CVD method as the insulator 130a. Note that silicon oxynitride, for example, may be used instead of silicon oxide as the insulator 130a.

ここで、第2の加熱処理を行ってもよい。第2の加熱処理は、第1の加熱処理の条件を用いることができる。当該加熱処理により、絶縁体130aに含まれる水素や水などの不純物を低減させることができる。また、絶縁体130a中に酸素を供給することができる。 Here, second heat treatment may be performed. The conditions of the first heat treatment can be used for the second heat treatment. Through the heat treatment, impurities such as hydrogen and water contained in the insulator 130a can be reduced. In addition, oxygen can be supplied into the insulator 130a.

又は、イオン化された原料ガスを質量分離して添加するイオン注入法、イオン化された原料ガスを質量分離せずに添加するイオンドーピング法、プラズマイマージョンイオンインプランテーション法などを用いて、絶縁体130a中に酸素を供給してもよい。 Alternatively, an ion implantation method in which an ionized source gas is added after mass separation, an ion doping method in which an ionized source gas is added without being separated by mass, a plasma immersion ion implantation method, or the like is used. may be supplied with oxygen.

上述した加熱処理、又はイオン注入法などによって、絶縁体130aは過剰酸素を有することができる。当該過剰酸素は、後の熱処理などによって酸化物150中に供給され、トランジスタ10の電気特性及び信頼性が向上することがある。 Excess oxygen can be added to the insulator 130a by the above-described heat treatment, ion implantation method, or the like. The excess oxygen may be supplied into the oxide 150 by a subsequent heat treatment or the like, and the electrical characteristics and reliability of the transistor 10 may be improved.

次に、絶縁体130a上に導電体140aを成膜する(図6参照。)。導電体140aの成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。導電体140aとして、例えば、窒化タンタル、タングステン、窒化チタンなどの導電体を用いることができる。又は、例えば、窒化チタンや窒化タンタル等の酸素の透過を抑制する機能を有する導電体を成膜し、当該導電体上にタングステンを成膜する構成としてもよい。当該構成とすることで、導電体140aの下側から混入した酸素によってタングステンが酸化し、電気抵抗値が増加するのを抑制することができる。 Next, a conductor 140a is formed over the insulator 130a (see FIG. 6). The conductor 140a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. A conductor such as tantalum nitride, tungsten, or titanium nitride can be used as the conductor 140a, for example. Alternatively, for example, a structure in which a conductor having a function of suppressing permeation of oxygen such as titanium nitride or tantalum nitride is deposited and tungsten is deposited over the conductor may be employed. With such a structure, it is possible to suppress an increase in electrical resistance due to oxidation of tungsten due to oxygen entering from the lower side of the conductor 140a.

又は、導電体140aとして、アルミニウム、クロム、銅、銀、金、白金、タンタル、ニッケル、チタン、モリブデン、タングステン、ハフニウム、バナジウム、ニオブ、マンガン、マグネシウム、ジルコニウム、ベリリウム、インジウムなどから選ばれた金属元素を1種以上含む材料、又は、リン等の不純物元素を含有させた多結晶シリコンに代表される、電気伝導度が高い半導体、ニッケルシリサイドなどのシリサイドを成膜し、この上に、導電性を有する酸化物、例えば、インジウム錫酸化物(ITO:Indium Tin Oxide)、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、シリコンを添加したインジウム錫酸化物、又は窒素を含むインジウムガリウム亜鉛酸化物を成膜する構成としてもよい。 Alternatively, the conductor 140a is a metal selected from aluminum, chromium, copper, silver, gold, platinum, tantalum, nickel, titanium, molybdenum, tungsten, hafnium, vanadium, niobium, manganese, magnesium, zirconium, beryllium, indium, and the like. A material containing one or more elements, or a semiconductor with high electrical conductivity, typified by polycrystalline silicon containing an impurity element such as phosphorus, or a silicide such as nickel silicide is deposited, and a conductive film is formed thereon. oxides, for example, indium tin oxide (ITO), indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide containing titanium oxide An oxide, indium zinc oxide, indium tin oxide to which silicon is added, or indium gallium zinc oxide containing nitrogen may be deposited.

当該酸化物は、酸化物150中の水素を吸収、及び外方から拡散してくる水素を捕獲する機能を有する場合があり、トランジスタ10の電気特性及び信頼性が向上することがある。又は、当該酸化物の代わりにチタンを用いても、同様の機能を有する場合がある。 The oxide may have a function of absorbing hydrogen in the oxide 150 and capturing hydrogen diffusing from the outside, which may improve electrical characteristics and reliability of the transistor 10 . Alternatively, even if titanium is used instead of the oxide, it may have a similar function.

本実施の形態では、導電体140aとして、スパッタリング法によってタングステンを成膜する。 In this embodiment, tungsten is deposited by a sputtering method as the conductor 140a.

次に、リソグラフィー法などを用いて、導電体120a、絶縁体130a、及び導電体140aを加工し、導電体190と重なる領域を有するように、絶縁体110上に導電体120b、絶縁体130b、及び導電体140bを形成する(図7参照。)。当該形成には、ドライエッチング法やウエットエッチング法を用いることができるが、特に、ドライエッチング法は、微細形状の加工に適しており好ましい。当該加工により、絶縁体110の一部が除去される場合がある。 Next, the conductor 120a, the insulator 130a, and the conductor 140a are processed by a lithography method or the like so that the conductor 120b, the insulator 130b, and the conductor 120b, the insulator 130b, and the conductor 140a are formed over the insulator 110 so as to have a region overlapping with the conductor 190. and a conductor 140b is formed (see FIG. 7). A dry etching method or a wet etching method can be used for the formation, and the dry etching method is particularly preferable because it is suitable for fine shape processing. Part of the insulator 110 may be removed by the processing.

なお、リソグラフィー法では、まず、マスクを介してレジストを露光する。次に、露光された領域を、現像液を用いて除去又は残存させてレジストマスクを形成する。次に、当該レジストマスクを介してエッチング処理することで、導電体、半導体又は絶縁体などを所望の形状に加工することができる。例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV(Extreme Ultraviolet)光などを用いてレジストを露光することで、レジストマスクを形成すればよい。また、基板と投影レンズとの間に液体(例えば、水)を満たして露光する、液浸技術を用いてもよい。また、前述した光に代えて、電子ビームやイオンビームを用いてもよい。なお、電子ビームやイオンビームを用いる場合には、レジスト上に直接描画を行うため、上述のレジスト露光用のマスクは不要となる。なお、レジストマスクは、アッシングなどのドライエッチング処理を行う、ウエットエッチング処理を行う、ドライエッチング処理後にウエットエッチング処理を行う、又はウエットエッチング処理後にドライエッチング処理を行う、などの方法で、除去することができる。 In the lithography method, first, the resist is exposed through a mask. Next, the exposed regions are removed or left using a developer to form a resist mask. Next, a conductor, a semiconductor, an insulator, or the like can be processed into a desired shape by etching treatment through the resist mask. For example, a resist mask may be formed by exposing the resist with KrF excimer laser light, ArF excimer laser light, EUV (Extreme Ultraviolet) light, or the like. Alternatively, a liquid immersion technique may be used in which a liquid (for example, water) is filled between the substrate and the projection lens for exposure. Also, an electron beam or an ion beam may be used instead of the light described above. When an electron beam or an ion beam is used, direct drawing is performed on the resist, so the mask for resist exposure is not necessary. Note that the resist mask is removed by a method such as performing dry etching treatment such as ashing, performing wet etching treatment, performing wet etching treatment after dry etching treatment, or performing dry etching treatment after wet etching treatment. can be done.

また、レジストマスクの代わりに、絶縁体や導電体からなるハードマスクを用いてもよい。ハードマスクを用いる場合、導電体140a上にハードマスク材料となる絶縁膜や導電膜を形成し、その上にレジストマスクを形成し、ハードマスク材料をエッチングすることで所望の形状のハードマスクを形成することができる。導電体120a、絶縁体130a、及び導電体140aのエッチングは、レジストマスクを除去してから行ってもよいし、レジストマスクを残したまま行ってもよい。後者の場合、エッチング中にレジストマスクが消失することがある。導電体120a、絶縁体130a、及び導電体140aのエッチング後に、ハードマスクをエッチング法により除去してもよい。一方、ハードマスクの材料が後工程に影響が無い、あるいは後工程で利用できる場合、必ずしもハードマスクを除去する必要は無い。 A hard mask made of an insulator or a conductor may be used instead of the resist mask. In the case of using a hard mask, an insulating film or a conductive film serving as a hard mask material is formed over the conductor 140a, a resist mask is formed thereover, and the hard mask material is etched to form a hard mask having a desired shape. can do. The etching of the conductor 120a, the insulator 130a, and the conductor 140a may be performed after removing the resist mask or may be performed with the resist mask left. In the latter case, the resist mask may disappear during etching. After etching the conductor 120a, the insulator 130a, and the conductor 140a, the hard mask may be removed by an etching method. On the other hand, if the hard mask material does not affect the post-process or can be used in the post-process, it is not necessary to remove the hard mask.

ドライエッチング装置としては、平行平板型電極を有する容量結合型プラズマ(CCP:Capacitively Coupled Plasma)エッチング装置を用いることができる。平行平板型電極を有する容量結合型プラズマエッチング装置は、平行平板型電極の一方の電極に高周波電源を印加する構成でもよい。又は平行平板型電極の一方の電極に複数の異なった高周波電源を印加する構成でもよい。又は平行平板型電極それぞれに同じ周波数の高周波電源を印加する構成でもよい。又は平行平板型電極それぞれに周波数の異なる高周波電源を印加する構成でもよい。又は高密度プラズマ源を有するドライエッチング装置を用いることができる。高密度プラズマ源を有するドライエッチング装置は、例えば、誘導結合型プラズマ(ICP:Inductively Coupled Plasma)エッチング装置などを用いることができる。 As a dry etching device, a capacitively coupled plasma (CCP) etching device having parallel plate electrodes can be used. A capacitively coupled plasma etching apparatus having parallel plate electrodes may be configured to apply a high frequency power supply to one of the parallel plate electrodes. Alternatively, a configuration in which a plurality of different high-frequency power sources are applied to one of the parallel plate electrodes may be used. Alternatively, a configuration in which a high-frequency power source of the same frequency is applied to each parallel plate type electrode may be used. Alternatively, a configuration in which high-frequency power sources with different frequencies are applied to the parallel plate electrodes may be used. Alternatively, a dry etching apparatus having a high-density plasma source can be used. For example, an inductively coupled plasma (ICP) etching apparatus can be used as a dry etching apparatus having a high-density plasma source.

なお、上記ドライエッチングなどの処理を行うことによって、エッチングガスなどに起因した不純物が、導電体120b、絶縁体130b、及び導電体140bなどの表面又は内部に付着又は拡散することがある。不純物としては、例えば、フッ素又は塩素などがある。 Note that when the above treatment such as dry etching is performed, impurities caused by an etching gas or the like might adhere to or diffuse onto or inside the conductor 120b, the insulator 130b, the conductor 140b, or the like. Impurities include, for example, fluorine or chlorine.

上記の不純物などを除去するために、洗浄を行ってもよい。洗浄方法としては、洗浄液などを用いたウエット洗浄、プラズマを用いたプラズマ処理、又は熱処理による洗浄などがあり、上記洗浄を適宜組み合わせて行ってもよい。 Washing may be performed to remove the above impurities and the like. As a cleaning method, wet cleaning using a cleaning solution or the like, plasma treatment using plasma, cleaning by heat treatment, or the like may be used, and the above cleaning may be performed in combination as appropriate.

ウエット洗浄としては、シュウ酸、リン酸又はフッ化水素酸などを炭酸水又は純水で希釈した水溶液を用いて洗浄処理を行ってもよい。又は、純水又は炭酸水を用いた超音波洗浄を行ってもよい。 As wet cleaning, cleaning treatment may be performed using an aqueous solution obtained by diluting oxalic acid, phosphoric acid, hydrofluoric acid, or the like with carbonated water or pure water. Alternatively, ultrasonic cleaning using pure water or carbonated water may be performed.

次に、絶縁体110、導電体120b、絶縁体130b、及び導電体140b上に絶縁体175を成膜する。絶縁体175の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体175として、CVD法によって酸化シリコンを成膜する。なお、絶縁体175としては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 Next, an insulator 175 is formed over the insulator 110, the conductor 120b, the insulator 130b, and the conductor 140b. The insulator 175 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, silicon oxide is deposited as the insulator 175 by a CVD method. Note that silicon oxynitride, for example, may be used as the insulator 175 instead of silicon oxide.

次に、絶縁体175の一部を除去することで、絶縁体175の上面を平坦化する(図8参照。)。当該平坦化は、CMP処理やドライエッチング処理などで行うことができる。本実施の形態では、CMP処理によって絶縁体175の上面を平坦化する。当該平坦化処理後の絶縁体175の上面は、導電体140bの上面よりも上に位置することが好ましい。なお、絶縁体175の成膜後の上面が平坦性を有している場合は、上記平坦化処理を行わなくてもよい場合がある。 Next, the top surface of the insulator 175 is planarized by removing part of the insulator 175 (see FIG. 8). The planarization can be performed by CMP treatment, dry etching treatment, or the like. In this embodiment mode, the top surface of the insulator 175 is planarized by CMP treatment. The top surface of the insulator 175 after the planarization treatment is preferably higher than the top surface of the conductor 140b. Note that in the case where the top surface of the insulator 175 after the film formation is flat, the above planarization treatment may not be performed in some cases.

ここで、第3の加熱処理を行ってもよい。第3の加熱処理は、第1の加熱処理の条件を用いることができる。当該加熱処理により、絶縁体175に含まれる水素や水などの不純物を低減させることができる。また、絶縁体175中に酸素を供給することができる。 Here, third heat treatment may be performed. The conditions of the first heat treatment can be used for the third heat treatment. Through the heat treatment, impurities such as hydrogen and water contained in the insulator 175 can be reduced. In addition, oxygen can be supplied into the insulator 175 .

次に、絶縁体175、導電体140b、絶縁体130b、及び導電体120bをリソグラフィー法により加工し、絶縁体110の上面に達する開口145、導電体120、絶縁体130、及び導電体140を形成する(図9参照。)。リソグラフィー法におけるレジスト露光は、マスクを介して、例えば、KrFエキシマレーザ光、ArFエキシマレーザ光、EUV光などを用いて行ってもよいし、液浸技術を用いて行ってもよい。また、マスクを介さずに、電子ビームやイオンビームでレジスト上に直接パターン描画を行う方法を用いてもよい。電子ビームやイオンビームを用いる露光は、上記の光を用いる露光よりも微細なパターンをレジスト上に描画できるため、微細加工に好適である。本実施の形態では、電子ビームを用いてレジスト露光を行う。 Next, the insulator 175, the conductor 140b, the insulator 130b, and the conductor 120b are processed by a lithography method to form the opening 145 reaching the upper surface of the insulator 110, the conductor 120, the insulator 130, and the conductor 140. (See FIG. 9). Resist exposure in lithography may be performed through a mask using KrF excimer laser light, ArF excimer laser light, EUV light, or the like, or may be performed using liquid immersion technology. Alternatively, a method of drawing a pattern directly on the resist with an electron beam or an ion beam without using a mask may be used. Exposure using an electron beam or an ion beam is suitable for microfabrication because it can draw a finer pattern on a resist than the above exposure using light. In this embodiment mode, resist exposure is performed using an electron beam.

リソグラフィー法におけるエッチング処理としては、ドライエッチング法やウエットエッチング法を用いることができる。本実施の形態では、上述した電子ビームによるレジスト露光、及び現像後に、ドライエッチング法を用いて、絶縁体175、導電体140b、絶縁体130b、及び導電体120bのエッチングを行う。なお、当該エッチング処理によって形成される開口145は、その内壁(側面)が、基板面に対して略垂直に形成されることが好ましい。開口145の内壁(側面)が、基板面に対して垂直に近い角度で形成されるほど、トランジスタ10の微細化を図ることができる。なお、当該エッチング処理により、絶縁体110の一部が除去される場合がある。 A dry etching method or a wet etching method can be used as the etching treatment in the lithography method. In this embodiment mode, the insulator 175, the conductor 140b, the insulator 130b, and the conductor 120b are etched by a dry etching method after the above-described resist exposure with an electron beam and development. It is preferable that the inner wall (side surface) of the opening 145 formed by the etching process be substantially perpendicular to the substrate surface. The closer the inner wall (side surface) of the opening 145 is formed at an angle to the substrate surface, the smaller the transistor 10 can be. Note that part of the insulator 110 is removed by the etching treatment in some cases.

次に、開口145の内壁及び絶縁体175上に、酸化物150となる酸化物を成膜する。酸化物150となる酸化物の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 Next, an oxide to be the oxide 150 is deposited over the inner wall of the opening 145 and the insulator 175 . An oxide film to be the oxide 150 can be formed by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

例えば、酸化物150となる酸化物をスパッタリング法によって成膜する場合は、スパッタリングガスとして酸素、又は、酸素と希ガスの混合ガスを用いる。スパッタリングガスに含まれる酸素の割合を高めることで、成膜される酸化物中の過剰酸素を増やすことができる。また、上記酸化物をスパッタリング法によって成膜する場合は、上述したIn-M-Zn酸化物のターゲットを用いることができる。 For example, in the case of forming an oxide to be the oxide 150 by a sputtering method, oxygen or a mixed gas of oxygen and a rare gas is used as a sputtering gas. By increasing the proportion of oxygen contained in the sputtering gas, excess oxygen in the deposited oxide can be increased. Further, when the above oxide is formed by a sputtering method, the above In--M--Zn oxide target can be used.

また、酸化物150となる酸化物をスパッタリング法によって成膜する場合、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すると、酸素欠乏型の金属酸化物が形成される。酸素欠乏型の金属酸化物をチャネル形成領域に用いたトランジスタは、比較的高い電界効果移動度が得られる。 In the case of forming an oxide to be the oxide 150 by a sputtering method, if the oxygen content in the sputtering gas is 1% or more and 30% or less, preferably 5% or more and 20% or less, an oxygen-deficient oxide film is formed. of metal oxides are formed. A transistor in which an oxygen-deficient metal oxide is used for a channel formation region has relatively high field-effect mobility.

本実施の形態では、酸化物150となる酸化物として、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて成膜する。なお、酸化物150となる酸化物は、成膜条件、及び原子数比を適宜選択することで、トランジスタ10の酸化物150に求める特性に合わせて成膜するとよい。 In this embodiment, the oxide to be the oxide 150 is formed by a sputtering method using an In—Ga—Zn oxide target with an atomic ratio of In:Ga:Zn=4:2:4.1. film. Note that the oxide to be the oxide 150 is preferably formed so as to have characteristics required for the oxide 150 of the transistor 10 by appropriately selecting film formation conditions and an atomic ratio.

なお、上述したように、酸化物150は、2層以上の積層構造であってもよい。例えば、酸化物150が、下から酸化物150a(図示しない。)と、酸化物150b(図示しない。)からなる2層構造である場合、酸化物150aとなる酸化物は、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すればよい。そして、酸化物150bとなる酸化物は、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて、スパッタリングガスに含まれる酸素の割合を70%以上、好ましくは80%以上、より好ましくは100%として成膜すればよい。酸化物150が当該構成である場合、主として、酸化物150aが、トランジスタ10のチャネル形成領域として機能する。酸化物150を当該構成とすることで、酸化物150bとなる酸化物に含まれる酸素を、第4の加熱処理などで、酸化物150aとなる酸化物に供給することができる。なお、第4の加熱処理は、酸化物150bとなる酸化物の成膜後に行うことが好ましい。加熱処理の条件としては、窒素雰囲気にて400℃の温度で1時間の処理を行った後に、連続して酸素雰囲気にて400℃の温度で1時間の処理を行うことが好ましい。 Note that, as described above, the oxide 150 may have a stacked structure of two or more layers. For example, when the oxide 150 has a two-layer structure consisting of an oxide 150a (not shown) and an oxide 150b (not shown) from the bottom, the oxide to be the oxide 150a is formed by sputtering In :Ga:Zn=4:2:4.1 [atomic ratio] In—Ga—Zn oxide target, oxygen content in sputtering gas is 1% or more and 30% or less, preferably 5% The film may be formed with a ratio of 20% or less. Then, the oxide to be the oxide 150b is formed by a sputtering method using an In—Ga—Zn oxide target of In:Ga:Zn=1:3:4 [atomic ratio], and oxygen contained in the sputtering gas. is 70% or more, preferably 80% or more, more preferably 100%. When the oxide 150 has this structure, the oxide 150a mainly functions as a channel formation region of the transistor . When the oxide 150 has this structure, oxygen contained in the oxide to be the oxide 150b can be supplied to the oxide to be the oxide 150a by the fourth heat treatment or the like. Note that the fourth heat treatment is preferably performed after deposition of the oxide to be the oxide 150b. As for the conditions of the heat treatment, it is preferable to perform treatment at 400° C. for 1 hour in a nitrogen atmosphere and then continuously perform treatment at 400° C. for 1 hour in an oxygen atmosphere.

または、例えば、酸化物150が、下から酸化物150a(図示しない。)、酸化物150b(図示しない。)からなる2層構造である場合、酸化物150aとなる酸化物は、スパッタリング法によって、In:Ga:Zn=1:3:4[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて、スパッタリングガスに含まれる酸素の割合を70%以上、好ましくは80%以上、より好ましくは100%として成膜すればよい。そして、酸化物150bとなる酸化物は、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて、スパッタリングガスに含まれる酸素の割合を1%以上30%以下、好ましくは5%以上20%以下として成膜すればよい。酸化物150が当該構成である場合、主として、酸化物150bが、トランジスタ10のチャネル形成領域として機能する。酸化物150を当該構成とすることで、酸化物150aとなる酸化物に含まれる酸素を、第4の加熱処理などで、酸化物150bとなる酸化物に供給することができる。 Alternatively, for example, when the oxide 150 has a two-layer structure consisting of an oxide 150a (not shown) and an oxide 150b (not shown) from the bottom, the oxide to be the oxide 150a is formed by sputtering. Using an In—Ga—Zn oxide target of In:Ga:Zn=1:3:4 [atomic ratio], the percentage of oxygen contained in the sputtering gas is 70% or more, preferably 80% or more, more preferably should be formed as 100%. Then, the oxide to be the oxide 150b is formed by a sputtering method using an In—Ga—Zn oxide target having an atomic ratio of In:Ga:Zn=4:2:4.1 [atomic ratio]. The film may be formed so that the percentage of oxygen contained in the film is 1% or more and 30% or less, preferably 5% or more and 20% or less. When the oxide 150 has this structure, the oxide 150 b mainly functions as a channel formation region of the transistor 10 . When the oxide 150 has this structure, oxygen contained in the oxide to be the oxide 150a can be supplied to the oxide to be the oxide 150b by the fourth heat treatment or the like.

また、酸化物150が、下から酸化物150a、酸化物150b、及び酸化物150c(図示しない。)からなる3層構造である場合、酸化物150aとなる酸化物及び酸化物150bとなる酸化物は、上述の条件で成膜し、酸化物150cとなる酸化物は、スパッタリング法によって、In:Ga:Zn=4:2:4.1[原子数比]のIn-Ga-Zn酸化物ターゲットを用いて、スパッタリングガスに含まれる酸素の割合を70%以上、好ましくは80%以上、より好ましくは100%として成膜すればよい。上述したように、酸化物150bとなる酸化物の成膜後に、第4の加熱処理を行うことが好ましい。酸化物150が当該構成である場合、主として、酸化物150bが、トランジスタ10のチャネル形成領域として機能する。酸化物150を当該構成とすることで、酸化物150aとなる酸化物に含まれる酸素に加え、酸化物150cとなる酸化物に含まれる酸素も、後の加熱処理などで、酸化物150bとなる酸化物に供給することができる。 Further, when the oxide 150 has a three-layer structure consisting of the oxide 150a, the oxide 150b, and the oxide 150c (not shown) from the bottom, the oxide that becomes the oxide 150a and the oxide that becomes the oxide 150b is deposited under the above-described conditions, and the oxide to be the oxide 150c is formed by sputtering using an In—Ga—Zn oxide target having an In:Ga:Zn=4:2:4.1 [atomic ratio] is used so that the ratio of oxygen contained in the sputtering gas is 70% or more, preferably 80% or more, more preferably 100%. As described above, the fourth heat treatment is preferably performed after forming the oxide to be the oxide 150b. When the oxide 150 has this structure, the oxide 150 b mainly functions as a channel formation region of the transistor 10 . When the oxide 150 has such a structure, in addition to oxygen contained in the oxide that forms the oxide 150a, oxygen contained in the oxide that forms the oxide 150c also becomes the oxide 150b by subsequent heat treatment or the like. Oxides can be supplied.

次に、酸化物150となる酸化物上に、絶縁体160となる絶縁体を成膜する。絶縁体160となる絶縁体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体160となる絶縁体として、CVD法によって酸化シリコンを成膜する。なお、絶縁体160となる絶縁体としては、酸化シリコン以外に、例えば、酸化窒化シリコンを用いてもよい。 Next, an insulator to be the insulator 160 is formed over the oxide to be the oxide 150 . The insulator to be the insulator 160 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, silicon oxide is deposited by a CVD method as the insulator to be the insulator 160 . Note that, as an insulator to be the insulator 160, silicon oxynitride, for example, may be used instead of silicon oxide.

ここで、第5の加熱処理を行うことが好ましい。第5の加熱処理は、第4の加熱処理の条件を用いることができる。当該加熱処理により、絶縁体160となる絶縁体(及び、酸化物が3層構造である場合は、酸化物150cとなる酸化物)に含まれる酸素を、酸化物150となる酸化物(酸化物が3層構造である場合は、酸化物150bとなる酸化物)に供給することができる。 Here, fifth heat treatment is preferably performed. The conditions of the fourth heat treatment can be used for the fifth heat treatment. By the heat treatment, oxygen contained in the insulator that becomes the insulator 160 (and the oxide that becomes the oxide 150c when the oxide has a three-layer structure) is converted to the oxide that becomes the oxide 150 (the oxide has a three-layer structure, it can be supplied to the oxide that becomes the oxide 150b).

次に、絶縁体160となる絶縁体上に、導電体170となる導電体を成膜する。導電体170となる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、導電体170となる導電体として、ALD法によって窒化チタンを成膜した後、さらに、CVD法によってタングステンを成膜する。なお、導電体170となる導電体では、窒化チタンの膜厚よりも、タングステンの膜厚のほうが厚いことが好ましい。また、窒化チタンは、絶縁体160となる絶縁体を介して、開口145の内壁に沿って成膜し、開口145内の残りの空間をタングステンで埋め込むように成膜することが好ましい。このように導電体170となる導電体を成膜することで、後に、窒化チタンとタングステンの積層構造を有する導電体170を形成することができる。 Next, a conductor to be the conductor 170 is formed over the insulator to be the insulator 160 . A conductor to be the conductor 170 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, as a conductor to be the conductor 170, a film of titanium nitride is formed by an ALD method, and then a film of tungsten is formed by a CVD method. Note that the thickness of tungsten is preferably thicker than that of titanium nitride in the conductor to be the conductor 170 . Further, titanium nitride is preferably formed along the inner wall of the opening 145 with an insulator serving as the insulator 160 interposed therebetween, and is preferably formed so as to fill the remaining space in the opening 145 with tungsten. By depositing the conductor to be the conductor 170 in this manner, the conductor 170 having a layered structure of titanium nitride and tungsten can be formed later.

次に、絶縁体175の上面が露出するまで導電体170となる導電体、絶縁体160となる絶縁体、及び酸化物150となる酸化物の上面を研磨し、導電体170、絶縁体160、及び酸化物150を形成する(図10参照。)。当該研磨は、CMP処理などによって行うことができる。また、絶縁体175の上面が露出するまで導電体170となる導電体、絶縁体160となる絶縁体、及び酸化物150となる酸化物の上面をドライエッチングすることによって、導電体170、絶縁体160、及び酸化物150を形成してもよい。本実施の形態では、CMP処理によって導電体170、絶縁体160、及び酸化物150の形成を行う。当該CMP処理によって、絶縁体175の上面の高さと、酸化物150、絶縁体160、及び導電体170の最上面の高さを同程度に形成することができる(図10参照。)。なお、当該CMP処理によって、絶縁体175の一部が除去される場合がある。 Next, the top surfaces of the conductor to be the conductor 170, the insulator to be the insulator 160, and the oxide to be the oxide 150 are polished until the top surface of the insulator 175 is exposed. and form oxide 150 (see FIG. 10). The polishing can be performed by CMP processing or the like. Further, the top surfaces of the conductor to be the conductor 170, the insulator to be the insulator 160, and the oxide to be the oxide 150 are dry-etched until the top surface of the insulator 175 is exposed, whereby the conductor 170 and the insulator 175 are etched. 160 and oxide 150 may be formed. In this embodiment mode, the conductor 170, the insulator 160, and the oxide 150 are formed by CMP treatment. By the CMP treatment, the height of the top surface of the insulator 175 and the height of the top surfaces of the oxide 150, the insulator 160, and the conductor 170 can be made substantially the same (see FIG. 10). Note that part of the insulator 175 may be removed by the CMP treatment.

次に、絶縁体175の上面、酸化物150、絶縁体160、及び導電体170の最上面に絶縁体176を、絶縁体176上に絶縁体178を、絶縁体178上に絶縁体180を、それぞれ成膜する。絶縁体176、絶縁体178、及び絶縁体180の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、絶縁体176として、CVD法によって酸化シリコンを成膜し、絶縁体178として、スパッタリング法によって酸化アルミニウムを成膜し、絶縁体180として、CVD法によって酸化シリコンを成膜する。なお、絶縁体176又は絶縁体180は、酸化シリコン以外では、例えば、酸化窒化シリコンを用いてもよい。また、絶縁体178については、酸化アルミニウム以外では、例えば、窒化シリコン、酸化ハフニウムを用いてもよい。 Next, insulator 176 is placed on top of insulator 175, oxide 150, insulator 160, and conductor 170, insulator 178 over insulator 176, insulator 180 over insulator 178, and so on. Each film is formed. The insulators 176, 178, and 180 can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment, the insulator 176 is formed using silicon oxide by a CVD method, the insulator 178 is formed using aluminum oxide by a sputtering method, and the insulator 180 is formed using silicon oxide by a CVD method. . Note that the insulator 176 or the insulator 180 may be made of, for example, silicon oxynitride instead of silicon oxide. As for the insulator 178, for example, silicon nitride or hafnium oxide may be used instead of aluminum oxide.

次に、絶縁体180、絶縁体178、絶縁体176、及び絶縁体175に、導電体140に達する開口を形成する。開口の形成はウエットエッチング法を用いてもよいが、ドライエッチング法を用いるほうが微細加工には好ましい。 Next, openings reaching the conductor 140 are formed in the insulator 180 , the insulator 178 , the insulator 176 , and the insulator 175 . A wet etching method may be used to form the opening, but it is preferable to use a dry etching method for fine processing.

開口の形成後に、導電体195となる導電体を成膜する。ここで、導電体195は、酸素の透過を抑制する機能を有する導電体195a(図示しない。)と、導電体195aよりも導電率の高い導電体195b(図示しない。)とからなる、積層構造とすることが好ましい。 After forming the opening, a film of a conductor to be the conductor 195 is formed. Here, the conductor 195 has a layered structure including a conductor 195a (not shown) having a function of suppressing permeation of oxygen and a conductor 195b (not shown) having a higher conductivity than the conductor 195a. It is preferable to

導電体195aとなる導電体は、酸素の透過を抑制する機能を有する導電性材料を含むことが好ましい。例えば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。又は、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体195aとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 A conductor to be the conductor 195a preferably contains a conductive material having a function of suppressing permeation of oxygen. For example, tantalum nitride, tungsten nitride, titanium nitride, or the like can be used. Alternatively, a laminated film of tantalum, tungsten, titanium, molybdenum, aluminum, copper, and a molybdenum-tungsten alloy can be used. A conductor to be the conductor 195a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体195aとなる導電体として、スパッタリング法によって窒化タンタルを成膜する。 In this embodiment mode, a tantalum nitride film is formed by a sputtering method as the conductor to be the conductor 195a.

次に、導電体195aとなる導電体上に、導電体195bとなる導電体を成膜する。当該導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 Next, a conductor to be the conductor 195b is formed over the conductor to be the conductor 195a. The conductor can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体195bとなる導電体として、ALD法によって窒化チタンを成膜し、当該窒化チタン上にCVD法によってタングステンを成膜する。 In this embodiment, as a conductor to be the conductor 195b, a film of titanium nitride is formed by an ALD method, and a film of tungsten is formed over the titanium nitride by a CVD method.

次に、CMP処理を行うことで、導電体195aとなる導電体、及び、導電体195bとなる導電体の一部を除去し、絶縁体180を露出する。その結果、開口部のみに、導電体195aとなる導電体、及び、導電体195bとなる導電体が残存する。これにより、上面が平坦な、導電体195a及び導電体195bからなる導電体195を形成することができる。なお、当該CMP処理により、絶縁体180の一部が除去される場合がある。 Next, by performing CMP treatment, the conductor to be the conductor 195a and part of the conductor to be the conductor 195b are removed, and the insulator 180 is exposed. As a result, a conductor to be the conductor 195a and a conductor to be the conductor 195b remain only in the opening. Accordingly, the conductor 195 including the conductor 195a and the conductor 195b having a flat top surface can be formed. Note that part of the insulator 180 is removed by the CMP treatment in some cases.

次に、絶縁体180及び導電体195上に、導電体200となる導電体を成膜する。ここで、導電体200は、酸素の透過を抑制する機能を有する導電体200a(図示しない。)と、導電体200aよりも導電率の高い導電体200b(図示しない。)とからなる、積層構造とすることが好ましい。 Next, a conductor to be the conductor 200 is formed over the insulator 180 and the conductor 195 . Here, the conductor 200 has a layered structure including a conductor 200a (not shown) having a function of suppressing permeation of oxygen and a conductor 200b (not shown) having a higher conductivity than the conductor 200a. It is preferable to

導電体200aとなる導電体は、酸素の透過を抑制する機能を有する導電性材料を含むことが好ましい。例えば、窒化タンタル、窒化タングステン、窒化チタンなどを用いることができる。又は、タンタル、タングステン、チタン、モリブデン、アルミニウム、銅、モリブデンタングステン合金との積層膜とすることができる。導電体200aとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。 A conductor to be the conductor 200a preferably contains a conductive material having a function of suppressing permeation of oxygen. For example, tantalum nitride, tungsten nitride, titanium nitride, or the like can be used. Alternatively, a laminated film of tantalum, tungsten, titanium, molybdenum, aluminum, copper, and a molybdenum-tungsten alloy can be used. A conductor to be the conductor 200a can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like.

本実施の形態では、導電体200aとなる導電体として、スパッタリング法によって窒化タンタル、又は窒化タンタルの上に窒化チタンを積層した膜を成膜する。導電体200aとなる導電体として、このような金属窒化物を用いることにより、後述する導電体200bに銅など拡散しやすい金属を用いても、当該金属が導電体200a及び導電体195を介して、トランジスタ10中に拡散するのを防ぐことができる。 In this embodiment, as the conductor to be the conductor 200a, tantalum nitride or a film in which titanium nitride is stacked over tantalum nitride is deposited by a sputtering method. By using such a metal nitride as a conductor that forms the conductor 200a, even if a metal that is easily diffused, such as copper, is used for the conductor 200b described later, the metal does not pass through the conductor 200a and the conductor 195. , can be prevented from diffusing into transistor 10 .

次に、導電体200aとなる導電体上に、導電体200bとなる導電体を成膜する。導電体200bとなる導電体の成膜は、スパッタリング法、CVD法、MBE法、PLD法、又はALD法などを用いて行うことができる。本実施の形態では、導電体200bとなる導電体として、銅などの低抵抗導電性材料を成膜する。 Next, a conductor to be the conductor 200b is formed over the conductor to be the conductor 200a. A conductor to be the conductor 200b can be deposited by a sputtering method, a CVD method, an MBE method, a PLD method, an ALD method, or the like. In this embodiment mode, a film of a low-resistance conductive material such as copper is formed as a conductor to be the conductor 200b.

次に、リソグラフィー法などを用いて、導電体195と重なる領域を有するように、導電体200bとなる導電体、及び導電体200aとなる導電体を加工し、絶縁体180上に導電体200a及び導電体200bからなる導電体200を形成することができる。なお、当該加工により、絶縁体180の一部が除去される場合がある。 Next, a conductor to be the conductor 200b and a conductor to be the conductor 200a are processed by a lithography method or the like so as to have a region overlapping with the conductor 195; A conductor 200 made of the conductor 200b can be formed. Note that part of the insulator 180 may be removed by the processing.

以上により、本発明の一態様に係るトランジスタ10を有する半導体装置を作製することができる(図1参照。)。 Through the above steps, a semiconductor device including the transistor 10 of one embodiment of the present invention can be manufactured (see FIG. 1).

以上のように、本発明の一態様により、微細化又は高集積化が可能な半導体装置を提供することができる。又は、本発明の一態様により、リソグラフィー法では作製することが困難な数nm、あるいはそれ以下のチャネル長の複数のトランジスタを、基板面内において、精度良くかつ容易に作製することができる。又は、本発明の一態様により、チャネル長が微細でありながら、短チャネル効果の顕在化しにくい、良好な電気特性のトランジスタを有する半導体装置を作製することができる。また、本発明の一態様では、チャネル長だけでなく、配線やプラグも含めた素子サイズの微細なトランジスタを有する半導体装置を作製することができる。又は、本発明の一態様により、良好な電気特性を有する半導体装置を提供することができる。又は、本発明の一態様により、オフ電流の小さいトランジスタを有する半導体装置を提供することができる。又は、本発明の一態様により、オン電流の大きいトランジスタを有する半導体装置を提供することができる。又は、本発明の一態様により、基板面内において、素子間の電気特性ばらつきが小さい半導体装置を提供することができる。又は、本発明の一態様により、信頼性の高い半導体装置を提供することができる。又は、本発明の一態様により、消費電力が低減された半導体装置を提供することができる。又は、本発明の一態様により、生産性の高い半導体装置を提供することができる。 As described above, according to one embodiment of the present invention, a semiconductor device that can be miniaturized or highly integrated can be provided. Alternatively, according to one embodiment of the present invention, a plurality of transistors with a channel length of several nanometers or less, which is difficult to be manufactured by lithography, can be manufactured accurately and easily within the plane of the substrate. Alternatively, according to one embodiment of the present invention, a semiconductor device having favorable electrical characteristics in which a short-channel effect is unlikely to occur even though the channel length is small can be manufactured. Further, according to one embodiment of the present invention, a semiconductor device having a minute transistor whose element size includes not only a channel length but also a wiring and a plug can be manufactured. Alternatively, according to one embodiment of the present invention, a semiconductor device with favorable electrical characteristics can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device including a transistor with low off-state current can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device including a transistor with high on-state current can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with small variations in electrical characteristics between elements within a substrate surface can be provided. Alternatively, according to one embodiment of the present invention, a highly reliable semiconductor device can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with low power consumption can be provided. Alternatively, according to one embodiment of the present invention, a semiconductor device with high productivity can be provided.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with the structures, methods, and the like described in other embodiments.

(実施の形態2)
本実施の形態では、本発明の一態様に係る半導体装置の一形態を、図11を用いて説明する。
(Embodiment 2)
In this embodiment, one mode of a semiconductor device according to one embodiment of the present invention will be described with reference to FIGS.

[記憶装置]
図11に示す記憶装置は、トランジスタ3000、トランジスタ2000、及び容量素子1000を有している。
[Storage device]
A memory device illustrated in FIG. 11 includes a transistor 3000 , a transistor 2000 , and a capacitor 1000 .

トランジスタ2000は、金属酸化物を有する半導体層にチャネルが形成されるトランジスタである。トランジスタ2000は、オフ電流が小さいため、トランジスタ2000を記憶装置に用いることにより、長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、あるいは、リフレッシュ動作の頻度が極めて少ないため、記憶装置の消費電力を十分に低減することができる。 A transistor 2000 is a transistor in which a channel is formed in a semiconductor layer including metal oxide. Since the transistor 2000 has a low off-state current, stored data can be retained for a long time by using the transistor 2000 for a memory device. That is, since the refresh operation is not required or the frequency of the refresh operation is extremely low, the power consumption of the memory device can be sufficiently reduced.

図11において、第1の配線3001は、トランジスタ3000のソースと電気的に接続され、第2の配線3002は、トランジスタ3000のドレインと電気的に接続されている。また、第3の配線3003は、トランジスタ2000のソース又はドレインの一方と電気的に接続され、第4の配線3004は、トランジスタ2000のゲートと電気的に接続されている。そして、トランジスタ3000のゲート、及びトランジスタ2000のソース又はドレインの他方は、容量素子1000の電極の一方と電気的に接続され、第5の配線3005は、容量素子1000の電極の他方と電気的に接続されている。 In FIG. 11, a first wiring 3001 is electrically connected to the source of the transistor 3000 and a second wiring 3002 is electrically connected to the drain of the transistor 3000 . A third wiring 3003 is electrically connected to one of the source and drain of the transistor 2000 , and a fourth wiring 3004 is electrically connected to the gate of the transistor 2000 . The gate of the transistor 3000 and the other of the source and the drain of the transistor 2000 are electrically connected to one electrode of the capacitor 1000, and the fifth wiring 3005 is electrically connected to the other electrode of the capacitor 1000. It is connected.

図11に示す記憶装置は、トランジスタ3000のゲートの電位が保持可能という特性を有することで、以下に示すように、情報の書き込み、保持、読み出しが可能である。 Since the memory device illustrated in FIG. 11 has a characteristic that the potential of the gate of the transistor 3000 can be held, data can be written, held, and read as follows.

情報の書き込み及び保持について説明する。まず、第4の配線3004の電位を、トランジスタ2000が導通状態となる電位にして、トランジスタ2000を導通状態とする。これにより、第3の配線3003の電位が、トランジスタ3000のゲート、及び容量素子1000の電極の一方と電気的に接続するノードFGに与えられる。すなわち、トランジスタ3000のゲートには、所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下、Lowレベル電荷、Highレベル電荷という。)のどちらかが与えられるものとする。その後、第4の配線3004の電位を、トランジスタ2000が非導通状態となる電位にして、トランジスタ2000を非導通状態とすることにより、ノードFGに電荷が保持される(保持)。 Writing and holding information will be described. First, the potential of the fourth wiring 3004 is set to a potential at which the transistor 2000 is turned on, so that the transistor 2000 is turned on. Accordingly, the potential of the third wiring 3003 is applied to the node FG electrically connected to the gate of the transistor 3000 and one of the electrodes of the capacitor 1000 . That is, a predetermined charge is applied to the gate of the transistor 3000 (writing). Here, it is assumed that one of charges that give two different potential levels (hereinafter referred to as low-level charge and high-level charge) is applied. After that, the potential of the fourth wiring 3004 is set to a potential at which the transistor 2000 is turned off so that the transistor 2000 is turned off, so that charge is held in the node FG (holding).

トランジスタ2000のオフ電流が小さい場合、ノードFGの電荷は長期間にわたって保持される。 When the off-state current of the transistor 2000 is small, the charge of the node FG is retained for a long time.

次に情報の読み出しについて説明する。第1の配線3001に所定の電位(定電位)を与えた状態で、第5の配線3005に適切な電位(読み出し電位)を与えると、第2の配線3002は、ノードFGに保持された電荷量に応じた電位をとる。これは、トランジスタ3000をnチャネル型とすると、トランジスタ3000のゲートにHighレベル電荷が与えられている場合の見かけ上の閾値電圧Vth_Hは、トランジスタ3000のゲートにLowレベル電荷が与えられている場合の見かけ上の閾値電圧Vth_Lより低くなるためである。ここで、見かけ上の閾値電圧とは、トランジスタ3000を導通状態とするために必要な第5の配線3005の電位をいうものとする。したがって、第5の配線3005の電位をVth_HとVth_Lの間の電位Vとすることにより、ノードFGに与えられた電荷を判別できる。例えば、書き込みにおいて、ノードFGにHighレベル電荷が与えられていた場合には、第5の配線3005の電位がV(>Vth_H)となれば、トランジスタ3000は導通状態となる。一方、ノードFGにLowレベル電荷が与えられていた場合には、第5の配線3005の電位がV(<Vth_L)となっても、トランジスタ3000は非導通状態のままである。このため、第2の配線3002の電位を判別することで、ノードFGに保持されている情報を読み出すことができる。Next, reading of information will be described. When an appropriate potential (reading potential) is applied to the fifth wiring 3005 while a predetermined potential (constant potential) is applied to the first wiring 3001, the second wiring 3002 is supplied with the electric charge held in the node FG. Take a potential corresponding to the amount. Assuming that the transistor 3000 is an n-channel type, the apparent threshold voltage V th_H when a high level charge is applied to the gate of the transistor 3000 is V th_H when a low level charge is applied to the gate of the transistor 3000 is lower than the apparent threshold voltage V th_L of . Here, the apparent threshold voltage refers to the potential of the fifth wiring 3005 required to turn on the transistor 3000 . Therefore, by setting the potential of the fifth wiring 3005 to the potential V0 between Vth_H and Vth_L , the charge applied to the node FG can be determined. For example, when high-level charge is applied to the node FG in writing, the transistor 3000 is turned on when the potential of the fifth wiring 3005 becomes V 0 (>V th — H ). On the other hand, when Low-level charge is applied to the node FG, the transistor 3000 remains off even when the potential of the fifth wiring 3005 becomes V 0 (<V th — L ). Therefore, by determining the potential of the second wiring 3002, information held in the node FG can be read.

<記憶装置の構造>
本発明の一態様の記憶装置は、図11に示すようにトランジスタ3000、トランジスタ2000、及び容量素子1000を有する。トランジスタ2000はトランジスタ3000の上方に設けられ、容量素子1000はトランジスタ3000、及びトランジスタ2000の上方に設けられている。
<Structure of storage device>
A memory device of one embodiment of the present invention includes a transistor 3000, a transistor 2000, and a capacitor 1000 as illustrated in FIG. The transistor 2000 is provided above the transistor 3000 , and the capacitor 1000 is provided above the transistors 3000 and 2000 .

トランジスタ3000は、基板311上に設けられ、導電体316、絶縁体315、基板311の一部からなる半導体領域313、及び、ソース領域又はドレイン領域として機能する低抵抗領域314a及び低抵抗領域314bを有する。 The transistor 3000 is provided over a substrate 311 and includes a conductor 316, an insulator 315, a semiconductor region 313 including part of the substrate 311, and low-resistance regions 314a and 314b functioning as source and drain regions. have.

トランジスタ3000は、pチャネル型、あるいはnチャネル型のいずれでもよい。 Transistor 3000 can be either p-channel or n-channel.

半導体領域313のチャネルが形成される領域、その近傍の領域、ソース領域、又はドレイン領域となる低抵抗領域314a、及び低抵抗領域314bなどにおいて、シリコン系半導体などの半導体を含むことが好ましく、単結晶シリコンを含むことが好ましい。又は、Ge(ゲルマニウム)、SiGe(シリコンゲルマニウム)、GaAs(ガリウムヒ素)、GaAlAs(ガリウムアルミニウムヒ素)などを有する材料で形成してもよい。結晶格子に応力を与え、格子間隔を変化させることで有効質量を制御したシリコンを用いた構成としてもよい。又はGaAsとGaAlAs等を用いることで、トランジスタ3000をHEMT(High Electron Mobility Transistor)としてもよい。 A region in which a channel of the semiconductor region 313 is formed, a region in the vicinity thereof, the low-resistance regions 314a and 314b serving as a source region or a drain region, and the like preferably contain a semiconductor such as a silicon-based semiconductor. It preferably contains crystalline silicon. Alternatively, a material including Ge (germanium), SiGe (silicon germanium), GaAs (gallium arsenide), GaAlAs (gallium aluminum arsenide), or the like may be used. A structure using silicon in which the effective mass is controlled by applying stress to the crystal lattice and changing the lattice spacing may be used. Alternatively, the transistor 3000 may be a HEMT (High Electron Mobility Transistor) by using GaAs, GaAlAs, or the like.

低抵抗領域314a、及び低抵抗領域314bは、半導体領域313に適用される半導体材料に加え、ヒ素、リンなどのn型の導電性を付与する元素、又はホウ素などのp型の導電性を付与する元素を含む。 In the low-resistance regions 314a and 314b, in addition to the semiconductor material applied to the semiconductor region 313, an element imparting n-type conductivity, such as arsenic or phosphorus, or an element imparting p-type conductivity, such as boron, is used. contains elements that

ゲート電極として機能する導電体316は、ヒ素、リンなどのn型の導電性を付与する元素、又はホウ素などのp型の導電性を付与する元素を含むシリコンなどの半導体材料、金属材料、合金材料、又は金属酸化物材料などの導電性材料を用いることができる。 The conductor 316 functioning as a gate electrode is a semiconductor material such as silicon containing an element imparting n-type conductivity such as arsenic or phosphorus or an element imparting p-type conductivity such as boron, a metal material, or an alloy. material, or a conductive material such as a metal oxide material.

なお、導電体の材料により、仕事関数が定まるため、導電体の材料を変更することで、トランジスタのVthを調整することができる。具体的には、導電体に窒化チタンや窒化タンタルなどの材料を用いることが好ましい。さらに、導電性と埋め込み性を両立するために、導電体にタングステンやアルミニウムなどの金属材料を積層として用いることが好ましく、特に、タングステンを用いることが耐熱性の点で好ましい。 Note that since the work function is determined by the material of the conductor, Vth of the transistor can be adjusted by changing the material of the conductor. Specifically, it is preferable to use a material such as titanium nitride or tantalum nitride for the conductor. Furthermore, in order to achieve both conductivity and embeddability, it is preferable to use a metal material such as tungsten or aluminum as a laminate for the conductor, and it is particularly preferable to use tungsten from the viewpoint of heat resistance.

なお、図11に示すトランジスタ3000は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。 Note that the transistor 3000 illustrated in FIG. 11 is an example, and the structure thereof is not limited, and an appropriate transistor may be used depending on the circuit configuration and driving method.

トランジスタ3000を覆って、絶縁体320、絶縁体322、絶縁体324、及び絶縁体326が、順に積層して設けられている。 An insulator 320 , an insulator 322 , an insulator 324 , and an insulator 326 are stacked in this order to cover the transistor 3000 .

絶縁体320、絶縁体322、絶縁体324、及び絶縁体326として、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウムなどを用いればよい。 For the insulators 320, 322, 324, and 326, for example, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum oxynitride, aluminum nitride oxide, aluminum nitride, or the like is used. Just do it.

絶縁体322は、その下方に設けられるトランジスタ3000などによって生じる段差を平坦化する平坦化膜としての機能を有していてもよい。例えば、絶縁体322の上面は、平坦性を高めるためにCMP処理等により平坦化されていてもよい。 The insulator 322 may function as a planarization film that planarizes a step caused by the transistor 3000 or the like provided therebelow. For example, the top surface of the insulator 322 may be planarized by CMP treatment or the like to improve planarity.

また、絶縁体324には、基板311、又はトランジスタ3000などから、トランジスタ2000が設けられる領域に、水素や不純物が拡散しないようなバリア性を有する膜を用いることが好ましい。 For the insulator 324, it is preferable to use a film having a barrier property such that hydrogen or impurities do not diffuse from the substrate 311, the transistor 3000, or the like to the region where the transistor 2000 is provided.

水素に対するバリア性を有する膜の一例として、例えば、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ2000等の金属酸化物を有する半導体素子に、水素が拡散することで、当該半導体素子の電気特性が劣化する場合がある。したがって、トランジスタ2000と、トランジスタ3000との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。 As an example of a film having a barrier property against hydrogen, silicon nitride formed by a CVD method can be used. Here, when hydrogen diffuses into a semiconductor element including a metal oxide, such as the transistor 2000, electrical characteristics of the semiconductor element may deteriorate. Therefore, it is preferable to use a film that suppresses diffusion of hydrogen between the transistor 2000 and the transistor 3000 . Specifically, the film that suppresses diffusion of hydrogen is a film from which the amount of desorption of hydrogen is small.

水素の脱離量は、例えば、昇温脱離ガス分析法(TDS)などを用いて分析することができる。例えば、絶縁体324の水素の脱離量は、TDS分析において、膜の表面温度が50℃から500℃の範囲において、水素原子に換算した脱離量が、絶縁体324の面積当たりに換算して、10×1015atoms/cm以下、好ましくは5×1015atoms/cm以下であればよい。The desorption amount of hydrogen can be analyzed using, for example, thermal desorption spectroscopy (TDS). For example, the amount of hydrogen released from the insulator 324 is the amount of hydrogen atoms released per area of the insulator 324 when the surface temperature of the film is in the range of 50° C. to 500° C. in TDS analysis. , 10×10 15 atoms/cm 2 or less, preferably 5×10 15 atoms/cm 2 or less.

なお、絶縁体326は、絶縁体324よりも誘電率が低いことが好ましい。例えば、絶縁体326の比誘電率は4未満が好ましく、3未満がより好ましい。また、例えば、絶縁体326の比誘電率は、絶縁体324の比誘電率の0.7倍以下が好ましく、0.6倍以下がより好ましい。誘電率が低い材料を層間膜とすることで、配線間に生じる寄生容量を低減することができる。 Note that the insulator 326 preferably has a lower dielectric constant than the insulator 324 . For example, the dielectric constant of insulator 326 is preferably less than 4, more preferably less than 3. Also, for example, the dielectric constant of the insulator 326 is preferably 0.7 times or less, more preferably 0.6 times or less, that of the insulator 324 . By using a material with a low dielectric constant as the interlayer film, the parasitic capacitance generated between wirings can be reduced.

また、絶縁体320、絶縁体322、絶縁体324、及び絶縁体326には、容量素子1000、又はトランジスタ2000と電気的に接続する導電体328、及び導電体330等が埋め込まれている。なお、導電体328、及び導電体330はプラグ、又は配線としての機能を有する。また、プラグ又は配線としての機能を有する導電体は、複数の構造をまとめて同一の符号を付与する場合がある。また、本明細書等において、配線と、配線と電気的に接続するプラグとが一体物であってもよい。すなわち、導電体の一部が配線として機能する場合、及び導電体の一部がプラグとして機能する場合もある。 In the insulators 320 , 322 , 324 , and 326 , conductors 328 , 330 , and the like electrically connected to the capacitor 1000 or the transistor 2000 are embedded. Note that the conductors 328 and 330 function as plugs or wirings. In addition, conductors that function as plugs or wiring may have a plurality of structures collectively given the same reference numerals. Further, in this specification and the like, the wiring and the plug electrically connected to the wiring may be integrated. That is, part of the conductor may function as wiring, and part of the conductor may function as a plug.

各プラグ、及び配線(導電体328、及び導電体330等)の材料としては、金属材料、合金材料、金属窒化物材料、又は金属酸化物材料などの導電性材料を、単層又は積層して用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、タングステンを用いることが好ましい。又は、アルミニウムや銅などの低抵抗導電性材料で形成することが好ましい。低抵抗導電性材料を用いることで配線抵抗を低くすることができる。 As a material of each plug and wiring (the conductor 328, the conductor 330, etc.), a conductive material such as a metal material, an alloy material, a metal nitride material, or a metal oxide material is used as a single layer or a laminated layer. can be used. It is preferable to use a high-melting-point material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is preferable to use tungsten. Alternatively, it is preferably made of a low resistance conductive material such as aluminum or copper. Wiring resistance can be reduced by using a low-resistance conductive material.

絶縁体326、及び導電体330上に、配線層を設けてもよい。例えば、図11において、絶縁体350、絶縁体352、及び絶縁体354が、順に積層して設けられている。また、絶縁体350、絶縁体352、及び絶縁体354には、導電体356が形成されている。導電体356は、プラグ、又は配線としての機能を有する。なお導電体356は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 A wiring layer may be provided over the insulator 326 and the conductor 330 . For example, in FIG. 11, an insulator 350, an insulator 352, and an insulator 354 are stacked in this order. A conductor 356 is formed over the insulators 350 , 352 , and 354 . The conductor 356 functions as a plug or wiring. Note that the conductor 356 can be provided using a material similar to that of the conductors 328 and 330 .

なお、例えば、絶縁体350は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体356は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体350が有する開口部に、水素に対するバリア性を有する導電体356を形成することが好ましい。当該構成により、トランジスタ3000とトランジスタ2000とを、バリア層により分離することができ、トランジスタ3000からトランジスタ2000への水素の拡散を抑制することができる。 Note that for the insulator 350 , for example, an insulator having a barrier property against hydrogen is preferably used, like the insulator 324 . Further, the conductor 356 preferably contains a conductor having a barrier property against hydrogen. In particular, it is preferable to form the conductor 356 having a barrier property against hydrogen in the opening of the insulator 350 having a barrier property against hydrogen. With this structure, the transistor 3000 and the transistor 2000 can be separated by a barrier layer, and diffusion of hydrogen from the transistor 3000 to the transistor 2000 can be suppressed.

なお、水素に対するバリア性を有する導電体としては、例えば、窒化タンタル等を用いるとよい。また、窒化タンタルと導電性が高いタングステンを積層することで、配線としての導電性を保持したまま、トランジスタ3000からの水素の拡散を抑制することができる。この場合、水素に対するバリア性を有する窒化タンタル層が、水素に対するバリア性を有する絶縁体350と接する構造であることが好ましい。 Note that tantalum nitride or the like may be used as the conductor having a barrier property against hydrogen, for example. Further, by stacking tantalum nitride and tungsten having high conductivity, diffusion of hydrogen from the transistor 3000 can be suppressed while the conductivity of the wiring is maintained. In this case, it is preferable that the tantalum nitride layer having a barrier property against hydrogen be in contact with the insulator 350 having a barrier property against hydrogen.

絶縁体354、及び導電体356上に、配線層を設けてもよい。例えば、図11において、絶縁体360、絶縁体362、及び絶縁体364が、順に積層して設けられている。また、絶縁体360、絶縁体362、及び絶縁体364には、導電体366が形成されている。導電体366は、プラグ、又は配線としての機能を有する。なお導電体366は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 A wiring layer may be provided over the insulator 354 and the conductor 356 . For example, in FIG. 11, an insulator 360, an insulator 362, and an insulator 364 are stacked in this order. A conductor 366 is formed over the insulators 360 , 362 , and 364 . The conductor 366 functions as a plug or wiring. Note that the conductor 366 can be provided using a material similar to that of the conductors 328 and 330 .

なお、例えば、絶縁体360は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体366は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体360が有する開口部に、水素に対するバリア性を有する導電体366を形成することが好ましい。当該構成により、トランジスタ3000とトランジスタ2000とを、バリア層により分離することができ、トランジスタ3000からトランジスタ2000への水素の拡散を抑制することができる。 Note that for the insulator 360, for example, an insulator having a barrier property against hydrogen is preferably used, like the insulator 324. Further, the conductor 366 preferably contains a conductor having a barrier property against hydrogen. In particular, it is preferable to form the conductor 366 having a barrier property against hydrogen in the opening of the insulator 360 having a barrier property against hydrogen. With this structure, the transistor 3000 and the transistor 2000 can be separated by a barrier layer, and diffusion of hydrogen from the transistor 3000 to the transistor 2000 can be suppressed.

絶縁体364、及び導電体366上に、配線層を設けてもよい。例えば、図11において、絶縁体370、絶縁体372、及び絶縁体374が、順に積層して設けられている。また、絶縁体370、絶縁体372、及び絶縁体374には、導電体376が形成されている。導電体376は、プラグ、又は配線としての機能を有する。なお導電体376は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 A wiring layer may be provided over the insulator 364 and the conductor 366 . For example, in FIG. 11, an insulator 370, an insulator 372, and an insulator 374 are stacked in this order. A conductor 376 is formed over the insulators 370 , 372 , and 374 . The conductor 376 functions as a plug or wiring. Note that the conductor 376 can be provided using a material similar to that of the conductors 328 and 330 .

なお、例えば、絶縁体370は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体376は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体370が有する開口部に、水素に対するバリア性を有する導電体376を形成することが好ましい。当該構成により、トランジスタ3000とトランジスタ2000とを、バリア層により分離することができ、トランジスタ3000からトランジスタ2000への水素の拡散を抑制することができる。 Note that for the insulator 370, for example, an insulator having a barrier property against hydrogen is preferably used like the insulator 324. Further, the conductor 376 preferably contains a conductor having a barrier property against hydrogen. In particular, it is preferable to form a conductor 376 having a barrier property against hydrogen in an opening of the insulator 370 having a barrier property against hydrogen. With this structure, the transistor 3000 and the transistor 2000 can be separated by a barrier layer, and diffusion of hydrogen from the transistor 3000 to the transistor 2000 can be suppressed.

絶縁体374、及び導電体376上に、配線層を設けてもよい。例えば、図11において、絶縁体380、絶縁体382、及び絶縁体384が、順に積層して設けられている。また、絶縁体380、絶縁体382、及び絶縁体384には、導電体386が形成されている。導電体386は、プラグ、又は配線としての機能を有する。なお導電体386は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 A wiring layer may be provided over the insulator 374 and the conductor 376 . For example, in FIG. 11, an insulator 380, an insulator 382, and an insulator 384 are stacked in order. A conductor 386 is formed over the insulators 380 , 382 , and 384 . The conductor 386 functions as a plug or wiring. Note that the conductor 386 can be provided using a material similar to that of the conductors 328 and 330 .

なお、例えば、絶縁体380は、絶縁体324と同様に、水素に対するバリア性を有する絶縁体を用いることが好ましい。また、導電体386は、水素に対するバリア性を有する導電体を含むことが好ましい。特に、水素に対するバリア性を有する絶縁体380が有する開口部に、水素に対するバリア性を有する導電体386を形成することが好ましい。当該構成により、トランジスタ3000とトランジスタ2000とを、バリア層により分離することができ、トランジスタ3000からトランジスタ2000への水素の拡散を抑制することができる。 Note that for the insulator 380, for example, an insulator having a barrier property against hydrogen is preferably used like the insulator 324. Further, the conductor 386 preferably contains a conductor having a barrier property against hydrogen. In particular, it is preferable to form the conductor 386 having a barrier property against hydrogen in the opening of the insulator 380 having a barrier property against hydrogen. With this structure, the transistor 3000 and the transistor 2000 can be separated by a barrier layer, and diffusion of hydrogen from the transistor 3000 to the transistor 2000 can be suppressed.

絶縁体384、及び導電体386上には、絶縁体210、絶縁体100、絶縁体102、及び絶縁体105が、順に積層して設けられている。絶縁体210、絶縁体100、絶縁体102、及び絶縁体105のいずれかは、酸素や水素に対してバリア性のある膜を用いることが好ましい。 An insulator 210 , an insulator 100 , an insulator 102 , and an insulator 105 are stacked in this order over the insulator 384 and the conductor 386 . Any of the insulator 210, the insulator 100, the insulator 102, and the insulator 105 is preferably a film having a barrier property against oxygen or hydrogen.

例えば、絶縁体210、及び絶縁体102には、基板311、又はトランジスタ3000を設ける領域などから、トランジスタ2000を設ける領域に、水素や不純物が拡散しないようなバリア性を有する膜を用いることが好ましい。したがって、絶縁体324と同様の材料を用いることができる。 For example, for the insulators 210 and 102, it is preferable to use a film having a barrier property that prevents hydrogen or impurities from diffusing from the substrate 311, a region where the transistor 3000 is provided, or the like to a region where the transistor 2000 is provided. . Therefore, a material similar to that of the insulator 324 can be used.

水素に対するバリア性を有する膜の一例として、CVD法で形成した窒化シリコンを用いることができる。ここで、トランジスタ2000等の金属酸化物を有する半導体素子に水素が拡散することで、当該半導体素子の電気特性が劣化する場合がある。したがって、トランジスタ2000と、トランジスタ3000との間に、水素の拡散を抑制する膜を用いることが好ましい。水素の拡散を抑制する膜とは、具体的には、水素の脱離量が少ない膜とする。 As an example of a film having a barrier property against hydrogen, silicon nitride formed by a CVD method can be used. Here, when hydrogen diffuses into a semiconductor element including a metal oxide, such as the transistor 2000, electrical characteristics of the semiconductor element may deteriorate. Therefore, it is preferable to use a film that suppresses diffusion of hydrogen between the transistor 2000 and the transistor 3000 . Specifically, the film that suppresses diffusion of hydrogen is a film from which the amount of desorption of hydrogen is small.

また、水素に対するバリア性を有する膜として、例えば、絶縁体210、及び絶縁体102には、酸化アルミニウム、酸化ハフニウム、酸化タンタルなどの金属酸化物を用いることが好ましい。 As a film having a barrier property against hydrogen, for example, the insulators 210 and 102 are preferably formed using a metal oxide such as aluminum oxide, hafnium oxide, or tantalum oxide.

特に、酸化アルミニウムは、酸素、及びトランジスタの電気特性の変動要因となる水素、水などの不純物、の両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウムは、トランジスタの作製工程中及び作製後において、水素、水などの不純物のトランジスタ2000への混入を防止することができる。また、トランジスタ2000を構成する酸化物からの酸素の放出を抑制することができる。そのため、トランジスタ2000に対する保護膜として用いることに適している。 In particular, aluminum oxide has a high shielding effect of preventing the penetration of both oxygen and impurities such as hydrogen and water, which cause fluctuations in the electrical characteristics of the transistor. Therefore, aluminum oxide can prevent impurities such as hydrogen and water from entering the transistor 2000 during and after the manufacturing process of the transistor. In addition, release of oxygen from the oxide forming the transistor 2000 can be suppressed. Therefore, it is suitable for use as a protective film for the transistor 2000 .

また、例えば、絶縁体100、及び絶縁体105には、絶縁体320と同様の材料を用いることができる。また、当該絶縁体に、比較的誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体100、及び絶縁体105として、酸化シリコンや酸化窒化シリコンなどを用いることができる。 Further, for example, the insulator 100 and the insulator 105 can be formed using a material similar to that of the insulator 320 . Further, by using a material with a relatively low dielectric constant for the insulator, parasitic capacitance generated between wirings can be reduced. For example, silicon oxide, silicon oxynitride, or the like can be used for the insulators 100 and 105 .

また、絶縁体210、絶縁体100、絶縁体102、及び絶縁体105には、導電体218、及びトランジスタ2000と電気的に接続する導電体(導電体185)等が埋め込まれている。なお、導電体218は、容量素子1000、又はトランジスタ3000と電気的に接続するプラグ、又は配線としての機能を有する。導電体218は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 In the insulator 210 , the insulator 100 , the insulator 102 , and the insulator 105 , a conductor 218 , a conductor electrically connected to the transistor 2000 (a conductor 185 ), and the like are embedded. Note that the conductor 218 functions as a plug or wiring electrically connected to the capacitor 1000 or the transistor 3000 . The conductor 218 can be provided using a material similar to that of the conductors 328 and 330 .

特に、絶縁体210、及び絶縁体102と接する領域の導電体218は、酸素、水素、及び水に対するバリア性を有する導電体であることが好ましい。当該構成により、トランジスタ3000とトランジスタ2000とを、酸素、水素、及び水に対するバリア性を有する層で確実に分離することができ、トランジスタ3000からトランジスタ2000への水素の拡散を抑制することができる。 In particular, the insulator 210 and the conductor 218 in the region in contact with the insulator 102 are preferably conductors having barrier properties against oxygen, hydrogen, and water. With this structure, the transistor 3000 and the transistor 2000 can be reliably separated from each other by a layer having barrier properties against oxygen, hydrogen, and water, and diffusion of hydrogen from the transistor 3000 to the transistor 2000 can be suppressed.

絶縁体105の上方には、絶縁体110を介して、トランジスタ2000が設けられている。なお、トランジスタ2000の構造は、先の実施の形態で説明した半導体装置が有するトランジスタを用いればよい。また、図11に示すトランジスタ2000は一例であり、その構造に限定されず、回路構成や駆動方法に応じて適切なトランジスタを用いればよい。 A transistor 2000 is provided over the insulator 105 with an insulator 110 interposed therebetween. Note that the transistor included in the semiconductor device described in the above embodiment may be used as the structure of the transistor 2000 . Further, the transistor 2000 illustrated in FIG. 11 is an example, and the structure thereof is not limited, and an appropriate transistor may be used depending on the circuit configuration and the driving method.

トランジスタ2000の上方には、絶縁体175、絶縁体176、及び絶縁体178を設ける。 An insulator 175 , an insulator 176 , and an insulator 178 are provided over the transistor 2000 .

絶縁体178は、酸素や水素に対してバリア性のある膜を用いることが好ましい。したがって、絶縁体178には、絶縁体102と同様の材料を用いることができる。例えば、絶縁体178には、酸化アルミニウム、酸化ハフニウム、酸化タンタルなどの金属酸化物を用いることが好ましい。 A film having a barrier property against oxygen and hydrogen is preferably used for the insulator 178 . Therefore, a material similar to that of the insulator 102 can be used for the insulator 178 . For example, the insulator 178 is preferably made of metal oxide such as aluminum oxide, hafnium oxide, or tantalum oxide.

特に、酸化アルミニウムは、酸素、及びトランジスタの電気特性の変動要因となる水素、水などの不純物、の両方に対して膜を透過させない遮断効果が高い。したがって、酸化アルミニウムは、トランジスタの作製工程中及び作製後において、水素、水などの不純物のトランジスタ2000への混入を防止することができる。また、トランジスタ2000を構成する酸化物からの酸素の放出を抑制することができる。そのため、トランジスタ2000に対する保護膜として用いることに適している。 In particular, aluminum oxide has a high shielding effect of preventing the penetration of both oxygen and impurities such as hydrogen and water, which cause fluctuations in the electrical characteristics of the transistor. Therefore, aluminum oxide can prevent impurities such as hydrogen and water from entering the transistor 2000 during and after the manufacturing process of the transistor. In addition, release of oxygen from the oxide forming the transistor 2000 can be suppressed. Therefore, it is suitable for use as a protective film for the transistor 2000 .

また、絶縁体178上には、絶縁体180が設けられている。絶縁体180は、絶縁体320と同様の材料を用いることができる。また、当該絶縁体に、比較的誘電率が低い材料を用いることで、配線間に生じる寄生容量を低減することができる。例えば、絶縁体180として、酸化シリコンや酸化窒化シリコンなどを用いることができる。 An insulator 180 is provided over the insulator 178 . A material similar to that of the insulator 320 can be used for the insulator 180 . Further, by using a material with a relatively low dielectric constant for the insulator, parasitic capacitance generated between wirings can be reduced. For example, silicon oxide, silicon oxynitride, or the like can be used as the insulator 180 .

また、絶縁体110、絶縁体175、絶縁体176、絶縁体178、及び絶縁体180には、導電体246、及び導電体248等が埋め込まれている。 In the insulator 110, the insulator 175, the insulator 176, the insulator 178, and the insulator 180, a conductor 246, a conductor 248, and the like are embedded.

導電体246、及び導電体248は、容量素子1000、トランジスタ2000、又はトランジスタ3000と電気的に接続するプラグ、又は配線としての機能を有する。導電体246、及び導電体248は、導電体328、及び導電体330と同様の材料を用いて設けることができる。 The conductors 246 and 248 function as plugs or wirings electrically connected to the capacitor 1000 , the transistor 2000 , or the transistor 3000 . The conductors 246 and 248 can be formed using a material similar to that of the conductors 328 and 330 .

トランジスタ2000の上方には、容量素子1000が設けられている。容量素子1000は、導電体1100、導電体1200、及び絶縁体1300を有する。 A capacitor 1000 is provided above the transistor 2000 . A capacitor 1000 includes a conductor 1100 , a conductor 1200 , and an insulator 1300 .

また、導電体246、及び導電体248上に、導電体112を設けてもよい。導電体112は、容量素子1000、トランジスタ2000、又はトランジスタ3000と電気的に接続するプラグ、又は配線としての機能を有する。導電体1100は、容量素子1000の電極としての機能を有する。なお、導電体112、及び導電体1100は、同時に形成することができる。 Alternatively, the conductor 112 may be provided over the conductor 246 and the conductor 248 . The conductor 112 functions as a plug electrically connected to the capacitor 1000, the transistor 2000, or the transistor 3000, or a wiring. A conductor 1100 functions as an electrode of the capacitor 1000 . Note that the conductor 112 and the conductor 1100 can be formed at the same time.

導電体112、及び導電体1100には、モリブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウムから選ばれた元素を含む金属、又は上述した元素を成分とする金属窒化物(窒化タンタル、窒化チタン、窒化モリブデン、窒化タングステン)等を用いることができる。又は、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物などの導電性材料を適用することもできる。 The conductors 112 and 1100 include metals containing elements selected from molybdenum, titanium, tantalum, tungsten, aluminum, copper, chromium, neodymium, and scandium, or metal nitrides containing the above elements as components. tantalum, titanium nitride, molybdenum nitride, tungsten nitride) and the like can be used. Alternatively, indium tin oxide, indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, indium tin oxide containing titanium oxide, indium zinc oxide, and silicon oxide are added. Conductive materials such as indium tin oxide can also be applied.

図11では、導電体112、及び導電体1100が単層構造である構成を示したが、当該構成に限定されず、2層以上の積層構造でもよい。例えば、バリア性を有する導電体と導電性が高い導電体との間に、バリア性を有する導電体、及び導電性が高い導電体に対して密着性が高い導電体を形成してもよい。 FIG. 11 shows a structure in which the conductor 112 and the conductor 1100 have a single-layer structure; however, the present invention is not limited to this structure, and a stacked structure of two or more layers may be employed. For example, between a conductor with barrier properties and a conductor with high conductivity, a conductor with barrier properties and a conductor with high adhesion to the conductor with high conductivity may be formed.

また、導電体112、及び導電体1100上に、容量素子1000の誘電体として、絶縁体1300を設ける。絶縁体1300は、例えば、酸化シリコン、酸化窒化シリコン、窒化酸化シリコン、窒化シリコン、酸化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、窒化アルミニウム、酸化ハフニウム、酸化窒化ハフニウム、窒化酸化ハフニウム、窒化ハフニウムなどを用いればよく、積層又は単層で設けることができる。 An insulator 1300 is provided as a dielectric of the capacitor 1000 over the conductors 112 and 1100 . The insulator 1300 includes, for example, silicon oxide, silicon oxynitride, silicon nitride oxide, silicon nitride, aluminum oxide, aluminum oxynitride, aluminum nitride oxide, aluminum nitride, hafnium oxide, hafnium oxynitride, hafnium nitride oxide, hafnium nitride, or the like. It may be used as long as it is used, and it can be provided as a laminate or a single layer.

例えば、絶縁体1300には、酸化窒化シリコンなどの絶縁耐圧の高い材料を用いるとよい。当該構成により、容量素子1000の絶縁破壊耐性が向上し、容量素子1000の静電破壊を抑制することができる。 For example, for the insulator 1300, a material with high withstand voltage such as silicon oxynitride is preferably used. With this structure, dielectric breakdown resistance of the capacitor 1000 is improved, and electrostatic breakdown of the capacitor 1000 can be suppressed.

絶縁体1300上に、導電体1100と重畳するように、導電体1200を設ける。なお、導電体1200は、金属材料、合金材料、又は金属酸化物材料などの導電性材料を用いることができる。耐熱性と導電性を両立するタングステンやモリブデンなどの高融点材料を用いることが好ましく、特に、タングステンを用いることが好ましい。また、導電体などの他の構造と同時に形成する場合は、低抵抗金属材料であるCu(銅)やAl(アルミニウム)等を用いればよい。 A conductor 1200 is provided over the insulator 1300 so as to overlap with the conductor 1100 . Note that a conductive material such as a metal material, an alloy material, or a metal oxide material can be used for the conductor 1200 . It is preferable to use a high-melting-point material such as tungsten or molybdenum that has both heat resistance and conductivity, and it is particularly preferable to use tungsten. In addition, when forming simultaneously with another structure such as a conductor, a low-resistance metal material such as Cu (copper) or Al (aluminum) may be used.

導電体1200、及び絶縁体1300上には、絶縁体1500が設けられている。絶縁体1500は、絶縁体320と同様の材料を用いて設けることができる。また、絶縁体1500は、その下方の凹凸形状を被覆する平坦化膜として機能してもよい。 An insulator 1500 is provided over the conductor 1200 and the insulator 1300 . The insulator 1500 can be provided using a material similar to that of the insulator 320 . In addition, the insulator 1500 may function as a planarizing film that covers the uneven shape thereunder.

以上が、本発明の一態様に係る半導体装置を適用した記憶装置の構成例についての説明である。本構成を用いることで、金属酸化物を有するトランジスタを用いた半導体装置において、電気特性の変動を抑制するとともに、信頼性を向上させることができる。又は、オン電流が大きい金属酸化物を有するトランジスタを提供することができる。又は、オフ電流が小さい金属酸化物を有するトランジスタを提供することができる。又は、消費電力が低減された半導体装置を提供することができる。 The above is the description of the configuration example of the memory device to which the semiconductor device according to one embodiment of the present invention is applied. By using this structure, in a semiconductor device including a transistor including a metal oxide, variation in electrical characteristics can be suppressed and reliability can be improved. Alternatively, a transistor including a metal oxide with high on-state current can be provided. Alternatively, a transistor including a metal oxide with low off-state current can be provided. Alternatively, a semiconductor device with reduced power consumption can be provided.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み合わせて用いることができる。 The structures, methods, and the like described in this embodiment can be combined as appropriate with the structures, methods, and the like described in other embodiments.

(実施の形態3)
本実施の形態では、図12及び図13を用いて、本発明の一態様に係る、金属酸化物をチャネル形成領域に用いたトランジスタ(以下、OSトランジスタと呼ぶ。)、及び容量素子が適用されている記憶装置の一例として、NOSRAMについて説明する。NOSRAM(登録商標)とは「Nonvolatile Oxide Semiconductor RAM」の略称であり、ゲインセル型(2T型、3T型)のメモリセルを有するRAMを指す。なお、以下において、NOSRAMのようにOSトランジスタを用いたメモリ装置を、OSメモリと呼ぶ場合がある。
(Embodiment 3)
In this embodiment, a transistor using a metal oxide for a channel formation region (hereinafter referred to as an OS transistor) and a capacitor according to one embodiment of the present invention are applied with reference to FIGS. A NOSRAM will be described as an example of a storage device that is used. NOSRAM (registered trademark) is an abbreviation for "Nonvolatile Oxide Semiconductor RAM" and refers to a RAM having gain cell type (2T type, 3T type) memory cells. Note that, hereinafter, a memory device using an OS transistor, such as a NOSRAM, may be referred to as an OS memory.

NOSRAMでは、メモリセルにOSトランジスタが用いられるメモリ装置(以下、「OSメモリ」と呼ぶ。)が適用されている。OSメモリは、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有するメモリである。OSトランジスタが極小オフ電流のトランジスタであるので、OSメモリは優れた保持特性をもち、不揮発性メモリとして機能させることができる。 The NOSRAM employs a memory device (hereinafter referred to as "OS memory") in which OS transistors are used for memory cells. An OS memory includes at least a capacitor and an OS transistor that controls charging and discharging of the capacitor. Since the OS transistor has a very low off-current, the OS memory has excellent retention characteristics and can function as a nonvolatile memory.

<<NOSRAM1600>>
図12にNOSRAMの構成例を示す。図12に示すNOSRAM1600は、メモリセルアレイ1610、コントローラ1640、行ドライバ1650、列ドライバ1660、出力ドライバ1670を有する。なお、NOSRAM1600は、1のメモリセルで多値データを記憶する多値NOSRAMである。
<<NOSRAM1600>>
FIG. 12 shows a configuration example of the NOSRAM. The NOSRAM 1600 shown in FIG. 12 has a memory cell array 1610, a controller 1640, a row driver 1650, a column driver 1660 and an output driver 1670. The NOSRAM 1600 is a multilevel NOSRAM that stores multilevel data in one memory cell.

メモリセルアレイ1610は複数のメモリセル1611、複数のワード線WWL、複数のワード線RWL、複数のビット線BL、複数のソース線SLを有する。ワード線WWLは書き込みワード線であり、ワード線RWLは読み出しワード線である。NOSRAM1600では、1のメモリセル1611で3ビット(8値)のデータを記憶する。 The memory cell array 1610 has a plurality of memory cells 1611, a plurality of word lines WWL, a plurality of word lines RWL, a plurality of bit lines BL, and a plurality of source lines SL. Word line WWL is a write word line, and word line RWL is a read word line. In the NOSRAM 1600, one memory cell 1611 stores 3-bit (8-level) data.

コントローラ1640は、NOSRAM1600全体を統括的に制御し、データWDA[31:0]の書き込み、データRDA[31:0]の読み出しを行う。コントローラ1640は、外部からのコマンド信号(例えば、チップイネーブル信号、書き込みイネーブル信号など)を処理して、行ドライバ1650、列ドライバ1660及び出力ドライバ1670の制御信号を生成する。 The controller 1640 controls the entire NOSRAM 1600 and writes data WDA[31:0] and reads data RDA[31:0]. Controller 1640 processes external command signals (eg, chip enable signals, write enable signals, etc.) to generate control signals for row drivers 1650 , column drivers 1660 and output drivers 1670 .

行ドライバ1650は、アクセスする行を選択する機能を有する。行ドライバ1650は、行デコーダ1651、及びワード線ドライバ1652を有する。 Row driver 1650 has the function of selecting a row to access. Row driver 1650 has row decoder 1651 and word line driver 1652 .

列ドライバ1660は、ソース線SL及びビット線BLを駆動する。列ドライバ1660は、列デコーダ1661、書き込みドライバ1662、DAC(デジタル-アナログ変換回路)1663を有する。 Column drivers 1660 drive source lines SL and bit lines BL. The column driver 1660 has a column decoder 1661 , a write driver 1662 and a DAC (digital-analog conversion circuit) 1663 .

DAC1663は3ビットのデジタルデータをアナログ電圧に変換する。DAC1663は32ビットのデータWDA[31:0]を3ビットごとに、アナログ電圧に変換する。 DAC 1663 converts 3-bit digital data into an analog voltage. The DAC 1663 converts the 32-bit data WDA[31:0] into an analog voltage every 3 bits.

書き込みドライバ1662は、ソース線SLをプリチャージする機能、ソース線SLを電気的に浮遊状態にする機能、ソース線SLを選択する機能、選択されたソース線SLにDAC1663で生成した書き込み電圧を入力する機能、ビット線BLをプリチャージする機能、ビット線BLを電気的に浮遊状態にする機能等を有する。 The write driver 1662 has a function of precharging the source line SL, a function of making the source line SL electrically floating, a function of selecting the source line SL, and inputting a write voltage generated by the DAC 1663 to the selected source line SL. a function to precharge the bit line BL, a function to electrically float the bit line BL, and the like.

出力ドライバ1670は、セレクタ1671、ADC(アナログ-デジタル変換回路)1672、出力バッファ1673を有する。セレクタ1671は、アクセスするソース線SLを選択し、選択されたソース線SLの電圧をADC1672に送信する。ADC1672は、アナログ電圧を3ビットのデジタルデータに変換する機能を持つ。ソース線SLの電圧はADC1672において、3ビットのデータに変換され、出力バッファ1673はADC1672から出力されるデータを保持する。 The output driver 1670 has a selector 1671 , an ADC (analog-digital conversion circuit) 1672 and an output buffer 1673 . The selector 1671 selects the source line SL to access and transmits the voltage of the selected source line SL to the ADC 1672 . The ADC 1672 has a function of converting an analog voltage into 3-bit digital data. The voltage of the source line SL is converted into 3-bit data in the ADC1672, and the output buffer 1673 holds the data output from the ADC1672.

<メモリセル1611乃至メモリセル1614>
図13(A)は、メモリセル1611の構成例を示す回路図である。メモリセル1611は2T型のゲインセルであり、メモリセル1611はワード線WWL、ワード線RWL、ビット線BL、ソース線SLに電気的に接続されている。メモリセル1611は、ノードSN、OSトランジスタMO61、トランジスタMP61、容量素子C61を有する。OSトランジスタMO61は書き込みトランジスタである。トランジスタMP61は読み出しトランジスタであり、例えば、pチャネル型Siトランジスタで構成される。容量素子C61はノードSNの電圧を保持するための保持容量である。ノードSNはデータの保持ノードであり、ここではトランジスタMP61のゲートに相当する。
<Memory Cells 1611 to 1614>
FIG. 13A is a circuit diagram showing a configuration example of the memory cell 1611. FIG. The memory cell 1611 is a 2T-type gain cell, and is electrically connected to a word line WWL, a word line RWL, a bit line BL, and a source line SL. The memory cell 1611 has a node SN, an OS transistor MO61, a transistor MP61, and a capacitor C61. The OS transistor MO61 is a write transistor. A transistor MP61 is a read transistor and is composed of, for example, a p-channel Si transistor. Capacitive element C61 is a holding capacitor for holding the voltage of node SN. A node SN is a data holding node and corresponds to the gate of the transistor MP61 here.

メモリセル1611の書き込みトランジスタがOSトランジスタMO61で構成されているため、NOSRAM1600は長時間データを保持することが可能である。 Since the write transistor of the memory cell 1611 is composed of the OS transistor MO61, the NOSRAM 1600 can hold data for a long time.

図13(A)の例では、ビット線は、書き込みと読み出しで共通のビット線であるが、図13(B)に示すように、書き込みビット線WBLと、読み出しビット線RBLとを設けてもよい。 In the example of FIG. 13A, the bit lines are common bit lines for writing and reading. However, as shown in FIG. 13B, write bit lines WBL and read bit lines RBL may be provided. good.

図13(C)乃至図13(E)にメモリセルの他の構成例を示す。図13(C)乃至図13(E)には、書き込み用ビット線と読み出し用ビット線を設けた例を示しているが、図13(A)のように書き込みと読み出しで共有されるビット線を設けてもよい。 13C to 13E show other structural examples of memory cells. FIGS. 13C to 13E show examples in which write bit lines and read bit lines are provided. may be provided.

図13(C)に示すメモリセル1612は、メモリセル1611の変形例であり、読み出しトランジスタをnチャネル型トランジスタ(MN61)に変更したものである。トランジスタMN61はOSトランジスタであってもよいし、Siトランジスタであってもよい。 A memory cell 1612 shown in FIG. 13C is a modification of the memory cell 1611, in which the reading transistor is changed to an n-channel transistor (MN61). The transistor MN61 may be an OS transistor or a Si transistor.

図13(D)に示すメモリセル1613は、3T型ゲインセルであり、ワード線WWL、ワード線RWL、ビット線WBL、ビット線RBL、ソース線SL、配線PCLに電気的に接続されている。メモリセル1613は、ノードSN、OSトランジスタMO62、トランジスタMP62、トランジスタMP63、容量素子C62を有する。OSトランジスタMO62は書き込みトランジスタである。トランジスタMP62は読み出しトランジスタであり、トランジスタMP63は選択トランジスタである。 A memory cell 1613 illustrated in FIG. 13D is a 3T gain cell and is electrically connected to a word line WWL, a word line RWL, a bit line WBL, a bit line RBL, a source line SL, and a wiring PCL. The memory cell 1613 has a node SN, an OS transistor MO62, a transistor MP62, a transistor MP63, and a capacitor C62. The OS transistor MO62 is a write transistor. Transistor MP62 is a read transistor and transistor MP63 is a select transistor.

図13(E)に示すメモリセル1614は、メモリセル1613の変形例であり、読み出しトランジスタ及び選択トランジスタをnチャネル型トランジスタ(MN62、MN63)に変更したものである。トランジスタMN62、トランジスタMN63はOSトランジスタであってもよいし、Siトランジスタであってもよい。 A memory cell 1614 shown in FIG. 13E is a modification of the memory cell 1613, in which the reading transistor and the selection transistor are changed to n-channel transistors (MN62 and MN63). The transistor MN62 and the transistor MN63 may be OS transistors or Si transistors.

メモリセル1611乃至メモリセル1614に設けられるOSトランジスタは、ボトムゲートの無いトランジスタでもよいし、ボトムゲートが有るトランジスタであってもよい。 The OS transistors provided in the memory cells 1611 to 1614 may be transistors without bottom gates or transistors with bottom gates.

容量素子C61の充放電によってデータを書き換えるため、NOSRAM1600は原理的には書き換え回数に制約はなく、かつ、低エネルギーで、データの書き込み及び読み出しが可能である。また、長時間データを保持することが可能であるので、リフレッシュ頻度を低減できる。 Since data is rewritten by charging/discharging the capacitive element C61, the NOSRAM 1600 is theoretically free from restrictions on the number of rewrites and can write and read data with low energy. In addition, since data can be held for a long time, refresh frequency can be reduced.

上記実施の形態に示す半導体装置をメモリセル1611、メモリセル1612、メモリセル1613、メモリセル1614に用いる場合、OSトランジスタMO61、OSトランジスタMO62としてトランジスタ2000を用い、トランジスタMP61、トランジスタMN62としてトランジスタ3000を用いることができる。これにより、トランジスタの上面視における占有面積を低減することができるので、本実施の形態に係る記憶装置をさらに高集積化させることができる。よって、本実施の形態に係る記憶装置の単位面積当たりの記憶容量を増加させることができる。 When the semiconductor device described in any of the above embodiments is used for the memory cells 1611, 1612, 1613, and 1614, the transistor 2000 is used as the OS transistor MO61 and MO62, and the transistor 3000 is used as the transistor MP61 and the transistor MN62. can be used. This makes it possible to reduce the area occupied by the transistor when viewed from above, so that the storage device according to this embodiment can be further highly integrated. Therefore, the storage capacity per unit area of the storage device according to this embodiment can be increased.

本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。 The structure described in this embodiment can be used in appropriate combination with any of the structures described in other embodiments.

(実施の形態4)
本実施の形態では、図14及び図15を用いて、本発明の一態様に係る、OSトランジスタが適用されている記憶装置の一例として、DOSRAMについて説明する。DOSRAM(登録商標)とは、「Dynamic Oxide Semiconductor RAM」の略称であり、1T(トランジスタ)1C(容量)型のメモリセルを有するRAMを指す。DOSRAMも、NOSRAMと同様に、OSメモリが適用されている。
(Embodiment 4)
In this embodiment, a DOSRAM will be described with reference to FIGS. 14 and 15 as an example of a memory device to which an OS transistor according to one embodiment of the present invention is applied. DOSRAM (registered trademark) is an abbreviation for "Dynamic Oxide Semiconductor RAM" and refers to a RAM having 1T (transistor) 1C (capacitor) type memory cells. The OS memory is applied to the DOSRAM as well as the NOSRAM.

<<DOSRAM1400>>
図14にDOSRAMの構成例を示す。図14に示すDOSRAM1400は、コントローラ1405、行回路1410、列回路1415、メモリセル及びセンスアンプアレイ1420(以下、「MC-SAアレイ1420」と呼ぶ。)を有する。
<<DOSRAM1400>>
FIG. 14 shows a configuration example of a DOSRAM. The DOSRAM 1400 shown in FIG. 14 has a controller 1405, a row circuit 1410, a column circuit 1415, a memory cell and sense amplifier array 1420 (hereinafter referred to as "MC-SA array 1420").

行回路1410は、デコーダ1411、ワード線ドライバ回路1412、列セレクタ1413、センスアンプドライバ回路1414を有する。列回路1415は、グローバルセンスアンプアレイ1416、入出力回路1417を有する。グローバルセンスアンプアレイ1416は、複数のグローバルセンスアンプ1447を有する。MC-SAアレイ1420は、メモリセルアレイ1422、センスアンプアレイ1423、グローバルビット線GBLL、グローバルビット線GBLRを有する。 Row circuit 1410 has decoder 1411 , word line driver circuit 1412 , column selector 1413 and sense amplifier driver circuit 1414 . Column circuit 1415 has global sense amplifier array 1416 and input/output circuit 1417 . Global sense amplifier array 1416 has a plurality of global sense amplifiers 1447 . The MC-SA array 1420 has a memory cell array 1422, a sense amplifier array 1423, global bit lines GBLL, and global bit lines GBLR.

(MC-SAアレイ1420)
MC-SAアレイ1420は、メモリセルアレイ1422をセンスアンプアレイ1423上に積層した積層構造を有する。グローバルビット線GBLL、グローバルビット線GBLRは、メモリセルアレイ1422上に積層されている。DOSRAM1400では、ビット線の構造に、ローカルビット線とグローバルビット線とで階層化された階層ビット線構造が採用されている。
(MC-SA array 1420)
MC-SA array 1420 has a laminated structure in which memory cell array 1422 is laminated on sense amplifier array 1423 . Global bit lines GBLL and global bit lines GBLR are stacked on the memory cell array 1422 . The DOSRAM 1400 employs a hierarchical bit line structure in which local bit lines and global bit lines are hierarchized as a bit line structure.

メモリセルアレイ1422は、N個(Nは2以上の整数)のローカルメモリセルアレイ1425<0>乃至ローカルメモリセルアレイ1425<N-1>を有する。図15(A)に、ローカルメモリセルアレイ1425の構成例を示す。ローカルメモリセルアレイ1425は、複数のメモリセル1445、複数のワード線WL、複数のビット線BLL、複数のビット線BLRを有する。図15(A)の例では、ローカルメモリセルアレイ1425の構造はオープンビット線型であるが、フォールデッドビット線型であってもよい。 The memory cell array 1422 has N (N is an integer of 2 or more) local memory cell arrays 1425<0> to 1425<N−1>. FIG. 15A shows a configuration example of the local memory cell array 1425. FIG. The local memory cell array 1425 has multiple memory cells 1445, multiple word lines WL, multiple bit lines BLL, and multiple bit lines BLR. In the example of FIG. 15A, the structure of the local memory cell array 1425 is of open bit line type, but may be of folded bit line type.

図15(B)に、メモリセル1445の回路構成例を示す。メモリセル1445は、トランジスタMW1、容量素子CS1、端子B1を有する。トランジスタMW1は、容量素子CS1の充放電を制御する機能を有する。トランジスタMW1のゲートはワード線に電気的に接続され、第1端子はビット線に電気的に接続され、第2端子は容量素子CS1の第1端子に電気的に接続されている。容量素子CS1の第2端子は、端子B1に電気的に接続されている。端子B1には、定電位(例えば、低電源電位)が入力される。 FIG. 15B shows a circuit configuration example of the memory cell 1445. FIG. The memory cell 1445 has a transistor MW1, a capacitor CS1, and a terminal B1. The transistor MW1 has a function of controlling charging and discharging of the capacitor CS1. The transistor MW1 has a gate electrically connected to the word line, a first terminal electrically connected to the bit line, and a second terminal electrically connected to the first terminal of the capacitive element CS1. A second terminal of the capacitive element CS1 is electrically connected to the terminal B1. A constant potential (for example, a low power supply potential) is input to the terminal B1.

トランジスタMW1は、ボトムゲートを有するトランジスタであってもよい。トランジスタMW1が、ボトムゲートを有するトランジスタである場合、例えば、トランジスタMW1のボトムゲートを、トランジスタMW1のゲート、ソース、又はドレインに電気的に接続する構成としてもよい。 Transistor MW1 may be a transistor with a bottom gate. When the transistor MW1 is a transistor having a bottom gate, for example, the bottom gate of the transistor MW1 may be electrically connected to the gate, source, or drain of the transistor MW1.

センスアンプアレイ1423は、N個のローカルセンスアンプアレイ1426<0>乃至ローカルセンスアンプアレイ1426<N-1>を有する。ローカルセンスアンプアレイ1426は、1のスイッチアレイ1444、複数のセンスアンプ1446を有する。センスアンプ1446には、ビット線対が電気的に接続されている。センスアンプ1446は、ビット線対をプリチャージする機能、ビット線対の電位差を増幅する機能、この電位差を保持する機能を有する。スイッチアレイ1444は、ビット線対を選択し、選択したビット線対とグローバルビット線対との間を導通状態にする機能を有する。 The sense amplifier array 1423 has N local sense amplifier arrays 1426<0> to 1426<N−1>. The local sense amplifier array 1426 has one switch array 1444 and a plurality of sense amplifiers 1446 . A bit line pair is electrically connected to the sense amplifier 1446 . The sense amplifier 1446 has a function of precharging the bit line pair, a function of amplifying the potential difference of the bit line pair, and a function of holding this potential difference. The switch array 1444 has the function of selecting a bit line pair and making the selected bit line pair and the global bit line pair conductive.

ここで、ビット線対とは、センスアンプによって、同時に比較される2本のビット線のことをいう。グローバルビット線対とは、グローバルセンスアンプによって、同時に比較される2本のグローバルビット線のことをいう。ビット線対を一対のビット線と呼ぶことができ、グローバルビット線対を一対のグローバルビット線と呼ぶことができる。ここでは、ビット線BLLとビット線BLRが1組のビット線対を成す。グローバルビット線GBLLとグローバルビット線GBLRとが1組のグローバルビット線対をなす。以下、ビット線対(BLL,BLR)、グローバルビット線対(GBLL,GBLR)とも表す。 Here, a bit line pair means two bit lines that are simultaneously compared by a sense amplifier. A global bit line pair is two global bit lines that are simultaneously compared by a global sense amplifier. A bit line pair can be called a pair of bit lines, and a global bit line pair can be called a pair of global bit lines. Here, the bit line BLL and the bit line BLR form one bit line pair. Global bit line GBLL and global bit line GBLR form one global bit line pair. Hereinafter, it will also be referred to as a bit line pair (BLL, BLR) and a global bit line pair (GBLL, GBLR).

(コントローラ1405)
コントローラ1405は、DOSRAM1400の動作全般を制御する機能を有する。コントローラ1405は、外部からの入力されるコマンド信号を論理演算して、動作モードを決定する機能、決定した動作モードが実行されるように、行回路1410、列回路1415の制御信号を生成する機能、外部から入力されるアドレス信号を保持する機能、内部アドレス信号を生成する機能を有する。
(Controller 1405)
Controller 1405 has the function of controlling the overall operation of DOSRAM 1400 . The controller 1405 has the function of logically operating command signals input from the outside to determine the operation mode, and the function of generating control signals for the row circuit 1410 and the column circuit 1415 so that the determined operation mode is executed. , has a function of holding an externally input address signal, and a function of generating an internal address signal.

(行回路1410)
行回路1410は、MC-SAアレイ1420を駆動する機能を有する。デコーダ1411は、アドレス信号をデコードする機能を有する。ワード線ドライバ回路1412は、アクセス対象行のワード線WLを選択する選択信号を生成する。
(row circuit 1410)
Row circuit 1410 has the function of driving MC-SA array 1420 . The decoder 1411 has a function of decoding address signals. The word line driver circuit 1412 generates a selection signal for selecting the word line WL of the row to be accessed.

列セレクタ1413、センスアンプドライバ回路1414は、センスアンプアレイ1423を駆動するための回路である。列セレクタ1413は、アクセス対象列のビット線を選択するための選択信号を生成する機能を有する。列セレクタ1413の選択信号によって、各ローカルセンスアンプアレイ1426のスイッチアレイ1444が制御される。センスアンプドライバ回路1414の制御信号によって、複数のローカルセンスアンプアレイ1426は独立して駆動される。 Column selector 1413 and sense amplifier driver circuit 1414 are circuits for driving sense amplifier array 1423 . The column selector 1413 has a function of generating a selection signal for selecting the bit line of the column to be accessed. A selection signal from the column selector 1413 controls the switch array 1444 of each local sense amplifier array 1426 . A plurality of local sense amplifier arrays 1426 are independently driven by control signals from the sense amplifier driver circuit 1414 .

(列回路1415)
列回路1415は、データ信号WDA[31:0]の入力を制御する機能、データ信号RDA[31:0]の出力を制御する機能を有する。データ信号WDA[31:0]は書き込みデータ信号であり、データ信号RDA[31:0]は読み出しデータ信号である。
(column circuit 1415)
The column circuit 1415 has a function of controlling input of data signals WDA[31:0] and a function of controlling output of data signals RDA[31:0]. Data signals WDA[31:0] are write data signals and data signals RDA[31:0] are read data signals.

グローバルセンスアンプ1447は、グローバルビット線対(GBLL,GBLR)に電気的に接続されている。グローバルセンスアンプ1447は、グローバルビット線対(GBLL,GBLR)間の電位差を増幅する機能、この電位差を保持する機能を有する。グローバルビット線対(GBLL,GBLR)へのデータの書き込み、及び読み出しは、入出力回路1417によって行われる。 Global sense amplifier 1447 is electrically connected to a global bit line pair (GBLL, GBLR). Global sense amplifier 1447 has a function of amplifying the potential difference between the global bit line pair (GBLL, GBLR) and a function of holding this potential difference. Data is written to and read from the global bit line pair (GBLL, GBLR) by the input/output circuit 1417 .

DOSRAM1400の書き込み動作の概要を説明する。入出力回路1417によって、データがグローバルビット線対に書き込まれる。グローバルビット線対のデータは、グローバルセンスアンプアレイ1416によって保持される。アドレスが指定するローカルセンスアンプアレイ1426のスイッチアレイ1444によって、グローバルビット線対のデータが、対象列のビット線対に書き込まれる。ローカルセンスアンプアレイ1426は、書き込まれたデータを増幅し、保持する。指定されたローカルメモリセルアレイ1425において、行回路1410によって、対象行のワード線WLが選択され、選択行のメモリセル1445にローカルセンスアンプアレイ1426の保持データが書き込まれる。 An outline of the write operation of the DOSRAM 1400 will be explained. Input/output circuit 1417 writes data to the global bit line pair. Global bit line pair data is held by global sense amplifier array 1416 . The switch array 1444 of the local sense amplifier array 1426 designated by the address writes the data of the global bit line pair to the bit line pair of the target column. The local sense amplifier array 1426 amplifies and holds the written data. In the designated local memory cell array 1425, the word line WL of the target row is selected by the row circuit 1410, and the data held in the local sense amplifier array 1426 is written to the memory cell 1445 of the selected row.

DOSRAM1400の読み出し動作の概要を説明する。アドレス信号によって、ローカルメモリセルアレイ1425の1行が指定される。指定されたローカルメモリセルアレイ1425において、対象行のワード線WLが選択状態となり、メモリセル1445のデータがビット線に書き込まれる。ローカルセンスアンプアレイ1426によって、各列のビット線対の電位差がデータとして検出され、かつ保持される。スイッチアレイ1444によって、ローカルセンスアンプアレイ1426の保持データのうち、アドレスが指定する列のデータが、グローバルビット線対に書き込まれる。グローバルセンスアンプアレイ1416は、グローバルビット線対のデータを検出し、保持する。グローバルセンスアンプアレイ1416の保持データは入出力回路1417に出力される。以上で、読み出し動作が完了する。 An outline of the read operation of the DOSRAM 1400 will be explained. One row of the local memory cell array 1425 is designated by the address signal. In the designated local memory cell array 1425, the word line WL of the target row is selected and the data of the memory cell 1445 is written to the bit line. Local sense amplifier array 1426 detects and holds the potential difference between the bit line pairs in each column as data. Switch array 1444 writes the data of the column designated by the address among the data held in local sense amplifier array 1426 to the global bit line pair. Global sense amplifier array 1416 detects and holds data on global bit line pairs. Data held in the global sense amplifier array 1416 is output to the input/output circuit 1417 . The above completes the read operation.

容量素子CS1の充放電によってデータを書き換えるため、DOSRAM1400は、原理的には書き換え回数に制約はなく、かつ、低エネルギーで、データの書き込み及び読み出しが可能である。また、メモリセル1445の回路構成が単純であるため、大容量化が容易である。 Since data is rewritten by charging/discharging the capacitive element CS1, the DOSRAM 1400 is theoretically free from restrictions on the number of rewrites and can write and read data with low energy. Further, since the circuit configuration of the memory cell 1445 is simple, it is easy to increase the capacity.

トランジスタMW1は、OSトランジスタである。OSトランジスタはオフ電流が極めて小さいため、容量素子CS1から電荷がリークすることを抑えることができる。したがって、DOSRAM1400の保持時間は、Siトランジスタを用いたDRAMに比べて非常に長い。したがって、リフレッシュの頻度を低減できるため、リフレッシュ動作に要する電力を削減できる。そのため、DOSRAM1400をフレームメモリとして用いることで、表示コントローラIC、及びソースドライバICの消費電力を削減することができる。 The transistor MW1 is an OS transistor. Since the OS transistor has extremely low off-state current, leakage of charge from the capacitor CS1 can be suppressed. Therefore, the retention time of DOSRAM 1400 is much longer than that of DRAMs using Si transistors. Therefore, since the frequency of refresh can be reduced, the power required for the refresh operation can be reduced. Therefore, by using the DOSRAM 1400 as a frame memory, power consumption of the display controller IC and the source driver IC can be reduced.

MC-SAアレイ1420が積層構造であることよって、ローカルセンスアンプアレイ1426の長さと同程度の長さにビット線を短くすることができる。ビット線を短くすることで、ビット線容量が小さくなり、メモリセル1445の保持容量を低減することができる。また、ローカルセンスアンプアレイ1426にスイッチアレイ1444を設けることで、長いビット線の本数を減らすことができる。以上の理由から、DOSRAM1400のアクセス時に駆動する負荷が低減されるので、表示コントローラIC、及びソースドライバICの消費エネルギーを低減できる。 Since the MC-SA array 1420 has a stacked structure, the bit lines can be shortened to the same length as the local sense amplifier array 1426 . By shortening the bit line, the bit line capacitance is reduced, and the storage capacitance of the memory cell 1445 can be reduced. Also, by providing the switch array 1444 in the local sense amplifier array 1426, the number of long bit lines can be reduced. For the above reasons, the load to be driven when accessing the DOSRAM 1400 is reduced, so the energy consumption of the display controller IC and the source driver IC can be reduced.

本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。 The structure described in this embodiment can be used in appropriate combination with any of the structures described in other embodiments.

(実施の形態5)
本実施の形態では、本発明の一態様に係る、金属酸化物をチャネル形成領域に用いたトランジスタ(OSトランジスタ)が適用されている半導体装置の一例として、FPGA(フィールドプログラマブルゲートアレイ)について説明する。本実施の形態のFPGAは、コンフィギュレーションメモリ、及びレジスタにOSメモリが適用されている。ここでは、このようなFPGAを「OS-FPGA」と呼ぶ。
(Embodiment 5)
In this embodiment, a field programmable gate array (FPGA) will be described as an example of a semiconductor device including a transistor (OS transistor) using a metal oxide for a channel formation region, according to one embodiment of the present invention. . In the FPGA of this embodiment, an OS memory is applied to the configuration memory and registers. Here, such an FPGA is called an "OS-FPGA".

OSメモリは、少なくとも容量素子と、容量素子の充放電を制御するOSトランジスタを有するメモリである。OSトランジスタが極小オフ電流のトランジスタであるので、OSメモリは優れた保持特性を有し、不揮発性メモリとして機能させることができる。 An OS memory includes at least a capacitor and an OS transistor that controls charging and discharging of the capacitor. Since the OS transistor has a very low off-current, the OS memory has excellent retention characteristics and can function as a nonvolatile memory.

図16(A)に、OS-FPGAの構成例を示す。図16(A)に示すOS-FPGA3110は、マルチコンテキスト構造によるコンテキスト切り替えとPLE毎の細粒度パワーゲーティングを実行するNOFF(ノーマリオフ)コンピューティングが可能である。OS-FPGA3110は、コントローラ(Controller)3111、ワードドライバ(Word driver)3112、データドライバ(Data driver)3113、プログラマブルエリア(Programmable area)3115を有する。 FIG. 16A shows a configuration example of the OS-FPGA. The OS-FPGA 3110 shown in FIG. 16A is capable of NOFF (normally off) computing that executes context switching with a multi-context structure and fine-grained power gating for each PLE. The OS-FPGA 3110 has a controller 3111 , a word driver 3112 , a data driver 3113 and a programmable area 3115 .

プログラマブルエリア3115は、2個の入出力ブロック(IOB)3117、コア(Core)3119を有する。IOB3117は、複数のプログラマブル入出力回路を有する。コア3119は、複数のロジックアレイブロック(LAB)3120、複数のスイッチアレイブロック(SAB)3130を有する。LAB3120は、複数のPLE3121を有する。図16(B)には、LAB3120を5個のPLE3121で構成する例を示す。図16(C)に示すように、SAB3130は、アレイ状に配列された複数のスイッチブロック(SB)3131を有する。LAB3120は自身の入力端子と、SAB3130を介して4(上下左右)方向のLAB3120に接続される。 Programmable area 3115 has two input/output blocks (IOB) 3117 and core 3119 . The IOB3117 has multiple programmable input/output circuits. Core 3119 has a plurality of logic array blocks (LAB) 3120 and a plurality of switch array blocks (SAB) 3130 . LAB3120 has several PLE3121. FIG. 16B shows an example in which the LAB 3120 is composed of five PLEs 3121 . As shown in FIG. 16C, the SAB 3130 has a plurality of switch blocks (SB) 3131 arranged in an array. LAB 3120 is connected to its own input terminal and to LAB 3120 in four directions (up, down, left, and right) via SAB 3130 .

図17(A)乃至図17(C)を参照して、SB3131について説明する。図17(A)に示すSB3131には、data、datab、信号context[1:0]、word[1:0]が入力される。data、databはコンフィギュレーションデータであり、dataとdatabは論理が相補的な関係にある。OS-FPGA3110のコンテキスト数は2であり、信号context[1:0]はコンテキスト選択信号である。信号word[1:0]はワード線選択信号であり、信号word[1:0]が入力される配線がそれぞれワード線である。 The SB3131 will be described with reference to FIGS. 17A to 17C. SB 3131 shown in FIG. 17A receives input of data, datab, signals context[1:0] and word[1:0]. data and datab are configuration data, and data and datab have a complementary logic relationship. The number of contexts of OS-FPGA 3110 is 2, and signals context[1:0] are context selection signals. The signal word[1:0] is a word line selection signal, and the wiring to which the signal word[1:0] is input is the word line.

SB3131は、PRS(プログラマブルルーティングスイッチ)3133[0]、PRS3133[1]を有する。PRS3133[0]、PRS3133[1]は、相補データを格納できるコンフィギュレーションメモリ(CM)を有する。なお、PRS3133[0]とPRS3133[1]とを区別しない場合、PRS3133と呼ぶ。他の要素についても同様である。 The SB 3131 has PRS (Programmable Routing Switch) 3133[0] and PRS 3133[1]. PRS3133[0], PRS3133[1] have configuration memory (CM) that can store complementary data. PRS3133[0] and PRS3133[1] are referred to as PRS3133 when not distinguished from each other. The same applies to other elements.

図17(B)に、PRS3133[0]の回路構成例を示す。PRS3133[0]とPRS3133[1]とは、同じ回路構成を有する。PRS3133[0]とPRS3133[1]とは、入力されるコンテキスト選択信号、ワード線選択信号が異なる。信号context[0]、信号word[0]はPRS3133[0]に入力され、信号context[1]、信号word[1]はPRS3133[1]に入力される。例えば、SB3131において、信号context[0]が“H”になることで、PRS3133[0]がアクティブになる。 FIG. 17B shows a circuit configuration example of PRS3133[0]. PRS3133[0] and PRS3133[1] have the same circuit configuration. PRS3133[0] and PRS3133[1] differ in the input context selection signal and word line selection signal. The signal context[0] and signal word[0] are input to PRS3133[0], and the signal context[1] and signal word[1] are input to PRS3133[1]. For example, in SB3131, PRS3133[0] becomes active when signal context[0] becomes "H".

PRS3133[0]は、CM3135、SiトランジスタM31を有する。SiトランジスタM31は、CM3135により制御されるパストランジスタである。CM3135は、メモリ回路3137、メモリ回路3137Bを有する。メモリ回路3137、メモリ回路3137Bは同じ回路構成である。メモリ回路3137は、容量素子C31、OSトランジスタMO31、OSトランジスタMO32を有する。メモリ回路3137Bは、容量素子CB31、OSトランジスタMOB31、OSトランジスタMOB32を有する。 PRS3133[0] has CM3135 and Si transistor M31. Si transistor M31 is a pass transistor controlled by CM3135. The CM 3135 has a memory circuit 3137 and a memory circuit 3137B. The memory circuits 3137 and 3137B have the same circuit configuration. The memory circuit 3137 has a capacitor C31, an OS transistor MO31, and an OS transistor MO32. The memory circuit 3137B has a capacitive element CB31, an OS transistor MOB31, and an OS transistor MOB32.

OSトランジスタMO31、OSトランジスタMO32、OSトランジスタMOB31、及びOSトランジスタMOB32はボトムゲートを有していてもよい。例えば、OSトランジスタMO31、OSトランジスタMO32、OSトランジスタMOB31、及びOSトランジスタMOB32がボトムゲートを有している場合、これらボトムゲートはそれぞれ固定電位を供給する電源線と電気的に接続されていてもよい。 The OS transistor MO31, the OS transistor MO32, the OS transistor MOB31, and the OS transistor MOB32 may have bottom gates. For example, when the OS transistor MO31, the OS transistor MO32, the OS transistor MOB31, and the OS transistor MOB32 have bottom gates, these bottom gates may be electrically connected to power supply lines that supply fixed potentials. .

SiトランジスタM31のゲートがノードN31であり、OSトランジスタMO32のゲートがノードN32であり、OSトランジスタMOB32のゲートがノードNB32である。ノードN32、ノードNB32はCM3135の電荷保持ノードである。OSトランジスタMO32は、ノードN31と信号context[0]用の信号線との間の導通状態を制御する。OSトランジスタMOB32は、ノードN31と低電位電源線VSSとの間の導通状態を制御する。 The gate of the Si transistor M31 is the node N31, the gate of the OS transistor MO32 is the node N32, and the gate of the OS transistor MOB32 is the node NB32. Node N32 and node NB32 are charge retention nodes of CM3135. The OS transistor MO32 controls conduction between the node N31 and the signal line for the signal context[0]. The OS transistor MOB32 controls conduction between the node N31 and the low potential power supply line VSS.

メモリ回路3137、メモリ回路3137Bが保持するデータの論理は相補的な関係にある。したがって、OSトランジスタMO32又はOSトランジスタMOB32のいずれか一方が導通する。 The logic of data held by the memory circuits 3137 and 3137B is complementary. Therefore, either the OS transistor MO32 or the OS transistor MOB32 becomes conductive.

図17(C)を参照して、PRS3133[0]の動作例を説明する。PRS3133[0]にコンフィギュレーションデータが既に書き込まれており、PRS3133[0]のノードN32は“H”であり、ノードNB32は“L”である。 An operation example of PRS3133[0] will be described with reference to FIG. Configuration data has already been written to PRS3133[0], node N32 of PRS3133[0] is at "H", and node NB32 is at "L".

信号context[0]が“L”である間は、PRS3133[0]は非アクティブである。この期間に、PRS3133[0]の入力端子が“H”に遷移しても、SiトランジスタM31のゲートは“L”が維持され、PRS3133[0]の出力端子も“L”が維持される。 While signal context[0] is "L", PRS3133[0] is inactive. During this period, even if the input terminal of PRS3133[0] transitions to "H", the gate of the Si transistor M31 is maintained at "L", and the output terminal of PRS3133[0] is also maintained at "L".

信号context[0]が“H”である間は、PRS3133[0]はアクティブである。信号context[0]が“H”に遷移すると、CM3135が記憶するコンフィギュレーションデータによって、SiトランジスタM31のゲートは“H”に遷移する。 While signal context[0] is "H", PRS3133[0] is active. When the signal context[0] transitions to "H", the gate of the Si transistor M31 transitions to "H" according to the configuration data stored by the CM3135.

PRS3133[0]がアクティブである期間に、入力端子が“H”に遷移すると、メモリ回路3137のOSトランジスタMO32がソースフォロアであるために、ブースティング(boosting)によってSiトランジスタM31のゲート電位は上昇する。その結果、メモリ回路3137のOSトランジスタMO32は駆動能力を失い、SiトランジスタM31のゲートは浮遊状態となる。 When the input terminal transitions to "H" while PRS3133[0] is active, the gate potential of the Si transistor M31 rises due to boosting because the OS transistor MO32 of the memory circuit 3137 is a source follower. do. As a result, the OS transistor MO32 of the memory circuit 3137 loses its driving capability, and the gate of the Si transistor M31 becomes floating.

マルチコンテキスト機能を備えるPRS3133において、CM3135はマルチプレクサの機能を併せ持つ。 In PRS 3133 with multi-context function, CM 3135 also has multiplexer function.

図18に、PLE3121の構成例を示す。PLE3121は、LUT(ルックアップテーブル)ブロック3123、レジスタブロック3124、セレクタ3125、CM3126を有する。LUTブロック(LUT block)3123は、入力inA-inDに従ってデータを選択し、出力する構成である。セレクタ3125は、CM3126が格納するコンフィギュレーションデータに従って、LUTブロック3123の出力又はレジスタブロック3124の出力を選択する。 FIG. 18 shows a configuration example of the PLE3121. PLE 3121 has LUT (lookup table) block 3123 , register block 3124 , selector 3125 and CM 3126 . A LUT block 3123 is configured to select and output data according to inputs inA-inD. A selector 3125 selects the output of the LUT block 3123 or the output of the register block 3124 according to configuration data stored by the CM 3126 .

PLE3121は、パワースイッチ3127を介して電位VDD用の電源線に電気的に接続されている。パワースイッチ3127のオンオフは、CM3128が格納するコンフィギュレーションデータによって設定される。各PLE3121にパワースイッチ3127を設けることで、細粒度パワーゲーティングが可能である。細粒度パワーゲーティング機能により、コンテキストの切り替え後に使用されないPLE3121をパワーゲーティングすることができるので、待機電力を効果的に低減できる。 The PLE 3121 is electrically connected through a power switch 3127 to a power supply line for potential VDD. On/off of the power switch 3127 is set by configuration data stored by the CM 3128 . Fine power gating is possible by providing a power switch 3127 in each PLE 3121 . The fine-grained power gating function enables power gating of PLEs 3121 that are not used after context switching, thus effectively reducing standby power.

NOFFコンピューティングを実現するため、レジスタブロック3124は、不揮発性レジスタで構成される。PLE3121内の不揮発性レジスタは、OSメモリを備えるフリップフロップ(以下「OS-FF」と呼ぶ。)である。 To implement NOFF computing, the register block 3124 consists of non-volatile registers. A non-volatile register in the PLE 3121 is a flip-flop (hereinafter referred to as “OS-FF”) with OS memory.

レジスタブロック3124は、OS-FF3140[1]、OS-FF3140[2]を有する。信号user_res、信号load、信号storeがOS-FF3140[1]、OS-FF3140[2]に入力される。クロック信号CLK1はOS-FF3140[1]に入力され、クロック信号CLK2はOS-FF3140[2]に入力される。図19(A)に、OS-FF3140の構成例を示す。 Register block 3124 has OS-FF 3140[1] and OS-FF 3140[2]. Signal user_res, signal load, and signal store are input to OS-FF 3140[1] and OS-FF 3140[2]. Clock signal CLK1 is input to OS-FF 3140[1], and clock signal CLK2 is input to OS-FF 3140[2]. FIG. 19A shows a configuration example of the OS-FF 3140. FIG.

OS-FF3140は、FF3141、シャドウレジスタ3142を有する。FF3141は、ノードCK、ノードR、ノードD、ノードQ、及びノードQBを有する。ノードCKにはクロック信号が入力される。ノードRには信号user_resが入力される。信号user_resはリセット信号である。ノードDはデータ入力ノードであり、ノードQはデータ出力ノードである。ノードQとノードQBとは、論理が相補関係にある。 OS-FF 3140 has FF 3141 and shadow register 3142 . FF3141 has node CK, node R, node D, node Q, and node QB. A clock signal is input to the node CK. A signal user_res is input to the node R. Signal user_res is a reset signal. Node D is a data input node and node Q is a data output node. Node Q and node QB have complementary logic.

シャドウレジスタ3142は、FF3141のバックアップ回路として機能する。シャドウレジスタ3142は、信号storeに従い、ノードQ、ノードQBのデータをそれぞれバックアップし、また、信号loadに従い、バックアップしたデータをノードQ、ノードQBに書き戻す。 Shadow register 3142 functions as a backup circuit for FF 3141 . The shadow register 3142 backs up the data of the nodes Q and QB according to the signal store, and writes back the backed up data to the nodes Q and QB according to the signal load.

シャドウレジスタ3142は、インバータ回路3188、インバータ回路3189、SiトランジスタM37、SiトランジスタMB37、メモリ回路3143、メモリ回路3143Bを有する。メモリ回路3143、メモリ回路3143Bは、PRS3133のメモリ回路3137と同じ回路構成である。メモリ回路3143は、容量素子C36、OSトランジスタMO35、OSトランジスタMO36を有する。メモリ回路3143Bは、容量素子CB36、OSトランジスタMOB35、OSトランジスタMOB36を有する。ノードN36、ノードNB36は、OSトランジスタMO36、OSトランジスタMOB36のゲートであり、それぞれ電荷保持ノードである。ノードN37、ノードNB37は、SiトランジスタM37、SiトランジスタMB37のゲートである。 Shadow register 3142 has inverter circuit 3188, inverter circuit 3189, Si transistor M37, Si transistor MB37, memory circuit 3143, and memory circuit 3143B. The memory circuits 3143 and 3143B have the same circuit configuration as the memory circuit 3137 of the PRS3133. The memory circuit 3143 has a capacitor C36, an OS transistor MO35, and an OS transistor MO36. The memory circuit 3143B has a capacitive element CB36, an OS transistor MOB35, and an OS transistor MOB36. A node N36 and a node NB36 are gates of the OS transistor MO36 and the OS transistor MOB36, and are charge retention nodes, respectively. A node N37 and a node NB37 are gates of the Si transistor M37 and the Si transistor MB37.

OSトランジスタMO35、OSトランジスタMO36、OSトランジスタMOB35、及びOSトランジスタMOB36はボトムゲートを有していてもよい。例えば、OSトランジスタMO35、OSトランジスタMO36、OSトランジスタMOB35、及びOSトランジスタMOB36がボトムゲートを有している場合、これらボトムゲートはそれぞれ固定電位を供給する電源線と電気的に接続されていてもよい。 The OS transistor MO35, the OS transistor MO36, the OS transistor MOB35, and the OS transistor MOB36 may have bottom gates. For example, when the OS transistor MO35, the OS transistor MO36, the OS transistor MOB35, and the OS transistor MOB36 have bottom gates, these bottom gates may be electrically connected to power supply lines that supply fixed potentials. .

図19(B)を参照して、OS-FF3140の動作方法例を説明する。 An example of the operating method of the OS-FF 3140 will be described with reference to FIG. 19B.

(バックアップ(Backup))
“H”の信号storeがOS-FF3140に入力されると、シャドウレジスタ3142はFF3141のデータをバックアップする。ノードN36は、ノードQのデータが書き込まれることで、“L”となり、ノードNB36は、ノードQBのデータが書き込まれることで、“H”となる。しかる後、パワーゲーティングが実行され、パワースイッチ3127をオフにする。FF3141のノードQ、ノードQBのデータは消失するが、電源オフであっても、シャドウレジスタ3142はバックアップしたデータを保持する。
(Backup)
When the "H" signal store is input to the OS-FF 3140, the shadow register 3142 backs up the data of the FF 3141. FIG. The node N36 becomes "L" by writing the data of the node Q, and the node NB36 becomes "H" by writing the data of the node QB. Power gating is then performed to turn off the power switch 3127 . Although the data of the nodes Q and QB of the FF 3141 are lost, the shadow register 3142 retains the backup data even when the power is off.

(リカバリ(Recovery))
パワースイッチ3127をオンにし、PLE3121に電源を供給する。しかる後、“H”の信号loadがOS-FF3140に入力されると、シャドウレジスタ3142はバックアップしているデータをFF3141に書き戻す。ノードN36は“L”であるので、ノードN37は“L”が維持され、ノードNB36は“H”であるので、ノードNB37は“H”となる。よって、ノードQは“H”になり、ノードQBは“L”になる。つまり、OS-FF3140はバックアップ動作時の状態に復帰する。
(Recovery)
Power switch 3127 is turned on to supply power to PLE 3121 . After that, when the "H" signal load is input to the OS-FF 3140 , the shadow register 3142 writes back the backed up data to the FF 3141 . Since the node N36 is "L", the node N37 is maintained at "L", and the node NB36 is "H", so the node NB37 becomes "H". Therefore, the node Q becomes "H" and the node QB becomes "L". That is, the OS-FF 3140 returns to the state during the backup operation.

細粒度パワーゲーティングと、OS-FF3140のバックアップ/リカバリ動作とを組み合わせることで、OS-FPGA3110の消費電力を効果的に低減できる。 Combining fine-grained power gating with the backup/recovery operation of OS-FF 3140 can effectively reduce the power consumption of OS-FPGA 3110 .

メモリ回路において発生し得るエラーとして、放射線の入射によるソフトエラーが挙げられる。ソフトエラーは、メモリやパッケージを構成する材料などから放出されるα線や、宇宙から大気に入射した一次宇宙線が大気中に存在する原子の原子核と核反応を起こすことにより発生する二次宇宙線中性子などがトランジスタに照射され、電子正孔対が生成されることにより、メモリに保持されたデータが反転するなどの誤作動が生じる現象である。OSトランジスタを用いたOSメモリはソフトエラー耐性が高い。そのため、OSメモリを搭載することで、信頼性の高いOS-FPGA3110を提供することができる。 Errors that can occur in memory circuits include soft errors due to incidence of radiation. Soft errors are secondary cosmic events caused by nuclear reactions between alpha rays emitted from materials that make up memory and packages, and primary cosmic rays that enter the atmosphere from outer space. This is a phenomenon in which a transistor is irradiated with ray neutrons, etc., and electron-hole pairs are generated, causing malfunctions such as inversion of data held in memory. An OS memory using an OS transistor has high resistance to soft errors. Therefore, by mounting the OS memory, it is possible to provide a highly reliable OS-FPGA 3110 .

本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。 The structure described in this embodiment can be used in appropriate combination with any of the structures described in other embodiments.

(実施の形態6)
本実施の形態においては、上述した記憶装置など、本発明の一態様に係る半導体装置を含むCPUの一例について説明する。
(Embodiment 6)
In this embodiment, an example of a CPU including a semiconductor device according to one embodiment of the present invention, such as the above memory device, will be described.

<CPUの構成>
図20に示す半導体装置5400は、CPUコア5401、パワーマネージメントユニット5421、及び周辺回路5422を有する。パワーマネージメントユニット5421は、パワーコントローラ(Power Controller)5402、及びパワースイッチ(Power Switch)5403を有する。周辺回路5422は、キャッシュメモリを有するキャッシュ(Cache)5404、バスインターフェース(BUS I/F)5405、及びデバッグインターフェース(Debug I/F)5406を有する。CPUコア5401は、データバス5423、制御装置(Control Unit)5407、PC(プログラムカウンタ)5408、パイプラインレジスタ(Pipeline Register)5409、パイプラインレジスタ5410、ALU(Arithmetic logic unit)5411、及びレジスタファイル(Register File)5412を有する。CPUコア5401と、キャッシュ5404等の周辺回路5422とのデータのやり取りは、データバス5423を介して行われる。
<Configuration of CPU>
A semiconductor device 5400 illustrated in FIG. 20 has a CPU core 5401 , a power management unit 5421 , and a peripheral circuit 5422 . The power management unit 5421 has a power controller 5402 and a power switch 5403 . The peripheral circuit 5422 has a cache (Cache) 5404 having a cache memory, a bus interface (BUS I/F) 5405 and a debug interface (Debug I/F) 5406 . The CPU core 5401 includes a data bus 5423, a control unit (Control Unit) 5407, a PC (program counter) 5408, a pipeline register (Pipeline Register) 5409, a pipeline register 5410, an ALU (Arithmetic logic unit) 5411, and a register file ( Register File) 5412. Data exchange between the CPU core 5401 and a peripheral circuit 5422 such as a cache 5404 is performed via a data bus 5423 .

半導体装置(セル)は、パワーコントローラ5402、制御装置5407をはじめ、多くの論理回路に適用することができる。特に、スタンダードセルを用いて構成することができる全ての論理回路に適用することができる。その結果、小型の半導体装置5400を提供できる。また、消費電力を低減することが可能な半導体装置5400を提供できる。また、動作速度を向上することが可能な半導体装置5400を提供できる。また、電源電圧の変動を低減することが可能な半導体装置5400を提供できる。 A semiconductor device (cell) can be applied to many logic circuits including the power controller 5402 and the control device 5407 . In particular, it can be applied to all logic circuits that can be configured using standard cells. As a result, a small semiconductor device 5400 can be provided. Further, the semiconductor device 5400 capable of reducing power consumption can be provided. Further, the semiconductor device 5400 whose operation speed can be improved can be provided. Further, the semiconductor device 5400 capable of reducing fluctuation in power supply voltage can be provided.

半導体装置(セル)に、pチャネル型Siトランジスタと、先の実施の形態に記載の金属酸化物(好ましくは、In、Ga、及びZnを含む酸化物)をチャネル形成領域に含むトランジスタとを用い、当該半導体装置(セル)を半導体装置5400に適用することで、小型の半導体装置5400を提供できる。また、消費電力を低減することが可能な半導体装置5400を提供できる。また、動作速度を向上することが可能な半導体装置5400を提供できる。特に、Siトランジスタをpチャネル型のみとすることで、製造コストを低く抑えることができる。 A p-channel Si transistor and a transistor including the metal oxide (preferably the oxide containing In, Ga, and Zn) described in any of the above embodiments in a channel formation region are used in a semiconductor device (cell). By applying the semiconductor device (cell) to the semiconductor device 5400, the semiconductor device 5400 can be small. Further, the semiconductor device 5400 capable of reducing power consumption can be provided. Further, the semiconductor device 5400 whose operation speed can be improved can be provided. In particular, manufacturing costs can be kept low by using only p-channel Si transistors.

制御装置5407は、PC5408、パイプラインレジスタ5409、パイプラインレジスタ5410、ALU5411、レジスタファイル5412、キャッシュ5404、バスインターフェース5405、デバッグインターフェース5406、及びパワーコントローラ5402の動作を統括的に制御することで、入力されたアプリケーションなどのプログラムに含まれる命令をデコードし、実行する機能を有する。 The control device 5407 comprehensively controls the operations of the PC 5408, pipeline registers 5409, pipeline registers 5410, ALU 5411, register file 5412, cache 5404, bus interface 5405, debug interface 5406, and power controller 5402, thereby It has the ability to decode and execute instructions contained in programs such as embedded applications.

ALU5411は、四則演算、論理演算などの各種演算処理を行う機能を有する。 The ALU 5411 has a function of performing various arithmetic processing such as four arithmetic operations and logic operations.

キャッシュ5404は、使用頻度の高いデータを一時的に記憶しておく機能を有する。PC5408は、次に実行する命令のアドレスを記憶する機能を有するレジスタである。なお、図20では図示していないが、キャッシュ5404には、キャッシュメモリの動作を制御するキャッシュコントローラが設けられている。 The cache 5404 has a function of temporarily storing frequently used data. PC5408 is a register having the function of storing the address of the instruction to be executed next. Although not shown in FIG. 20, the cache 5404 is provided with a cache controller that controls the operation of the cache memory.

パイプラインレジスタ5409は、命令データを一時的に記憶する機能を有するレジスタである。 A pipeline register 5409 is a register having a function of temporarily storing instruction data.

レジスタファイル5412は、汎用レジスタを含む複数のレジスタを有しており、メインメモリから読み出されたデータ、又はALU5411の演算処理の結果得られたデータなどを記憶することができる。 The register file 5412 has a plurality of registers including general-purpose registers, and can store data read from the main memory, data obtained as a result of arithmetic processing of the ALU 5411, and the like.

パイプラインレジスタ5410は、ALU5411の演算処理に利用するデータ、又はALU5411の演算処理の結果、得られたデータなどを一時的に記憶する機能を有するレジスタである。 The pipeline register 5410 is a register having a function of temporarily storing data used for arithmetic processing of the ALU 5411 or data obtained as a result of the arithmetic processing of the ALU 5411 .

バスインターフェース5405は、半導体装置5400と半導体装置5400の外部にある各種装置との間におけるデータの経路としての機能を有する。デバッグインターフェース5406は、デバッグの制御を行うための命令を半導体装置5400に入力するための信号の経路としての機能を有する。 The bus interface 5405 functions as a data path between the semiconductor device 5400 and various devices outside the semiconductor device 5400 . The debug interface 5406 functions as a signal path for inputting commands for controlling debugging to the semiconductor device 5400 .

パワースイッチ5403は、半導体装置5400が有するパワーコントローラ5402以外の各種回路への、電源電圧の供給を制御する機能を有する。上記各種回路は、いくつかのパワードメインにそれぞれ属しており、同一のパワードメインに属する各種回路は、パワースイッチ5403によって電源電圧の供給の有無が制御される。また、パワーコントローラ5402は、パワースイッチ5403の動作を制御する機能を有する。 The power switch 5403 has a function of controlling supply of power supply voltage to various circuits other than the power controller 5402 included in the semiconductor device 5400 . The various circuits described above belong to several power domains, and the various circuits belonging to the same power domain are controlled by the power switch 5403 as to whether or not a power supply voltage is supplied. Also, the power controller 5402 has a function of controlling the operation of the power switch 5403 .

上記構成を有する半導体装置5400は、パワーゲーティングを行うことが可能である。パワーゲーティングの動作の流れについて、一例を挙げて説明する。 The semiconductor device 5400 having the above structure can perform power gating. An example of the power gating operation flow will be described.

まず、CPUコア5401が、電源電圧の供給を停止するタイミングを、パワーコントローラ5402のレジスタに設定する。次いで、CPUコア5401からパワーコントローラ5402へ、パワーゲーティングを開始する旨の命令を送る。次いで、半導体装置5400内に含まれる各種レジスタとキャッシュ5404が、データの退避を開始する。次いで、半導体装置5400が有するパワーコントローラ5402以外の各種回路への電源電圧の供給が、パワースイッチ5403により停止される。次いで、割り込み信号がパワーコントローラ5402に入力されることで、半導体装置5400が有する各種回路への電源電圧の供給が開始される。なお、パワーコントローラ5402にカウンタを設けておき、電源電圧の供給が開始されるタイミングを、割り込み信号の入力によらずに、当該カウンタを用いて決めるようにしてもよい。次いで、各種レジスタとキャッシュ5404が、データの復帰を開始する。次いで、制御装置5407における命令の実行が再開される。 First, the CPU core 5401 sets the timing for stopping the supply of the power supply voltage in the register of the power controller 5402 . Next, the CPU core 5401 sends an instruction to start power gating to the power controller 5402 . Next, various registers and a cache 5404 included in the semiconductor device 5400 start saving data. Next, the power switch 5403 stops the supply of power supply voltage to various circuits other than the power controller 5402 included in the semiconductor device 5400 . Next, when an interrupt signal is input to the power controller 5402, supply of power supply voltage to various circuits included in the semiconductor device 5400 is started. Note that the power controller 5402 may be provided with a counter, and the counter may be used to determine the timing of starting the supply of the power supply voltage without depending on the input of the interrupt signal. The various registers and caches 5404 then begin restoring data. Execution of instructions in controller 5407 is then resumed.

このようなパワーゲーティングは、プロセッサ全体、又はプロセッサを構成する一つ、若しくは複数の論理回路において行うことができる。また、短い時間でも電源の供給を停止することができる。このため、空間的に、あるいは時間的に細かい粒度で消費電力の削減を行うことができる。 Such power gating can be performed throughout the processor or in one or more logic circuits that make up the processor. Also, the power supply can be stopped even for a short time. For this reason, power consumption can be reduced spatially or temporally with fine granularity.

パワーゲーティングを行う場合、CPUコア5401や周辺回路5422が保持する情報を短期間に退避できることが好ましい。そうすることで、短期間に電源のオンオフが可能となり、省電力の効果が大きくなる。 When power gating is performed, it is preferable that information held by the CPU core 5401 and the peripheral circuit 5422 can be saved in a short period of time. By doing so, the power can be turned on and off in a short period of time, and the effect of power saving is increased.

CPUコア5401や周辺回路5422が保持する情報を短期間に退避するためには、フリップフロップ回路がその回路内でデータ退避できることが好ましい(バックアップ可能なフリップフロップ回路と呼ぶ。)。また、SRAMセルがセル内でデータ退避できることが好ましい(バックアップ可能なSRAMセルと呼ぶ。)。バックアップ可能なフリップフロップ回路やSRAMセルは、金属酸化物(好ましくは、In、Ga、及びZnを含む酸化物)をチャネル形成領域に含むトランジスタを有することが好ましい。その結果、トランジスタが低いオフ電流を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは、長期間電源供給無しでも情報を保持することができる。また、トランジスタが高速なスイッチング速度を有することで、バックアップ可能なフリップフロップ回路やSRAMセルは、短期間のデータ退避及び復帰が可能となる場合がある。 In order to save information held by the CPU core 5401 and the peripheral circuit 5422 in a short period of time, it is preferable that the flip-flop circuit can save data within the circuit (referred to as a flip-flop circuit that can be backed up). In addition, it is preferable that the SRAM cell can save data within the cell (referred to as a backup-capable SRAM cell). A flip-flop circuit or SRAM cell that can be backed up preferably has a transistor including a metal oxide (preferably an oxide containing In, Ga, and Zn) in a channel formation region. As a result, a flip-flop circuit or SRAM cell that can be backed up can retain information without power supply for a long period of time because the transistor has a low off-state current. In addition, since a transistor has a high switching speed, a flip-flop circuit or an SRAM cell that can be backed up can save and restore data in a short period of time in some cases.

バックアップ可能なフリップフロップ回路の例について、図21を用いて説明する。 An example of a flip-flop circuit that can be backed up will be described with reference to FIG.

図21に示す半導体装置5500は、バックアップ可能なフリップフロップ回路の一例である。半導体装置5500は、第1の記憶回路5501と、第2の記憶回路5502と、第3の記憶回路5503と、読み出し回路5504と、を有する。半導体装置5500には、電位V1と電位V2の電位差が、電源電圧として供給される。電位V1と電位V2は一方がハイレベルであり、他方がローレベルである。以下、電位V1がローレベル、電位V2がハイレベルの場合を例に挙げて、半導体装置5500の構成例について説明するものとする。 A semiconductor device 5500 illustrated in FIG. 21 is an example of a flip-flop circuit that can be backed up. A semiconductor device 5500 includes a first memory circuit 5501 , a second memory circuit 5502 , a third memory circuit 5503 , and a reading circuit 5504 . A potential difference between the potential V1 and the potential V2 is supplied to the semiconductor device 5500 as a power supply voltage. One of the potential V1 and the potential V2 is at high level and the other is at low level. An example of the configuration of the semiconductor device 5500 is described below, taking as an example the case where the potential V1 is at a low level and the potential V2 is at a high level.

第1の記憶回路5501は、半導体装置5500に電源電圧が供給されている期間において、データを含む信号Dが入力されると、当該データを保持する機能を有する。そして、半導体装置5500に電源電圧が供給されている期間において、第1の記憶回路5501からは、保持されているデータを含む信号Qが出力される。一方、第1の記憶回路5501は、半導体装置5500に電源電圧が供給されていない期間においては、データを保持することができない。すなわち、第1の記憶回路5501は、揮発性の記憶回路と呼ぶことができる。 The first memory circuit 5501 has a function of holding data when a signal D including data is input while the power supply voltage is supplied to the semiconductor device 5500 . Then, the signal Q including the held data is output from the first memory circuit 5501 while the power supply voltage is supplied to the semiconductor device 5500 . On the other hand, the first memory circuit 5501 cannot hold data while the power supply voltage is not supplied to the semiconductor device 5500 . That is, the first memory circuit 5501 can be called a volatile memory circuit.

第2の記憶回路5502は、第1の記憶回路5501に保持されているデータを読み込んで記憶する(あるいは退避する。)機能を有する。第3の記憶回路5503は、第2の記憶回路5502に保持されているデータを読み込んで記憶する(あるいは退避する。)機能を有する。読み出し回路5504は、第2の記憶回路5502又は第3の記憶回路5503に保持されたデータを読み出して第1の記憶回路5501に記憶する(あるいは復帰する。)機能を有する。 The second memory circuit 5502 has a function of reading and storing (or saving) data held in the first memory circuit 5501 . The third memory circuit 5503 has a function of reading and storing (or saving) data held in the second memory circuit 5502 . The reading circuit 5504 has a function of reading data held in the second memory circuit 5502 or the third memory circuit 5503 and storing it in the first memory circuit 5501 (or restoring it).

特に、第3の記憶回路5503は、半導体装置5500に電源電圧が供給されてない期間においても、第2の記憶回路5502に保持されているデータを読み込んで記憶する(あるいは退避する。)機能を有する。 In particular, the third memory circuit 5503 has a function of reading and storing (or saving) data held in the second memory circuit 5502 even during a period when the power supply voltage is not supplied to the semiconductor device 5500 . have.

図21に示すように、第2の記憶回路5502は、トランジスタ5512と、容量素子5519とを有する。第3の記憶回路5503は、トランジスタ5513と、トランジスタ5515と、容量素子5520とを有する。読み出し回路5504は、トランジスタ5510と、トランジスタ5518と、トランジスタ5509と、トランジスタ5517と、を有する。 As illustrated in FIG. 21 , the second memory circuit 5502 includes a transistor 5512 and a capacitor 5519. A third memory circuit 5503 includes a transistor 5513 , a transistor 5515 , and a capacitor 5520 . The reading circuit 5504 includes a transistor 5510 , a transistor 5518 , a transistor 5509 , and a transistor 5517 .

トランジスタ5512は、第1の記憶回路5501に保持されているデータに応じた電荷を、容量素子5519に充放電する機能を有する。トランジスタ5512は、第1の記憶回路5501に保持されているデータに応じた電荷を容量素子5519に対して高速に充放電できることが好ましい。具体的には、トランジスタ5512が、結晶性を有するシリコン(好ましくは、多結晶シリコン、さらに好ましくは、単結晶シリコン)をチャネル形成領域に含むことが好ましい。 The transistor 5512 has a function of charging and discharging the capacitor 5519 with electric charge according to data held in the first memory circuit 5501 . The transistor 5512 is preferably capable of charging and discharging the capacitor 5519 at high speed according to the data held in the first memory circuit 5501 . Specifically, the transistor 5512 preferably contains crystalline silicon (preferably polycrystalline silicon, more preferably single-crystalline silicon) in a channel formation region.

トランジスタ5513は、容量素子5519に保持されている電荷に従って導通状態又は非導通状態が選択される。トランジスタ5515は、トランジスタ5513が導通状態であるときに、配線5544の電位に応じた電荷を容量素子5520に充放電する機能を有する。トランジスタ5515は、オフ電流が著しく小さいことが好ましい。具体的には、トランジスタ5515が、金属酸化物(好ましくは、In、Ga、及びZnを含む酸化物)をチャネル形成領域に含むことが好ましい。 A conductive state or a non-conductive state is selected for the transistor 5513 according to the charge held in the capacitor 5519 . The transistor 5515 has a function of charging and discharging the capacitor 5520 with electric charge according to the potential of the wiring 5544 when the transistor 5513 is on. The transistor 5515 preferably has extremely low off-state current. Specifically, the transistor 5515 preferably contains a metal oxide (preferably an oxide containing In, Ga, and Zn) in a channel formation region.

各素子の接続関係を具体的に説明すると、トランジスタ5512のソース及びドレインの一方は、第1の記憶回路5501に接続されている。トランジスタ5512のソース及びドレインの他方は、容量素子5519の一方の電極、トランジスタ5513のゲート、及びトランジスタ5518のゲートに接続されている。容量素子5519の他方の電極は、配線5542に接続されている。トランジスタ5513のソース及びドレインの一方は、配線5544に接続されている。トランジスタ5513のソース及びドレインの他方は、トランジスタ5515のソース及びドレインの一方に接続されている。トランジスタ5515のソース及びドレインの他方は、容量素子5520の一方の電極、及びトランジスタ5510のゲートに接続されている。容量素子5520の他方の電極は、配線5543に接続されている。トランジスタ5510のソース及びドレインの一方は、配線5541に接続されている。トランジスタ5510のソース及びドレインの他方は、トランジスタ5518のソース及びドレインの一方に接続されている。トランジスタ5518のソース及びドレインの他方は、トランジスタ5509のソース及びドレインの一方に接続されている。トランジスタ5509のソース及びドレインの他方は、トランジスタ5517のソース及びドレインの一方、及び第1の記憶回路5501に接続されている。トランジスタ5517のソース及びドレインの他方は、配線5540に接続されている。また、図21においては、トランジスタ5509のゲートは、トランジスタ5517のゲートと接続されているが、トランジスタ5509のゲートは、必ずしもトランジスタ5517のゲートと接続されていなくてもよい。 Specifically, one of the source and the drain of the transistor 5512 is connected to the first memory circuit 5501 . The other of the source and drain of the transistor 5512 is connected to one electrode of the capacitor 5519 , the gate of the transistor 5513 , and the gate of the transistor 5518 . The other electrode of the capacitor 5519 is connected to the wiring 5542 . One of the source and drain of the transistor 5513 is connected to the wiring 5544 . The other of the source and drain of the transistor 5513 is connected to one of the source and drain of the transistor 5515 . The other of the source and drain of the transistor 5515 is connected to one electrode of the capacitor 5520 and the gate of the transistor 5510 . The other electrode of the capacitor 5520 is connected to the wiring 5543 . One of the source and drain of the transistor 5510 is connected to the wiring 5541 . The other of the source and drain of transistor 5510 is connected to one of the source and drain of transistor 5518 . The other of the source and drain of transistor 5518 is connected to one of the source and drain of transistor 5509 . The other of the source and drain of the transistor 5509 is connected to one of the source and drain of the transistor 5517 and the first memory circuit 5501 . The other of the source and drain of the transistor 5517 is connected to a wiring 5540 . Although the gate of transistor 5509 is connected to the gate of transistor 5517 in FIG. 21, the gate of transistor 5509 does not necessarily have to be connected to the gate of transistor 5517 .

トランジスタ5515に、先の実施の形態で例示したトランジスタを適用することができる。トランジスタ5515のオフ電流が小さいために、半導体装置5500は、長期間電源供給無しに情報を保持することができる。トランジスタ5515のスイッチング特性が良好であるために、半導体装置5500は、高速のバックアップとリカバリを行うことができる。 The transistor exemplified in the above embodiment can be applied to the transistor 5515 . Since the off-state current of the transistor 5515 is small, the semiconductor device 5500 can retain information for a long time without power supply. Since the transistor 5515 has good switching characteristics, the semiconductor device 5500 can perform high-speed backup and recovery.

本実施の形態に示す構成は、他の実施の形態に示す構成と適宜組み合わせて用いることができる。 The structure described in this embodiment can be used in appropriate combination with any of the structures described in other embodiments.

(実施の形態7)
本実施の形態では、本発明の一態様に係る半導体装置の一形態を、図22及び図23を用いて説明する。
(Embodiment 7)
In this embodiment, one mode of a semiconductor device according to one embodiment of the present invention will be described with reference to FIGS.

<半導体ウエハ、チップ>
図22(A)は、ダイシング処理が行われる前の基板711の上面図を示している。基板711としては、例えば、半導体基板(「半導体ウエハ」ともいう。)を用いることができる。基板711上には、複数の回路領域712が設けられている。回路領域712には、本発明の一態様に係る半導体装置などを設けることができる。
<Semiconductor wafers, chips>
FIG. 22A shows a top view of the substrate 711 before dicing. As the substrate 711, for example, a semiconductor substrate (also referred to as a “semiconductor wafer”) can be used. A plurality of circuit regions 712 are provided on the substrate 711 . A semiconductor device or the like according to one embodiment of the present invention can be provided in the circuit region 712 .

複数の回路領域712は、それぞれが分離領域713に囲まれている。分離領域713と重なる位置に分離線(「ダイシングライン」ともいう。)714が設定される。分離線714に沿って基板711を切断することで、回路領域712を含むチップ715を、基板711から切り出すことができる。図22(B)に、チップ715の拡大図を示す。 A plurality of circuit regions 712 are each surrounded by an isolation region 713 . A separation line (also referred to as a “dicing line”) 714 is set at a position overlapping with the separation region 713 . A chip 715 including a circuit region 712 can be cut out from the substrate 711 by cutting the substrate 711 along the separation line 714 . An enlarged view of the chip 715 is shown in FIG.

また、分離領域713に導電層、半導体層などを設けてもよい。分離領域713に導電層、半導体層などを設けることで、ダイシング工程時に生じ得るESD(Erectro-Static Discharge:静電気放電)を緩和し、ダイシング工程に起因する歩留まりの低下を防ぐことができる。また、一般にダイシング工程は、基板の冷却、削りくずの除去、帯電防止などを目的として、炭酸ガスなどを溶解させて比抵抗を下げた純水を切削部に供給しながら行う。分離領域713に導電層、半導体層などを設けることで、当該純水の使用量を削減することができる。よって、半導体装置の生産コストを低減することができる。また、半導体装置の生産性を高めることができる。 A conductive layer, a semiconductor layer, or the like may be provided in the isolation region 713 . By providing a conductive layer, a semiconductor layer, or the like in the separation region 713, ESD (Electro-Static Discharge) that can occur during the dicing process can be alleviated, and a decrease in yield due to the dicing process can be prevented. In general, the dicing process is performed while supplying pure water in which carbon dioxide gas or the like is dissolved to lower the specific resistance to the cutting portion for the purpose of cooling the substrate, removing shavings, and preventing static electricity. By providing a conductive layer, a semiconductor layer, or the like in the isolation region 713, the amount of pure water used can be reduced. Therefore, the production cost of the semiconductor device can be reduced. In addition, the productivity of semiconductor devices can be improved.

<電子部品>
チップ715を用いた電子部品の一例について、図23(A)及び図23(B)を用いて説明する。なお、電子部品は、半導体パッケージ、又はIC用パッケージともいう。電子部品は、端子取り出し方向、端子の形状などに応じて、複数の規格、名称などが存在する。
<Electronic parts>
An example of an electronic component using the chip 715 is described with reference to FIGS. 23A and 23B. The electronic component is also called a semiconductor package or an IC package. There are a plurality of standards, names, etc., for electronic components, depending on the terminal lead-out direction, the shape of the terminals, and the like.

電子部品は、組み立て工程(後工程)において、上記実施の形態に示した半導体装置と当該半導体装置以外の部品が組み合わされて完成する。 An electronic component is completed by combining the semiconductor device shown in the above embodiment and components other than the semiconductor device in an assembly process (post-process).

図23(A)に示すフローチャートを用いて、後工程について説明する。前工程において、基板711に本発明の一態様に係る半導体装置などを形成した後、基板711の裏面(半導体装置などが形成されていない面)を研削する「裏面研削工程」を行う(ステップS721)。研削により基板711を薄くすることで、電子部品の小型化を図ることができる。 The post-process will be described with reference to the flowchart shown in FIG. After the semiconductor device or the like according to one embodiment of the present invention is formed on the substrate 711 in the pre-process, a “back surface grinding step” of grinding the back surface of the substrate 711 (the surface on which the semiconductor device or the like is not formed) is performed (step S721). ). By thinning the substrate 711 by grinding, the size of the electronic component can be reduced.

次に、基板711を複数のチップ715に分離する「ダイシング工程」を行う(ステップS722)。そして、分離したチップ715を個々のリードフレーム上に接合する「ダイボンディング工程」を行う(ステップS723)。ダイボンディング工程におけるチップ715とリードフレームとの接合は、樹脂による接合、又はテープによる接合など、適宜製品に応じて適した方法を選択する。なお、リードフレームに代えてインターポーザ基板上にチップ715を接合してもよい。 Next, a "dicing process" is performed to separate the substrate 711 into a plurality of chips 715 (step S722). Then, a "die bonding process" is performed to bond the separated chips 715 onto individual lead frames (step S723). For the bonding of the chip 715 and the lead frame in the die bonding process, a suitable method is selected according to the product, such as resin bonding or tape bonding. Note that the chip 715 may be bonded onto the interposer substrate instead of the lead frame.

次いで、リードフレームのリードとチップ715上の電極とを、金属の細線(ワイヤー)で電気的に接続する「ワイヤーボンディング工程」を行う(ステップS724)。金属の細線には、銀線、金線などを用いることができる。また、ワイヤーボンディングは、例えば、ボールボンディング、又はウェッジボンディングを用いることができる。 Next, a "wire bonding process" is performed to electrically connect the leads of the lead frame and the electrodes on the chip 715 with thin metal wires (step S724). A silver wire, a gold wire, or the like can be used as the thin metal wire. Also, wire bonding can be, for example, ball bonding or wedge bonding.

ワイヤーボンディングされたチップ715は、エポキシ樹脂などで封止される「封止工程(モールド工程)」が施される(ステップS725)。封止工程を行うことで、電子部品の内部が樹脂で充填され、チップ715とリードを接続するワイヤーを機械的な外力から保護することができ、また、水分、埃などによる電気特性の劣化(信頼性の低下)を低減させることができる。 The wire-bonded chip 715 is subjected to a "sealing process (molding process)" in which it is sealed with epoxy resin or the like (step S725). By performing the sealing process, the inside of the electronic component is filled with resin, and the wire connecting the chip 715 and the lead can be protected from external mechanical force. decrease in reliability) can be reduced.

次いで、リードフレームのリードをめっき処理する「リードめっき工程」を行う(ステップS726)。めっき処理によりリードの錆を防止し、後にプリント基板に実装する際のはんだ付けをより確実に行うことができる。次いで、リードを切断及び成形加工する「成形加工工程」を行う(ステップS727)。 Next, a “lead plating step” is performed to plate the leads of the lead frame (step S726). The plating process prevents the leads from rusting, so that soldering can be performed more reliably when mounting on the printed circuit board later. Next, a "forming process" is performed for cutting and forming the leads (step S727).

次いで、パッケージの表面に印字処理(マーキング)を施す「マーキング工程」を行う(ステップS728)。そして、外観形状の良否、動作不良の有無などを調べる「検査工程」(ステップS729)を経て、電子部品が完成する。 Next, a "marking process" is performed to print (mark) the surface of the package (step S728). Then, the electronic component is completed through an "inspection step" (step S729) for checking the quality of the external shape and the presence or absence of malfunction.

また、完成した電子部品の斜視模式図を図23(B)に示す。図23(B)では、電子部品の一例として、QFP(Quad Flat Package)の斜視模式図を示している。図23(B)に示す電子部品750は、リード755及びチップ715を有する。電子部品750は、チップ715を複数有していてもよい。 A schematic perspective view of the completed electronic component is shown in FIG. FIG. 23B shows a schematic perspective view of a QFP (Quad Flat Package) as an example of an electronic component. An electronic component 750 shown in FIG. 23B has leads 755 and a chip 715 . The electronic component 750 may have multiple chips 715 .

図23(B)に示す電子部品750は、例えば、プリント基板752に実装される。このような電子部品750が複数組み合わされて、それぞれがプリント基板752上で電気的に接続されることで、電子部品が実装された基板(実装基板754)が完成する。完成した実装基板754は、電子機器などに用いられる。 An electronic component 750 shown in FIG. 23B is mounted on a printed circuit board 752, for example. A plurality of such electronic components 750 are combined and electrically connected to each other on a printed circuit board 752 to complete a board (mounting board 754) on which the electronic components are mounted. The completed mounting substrate 754 is used for electronic equipment and the like.

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。 This embodiment can be implemented in appropriate combination with any structure described in any of the other embodiments.

(実施の形態8)
<電子機器>
本発明の一態様に係る半導体装置は、様々な電子機器に用いることができる。図24に、本発明の一態様に係る半導体装置を用いた電子機器の具体例を示す。
(Embodiment 8)
<Electronic equipment>
A semiconductor device according to one embodiment of the present invention can be used for various electronic devices. 24A and 24B illustrate specific examples of electronic devices each including a semiconductor device according to one embodiment of the present invention.

図24(A)は、自動車の一例を示す外観図である。自動車2980は、車体2981、車輪2982、ダッシュボード2983、及びライト2984等を有する。また、自動車2980は、アンテナ、バッテリなどを備える。 FIG. 24A is an external view showing an example of an automobile. An automobile 2980 has a vehicle body 2981, wheels 2982, a dashboard 2983, lights 2984, and the like. Automobile 2980 also includes an antenna, a battery, and the like.

図24(B)に示す情報端末2910は、筐体2911、表示部2912、マイク2917、スピーカ部2914、カメラ2913、外部接続部2916、及び操作スイッチ2915等を有する。表示部2912には、可撓性基板が用いられた表示パネル及びタッチスクリーンを備える。また、情報端末2910は、筐体2911の内側にアンテナ、バッテリなどを備える。情報端末2910は、例えば、スマートフォン、携帯電話、タブレット型情報端末、タブレット型パーソナルコンピュータ、電子書籍端末等として用いることができる。 An information terminal 2910 illustrated in FIG. 24B includes a housing 2911, a display portion 2912, a microphone 2917, a speaker portion 2914, a camera 2913, an external connection portion 2916, operation switches 2915, and the like. The display portion 2912 includes a display panel and a touch screen using a flexible substrate. The information terminal 2910 also includes an antenna, a battery, and the like inside a housing 2911 . The information terminal 2910 can be used as, for example, a smart phone, a mobile phone, a tablet information terminal, a tablet personal computer, an electronic book terminal, or the like.

図24(C)に示すノート型パーソナルコンピュータ2920は、筐体2921、表示部2922、キーボード2923、及びポインティングデバイス2924等を有する。また、ノート型パーソナルコンピュータ2920は、筐体2921の内側にアンテナ、バッテリなどを備える。 A notebook personal computer 2920 illustrated in FIG. 24C includes a housing 2921, a display portion 2922, a keyboard 2923, a pointing device 2924, and the like. The notebook personal computer 2920 also includes an antenna, a battery, and the like inside the housing 2921 .

図24(D)に示すビデオカメラ2940は、筐体2941、筐体2942、表示部2943、操作スイッチ2944、レンズ2945、及び接続部2946等を有する。操作スイッチ2944及びレンズ2945は筐体2941に設けられており、表示部2943は筐体2942に設けられている。また、ビデオカメラ2940は、筐体2941の内側にアンテナ、バッテリなどを備える。そして、筐体2941と筐体2942は、接続部2946により接続されており、筐体2941と筐体2942の間の角度は、接続部2946により変えることが可能な構造となっている。筐体2941に対する筐体2942の角度によって、表示部2943に表示される画像の向きの変更や、画像の表示/非表示の切り換えを行うことができる。 A video camera 2940 illustrated in FIG. 24D includes a housing 2941, a housing 2942, a display portion 2943, operation switches 2944, a lens 2945, a connection portion 2946, and the like. An operation switch 2944 and a lens 2945 are provided on a housing 2941 , and a display section 2943 is provided on a housing 2942 . The video camera 2940 also includes an antenna, a battery, and the like inside a housing 2941 . The housings 2941 and 2942 are connected by a connecting portion 2946, and the angle between the housings 2941 and 2942 can be changed by the connecting portion 2946. FIG. Depending on the angle of the housing 2942 with respect to the housing 2941, the orientation of the image displayed on the display portion 2943 can be changed, and the display/non-display of the image can be switched.

図24(E)にバングル型の情報端末の一例を示す。情報端末2950は、筐体2951、及び表示部2952等を有する。また、情報端末2950は、筐体2951の内側にアンテナ、バッテリなどを備える。表示部2952は、曲面を有する筐体2951に支持されている。表示部2952には、可撓性基板を用いた表示パネルを備えているため、フレキシブルかつ軽くて使い勝手の良い情報端末2950を提供することができる。 FIG. 24E shows an example of a bangle-type information terminal. An information terminal 2950 includes a housing 2951, a display portion 2952, and the like. The information terminal 2950 also includes an antenna, a battery, and the like inside a housing 2951 . The display portion 2952 is supported by a housing 2951 having a curved surface. Since the display panel using a flexible substrate is included in the display portion 2952, the information terminal 2950 that is flexible, lightweight, and easy to use can be provided.

図24(F)に腕時計型の情報端末の一例を示す。情報端末2960は、筐体2961、表示部2962、バンド2963、バックル2964、操作スイッチ2965、入出力端子2966などを備える。また、情報端末2960は、筐体2961の内側にアンテナ、バッテリなどを備える。情報端末2960は、移動電話、電子メール、文章閲覧及び作成、音楽再生、インターネット通信、コンピュータゲームなどの種々のアプリケーションを実行することができる。 FIG. 24F shows an example of a wristwatch-type information terminal. The information terminal 2960 includes a housing 2961, a display section 2962, a band 2963, a buckle 2964, an operation switch 2965, input/output terminals 2966, and the like. The information terminal 2960 also includes an antenna, a battery, and the like inside a housing 2961 . Information terminal 2960 is capable of running a variety of applications such as mobile telephony, e-mail, text viewing and composition, music playback, Internet communication, computer games, and the like.

表示部2962の表示面は湾曲しており、湾曲した表示面に沿って表示を行うことができる。また、表示部2962はタッチセンサを備え、指やスタイラスなどで画面に触れることで操作することができる。例えば、表示部2962に表示されたアイコン2967に触れることで、アプリケーションを起動することができる。操作スイッチ2965は、時刻設定の他、電源のオン、オフ動作、無線通信のオン、オフ動作、マナーモードの実行及び解除、省電力モードの実行及び解除など、様々な機能を持たせることができる。例えば、情報端末2960に組み込まれたオペレーティングシステムにより、操作スイッチ2965の機能を設定することもできる。 The display surface of the display portion 2962 is curved, and display can be performed along the curved display surface. The display portion 2962 includes a touch sensor and can be operated by touching the screen with a finger, a stylus, or the like. For example, by touching an icon 2967 displayed on the display portion 2962, the application can be activated. The operation switch 2965 can have various functions such as time setting, power on/off operation, wireless communication on/off operation, manner mode execution/cancellation, and power saving mode execution/cancellation. . For example, the operating system installed in the information terminal 2960 can set the function of the operation switch 2965 .

また、情報端末2960は、通信規格された近距離無線通信を実行することが可能である。例えば、無線通信可能なヘッドセットと相互通信することによって、ハンズフリーで通話することもできる。また、情報端末2960は入出力端子2966を備え、他の情報端末とコネクターを介して直接データのやり取りを行うことができる。また、入出力端子2966を介して充電を行うこともできる。なお、充電動作は入出力端子2966を介さずに無線給電により行ってもよい。 In addition, the information terminal 2960 is capable of performing short-range wireless communication that conforms to communication standards. For example, a hands-free call can be made by intercommunicating with a headset capable of wireless communication. In addition, the information terminal 2960 has an input/output terminal 2966, and can directly exchange data with another information terminal via a connector. Also, charging can be performed through the input/output terminal 2966 . Note that the charging operation may be performed by wireless power supply without using the input/output terminal 2966 .

例えば、本発明の一態様の半導体装置を用いた記憶装置は、上述した電子機器の制御情報や、制御プログラムなどを長期間保持することができる。本発明の一態様に係る半導体装置を用いることで、信頼性の高い電子機器を実現することができる。 For example, a storage device using the semiconductor device of one embodiment of the present invention can retain control information, control programs, and the like of the above electronic devices for a long period of time. With the use of the semiconductor device of one embodiment of the present invention, a highly reliable electronic device can be achieved.

本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能である。 This embodiment can be implemented in appropriate combination with any structure described in any of the other embodiments.

10:トランジスタ、11:トランジスタ、12:トランジスタ、13:トランジスタ、100:絶縁体、102:絶縁体、105:絶縁体、110:絶縁体、112:導電体、120:導電体、120_1:導電体、120_2:導電体、120a:導電体、120b:導電体、130:絶縁体、130_1:絶縁体、130_2:絶縁体、130a:絶縁体、130b:絶縁体、140:導電体、140_1:導電体、140_2:導電体、140a:導電体、140b:導電体、145:開口、150:酸化物、150_1:酸化物、150_2:酸化物、150a:酸化物、150b:酸化物、150c:酸化物、151:酸化物、160:絶縁体、161:絶縁体、170:導電体、171:導電体、175:絶縁体、176:絶縁体、178:絶縁体、180:絶縁体、185:導電体、185_1:導電体、185_2:導電体、185a:導電体、185b:導電体、190:導電体、190_1:導電体、190_2:導電体、190a:導電体、190b:導電体、195:導電体、195_1:導電体、195_2:導電体、195a:導電体、195b:導電体、200:導電体、200_1:導電体、200_2:導電体、200a:導電体、200b:導電体、210:絶縁体、218:導電体、246:導電体、248:導電体、311:基板、313:半導体領域、314a:低抵抗領域、314b:低抵抗領域、315:絶縁体、316:導電体、320:絶縁体、322:絶縁体、324:絶縁体、326:絶縁体、328:導電体、330:導電体、350:絶縁体、352:絶縁体、354:絶縁体、356:導電体、360:絶縁体、362:絶縁体、364:絶縁体、366:導電体、370:絶縁体、372:絶縁体、374:絶縁体、376:導電体、380:絶縁体、382:絶縁体、384:絶縁体、386:導電体、711:基板、712:回路領域、713:分離領域、714:分離線、715:チップ、750:電子部品、752:プリント基板、754:実装基板、755:リード、1000:容量素子、1100:導電体、1200:導電体、1300:絶縁体、1400:DOSRAM、1405:コントローラ、1410:行回路、1411:デコーダ、1412:ワード線ドライバ回路、1413:列セレクタ、1414:センスアンプドライバ回路、1415:列回路、1416:グローバルセンスアンプアレイ、1417:入出力回路、1420:メモリセル及びセンスアンプアレイ、1422:メモリセルアレイ、1423:センスアンプアレイ、1425:ローカルメモリセルアレイ、1426:ローカルセンスアンプアレイ、1444:スイッチアレイ、1445:メモリセル、1446:センスアンプ、1447:グローバルセンスアンプ、1500:絶縁体、1600:NOSRAM、1610:メモリセルアレイ、1611:メモリセル、1612:メモリセル、1613:メモリセル、1614:メモリセル、1640:コントローラ、1650:行ドライバ、1651:行デコーダ、1652:ワード線ドライバ、1660:列ドライバ、1661:列デコーダ、1662:書き込みドライバ、1663:DAC、1670:出力ドライバ、1671:セレクタ、1672:ADC、1673:出力バッファ、2000:トランジスタ、2910:情報端末、2911:筐体、2912:表示部、2913:カメラ、2914:スピーカ部、2915:操作スイッチ、2916:外部接続部、2917:マイク、2920:ノート型パーソナルコンピュータ、2921:筐体、2922:表示部、2923:キーボード、2924:ポインティングデバイス、2940:ビデオカメラ、2941:筐体、2942:筐体、2943:表示部、2944:操作スイッチ、2945:レンズ、2946:接続部、2950:情報端末、2951:筐体、2952:表示部、2960:情報端末、2961:筐体、2962:表示部、2963:バンド、2964:バックル、2965:操作スイッチ、2966:入出力端子、2967:アイコン、2980:自動車、2981:車体、2982:車輪、2983:ダッシュボード、2984:ライト、3000:トランジスタ、3001:配線、3002:配線、3003:配線、3004:配線、3005:配線、3110:OS-FPGA、3111:コントローラ、3112:ワードドライバ、3113:データドライバ、3115:プログラマブルエリア、3117:IOB、3119:コア、3120:LAB、3121:PLE、3123:LUTブロック、3124:レジスタブロック、3125:セレクタ、3126:CM、3127:パワースイッチ、3128:CM、3130:SAB、3131:SB、3133:PRS、3133[0]:PRS、3133[1]:PRS、3135:CM、3137:メモリ回路、31378:メモリ回路、3140:OS-FF、3140[1]:OS-FF、3140[2]:OS-FF、3141:FF、3142:シャドウレジスタ、3143:メモリ回路、3143B:メモリ回路、3188:インバータ回路、3189:インバータ回路、5400:半導体装置、5401:CPUコア、5402:パワーコントローラ、5403:パワースイッチ、5404:キャッシュ、5405:バスインターフェース、5406:デバッグインターフェース、5407:制御装置、5408:PC、5409:パイプラインレジスタ5410:パイプラインレジスタ、5411:ALU、5412:レジスタファイル、5421:パワーマネージメントユニット、5422:周辺回路、5423:データバス、5500:半導体装置、5501:記憶回路、5502:記憶回路、5503:記憶回路、5504:読み出し回路、5509:トランジスタ、5510:トランジスタ、5512:トランジスタ、5513:トランジスタ、5515:トランジスタ、5517:トランジスタ、5518:トランジスタ、5519:容量素子、5520:容量素子、5540:配線、5541:配線、5542:配線、5543:配線
5544 配線
10: Transistor, 11: Transistor, 12: Transistor, 13: Transistor, 100: Insulator, 102: Insulator, 105: Insulator, 110: Insulator, 112: Conductor, 120: Conductor, 120_1: Conductor , 120_2: conductor, 120a: conductor, 120b: conductor, 130: insulator, 130_1: insulator, 130_2: insulator, 130a: insulator, 130b: insulator, 140: conductor, 140_1: conductor , 140_2: conductor, 140a: conductor, 140b: conductor, 145: opening, 150: oxide, 150_1: oxide, 150_2: oxide, 150a: oxide, 150b: oxide, 150c: oxide, 151: oxide, 160: insulator, 161: insulator, 170: conductor, 171: conductor, 175: insulator, 176: insulator, 178: insulator, 180: insulator, 185: conductor, 185_1: conductor, 185_2: conductor, 185a: conductor, 185b: conductor, 190: conductor, 190_1: conductor, 190_2: conductor, 190a: conductor, 190b: conductor, 195: conductor, 195_1: conductor, 195_2: conductor, 195a: conductor, 195b: conductor, 200: conductor, 200_1: conductor, 200_2: conductor, 200a: conductor, 200b: conductor, 210: insulator, 218: Conductor, 246: Conductor, 248: Conductor, 311: Substrate, 313: Semiconductor region, 314a: Low resistance region, 314b: Low resistance region, 315: Insulator, 316: Conductor, 320: Insulator , 322: Insulator, 324: Insulator, 326: Insulator, 328: Conductor, 330: Conductor, 350: Insulator, 352: Insulator, 354: Insulator, 356: Conductor, 360: Insulator , 362: Insulator, 364: Insulator, 366: Conductor, 370: Insulator, 372: Insulator, 374: Insulator, 376: Conductor, 380: Insulator, 382: Insulator, 384: Insulator , 386: Conductor, 711: Substrate, 712: Circuit area, 713: Separation area, 714: Separation line, 715: Chip, 750: Electronic component, 752: Printed board, 754: Mounting board, 755: Lead, 1000: 1400: DOSRAM 1405: controller 1410: row circuit 1411: decoder 1412: word line driver circuit 1413: column selector 1414: sense amplifier driver times 1415: column circuit 1416: global sense amplifier array 1417: input/output circuit 1420: memory cell and sense amplifier array 1422: memory cell array 1423: sense amplifier array 1425: local memory cell array 1426: local sense amplifier array, 1444: switch array, 1445: memory cell, 1446: sense amplifier, 1447: global sense amplifier, 1500: insulator, 1600: NOSRAM, 1610: memory cell array, 1611: memory cell, 1612: memory cell, 1613: Memory Cell 1614: Memory Cell 1640: Controller 1650: Row Driver 1651: Row Decoder 1652: Word Line Driver 1660: Column Driver 1661: Column Decoder 1662: Write Driver 1663: DAC 1670: Output Driver 1671: Selector 1672: ADC 1673: Output buffer 2000: Transistor 2910: Information terminal 2911: Case 2912: Display unit 2913: Camera 2914: Speaker unit 2915: Operation switch 2916: External connection unit, 2917: microphone, 2920: notebook personal computer, 2921: housing, 2922: display unit, 2923: keyboard, 2924: pointing device, 2940: video camera, 2941: housing, 2942: housing, 2943 : display unit, 2944: operation switch, 2945: lens, 2946: connection unit, 2950: information terminal, 2951: housing, 2952: display unit, 2960: information terminal, 2961: housing, 2962: display unit, 2963: Band 2964: Buckle 2965: Operation switch 2966: Input/output terminal 2967: Icon 2980: Automobile 2981: Body 2982: Wheel 2983: Dashboard 2984: Light 3000: Transistor 3001: Wiring 3002: wiring, 3003: wiring, 3004: wiring, 3005: wiring, 3110: OS-FPGA, 3111: controller, 3112: word driver, 3113: data driver, 3115: programmable area, 3117: IOB, 3119: core, 3120 : LAB, 3121: PLE, 3123: LUT block, 3124: register block, 3125: selector, 3126: CM, 3127: power switch, 3128: CM, 3130: SAB, 3131: SB, 3133: PRS, 3133[0]: PRS, 3133[1]: PRS, 3135: CM, 3137: memory circuit, 31378: memory circuit, 3140: OS-FF, 3140[1]: OS -FF, 3140 [2]: OS-FF, 3141: FF, 3142: Shadow register, 3143: Memory circuit, 3143B: Memory circuit, 3188: Inverter circuit, 3189: Inverter circuit, 5400: Semiconductor device, 5401: CPU core , 5402: power controller, 5403: power switch, 5404: cache, 5405: bus interface, 5406: debug interface, 5407: control unit, 5408: PC, 5409: pipeline register 5410: pipeline register, 5411: ALU, 5412 : register file, 5421: power management unit, 5422: peripheral circuit, 5423: data bus, 5500: semiconductor device, 5501: memory circuit, 5502: memory circuit, 5503: memory circuit, 5504: readout circuit, 5509: transistor, 5510 : transistor, 5512: transistor, 5513: transistor, 5515: transistor, 5517: transistor, 5518: transistor, 5519: capacitive element, 5520: capacitive element, 5540: wiring, 5541: wiring, 5542: wiring, 5543: wiring 5544 wiring

Claims (1)

第1の導電体と、
前記第1の導電体上の第1の絶縁体と、
前記第1の絶縁体上の第2の導電体と、
前記第1の導電体、前記第1の絶縁体、及び前記第2の導電体の側面と接する領域を有する酸化物と、
前記酸化物上の第2の絶縁体と、
前記第2の絶縁体上の第3の導電体と、
前記第1の導電体上、前記第1の絶縁体上、及び前記第2の導電体上の第3の絶縁体と、を有し、
前記第2の絶縁体は、前記酸化物を介して、前記第1の導電体、前記第1の絶縁体、及び前記第2の導電体の側面と向かい合う領域を有し、
前記第3の導電体は、前記酸化物及び前記第2の絶縁体を介して、前記第1の導電体、前記第1の絶縁体、及び前記第2の導電体の側面と向かい合う領域を有し、
記第3の絶縁体は、開口を有し、
前記酸化物、前記第2の絶縁体、及び前記第3の導電体は、前記開口を埋め込むように設けられた領域を有する、半導体装置。
a first conductor;
a first insulator on the first conductor;
a second conductor on the first insulator;
an oxide having regions in contact with side surfaces of the first conductor, the first insulator, and the second conductor;
a second insulator on the oxide;
a third conductor on the second insulator;
a third insulator over the first conductor, over the first insulator, and over the second conductor;
the second insulator has a region facing side surfaces of the first conductor, the first insulator, and the second conductor through the oxide;
The third conductor has a region facing side surfaces of the first conductor, the first insulator, and the second conductor through the oxide and the second insulator. death,
the third insulator has an opening,
The semiconductor device according to claim 1, wherein the oxide, the second insulator, and the third conductor have a region embedded in the opening.
JP2019516298A 2017-05-01 2018-04-24 semiconductor equipment Active JP7128809B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2022130900A JP7441282B2 (en) 2017-05-01 2022-08-19 semiconductor equipment
JP2024021733A JP2024050930A (en) 2017-05-01 2024-02-16 Semiconductor Device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2017091321 2017-05-01
JP2017091321 2017-05-01
PCT/IB2018/052825 WO2018203181A1 (en) 2017-05-01 2018-04-24 Semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022130900A Division JP7441282B2 (en) 2017-05-01 2022-08-19 semiconductor equipment

Publications (2)

Publication Number Publication Date
JPWO2018203181A1 JPWO2018203181A1 (en) 2020-03-12
JP7128809B2 true JP7128809B2 (en) 2022-08-31

Family

ID=64016078

Family Applications (3)

Application Number Title Priority Date Filing Date
JP2019516298A Active JP7128809B2 (en) 2017-05-01 2018-04-24 semiconductor equipment
JP2022130900A Active JP7441282B2 (en) 2017-05-01 2022-08-19 semiconductor equipment
JP2024021733A Pending JP2024050930A (en) 2017-05-01 2024-02-16 Semiconductor Device

Family Applications After (2)

Application Number Title Priority Date Filing Date
JP2022130900A Active JP7441282B2 (en) 2017-05-01 2022-08-19 semiconductor equipment
JP2024021733A Pending JP2024050930A (en) 2017-05-01 2024-02-16 Semiconductor Device

Country Status (2)

Country Link
JP (3) JP7128809B2 (en)
WO (1) WO2018203181A1 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20230138939A1 (en) 2021-10-28 2023-05-04 Taiwan Semiconductor Manufacturing Company Limited Vertical field effect transistors and methods for forming the same
WO2023157048A1 (en) * 2022-02-15 2023-08-24 ユニサンティス エレクトロニクス シンガポール プライベート リミテッド Semiconductor device and method for manufacturing same
WO2023166378A1 (en) * 2022-03-04 2023-09-07 株式会社半導体エネルギー研究所 Semiconductor device
WO2023175436A1 (en) * 2022-03-18 2023-09-21 株式会社半導体エネルギー研究所 Semiconductor device
WO2023187543A1 (en) * 2022-03-31 2023-10-05 株式会社半導体エネルギー研究所 Display device
WO2023199153A1 (en) * 2022-04-15 2023-10-19 株式会社半導体エネルギー研究所 Semiconductor device
WO2023203426A1 (en) * 2022-04-19 2023-10-26 株式会社半導体エネルギー研究所 Semiconductor device and storage device
WO2024057168A1 (en) * 2022-09-16 2024-03-21 株式会社半導体エネルギー研究所 Semiconductor device
WO2024069340A1 (en) * 2022-09-30 2024-04-04 株式会社半導体エネルギー研究所 Semiconductor device and method for producing semiconductor device

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004111872A (en) 2002-09-20 2004-04-08 Ricoh Co Ltd Vertical field effect transistor, its fabricating process and operational element equipped with the same
JP2004304182A (en) 2003-03-19 2004-10-28 Semiconductor Energy Lab Co Ltd Thin-film transistor and manufacturing method therefor
US20040245524A1 (en) 2003-03-19 2004-12-09 Yoshiharu Hirakata Thin film transistor and manufacturing method thereof
JP2005294571A (en) 2004-03-31 2005-10-20 Sharp Corp Field effect transistor
JP2013165175A (en) 2012-02-10 2013-08-22 Osaka Univ Thin film transistor with three-dimensional structure and manufacturing method of the same
JP2016115760A (en) 2014-12-12 2016-06-23 株式会社ジャパンディスプレイ Semiconductor device

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004111872A (en) 2002-09-20 2004-04-08 Ricoh Co Ltd Vertical field effect transistor, its fabricating process and operational element equipped with the same
JP2004304182A (en) 2003-03-19 2004-10-28 Semiconductor Energy Lab Co Ltd Thin-film transistor and manufacturing method therefor
US20040245524A1 (en) 2003-03-19 2004-12-09 Yoshiharu Hirakata Thin film transistor and manufacturing method thereof
JP2005294571A (en) 2004-03-31 2005-10-20 Sharp Corp Field effect transistor
JP2013165175A (en) 2012-02-10 2013-08-22 Osaka Univ Thin film transistor with three-dimensional structure and manufacturing method of the same
JP2016115760A (en) 2014-12-12 2016-06-23 株式会社ジャパンディスプレイ Semiconductor device

Also Published As

Publication number Publication date
JP7441282B2 (en) 2024-02-29
JPWO2018203181A1 (en) 2020-03-12
WO2018203181A1 (en) 2018-11-08
JP2022159517A (en) 2022-10-17
JP2024050930A (en) 2024-04-10

Similar Documents

Publication Publication Date Title
JP7128809B2 (en) semiconductor equipment
JP7439215B2 (en) semiconductor equipment
JP7302061B2 (en) semiconductor equipment
US10147681B2 (en) Semiconductor device and manufacturing method thereof
US10141344B2 (en) Semiconductor device and method of manufacturing the same
US10388796B2 (en) Semiconductor device and method for manufacturing the same
JP7163064B2 (en) semiconductor equipment
JP2018107447A (en) Semiconductor device, and method of manufacturing the same
JP6871722B2 (en) Semiconductor device
KR20190116998A (en) Semiconductor device and manufacturing method of semiconductor device
JP7086934B2 (en) Semiconductor equipment
JP7166934B2 (en) semiconductor equipment
WO2018092007A1 (en) Semiconductor device and semiconductor device manufacturing method
WO2018167601A1 (en) Semiconductor device and manufacturing method for semiconductor device
JP2018098308A (en) Semiconductor device and semiconductor device manufacturing method
JP2018098437A (en) Semiconductor device and semiconductor device manufacturing method

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210423

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210423

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220510

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220711

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220726

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220819

R150 Certificate of patent or registration of utility model

Ref document number: 7128809

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150