JP7024838B2 - ドハティ増幅器 - Google Patents
ドハティ増幅器 Download PDFInfo
- Publication number
- JP7024838B2 JP7024838B2 JP2020159649A JP2020159649A JP7024838B2 JP 7024838 B2 JP7024838 B2 JP 7024838B2 JP 2020159649 A JP2020159649 A JP 2020159649A JP 2020159649 A JP2020159649 A JP 2020159649A JP 7024838 B2 JP7024838 B2 JP 7024838B2
- Authority
- JP
- Japan
- Prior art keywords
- capacitance
- drain
- bonding wire
- transistor chip
- inductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Microwave Amplifiers (AREA)
- Amplifiers (AREA)
Description
図1は、実施の形態1に係るドハティ増幅器を示す回路図である。図2は、実施の形態1に係るドハティ増幅器を示すレイアウト図である。
図12は、実施の形態2に係るドハティ増幅器を示す回路図である。図13は、実施の形態2に係るドハティ増幅器を示すレイアウト図である。実施の形態1に比べて、インダクタL1,L2と容量C5,C6が追加されている。
図14は、実施の形態3に係るドハティ増幅器を示す回路図である。実施の形態2に比べて、インダクタL1,L2の接地を容量C5で共通化し、バイアス回路をバイアス回路8で共通化している。これにより、回路を小形化することができる。その他の構成及び効果は実施の形態2と同様である。
図15は、実施の形態4に係るドハティ増幅器を示す回路図である。実施の形態1に比べて、合成点Xに容量C7,C8とインダクタL3から構成される並列共振回路15が接続されている。容量C8は接地用の容量であり、動作周波数帯で十分に低いインピーダンスの容量を選択する。容量C7とインダクタL3は動作周波数の中心周波数で並列共振するように選択される。
図17は、実施の形態5に係るドハティ増幅器を示す回路図である。実施の形態1に比べて、バイアス回路8の接続位置を合成点Xに変更している。合成点Xからバイアス回路8のインピーダンスを見ると、実施の形態4の並列共振回路と同様の周波数特性を示す。そのため、ドレインパッド5から合成点Xまでの90度遅延回路の周波数特性と逆の極性を持つため、回路の周波数特性が軽減される。従って、実施の形態4と同様の効果が得られ、かつ実施の形態4における並列共振回路を削除して小形化が可能である。なお、本実施の形態は実施の形態2の構成と組み合わせ可能である。
Claims (5)
- 第1のドレインパッドを持つ第1のトランジスタチップと、
第2のドレインパッドを持つ第2のトランジスタチップと、
樹脂基板と、
前記樹脂基板に形成された伝送線路と、
前記樹脂基板に形成された第1の容量と、
前記第1のドレインパッドと前記伝送線路の一端を接続する第1のボンディングワイヤと、
前記第2のドレインパッドと前記第1の容量の一端を接続する第2のボンディングワイヤと、
前記伝送線路の他端及び前記第1の容量の他端に接続された出力端子と、
一端が前記第1のボンディングワイヤと前記伝送線路の接続点に接続され、他端が第2の容量を介して接地され、動作周波数において前記第1のトランジスタチップのソース-ドレイン間の寄生容量と並列共振するインダクタンスより大きいインダクタンスを有する第1のインダクタと、
一端が前記第2のボンディングワイヤと前記第1の容量の接続点に接続され、他端が第3の容量を介して接地され、前記動作周波数において前記第2のトランジスタチップのソース-ドレイン間の寄生容量と並列共振するインダクタンスより大きいインダクタンスを有する第2のインダクタとを備え、
前記第1の容量の容量値は、前記第2のボンディングワイヤのインダクタンスと共振するように選択され、
前記第1のインダクタは前記第1のトランジスタチップのソース-ドレイン間の寄生容量の大きさを等価的に低減し、
前記第2のインダクタは前記第2のトランジスタチップのソース-ドレイン間の寄生容量の大きさを等価的に低減し、
前記第1のトランジスタチップのソース-ドレイン間の寄生容量と、前記第2のトランジスタチップのソース-ドレイン間の寄生容量と、前記伝送線路と、前記第1のボンディングワイヤは、等価的に90度遅延回路を構成し、
前記第1の容量と前記第2のボンディングワイヤの共振周波数は、ドハティ増幅器の動作周波数の中心周波数の±30%の範囲内であることを特徴とするドハティ増幅器。 - 前記第1のインダクタの他端に接続された第1のバイアス回路と、
前記第2のインダクタの他端に接続された第2のバイアス回路とを更に備えることを特徴とする請求項1に記載のドハティ増幅器。 - 第1のドレインパッドを持つ第1のトランジスタチップと、
第2のドレインパッドを持つ第2のトランジスタチップと、
樹脂基板と、
前記樹脂基板に形成された伝送線路と、
前記樹脂基板に形成された第1の容量と、
前記第1のドレインパッドと前記伝送線路の一端を接続する第1のボンディングワイヤと、
前記第2のドレインパッドと前記第1の容量の一端を接続する第2のボンディングワイヤと、
前記伝送線路の他端及び前記第1の容量の他端に接続された出力端子と、
一端が前記第1のボンディングワイヤと前記伝送線路の接続点に接続され、他端が第2の容量を介して接地され、動作周波数において前記第1のトランジスタチップのソース-ドレイン間の寄生容量と並列共振するインダクタンスより大きいインダクタンスを有する第1のインダクタと、
一端が前記第2のボンディングワイヤと前記第1の容量の接続点に接続され、他端が第2の容量を介して接地され、前記動作周波数において前記第2のトランジスタチップのソース-ドレイン間の寄生容量と並列共振するインダクタンスより大きいインダクタンスを有する第2のインダクタと、
前記第1のインダクタの他端と前記第2のインダクタの他端に接続されたバイアス回路とを備え、
前記第1の容量の容量値は、前記第2のボンディングワイヤのインダクタンスと共振するように選択され、
前記第1のインダクタは前記第1のトランジスタチップのソース-ドレイン間の寄生容量の大きさを等価的に低減し、
前記第2のインダクタは前記第2のトランジスタチップのソース-ドレイン間の寄生容量の大きさを等価的に低減し、
前記第1のトランジスタチップのソース-ドレイン間の寄生容量と、前記第2のトランジスタチップのソース-ドレイン間の寄生容量と、前記伝送線路と、前記第1のボンディングワイヤは、等価的に90度遅延回路を構成していることを特徴とするドハティ増幅器。 - 前記第1の容量と前記第2のボンディングワイヤの共振周波数は、前記ドハティ増幅器の動作周波数の中心周波数の±30%の範囲内であることを特徴とする請求項3に記載のドハティ増幅器。
- 前記伝送線路の他端及び前記第1の容量の他端と接地点との間に接続され、前記ドハティ増幅器の動作周波数の中心周波数で並列共振する並列共振回路を更に備えることを特徴とする請求項1~4の何れか1項に記載のドハティ増幅器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020159649A JP7024838B2 (ja) | 2020-09-24 | 2020-09-24 | ドハティ増幅器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020159649A JP7024838B2 (ja) | 2020-09-24 | 2020-09-24 | ドハティ増幅器 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020529218A Division JP6773256B1 (ja) | 2019-11-21 | 2019-11-21 | ドハティ増幅器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021083077A JP2021083077A (ja) | 2021-05-27 |
JP7024838B2 true JP7024838B2 (ja) | 2022-02-24 |
Family
ID=75965484
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020159649A Active JP7024838B2 (ja) | 2020-09-24 | 2020-09-24 | ドハティ増幅器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7024838B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPWO2023089796A1 (ja) * | 2021-11-22 | 2023-05-25 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005516515A (ja) | 2002-02-01 | 2005-06-02 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 半導体増幅器素子用の出力回路 |
US20120146723A1 (en) | 2010-12-10 | 2012-06-14 | Nxp B.V. | Radiofrequency amplifier |
WO2016203512A1 (ja) | 2015-06-15 | 2016-12-22 | 株式会社日立国際電気 | 電力増幅器及び無線送信器 |
JP2017501662A (ja) | 2014-01-06 | 2017-01-12 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | Doherty電力増幅器、通信デバイス、およびシステム |
JP2018074320A (ja) | 2016-10-27 | 2018-05-10 | サムソン エレクトロ−メカニックス カンパニーリミテッド. | ドハティ型増幅器 |
-
2020
- 2020-09-24 JP JP2020159649A patent/JP7024838B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005516515A (ja) | 2002-02-01 | 2005-06-02 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 半導体増幅器素子用の出力回路 |
US20120146723A1 (en) | 2010-12-10 | 2012-06-14 | Nxp B.V. | Radiofrequency amplifier |
JP2017501662A (ja) | 2014-01-06 | 2017-01-12 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | Doherty電力増幅器、通信デバイス、およびシステム |
WO2016203512A1 (ja) | 2015-06-15 | 2016-12-22 | 株式会社日立国際電気 | 電力増幅器及び無線送信器 |
JP2018074320A (ja) | 2016-10-27 | 2018-05-10 | サムソン エレクトロ−メカニックス カンパニーリミテッド. | ドハティ型増幅器 |
Also Published As
Publication number | Publication date |
---|---|
JP2021083077A (ja) | 2021-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6760668B2 (ja) | 組み合わせローパス・ハイパス段間回路を備えたハイブリッド電力増幅器回路またはシステムおよびその動作方法 | |
EP2195921B1 (en) | Integrated doherty amplifier | |
US7511575B2 (en) | High-frequency power amplifier | |
EP2458730B1 (en) | Radiofrequency amplifier | |
US7567128B2 (en) | Power amplifier suppressing radiation of second harmonic over wide frequency band | |
EP3493400A1 (en) | Multiple-path amplifier with series component along inverter between amplifier outputs | |
JP2004096379A (ja) | 高周波電力増幅器 | |
JP3062485B2 (ja) | 半導体デバイス | |
JP5424790B2 (ja) | 高出力増幅器 | |
JP7024838B2 (ja) | ドハティ増幅器 | |
JP6773256B1 (ja) | ドハティ増幅器 | |
JP7031751B2 (ja) | ドハティ増幅器 | |
US11677367B2 (en) | Power amplifier circuit | |
JP7418662B2 (ja) | ドハティ増幅器 | |
US20220407467A1 (en) | Doherty amplifier | |
US12028036B2 (en) | Power amplifier with harmonic filter | |
US20220360243A1 (en) | Power Amplifier with Harmonic Filter | |
WO2022180658A1 (ja) | 電力増幅器 | |
WO2023146402A1 (en) | Compact doherty amplifier having improved video bandwidth | |
CN114978065A (zh) | 混合多尔蒂功率放大器模块和包括该模块的基站 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200924 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210927 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211005 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211108 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220111 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220124 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7024838 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |