JP6829354B1 - 抵抗検査システム - Google Patents
抵抗検査システム Download PDFInfo
- Publication number
- JP6829354B1 JP6829354B1 JP2020188773A JP2020188773A JP6829354B1 JP 6829354 B1 JP6829354 B1 JP 6829354B1 JP 2020188773 A JP2020188773 A JP 2020188773A JP 2020188773 A JP2020188773 A JP 2020188773A JP 6829354 B1 JP6829354 B1 JP 6829354B1
- Authority
- JP
- Japan
- Prior art keywords
- inspection
- resistance
- value
- resistor
- sampling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000007689 inspection Methods 0.000 title claims abstract description 195
- 238000005070 sampling Methods 0.000 claims description 83
- 238000000034 method Methods 0.000 claims description 56
- 238000012795 verification Methods 0.000 claims description 26
- 230000002159 abnormal effect Effects 0.000 claims description 6
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 claims description 2
- 229910052799 carbon Inorganic materials 0.000 claims description 2
- 229910052751 metal Inorganic materials 0.000 claims description 2
- 239000002184 metal Substances 0.000 claims description 2
- 230000006978 adaptation Effects 0.000 abstract 1
- 230000009286 beneficial effect Effects 0.000 abstract 1
- 238000005265 energy consumption Methods 0.000 abstract 1
- 239000011800 void material Substances 0.000 description 28
- 230000006870 function Effects 0.000 description 9
- 239000003990 capacitor Substances 0.000 description 8
- 239000013078 crystal Substances 0.000 description 6
- 230000007547 defect Effects 0.000 description 6
- 238000006243 chemical reaction Methods 0.000 description 5
- 230000007613 environmental effect Effects 0.000 description 5
- 230000032683 aging Effects 0.000 description 4
- 101000908580 Homo sapiens Spliceosome RNA helicase DDX39B Proteins 0.000 description 3
- 102100021298 b(0,+)-type amino acid transporter 1 Human genes 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000977 initiatory effect Effects 0.000 description 2
- 101710178035 Chorismate synthase 2 Proteins 0.000 description 1
- 101710152694 Cysteine synthase 2 Proteins 0.000 description 1
- WHXSMMKQMYFTQS-UHFFFAOYSA-N Lithium Chemical compound [Li] WHXSMMKQMYFTQS-UHFFFAOYSA-N 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 230000001186 cumulative effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910052744 lithium Inorganic materials 0.000 description 1
- VCSAHSDZAKGXAT-AFEZEDKISA-M sodium;(z)-(1-carbamoyl-5-chloro-2-oxoindol-3-ylidene)-thiophen-2-ylmethanolate Chemical compound [Na+].C12=CC(Cl)=CC=C2N(C(=O)N)C(=O)\C1=C(/[O-])C1=CC=CS1 VCSAHSDZAKGXAT-AFEZEDKISA-M 0.000 description 1
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R27/00—Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
- G01R27/02—Measuring real or complex resistance, reactance, impedance, or other two-pole characteristics derived therefrom, e.g. time constant
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/25—Arrangements for measuring currents or voltages or for indicating presence or sign thereof using digital measurement techniques
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Testing Electric Properties And Detecting Electric Faults (AREA)
- Dc-Dc Converters (AREA)
- Measurement Of Resistance Or Impedance (AREA)
Abstract
Description
ことである。
中国特許出願CN201310054770X(名称:抵抗検査システム)
中国特許出願CN201210273406.8(名称:抵抗検査システム)
これらは、本発明に最も接近する従来の技術であると思われる。しかし、これらには、以
下の技術的欠陥が存在する。
検査のプロセスが複雑であり、検査のモジュールが多い。各検査モジュールのコストが高
い。
・技術的欠陥2
検査過程では、検査電源の信号への要求が高い。検査電源の信号に偏差があってはならな
い。検査電源の信号に偏差があれば、検査の結果に大きな偏差が存在する。たとえば5V
の電源にて検査を行う場合、電源の出力電圧が4Vへ変移したとすれば、検査不正確が発
生する。特に蓄電池を検査電源とする場合、電池残量が少ないほど、検査結果が不正確に
なる。
・技術欠陥3
検査は、低速であり、低効率である。
・技術欠陥4
検査過程では、環境温度への要求が高い。環境温度が大きく変化する場合、電源信号の変
移が発生し、検査の結果にミスが発生する。
・技術欠陥5
従来の検査マシンは、エージングを発見や回避することが難しい。検査マシンのエージン
グは、検査結果のミスに至る。
以上によれば、従来の技術は、高コスト、低効率、大誤差、高い環境要求、また標準ソー
スに対する高依頼性などの課題があり、改良する余地がある。
上記の問題を解決するために、以下の技術方案を採用する。
抵抗検査システムは、
前記抵抗検査システムは、制御モジュール(KZMK)、自己検査ボタン(CS1)、検
査ボタン(CS2)および検測モジュール(JCMK)を含み、
前記検測モジュール(JCMK)は、第1抵抗(R1)、第2抵抗(R2)および検査電
源を含み、
前記検測モジュール(JCMK)は、被査抵抗(RV1)の抵抗値が許容誤差の範囲内に
あるか否かを検査するものであり、
前記被査抵抗(RV1)の第2端と第1抵抗(R1)の第1端とが相互接続され、前記第
1抵抗(R1)の第2端と第2抵抗(R2)の第1端とが相互接続され、前記第1サンプ
リングノード(C1)と被査抵抗(RV1)の第2端とが相互接続され、前記第2サンプ
リングノード(C2)と第1抵抗(R1)の第2端とが相互接続され、前記第1電源ノー
ド(V1)と被査抵抗(RV1)の第1端とが相互接続され、前記第2電源ノード(V2
)と第2抵抗(R2)の第2端とが相互接続されており、
前記自己検査ボタン(CS1)と制御モジュール(KZMK)とが電気接続されており、
前記検査ボタン(CS2)と制御モジュール(KZMK)とが電気接続されており、
前記検測モジュール(JCMK)と制御モジュール(KZMK)とが電気接続されており
、
前記制御モジュール(KZMK)は数学計算回路を有しており、
前記制御モジュール(KZMK)は、以下の検査プロセスを含み、すなわち
ステップa1:検査電源の正極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の負極とを相互接続させることと、
ステップa2:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数H1上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数D1上で記
憶することと、
ステップa3:検査電源の負極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の正極とを相互接続させることと、
ステップa4:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数D2上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数H2上で記
憶することと、
ステップa5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
Y=|H2−H1|+|D2−D1|
の計算を行うことと、および
ステップa6:制御モジュール(KZMK)を呼び出し、Yの値が許容の誤差閾値より小
さいか否かを判断することであって、Yの値が許容の誤差閾値より小さければ、被査抵抗
(RV1)が合格であると判定し、一方、Yの値が許容の誤差閾値より小さくなければ、
被査抵抗(RV1)が不合格であると判定することと、を含み、
前記制御モジュール(KZMK)は、第1抵抗(R1)の抵抗値と第2抵抗(R2)の抵
抗値との差が検査要求に合致するか否かを検証するための、以下の自己検証の操作プロセ
スを含み、すなわち
ステップb1:検査電源の正極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の負極とを相互接続させることと、
ステップb2:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数T上で記憶す
ることと、
ステップb3:検査電源の負極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の正極とを相互接続させることと、
ステップb4:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数L上で記憶す
ることと、
ステップb5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
X=|T−L|
の計算を行うことと、および
ステップb6:制御モジュール(KZMK)を呼び出し、Xの値が許容の誤差閾値より小
さいか否かを判断すること出会って、Xの値が許容の誤差閾値より小さければ、第1抵抗
(R1)の抵抗値と第2抵抗(R2)の抵抗値との差が検査要求に合致し、検証の結果が
正常であると判定し、一方、Xの値が許容の誤差閾値より小さくなければ、第1抵抗(R
1)の抵抗値と第2抵抗(R2)の抵抗値との差が検査要求に合致しなく、検証の結果が
異常であると判定することと、を含み、
制御モジュール(KZMK)は以下の自己検査プロセスを含み、すなわち
ステップbz1:スタンダードサンプルを接続することであって、スタンダードサンプル
の第1端と第1電源ノード(V1)とを相互接続し、スタンダードサンプルの第2端と第
1サンプリングノード(C1)とを相互接続することと、
ステップbz2:自己検証の操作プロセスを起動して、検証の結果が異常であれば、自己
検証が失敗したと判明し、一方、検証の結果が正常であると、ステップbz3に進むこと
と、および
ステップbz3:検査プロセスを起動し、スタンダードサンプルを検査することであって
、検査の結果が不合格であれば、自己検査が失敗したと判明し、一方、検査の結果が合格
であれば、自己検査が成功したと判明することと、を含み、
制御モジュール(KZMK)は、以下のメインプロセスを含み、すなわち
ステップe1:制御モジュール(KZMK)は自己検査ボタン(CS1)の状態を取得し
て、自己検査ボタン(CS1)が押されていない状態であれば、ステップe2に進み、一
方、自己検査ボタン(CS1)が押されている状態であれば、ステップe4に進むことと
、
ステップe2:制御モジュール(KZMK)は検査ボタン(CS2)のボタン状態を取得
して、検査ボタン(CS2)が押されている状態で、解放されていなければ、ステップe
3に進み、検査ボタン(CS2)が解放されている状態であれば、ステップe5に進むこ
とと、
ステップe3:検査プロセスを起動し、検査プロセスが終了すると、ステップe5に進む
ことと、
ステップe4:自己検査プロセスを起動し、自己検査プロセスが終了すると、ステップe
5に進むことと、および
ステップe5:ステップe1に進むこととを、含む。
好ましくは、提示モジュール(TSMK)をさらに含み、前記提示モジュール(TSMK
)は表示装置を含み、前記表示装置は赤色LEDライトと緑色LEDライトを含み、自己
検査プロセスでは自己検査が失敗したら、赤色LEDライトを点灯し、一方、自己検査が
成功したら、緑色LEDライトを点灯する。
好ましくは、前記抵抗検査システムは提示モジュール(TSMK)をさらに含み、提示モ
ジュール(TSMK)は表示装置を含み、前記表示装置は検査プロセスの検査結果を表示
することができる。
本発明の利点は、先行技術に比べて、以下の有利な効果がある。
1、新しい技術思想を提出している。
2、本発明は、検査のプロセスが簡単で、検査モジュールが少なくて、各モジュールその
ものも特に簡単なものである。ハードウェアのコストが低い。
3、本発明の検査過程では、電源信号への要求が低くて、標準ソースが要らなくいため、
検査電源の電圧値に偏差があったとしても、波動がなければ、電源信号の値にかかわらず
、正確的な検査結果を得られる。本発明は、電源からの制限が小さくて、多種類の電源に
適合することができる。特に時間を経て変移するリチウム電源などの電源に適合すること
ができる。
4、本発明は、検査が高速で、高効率である。
5、本発明の検査過程では、環境温度への要求が低くて、環境温度が発生したとしても、
検査結果の正確性を影響することなく、広範囲的適応性を有する。
6、本発明は、自己検査の機能を有するので、早めに部品などのエージングを検出するこ
とができる。効果的に部品のエージングによる不都合で検査結果にミスが発生するなどを
回避することができる。よって、良品へは不良品が混ぜるなどの欠陥も克服することがで
きるので、本発明は正確性を向上する。
7.本発明は、部品が少ないため、検査過程では省エネルギーが可能となる。
8、本発明は、部品が少なくて、累積誤差が小さいため、本発明の検査精度が高い。
以上によれば、本発明は、低コスト、広範囲的適応性、高効率、高正確性、低電力消費性
、高精度などの利点を有する。
図1〜6に示すように、抵抗検査システムは、
前記抵抗検査システムは、制御モジュール(KZMK)、自己検査ボタン(CS1)、検
査ボタン(CS2)および検測モジュール(JCMK)を含み、
前記検測モジュール(JCMK)は、第1抵抗(R1)、第2抵抗(R2)および検査電
源を含み、
前記検測モジュール(JCMK)は、被査抵抗(RV1)の抵抗値が許容誤差の範囲内に
あるか否かを検査するものであり、
前記被査抵抗(RV1)の第2端と第1抵抗(R1)の第1端とが相互接続され、前記第
1抵抗(R1)の第2端と第2抵抗(R2)の第1端とが相互接続され、前記第1サンプ
リングノード(C1)と被査抵抗(RV1)の第2端とが相互接続され、前記第2サンプ
リングノード(C2)と第1抵抗(R1)の第2端とが相互接続され、前記第1電源ノー
ド(V1)と被査抵抗(RV1)の第1端とが相互接続され、前記第2電源ノード(V2
)と第2抵抗(R2)の第2端とが相互接続されており、
前記自己検査ボタン(CS1)と制御モジュール(KZMK)とが電気接続されており、
前記検査ボタン(CS2)と制御モジュール(KZMK)とが電気接続されており、
前記検測モジュール(JCMK)と制御モジュール(KZMK)とが電気接続されており
、
前記制御モジュール(KZMK)は数学計算回路を有しており、
前記制御モジュール(KZMK)は、以下の検査プロセスを含み、すなわち
ステップa1:検査電源の正極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の負極とを相互接続させることと、
ステップa2:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数H1上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数D1上で記
憶することと、
ステップa3:検査電源の負極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の正極とを相互接続させることと、
ステップa4:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数D2上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数H2上で記
憶することと、
ステップa5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
Y=|H2−H1|+|D2−D1|
の計算を行うことと、および
ステップa6:制御モジュール(KZMK)を呼び出し、Yの値が許容の誤差閾値より小
さいか否かを判断することであって、Yの値が許容の誤差閾値より小さければ、被査抵抗
(RV1)が合格であると判定し、一方、Yの値が許容の誤差閾値より小さくなければ、
被査抵抗(RV1)が不合格であると判定することと、を含み、
前記制御モジュール(KZMK)は、第1抵抗(R1)の抵抗値と第2抵抗(R2)の抵
抗値との差が検査要求に合致するか否かを検証するための、以下の自己検証の操作プロセ
スを含み、すなわち
ステップb1:検査電源の正極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の負極とを相互接続させることと、
ステップb2:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数T上で記憶す
ることと、
ステップb3:検査電源の負極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の正極とを相互接続させることと、
ステップb4:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数L上で記憶す
ることと、
ステップb5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
X=|T−L|
の計算を行うことと、および
ステップb6:制御モジュール(KZMK)を呼び出し、Xの値が許容の誤差閾値より小
さいか否かを判断すること出会って、Xの値が許容の誤差閾値より小さければ、第1抵抗
(R1)の抵抗値と第2抵抗(R2)の抵抗値との差が検査要求に合致し、検証の結果が
正常であると判定し、一方、Xの値が許容の誤差閾値より小さくなければ、第1抵抗(R
1)の抵抗値と第2抵抗(R2)の抵抗値との差が検査要求に合致しなく、検証の結果が
異常であると判定することと、を含み、
制御モジュール(KZMK)は以下の自己検査プロセスを含み、すなわち
ステップbz1:スタンダードサンプルを接続することであって、スタンダードサンプル
の第1端と第1電源ノード(V1)とを相互接続し、スタンダードサンプルの第2端と第
1サンプリングノード(C1)とを相互接続することと、
ステップbz2:自己検証の操作プロセスを起動して、検証の結果が異常であれば、自己
検証が失敗したと判明し、一方、検証の結果が正常であると、ステップbz3に進むこと
と、および
ステップbz3:検査プロセスを起動し、スタンダードサンプルを検査することであって
、検査の結果が不合格であれば、自己検査が失敗したと判明し、一方、検査の結果が合格
であれば、自己検査が成功したと判明することと、を含み、
制御モジュール(KZMK)は、以下のメインプロセスを含み、すなわち
ステップe1:制御モジュール(KZMK)は自己検査ボタン(CS1)の状態を取得し
て、自己検査ボタン(CS1)が押されていない状態であれば、ステップe2に進み、一
方、自己検査ボタン(CS1)が押されている状態であれば、ステップe4に進むことと
、
ステップe2:制御モジュール(KZMK)は検査ボタン(CS2)のボタン状態を取得
して、検査ボタン(CS2)が押されている状態で、解放されていなければ、ステップe
3に進み、検査ボタン(CS2)が解放されている状態であれば、ステップe5に進むこ
とと、
ステップe3:検査プロセスを起動し、検査プロセスが終了すると、ステップe5に進む
ことと、
ステップe4:自己検査プロセスを起動し、自己検査プロセスが終了すると、ステップe
5に進むことと、および
ステップe5:ステップe1に進むこととを、含む。
を含み、前記表示装置は赤色LEDライトと緑色LEDライトを含み、自己検査プロセス
では自己検査が失敗したら、赤色LEDライトを点灯し、一方、自己検査が成功したら、
緑色LEDライトを点灯する。
実施例1のもとで、実施例2はさらに以下のように実施する。
図7に示されるように、抵抗検査回路は、マクロプロセッサU1、第1コンデンサC11
、第2コンデンサC21、結晶発振器CRYSTAL、第3抵抗R3、第4抵抗R4、自
己検査ボタンCS1、検査ボタンCS2、および電源BAT1、第1抵抗R1、第2抵抗
R2、赤色LEDライトD11、緑色LEDライトD21、第1サンプリングノードC1
、第2サンプリングノードC2、第1電源ノードV1、第2電源ノードV2、第1アクセ
スポイントIN1および第2アクセスポイントIN2を含む。
第1コンデンサC11の第1端とグラウンドGNDとが相互接続され、第1コンデンサC
11の第2端とマクロプロセッサU1の第13ピンとが相互接続されている。
第2コンデンサC21の第1端とグラウンドGNDとが相互接続され、第2コンデンサC
21の第2端とマクロプロセッサU1の第14ピンとが相互接続されている。
結晶発振器CRYSTALの第1端と第1コンデンサC11の第2端とが相互接続され、
結晶発振器CRYSTALの第2端と第2コンデンサC1の第2端とが相互接続されてい
る。
第3抵抗R3の第1端と電源ノードVCCとが相互接続され、第3抵抗R3の第2端とマ
クロプロセッサU1の第19ピンとが相互接続されている。
第4抵抗R4の第1端と電源ノードVCCとが相互接続され、第4抵抗R4の第2端とマ
クロプロセッサU1の第20ピンとが相互接続されている。
電源BAT1の第1端と電源ノードVCCとが相互接続され、電源BAT1の第2端とグ
ラウンドGNDとが相互接続されている。
自己検査ボタンCS1の第1端とマクロプロセッサU1の第19ピンとが相互接続され、
自己検査ボタンCS1の第2端とグラウンドGNDとが相互接続されている。
検査ボタンCS2の第1端とマクロプロセッサU1の第20ピンとが相互接続され、検査
ボタンCS2の第2端とグラウンドGNDとが相互接続されている。
緑色LEDライトD21の正極とノードDP1とが相互接続され、緑色LEDライトD2
1の負極とグラウンドGNDとが相互接続され、赤色LEDライトD11の正極とノード
DP2とが相互接続され、赤色LEDライトD11の負極とグラウンドGNDとが相互接
続されている。
第1抵抗R1の第1端と第1サンプリングノードC1とが相互接続され、第1抵抗R1の
第2端と第2サンプリングノードC2とが相互接続され、第2抵抗R2の第1端と第2サ
ンプリングノードC2とが相互接続され、第2抵抗R2の第1端と第2電源ノードV2と
が相互接続され、第1抵抗R1の第1端と第1アクセスポイントIN1とが相互接続され
、第1電源ノードV1と第2アクセスポイントIN2とが相互接続されている。
第1アクセスポイントIN1および第2アクセスポイントIN2を介して被査抵抗RV1
やスタンダードサンプルへアクセスする。
マクロプロセッサU1は番型PIC16F877とする。本実施例のマクロプロセッサU
1のソースコードは、下記のとおりである。
#include <pic.h>
#include "main.h"
#include <xc.h>
#include <stdio.h>
#include <stdlib.h>
#include "config.h"
void GPIO_Init(void); //IO初期化
void AD_Init(void); //AD初期化
void Auto_SelfTest(void); //自己校正関数
void LED_Display(void); //ランプ表示関数
void Test_Mode(void); //テストモード
void AD_Convert1(unsigned char direction);//テストフローのADサンプル関数
void AD_Convert2(unsigned char direction);//自己キャリブレーションフローのADサン
プリング関数
void Calculate_Data(void); //誤差計算
unsigned int Voltage_X_Data = 1; //1%の誤差を表します
unsigned long Error_Percent = 10; //10%の誤差を表します
unsigned int T_Value = 0; // C 2の電圧値は100倍大きくなります
unsigned int L_Value = 0; // C 2の電圧値は100倍大きくなります
unsigned int H1_Value = 0; //H 1に対応して、データは100倍拡大します
unsigned int D1_Value = 0; //D 1に対応して、データは100倍拡大します
unsigned int D2_Value = 0; //D2 に対応して、データは100倍拡大します
unsigned int H2_Value = 0; //H2 に対応して、データは100倍拡大します
unsigned int X_Value = 0; //自己キャリブレーションフローの誤差値
unsigned int Y_Value = 0; //テストフローの誤差値
unsigned char Test_Result = 0; //テストモードの結論:1が合格を示し、0は不合
格を表します
unsigned char SelfTest_Flag = 0; //自己検査結果フラグ:1は正常を表し、0は正常で
はないことを示す
/***********************主函数******************/
int main(int argc, char** argv)
{
AD_Init(); //ADサンプリング初期化
GPIO_Init(); //IO口初期化
DP1 = 0; //青信号の初期化、消灯
DP2 = 0; //赤信号初期化、消灯
while(1)
{
if (Key_CS1 == 0) //キーCS 1を押して、セルフチェックを開始します
{
Auto_SelfTest(); //自己検証モード
if (SelfTest_Flag == 1) Test_Mode(); //チェックが正常で、テス
トモードに入ります
}
else
{
if (Key_CS2 == 0) //CS 2ボタンを押して、テスト開始
{
Test_Mode(); //テストモードに入り
ます
}
}
}
/*******************AD初始化函数****************/
void AD_Init(void)
{
TRISA = 0x03; //RA0 RA1 input mode
ADCON1 = 0x8D; //右揃え,ADCS2=0,1101
}
/*******************自己検証プロセス********************/
void Auto_SelfTest(void)
{
unsigned int X_Data_Per;
TRISA = 0x02;
RA0 = 1; //C 1出力ハイレベル
Set_V2 = 0; //V 2出力ローレベル
AD_Convert2(Left);
RA0 = 0; //C 1出力低レベル
Set_V2 = 1; //V 2出力ハイレベル
AD_Convert2(Right);
if (T_Value >= L_Value)
{
X_Value = T_Value - L_Value;
}
else
{
X_Value = L_Value - T_Value;
}
X_Data_Per = X_Value/5; // 電圧差/5V=誤差
if (X_Data_Per <= Voltage_X_Data)
{
SelfTest_Flag = 1; //自己検証が正常である
DP2 =0; //赤信号が消える
}
else
{
SelfTest_Flag = 0; //自己検証異常
DP2 =1; //赤信号が明るい
}
}
/*****************AD転化2流程*******************/
void AD_Convert2(unsigned char direction)
{
unsigned int AD_Value;
ADCON0 = 0x49; //ADCS1:ADCS0=01 fosc/8,AN1,,A/D On
GO = 1; //AD変換を開始
while(GO); //ADサンプリングカウント待ち
AD_Value = ADRESH; //ADデータ上位読み出す
AD_Value = AD_Value<<8|ADRESL; //サンプリングしたデータをAD_Valueに保存します。
if (direction == Left)
{
T_Value= ((unsigned long) AD_Value)*500/1023;
}
else
{
L_Value= ((unsigned long) AD_Value)*500/1023;
}
}
/**************AD転化1流程*****************/
void AD_Convert1(unsigned char direction)
{
unsigned int AD_Value;
ADCON0 = 0x41; //ADCS1:ADCS0=01 fosc/8,AN0,,A/D On
GO = 1; //AD変換を開始
while(GO); //ADサンプリングカウント待ち
AD_Value = ADRESH; //ADデータ上位読みだし
AD_Value = AD_Value<<8|ADRESL; //サンプリングしたデータをAD_Valueに保存します。
if (direction == Left)
{
H1_Value = ((unsigned long) AD_Value)*500/1023;
}
else
{
D2_Value= ((unsigned long) AD_Value)*500/1023;
}
ADCON0 = 0x49; //ADCS1:ADCS0=01 fosc/8,AN1,,A/D On
GO = 1; //AD変換を開始
while(GO); //ADサンプリングカウント待ち
AD_Value = ADRESH; //ADデータ上位読みだし
AD_Value = AD_Value<<8|ADRESL; //サンプリングしたデータをAD_Valueに保存します。
if (direction == Left)
{
D1_Value = ((unsigned long) AD_Value)*500/1023;
}
else
{
H2_Value = ((unsigned long) AD_Value)*500/1023;
}
}
/*******************テストの流れ********************/
void Test_Mode(void)
{
TRISA |= 0x03; //RA 0、RA 1はAD入力とする
Set_V1 = 1; //V1ハイレベル
Set_V2 = 0; //V2低レベル
AD_Convert1(Left);
Set_V1 = 0; //V1低レベル
Set_V2 = 1; //V2ハイレベル
AD_Convert1(Right);
Calculate_Data(); //誤差値の計算
LED_Display(); //ランプ表示関数
}
void LED_Display(void)
{
if (Test_Result == 1)
{
DP1 =1; //信号が青になる
DP2 =0; //赤信号が消える
}
else
{
DP1 =0; //青信号が消える
DP2 =1; //赤信号が明るい
}
}
/********************IO口初期化*****************/
void GPIO_Init(void)
{
TRISB = 0x00; //RC ポート出力
TRISD = 0xff; //RD ポート入力
}
/********************誤差計算*******************/
void Calculate_Data(void)
{
unsigned long Range; //誤差範囲
if (H2_Value >= H1_Value)
{
if (D2_Value >= D1_Value)
{
Y_Value = H2_Value - H1_Value + D2_Value - D1_Value;
}
else
{
Y_Value = H2_Value - H1_Value + D1_Value - D2_Value;
}
}
else
{
if (D2_Value >= D1_Value)
{
Y_Value = H1_Value - H2_Value + D2_Value - D1_Value;
}
else
{
Y_Value = H1_Value - H2_Value + D1_Value - D2_Value;
}
}
Range = ((1000-(100-Error_Percent)*10)*1000/(2000+(100-Error_Percent)*10));
if (Y_Value < Range)
{
Test_Result = 1; //合格
}
else
{
Test_Result = 0; //不合格
}
}
#ifndef XC_HEADER_TEMPLATE_H
#define XC_HEADER_TEMPLATE_H
#include <xc.h> // include processor files - each processor file is guarded.
#ifdef __cplusplus
extern "C" {
#endif /* __cplusplus */
#ifdef __cplusplus
}
#endif /* __cplusplus */
#endif /* XC_HEADER_TEMPLATE_H */
/*******************????***********************************/
#define Key_CS1 RD0 //CS1ボタン
#define Key_CS2 RD1 //CS2ボタン
/*******************????***********************************/
#define DP1 RB4 //DP1ランプ
#define DP2 RB5 //DP2ランプ
#define Set_V1 RB1//V1レベル設定脚
#define Set_V2 RB2//V2レベル設定脚
#define Left 1 //V 1高レベル、V 2低レベル
#define Right 0 //V 2ハイレベル、V1ローレベル
// CONFIG
#pragma config FOSC = HS // Oscillator Selection bits (HS oscillator)
#pragma config WDTE = OFF // Watchdog Timer Enable bit (WDT disabled)
#pragma config PWRTE = OFF // Power-up Timer Enable bit (PWRT disabled)
#pragma config CP = OFF // FLASH Program Memory Code Protection bits (Co
de protection off)
#pragma config BOREN = ON // Brown-out Reset Enable bit (BOR enabled)
#pragma config LVP = ON // Low Voltage In-Circuit Serial Programming Ena
ble bit (RB3/PGM pin has PGM function; low-voltage programming enabled)
#pragma config CPD = OFF // Data EE Memory Code Protection (Code Protecti
on off)
#pragma config WRT = ON // FLASH Program Memory Write Enable (Unprotecte
d program memory may be written to by EECON control)
#include <xc.h>ソースコードの終了。
これに限定されるものではない。本発明の技術分野に精通している技術者は、本発明が開
示した技術範囲内にあり、本発明の技術案及びその改善の構想に従って、同等に代替また
は変更される本発明の保護範囲内に含まれるべきであると理解すべきである。
Claims (10)
- 抵抗検査システムであって、
前記抵抗検査システムは、制御モジュール(KZMK)、自己検査ボタン(CS1)、検
査ボタン(CS2)および検測モジュール(JCMK)を含み、
前記検測モジュール(JCMK)は、第1抵抗(R1)、第2抵抗(R2)および検査電
源を含み、
前記検測モジュール(JCMK)は、被査抵抗(RV1)の抵抗値が許容誤差の範囲内に
あるか否かを検査し、
前記被査抵抗(RV1)の第2端と第1抵抗(R1)の第1端とが相互接続され、前記第
1抵抗(R1)の第2端と第2抵抗(R2)の第1端とが相互接続され、前記第1サンプ
リングノード(C1)と被査抵抗(RV1)の第2端とが相互接続され、前記第2サンプ
リングノード(C2)と第1抵抗(R1)の第2端とが相互接続され、前記第1電源ノー
ド(V1)と被査抵抗(RV1)の第1端とが相互接続され、前記第2電源ノード(V2
)と第2抵抗(R2)の第2端とが相互接続されており、
前記自己検査ボタン(CS1)と制御モジュール(KZMK)とが電気接続されており、
前記検査ボタン(CS2)と制御モジュール(KZMK)とが電気接続されており、
前記検測モジュール(JCMK)と制御モジュール(KZMK)とが電気接続されており
、
前記制御モジュール(KZMK)は数学計算回路を有しており、
前記制御モジュール(KZMK)は、以下の検査プロセスを含み、すなわち
ステップa1:検査電源の正極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の負極とを相互接続させることと、
ステップa2:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数H1上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数D1上で記
憶することと、
ステップa3:検査電源の負極と第1電源ノード(V1)とを相互接続させ、第2電源ノ
ード(V2)と検査電源の正極とを相互接続させることと、
ステップa4:ADサンプリングによって第1サンプリングノード(C1)の電圧値をサ
ンプリングするとともに、第1サンプリングノード(C1)の電圧値を変数D2上で記憶
すること、およびADサンプリングによって第2サンプリングノード(C2)の電圧値を
サンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数H2上で記
憶することと、
ステップa5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
Y=|H2−H1|+|D2−D1|
で計算を行うことと、および
ステップa6:制御モジュール(KZMK)を呼び出し、Yの値が許容の誤差閾値より小
さいか否かを判断することであって、Yの値が許容の誤差閾値より小さければ、被査抵抗
(RV1)が合格であると判定し、一方、Yの値が許容の誤差閾値より小さくなければ、
被査抵抗(RV1)が不合格であると判定することと、を含み、
前記制御モジュール(KZMK)は、第1抵抗(R1)の抵抗値と第2抵抗(R2)の抵
抗値との差が検査要求に合致するか否かを検証するために、以下の自己検証の操作プロセ
スを含み、すなわち、
ステップb1:検査電源の正極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の負極とを相互接続させることと、
ステップb2:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数Tに記憶する
ことと、
ステップb3:検査電源の負極と第1サンプリングノード(C1)とを相互接続させ、第
2電源ノード(V2)と検査電源の正極とを相互接続させることと、
ステップb4:ADサンプリングによって第2サンプリングノード(C2)の電圧値をサ
ンプリングするとともに、第2サンプリングノード(C2)の電圧値を変数Lに記憶する
ことと、
ステップb5:制御モジュール(KZMK)の数学計算回路を呼び出し、下式
X=|T−L|
で計算を行うことと、および
ステップb6:制御モジュール(KZMK)を呼び出し、Xの値が許容の誤差閾値より小
さいか否かを判断し、Xの値が許容の誤差閾値より小さければ、第1抵抗(R1)の抵抗
値と第2抵抗(R2)の抵抗値との差が検査要求に合致し、検証の結果が正常であると判
定し、一方、Xの値が許容の誤差閾値より小さくなければ、第1抵抗(R1)の抵抗値と
第2抵抗(R2)の抵抗値との差が検査要求に合致せず、検証の結果が異常であると判定
することと、を含み、
制御モジュール(KZMK)は以下の自己検査プロセスを含み、すなわち
ステップbz1:スタンダードサンプルを接続することであって、スタンダードサンプル
の第1端と第1電源ノード(V1)とを相互接続し、スタンダードサンプルの第2端と第
1サンプリングノード(C1)とを相互接続することと、
ステップbz2:自己検証の操作プロセスを起動して、検証の結果が異常であれば、自己
検証が失敗したと判明し、一方、検証の結果が正常であれば、ステップbz3に進むこと
と、および
ステップbz3:検査プロセスを起動し、スタンダードサンプルを検査し、検査の結果が
不合格であれば、自己検査が失敗したと判明し、一方、検査の結果が合格であれば、自己
検査が成功したと判明することと、を含み、
制御モジュール(KZMK)は、以下のメインプロセスを含み、すなわち、
ステップe1:制御モジュール(KZMK)は自己検査ボタン(CS1)の状態を取得し
て、自己検査ボタン(CS1)が押されていない状態であれば、ステップe2に進み、一
方、自己検査ボタン(CS1)が押されている状態であれば、ステップe4に進むことと
、
ステップe2:制御モジュール(KZMK)は検査ボタン(CS2)のボタン状態を取得
して、検査ボタン(CS2)が押されている状態で、解放されていなければ、ステップe
3に進み、検査ボタン(CS2)が解放されている状態であれば、ステップe5に進むこ
とと、
ステップe3:検査プロセスを起動し、検査プロセスが終了すると、ステップe5に進む
ことと、
ステップe4:自己検査プロセスを起動し、自己検査プロセスが終了すると、ステップe
5に進むことと、および
ステップe5:ステップe1に進むこととを、含む、
ことを特徴とする抵抗検査システム。 - 提示モジュール(TSMK)をさらに含み、前記提示モジュール(TSMK)は表示装置
を含み、前記表示装置は赤色LEDライトと緑色LEDライトを含み、自己検査プロセス
では自己検査が失敗したら、赤色LEDライトを点灯し、一方、自己検査が成功したら、
緑色LEDライトを点灯することを特徴とする請求項1に記載の抵抗検査システム。 - 前記抵抗検査システムは提示モジュール(TSMK)をさらに含み、提示モジュール(T
SMK)は表示装置を含み、前記表示装置は検査プロセスの検査結果を表示することを特
徴とする請求項2に記載の抵抗検査システム。 - 前記第1抵抗(R1)と第2抵抗(R2)はいずれも炭素膜抵抗とすることを特徴とする
請求項1に記載の抵抗検査システム。 - 前記第1抵抗(R1)と第2抵抗(R2)はいずれも金属膜抵抗とすることを特徴とする
請求項1に記載の抵抗検査システム。 - 前記検査電源はスイッチ電源とすることを特徴とする請求項1に記載の抵抗検査システム
。 - 前記検査電源は蓄電源とすることを特徴とする請求項1に記載の抵抗検査システム。
- 前記自己検査ボタン(CS1)はタッチスイッチとすることを特徴とする請求項1に記載
の抵抗検査システム。 - 前記検査ボタン(CS2)はタッチスイッチとすることを特徴とする請求項1に記載の抵
抗検査システム。 - 前記ADサンプリングは独立のADサンプリングチップを用いることを特徴とする請求項
1に記載の抵抗検査システム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010801721.8 | 2020-08-11 | ||
CN202010801721.8A CN112034255A (zh) | 2020-08-11 | 2020-08-11 | 一种电阻测试系统 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6829354B1 true JP6829354B1 (ja) | 2021-02-10 |
JP2022032912A JP2022032912A (ja) | 2022-02-25 |
Family
ID=73577325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020188773A Active JP6829354B1 (ja) | 2020-08-11 | 2020-11-12 | 抵抗検査システム |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP6829354B1 (ja) |
CN (1) | CN112034255A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117233515B (zh) * | 2023-11-13 | 2024-02-13 | 广东电网有限责任公司佛山供电局 | 一种出口压板状态测量方法和系统 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04248472A (ja) * | 1991-01-25 | 1992-09-03 | John Fluke Mfg Co Inc | 抵抗値測定方法 |
WO2011151856A1 (ja) * | 2010-05-31 | 2011-12-08 | 株式会社アドバンテスト | 測定装置および測定方法 |
JP2012225791A (ja) * | 2011-04-20 | 2012-11-15 | Hioki Ee Corp | 抵抗測定装置 |
JP2013061303A (ja) * | 2011-09-15 | 2013-04-04 | Hashimoto Denshi Kogyo Kk | 低抵抗体の良否検査装置 |
-
2020
- 2020-08-11 CN CN202010801721.8A patent/CN112034255A/zh not_active Withdrawn
- 2020-11-12 JP JP2020188773A patent/JP6829354B1/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04248472A (ja) * | 1991-01-25 | 1992-09-03 | John Fluke Mfg Co Inc | 抵抗値測定方法 |
WO2011151856A1 (ja) * | 2010-05-31 | 2011-12-08 | 株式会社アドバンテスト | 測定装置および測定方法 |
JP2012225791A (ja) * | 2011-04-20 | 2012-11-15 | Hioki Ee Corp | 抵抗測定装置 |
JP2013061303A (ja) * | 2011-09-15 | 2013-04-04 | Hashimoto Denshi Kogyo Kk | 低抵抗体の良否検査装置 |
Also Published As
Publication number | Publication date |
---|---|
CN112034255A (zh) | 2020-12-04 |
JP2022032912A (ja) | 2022-02-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20080007544A (ko) | 시험 장치 및 시험 방법 | |
JP6829354B1 (ja) | 抵抗検査システム | |
CN107678909B (zh) | 一种服务器中监控芯片配置状态的电路及方法 | |
US7368932B2 (en) | Testing device for printed circuit board | |
CN111856243B (zh) | 一种自动化电流测量精度测试系统及方法 | |
CN102901905A (zh) | 一种并行总线测试装置及方法 | |
CN110570897B (zh) | 存储器检测系统、存储器检测方法及错误映射表建立方法 | |
JP6899067B1 (ja) | 抵抗検査方法 | |
CN101436435B (zh) | 电熔丝的自我测试及修补 | |
CN110261761B (zh) | 一种基于fpga电气信号检测的主板自检装置及方法 | |
US7253604B2 (en) | Assembled capacitor polarity automatic inspecting method and system | |
TWI822999B (zh) | 電子設備及其診斷方法 | |
CN218122120U (zh) | 一种主板故障的检测装置 | |
CN203191481U (zh) | 逆变器老化测试系统 | |
JP2735010B2 (ja) | 半導体装置及びその試験方法 | |
CN112067897A (zh) | 一种电阻测试电路 | |
CN113448781B (zh) | 一种通用输入输出接口的测试方法、装置及设备 | |
CN115617583A (zh) | 一种板卡io状态自校验方案 | |
CN114994586B (zh) | 一种蓄电池巡检仪检验验证装置与方法 | |
CN201107774Y (zh) | Spi检测卡 | |
CN110334417B (zh) | 一种otp单片机量产可测试性集成电路及其设计方法 | |
CN118465622A (zh) | 一种多种类模组导通测试装置及测试方法 | |
CN118555192A (zh) | 一种通信链路的故障定位方法以及装置、设备、介质 | |
CN115932553A (zh) | 一种无图纸的电路板检测方法及检测设备 | |
TWI412926B (zh) | 測試裝置的識別碼的自動配置方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201113 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20201113 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20201203 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20201208 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201215 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6829354 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |