JP6821825B2 - Ldpc符号の階層的復号の方法及びそのための装置 - Google Patents

Ldpc符号の階層的復号の方法及びそのための装置 Download PDF

Info

Publication number
JP6821825B2
JP6821825B2 JP2019548987A JP2019548987A JP6821825B2 JP 6821825 B2 JP6821825 B2 JP 6821825B2 JP 2019548987 A JP2019548987 A JP 2019548987A JP 2019548987 A JP2019548987 A JP 2019548987A JP 6821825 B2 JP6821825 B2 JP 6821825B2
Authority
JP
Japan
Prior art keywords
check
node
nodes
syndrome
variable
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2019548987A
Other languages
English (en)
Other versions
JP2020511079A (ja
Inventor
カンソク ノ
カンソク ノ
トンキュ キム
トンキュ キム
ミョンチン キム
ミョンチン キム
サンリム イ
サンリム イ
ホチェ イ
ホチェ イ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Electronics Inc
Original Assignee
LG Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Electronics Inc filed Critical LG Electronics Inc
Publication of JP2020511079A publication Critical patent/JP2020511079A/ja
Application granted granted Critical
Publication of JP6821825B2 publication Critical patent/JP6821825B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0052Realisations of complexity reduction techniques, e.g. pipelining or use of look-up tables
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1128Judging correct decoding and iterative stopping criteria other than syndrome check and upper limit for decoding iterations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • H03M13/1131Scheduling of bit node or check node processing
    • H03M13/114Shuffled, staggered, layered or turbo decoding schedules
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/118Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure
    • H03M13/1185Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal
    • H03M13/1188Parity check matrix structured for simplifying encoding, e.g. by having a triangular or an approximate triangular structure wherein the parity-check matrix comprises a part with a double-diagonal wherein in the part with the double-diagonal at least one column has an odd column weight equal or greater than three
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6575Implementations based on combinatorial logic, e.g. Boolean circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0041Arrangements at the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0061Error detection codes

Description

本発明は、無線通信システム上におけるチャネル符号の復号方法に関し、特に、LDPC(Low-Density Parity-Check)符号の階層的復号(layered decoding)方法及びそのための装置に関する。
無線通信システムが音声やデータなどの多様な種類の通信サービスを提供するために広範囲に展開されている。一般に、無線通信システムは利用可能なシステムリソース(帯域幅、送信パワーなど)を共有して複数ユーザとの通信を支援可能な多元接続(multiple access)システムである。多元接続システムの例としては、CDMA(code division multiple access)システム、FDMA(frequency division multiple access)システム、TDMA(time division multiple access)システム、OFDMA(orthogonal frequency division multiple access)システム、SC−FDMA(single carrier frequency division multiple access)システムなどがある。
上述した通信システムだけではなく、放送システムにおいても、チャネル符号(channel code)が必須として用いられている。チャネル符号の一般的な構成方法の例示として、送信端が符号化器を用いて入力シンボルに対して符号化を行い、符号化されたシンボルを送信することができる。また、例えば、受信端は、符号化されたシンボルを受信して、受信したシンボルに対して復号を行い、入力シンボルを復元することができる。この場合、入力シンボルのサイズと符号化されたシンボルのサイズは、通信システムに応じてその定義が異なってもよい。例えば、3GPP(3rd Generation Partnership Project)のLTE(Long Term Evolution)通信システムにおいて用いられるデータ情報用ターボ(turbo)符号において、入力シンボルのサイズは、最大6144ビットであり、符号化されたシンボルのサイズは、18432(6144*3)ビットである。LTE通信システムにおけるターボ符号化は、3GPP技術規格36.212を参照することができる。
しかし、LTEターボ符号は、符号の構造上、SNR(Signal to Noise Ratio)が増加しても、所定領域から外れると、性能改善の効果が少ない。これに関連して、より誤り発生率の低い符号を用いることが考えられるが、この場合、複雑度が増加するという問題点がある。
通信システムにおいて、高い誤り率は不要なデータの再送信とチャネル受信の失敗をもたらす可能性がある。また、過度に高い複雑度の符号は、基地局と端末の負荷を増加させるだけではなく、送受信の遅延をもたらす。特に、さらに早いデータの送受信が求められる次世代通信システムにおいては、上述した問題点の解決が要求される。よって、誤り率を低下させると共に、低い複雑度を有する符号化方法が求められる。
特に、現在のLTEターボ符号は、情報のサイズが増加すると、エラーフロア(error floor)が発生するという問題点がある。よって、URR(Ultra Reliable Radio)及びLLR(Low Latency Radio)を満たすチャネル符号化方法が求められる。
本発明は、上述した問題点を解決するために考案されたものであって、本発明の目的は、電力消費及び遅延が減少されたLDPC符号の復号方法を提供することである。
本発明の別の目的は、このような方法を支援する装置を提供することである。
本発明が遂げようとする技術的課題は、以上で言及した技術的課題に制限されず、言及していない他の技術的課題は、以下の本発明の実施例から本発明が属する技術分野における通常の知識を有する者には明確に理解されるであろう。
上述した課題を解決するための本発明のLDPC(Low Density Parity Check)符号の階層的復号(layered decoding)方法は、入力信号から尤度比(Log Likelihood)の値を算出するステップと、前記尤度比の値に基づいて複数の変数ノードを初期化するステップと、シンドロームチェック(syndrome check)に基づいて、前記入力信号に対する復号の成功又は失敗が決定されるまで、パリティチェック行列(Parity Check Matrix)及び前記複数の変数ノードの値に基づく複数のチェックノードの更新と前記パリティチェック行列及び前記複数のチェックノードの値に基づく前記複数の変数ノードの更新とを繰り返すステップと、を含み、前記繰り返すステップは、前記複数の変数ノードを順次に更新して、1つの変数ノードが更新される度に、前記複数のチェックノードに対するシンドロームチェックを行うステップを含み、前記複数のチェックノードと前記複数の変数ノードの相関は、前記パリティチェック行列に基づいて決定され、前記複数のチェックノードの全てに対するシンドロームチェック値が0である場合、前記復号の成功は、決定されてもよい。
好ましくは、前記繰り返すステップが予め設定された回数以上に繰り返される場合、前記復号の失敗は、決定されてもよい。
好ましくは、前記シンドロームチェックを行うステップは、現在繰り返しにおいて更新された1つの変数ノードと関連するチェックノードのシンドロームチェック値と、以前の繰り返しにおいて算出されたその他のチェックノードのシンドロームチェック値とを用いて行われてもよい。
好ましくは、前記複数のチェックノードのそれぞれに対して、シンドロームチェック値を示す1ビットのフラグビット(flag bit)は、設定されてもよい。
好ましくは、前記シンドロームチェックを行うステップは、前記複数のチェックノードのそれぞれに関連する変数ノードの値に対する排他的論理和(exclusive OR)演算を行うことによってシンドロームチェックを行うステップを含んでもよい。
好ましくは、前記複数のチェックノードは、第1のチェックノードと、前記第1のチェックノードに後続する第2のチェックノードとを含み、前記第2のチェックノードのシンドロームチェックは、前記第1のチェックノードに関連する変数ノードを前記第2のチェックノードに関連する変数ノードから除いたその他の変数ノードに対する排他的論理和(exclusive OR)演算によって行われてもよい。
また、上述した課題を解決するための端末は、信号を送受信するトランシーバーと、メモリと、前記トランシーバー及び前記メモリを制御するプロセッサと、を含み、前記プロセッサは、入力信号から尤度比(Log Likelihood)の値を算出し、前記尤度比の値に基づいて複数の変数ノードを初期化し、複数のチェックノードに対するシンドロームチェック(syndrome check)に基づいて、前記入力信号に対する復号の成功又は失敗が決定されるまで、パリティチェック行列(Parity Check Matrix)及び前記複数の変数ノードの値に基づく前記複数のチェックノードの更新と、前記パリティチェック行列及び前記複数のチェックノードの値に基づく前記複数の変数ノードの更新とを繰り返すようにさらに構成され、前記複数の変数ノードは順次に更新され、前記複数のチェックノードに対するシンドロームチェックは、1つの変数ノードが更新される度に行われ、前記複数のチェックノードと前記複数の変数ノードの関連は、前記パリティチェック行列に基づいて決定され、前記複数のチェックノードの全てに対するシンドロームチェック値が0である場合、前記復号の成功は、決定されてもよい。
上記の本発明の実施様態は、本発明の好ましい実施例の一部に過ぎず、当該技術の分野における通常の知識を有する者であれば、本願発明の技術的特徴が反映された様々な実施例を以下に説明する本発明の詳細な説明から導出できるであろう。
本発明の実施例によれば、以下のような効果を奏する。
本発明のLDPC符号の復号方法は、従来のLDPC符号の復号方法に比べて、低いメモリ読み取り(read)回数を有する。
また、本発明のLDPC符号の復号方法は、低い電力消費及び遅延を有する。
本発明から得られる効果は以上で言及した効果に制限されず、言及していない他の効果は、以下の本発明の実施例の記載から、本発明の属する技術の分野における通常の知識を有する者に明確に理解されるであろう。即ち、本発明を実施することによる意図していない効果も本発明の実施例から当該技術分野の通常の知識を有する者によって導出できるであろう。
本発明に関する理解を助けるために詳細な説明の一部として含まれる添付の図面は、本発明に関する様々な実施例を提供する。また、添付の図面は、詳細な説明と共に本発明の実施形態を説明する。
一実施例による符号化過程を示す。 一実施例によるトランスポートブロックの符号化過程を示す。 一実施例によるRSC(Recursive Systematic Convolutional)符号化器を示す。 LTEターボ符号化器(encoder)を示す。 RSC符号化器によるトレリス(Trellis)の一例を示す。 トレリス構造の一例を示す。 一実施例による構造化したパリティチェック行列を示す。 一実施例によるモデル行列(model matrix)を示す。 シフト数による行列の切換を説明するための図である。 一実施例によるLDPC符号の復号方法のフローチャートである。 一実施例による2部グラフ(bipartite graph)を示す。 一実施例によるシンドロームチェックを用いたLDPC符号の復号方法を示す。 一実施例によるシンドロームチェック方法を示す。 一実施例によるシンドロームチェック方法のフローチャートである。 一実施例によるシンドロームチェック方法を説明するための図である。 一実施例によるシンドロームチェック方法を説明するための図である。 一実施例による階層的LDPC符号の復号方法を説明するための図である。 一実施例による階層的LDPC符号の復号方法を説明するための図である。 別の実施例による階層的LDPC符号の復号方法を説明するための図である。 別の実施例による階層的LDPC符号の復号方法を説明するための図である。 本発明の一実施例による基地局及び端末の構成図である。
以下の技術は、CDMA(Code Division Multiple Access)、FDMA(Frequency Division Multiple Access)、TDMA(Time Division Multiple Access)、OFDMA(Orthogonal Frequency Division Multiple Access)、SC−FDMA(Single Carrier Frequency Division Multiple Access)などのような種々の無線アクセスシステムに用いることができる。CDMAは、UTRA(Universal Terrestrial Radio Access)やCDMA2000のような無線技術(radio technology)によって具現化することができる。TDMAは、GSM(Global System for Mobile communications)/GPRS(General Packet Radio Service)/EDGE(Enhanced Data Rates for GSM Evolution)のような無線技術によって具現化することができる。OFDMAは、IEEE802.11(Wi−Fi)、IEEE802.16(WiMAX)、IEEE802−20、E−UTRA(Evolved UTRA)などのような無線技術によって具現化することができる。UTRAは、UMTS(Universal Mobile Telecommunications System)の一部である。3GPP(3rd Generation Partnership Project)LTE(long term evolution)は、E−UTRAを用いるE−UMTS(Evolved UMTS)の一部であり、下りリンクでOFDMAを採用し、上りリンクでSC−FDMAを採用する。LTE-A(Advanced)は、3GPP LTEの進展である。
説明の明確性のために、以下では、3GPP LTE/LTE−Aを中心として説明するが、本発明の技術的思想はこれに制限されない。また、以下の説明で使われる特定の用語は、本発明の理解を助けるために提供されたもので、これらの特定の用語の使用は、本発明の技術的思想から逸脱することなく他の形態に変更されてもよい。
図1は、一実施例による符号化過程を示す。
LTE通信システムにおいて用いるターボ符号を含む多くのチャネル符号に、図1のような符号化過程を適用することができる。以下、説明の便宜のために、LTE通信システムの標準文書による用語に基づいて符号化過程を説明する。
図1の例示において、送信端はトランスポートブロック(Transport Block,TB)を生成することができる(S101)。また、送信端は、トランスポートブロックに、トランスポートブロックに対するCRCビットを追加する(S102)。また、送信端は、CRCビットが追加されたトランスポートブロックからコードブロックを生成することができる(S103)。例えば、送信端は、エンコーダーの入力サイズに基づいてトランスポートブロックをコードブロックに分割(segmentation)することができる。また、送信端は、分割されたそれぞれのコードブロックに対して、CRCビットを追加することができる(S104)。この場合、例えば、コードブロック及びコードブロックCRCビットのサイズは、6144ビットで構成されてもよい。送信端は、コードブロックとCRCビットで構成されたブロックのそれぞれに対して、符号化及び変調を行うことができる(S105)。例えば、上述のように、ターボ符号化が適用されてもよい。
復号過程は、図1の符号化過程の逆順に行われてもよい。例えば、受信端は、各符号化器に対応する復号器(decoder)を用いて、各コードブロック単位に復号を行い、最終的に、1つのトランスポートブロックを構成して、トランスポートブロックのCRC通過可否を確認することができる。
例えば、入力シンボルのサイズは、MAC(Media Access Control)層からのトランスポートブロック(transport block,TB)のサイズとは異なってもよい。トランスポートブロックのサイズがターボ符号の最大の入力シンボルサイズよりも大きい場合には、トランスポートブロックは、複数のコードブロック(code block,CB)に分割されることができる。LTE通信システムの標準に従う場合、コードブロックのサイズは、6144ビットからCRC(Cyclic Redundancy Check)ビットを減算したものと同一であり得る。ターボ符号の入力シンボルは、コードブロックとCRCを含むデータ又はトランスポートブロック(例えば、トランスポートブロックは6144ビット未満)とCRCを含むデータで定義されてもよい。CRCビットは、6144ビットに比べて非常に小さい値(例えば、最大24ビット)である。よって、以下の説明においては、特に定義されない限り、コードブロックはコードブロックそのもの又はコードブロックと対応するCRCビットを称してもよく、トランスポートブロックはトランスポートブロックそのもの又はトランスポートブロックと対応するCRCビットを称してもよい。
図2は、一実施例によるトランスポートブロックの符号化過程を示す。
図2は、図1に関連して上述した符号化過程に対応するトランスポートブロック201の符号化過程を示す。先ず、トランスポートブロック201にトランスポートブロックCRC202が追加される。トランスポートブロックCRC202は、復号過程においてトランスポートブロック201の確認のために用いられてもよい。その後、トランスポートブロック201及びトランスポートブロックCRC202は、3つのコードブロック203に分割される。本実施例では、3つのコードブロック203に分割されるが、トランスポートブロック201は符号化器205の入力サイズに基づいて複数のコードブロックに分割されてもよい。
コードブロック203の各々には、コードブロックCRC204が追加される。コードブロックCRC204は、受信端においてコードブロック203の確認のために用いられてもよい。コードブロック203とコードブロックCRC204は、符号化器205及び変調器206を経て符号化できる。
図3は、一実施例によるRSC(Recursive Systematic Convolutional)符号化器を示す。
図3のRSC符号化器300は、ターボ符号化に用いられてもよい。図3において、mは入力データを示し、C1は組織的(systematic)ビット列、C2は符号化された(coded)ビット列を示す。ここで、RSC符号化器300は、1/2符号化率(code rate)を有する。
RSC符号化器300は、非再帰的(nonrecursive)−非組織的(non−systematic)畳み込み(convoluational)符号化器の入力に符号化された出力をフィードバックすることで構成できる。図3の実施例において、符号化器300は、2つの遅延器301,302を含む。遅延器301,302の値Dは、符号化方式(coding scheme)に従って決定できる。遅延器301,302は、メモリ又はシフトレジスター(shift register)で構成できる。
図4は、LTEターボ符号化器(encoder)を示す。
LTEターボ符号化器400の符号化方式(scheme)は、2つの8状態要素符号化器410,420(constituent encoders)と、1つのターボ符号内部インターリーバー(internal interleaver)430を有する並列連接畳み込み符号(Parallel Concatenated Convolutional Code,PCCC)である。
図4において、ターボ符号化器400は、第1の要素符号化器(constituent encoder)410、第2の要素符号化器420、及びターボ符号内部インターリーバー(internal interleaver)430からなる。第1の要素符号化器410及び第2の要素符号化器420は、8状態(state)要素符号化器である。第1の要素符号化器410及び第2の要素符号化器420のそれぞれは、図3のRSC符号化器と類似する構造となる。第1の要素符号化器410及び第2の要素符号化器420のそれぞれは、3つの遅延器411,412,413,421,422,423を含む。
図4において、Dは符号化方式(coding scheme)に従って決定される値である。cはターボ符号化器400への入力である。第1の要素符号化器410及び第2の要素符号化器420からの出力はそれぞれ、zとz’とで表示される(denoted)。ターボ符号内部インターリーバー430から出力される値はc’で表示される。一般に、遅延器411,412,413,421,422,423は、入力された値を1クロックずつ遅延させることができる。しかし、遅延器411,412,413,421,422,423は、内部設定に応じて1クロック以上の間に入力された値を遅延させるように構成されてもよい。遅延器411,412,413,421,422,423は、シフトレジスター(shift register)で構成されてもよく、予め設定されたクロックだけ入力されたビットを遅延させた後、入力されたビットを次の遅延器411,412,413,421,422,423に出力するように構成されてもよい。
ターボ符号内部インターリーバー430は、無線チャネルへの信号送信時に発生可能なバースト誤り(burst error)の影響を減少させることができる。例えば、ターボ符号内部インターリーバー430は、QPP(Quadratic Polynomial Permutation)インターリーバーであってもよい。
ターボ符号は、高性能の前方誤り訂正(forward error correction,FEC)符号であって、LTE通信システムにおいて用いられている。例えば、ターボ符号によって符号されたデータブロックは、3つのサブブロックで構成されてもよい。1つのサブブロックは、mビットのペイロード(payload)データに対応してもよい。他のサブブロックは、RSC(recursive systematic convolution)符号を用いて算出された、ペイロードに対するn/2ビットのパリティ(parity)ビットで構成されてもよい。また、その他のサブブロックは、RSC符号を用いて算出された、ペイロードデータの置換(permutation)に対するn/2ビットのパリティビットで構成されてもよい。例えば、上述した置換インターリーバー(interleaver)によって行われてもよい。よって、ペイロードと共に互いに異なるパリティビットの2つのサブブロックが1つのブロックとして構成されてもよい。例えば、mがn/2と同一の場合、1つのブロックは1/3の符号化率(code rate)を有する。
第1の要素符号化器410において、入力cが符号化されたビットzに到達する過程は、2つの経路に区分できる。2つの経路は、入力端から出力端へ出力フィードバックなく連結された第1の経路と、入力端から再び入力端にフィードバックされる第2の経路である。
第1の経路において、入力c、遅延器411を経た入力c、及び遅延器411,412,413を経た入力cが出力端に印加される。第1の経路に対する入力端と出力端の関係は、多項式によって表現できる。第1の経路に対する多項式は、順方向生成多項式(forward generator polynomial)と呼ばれ、下記式のg1のように表現できる。
一方、第2の経路において、入力c、遅延器411,412を経た入力c、及び遅延器411,412,413を経た入力cが入力端にフィードバックされる。第2の経路に対する多項式は、再帰的生成多項式(recursive generator polynomial)と呼ばれ、下記式のg0のように表現できる。
数式1及び2において、「+」は排他的論理和(exclusive OR,XOR)を意味し、1は入力が0回の遅延を経たことを意味する。また、Dは入力がn回の遅延を経たことを意味する。
図5は、RSC符号化器によるトレリス(Trellis)の一例を示す。
図5は、図3に示されたRSC符号化器のトレリスの構成を示す。図5において、Sはi番目の入力データの状態(state)を示す。図5において、各丸は、各ノードを示す。さらに、各ノード同士を連結する線は、ブランチ(branch)を意味する。実線のブランチは入力値1に対するブランチを、点線のブランチは入力値0に対するブランチを意味する。ブランチ上の値は、m/C1C2(入力値/組織的ビット、符号化されたビット)で表示される。また、エンコーダーのメモリ数に指数的に比例する状態を有してもよい。例えば、エンコーダーがa個のメモリを含む場合、2個の状態がトレリスに含まれ得る。
トレリスは2つの状態の間において可能な符号器の状態転移を示す状態機械(state machine)である。RSC符号化器のような畳み込み符号化器は、トレリスダイヤグラム(diagram)に従って符号化を行うことができる。RSC符号化器によって符号化されたコードワードは、トレリス構造に基づくアルゴリズムに従って復号することができる。例えば、ビタビ(Viterbi)又はBCJR(Bahl,Cocke,Jelinek and Raviv)アルゴリズムを用いてもよい。
図6は、トレリス構造の一例を示す。
図6において、nはコードワード(codeword)の長さを示す。通常、追加ビットを入力シーケンスの後ろに追加することで、トレリスを終了(terminated)することができる。一般に、0のシーケンスで構成されるシーケンスは、テールビット(tail bit)と呼ばれる。テールビットは、トレリスの一状態のノードが0の値を有するようにして、トレリスを終了する。
図6において、コードワードの長さは、入力データの長さk及びテールビットの長さtを考慮して決定できる。例えば、符号化率がRである場合、コードワードの長さnは、(k+t)/Rの値を有することができる。一般に、テールビットの長さtは、符号化器の全ての遅延器(例えば、メモリ)をリセット可能な長さに決定できる。例えば、図3のRSC符号化器は、合計2ビットのテールビットを用いることができる。また、図4のようなLTE通信のターボ符号化器は、3ビットのテールビットを用いることができる。
テールビットは、入力データの長さに比べて相対的に短い長さを有する。上述のように、コードワードの長さはテールビットの長さに関連するため、コードワードの長さが限定された場合、テールビットによる符号化率の損失が発生する可能性がある。しかし、テールビットによる符号化率の損失にも関わらず、テールビットを用いたトレリス終了が広く利用されている。演算の複雑度が低く、誤り訂正の性能に優れるからである。
パンクチャリング(puncturing)符号は、コードワードの一部をパンクチャする方式である。パンクチャリング符号において、コードワードの一部がパンクチャされることで、一部のコードワードが送信されない。例えば、テールビットの追加による符号化率の損失を減少させるために、パンクチャリング符号が用いられる。この場合、受信端は、入力データの長さkとテールビットの長さtとの和に対応するトレリスを用いて復号を行うことができる。即ち、受信端は、パンクチャされていないコードワードを受信したと仮定して、復号を行うことができる。この場合、受信端はパンクチャされたビット(即ち、送信端において送信されていないビット)に対応するノードからのブランチに対しては入力値がないとみなしてもよい。即ち、該当ノードのブランチに対して、入力データは同一の確率で0又は1と仮定される。
図1に関連して上述したように、コードブロックに対するCRCがコードブロックに追加される。CRCは送信しようとするデータを予め設定されたチェック値を除数として除した後、算出される余りで決定できる。CRCは、一般に、送信データの後ろに追加することができる。受信端は、受信データを予め設定されたチェック値で除した余りをCRCと比較したり、CRCを含む全体の受信データに対してチェック値で除した余りが0であるかを判断したりすることができる。
トランスポートブロックのサイズが6144ビットである場合、CRCのサイズは、最大24ビットで構成できる。よって、CRCビットを除いたその他のビットがコードブロックのサイズとして決定される。
受信端は、復号を各々のコードブロック単位に行うことができる。その後、受信端はコードブロックからトランスポートブロックを構成して、トランスポートブロックに対するCRCを確認することで、復号が成功したか否かを判断することができる。現在のLTEシステムにおいて、コードブロックCRCは、早い復号終了(early decoding termination)のために用いられている。例えば、1つのコードブロックに対するCRCチェックに失敗する場合、受信端はその他のコードブロックを復号せず、NACK(Negative ACKnowledgement)を送信端に送信してもよい。
NACKが受信される場合、送信端は送信データの少なくとも一部を再送信することができる。例えば、送信端はトランスポートブロック又は1つ以上のコードブロックを再送信することもできる。例えば、トランスポートブロックの全体を再送信する場合、再送信のために無線リソースを過度に消費する可能性がある。また、例えば、受信端においてコードブロックのCRC失敗によるNACKが発生する場合、受信端はCRC失敗が発生したコードブロックの情報(例えば、コードブロックのインデックス)を送信端に送信することができる。また、送信端はコードブロックの情報を利用してCRC失敗が発生したコードブロックのみを送信して、無線リソースの効率を増加させることもできる。しかし、コードブロックの数が増加する場合、コードブロックの情報(例えば、コードブロックのインデックス)をフィードバックするためのデータ量が増加することになる。
LTE通信システムにおいて、受信端はACK/NACK信号を用いてデータ受信が成功したか否かを送信端に知らせることができる。FDD(Frequency Division Duplex)の場合、i番目のサブフレームにおいて受信されたデータに対するACK/NACKがi+4番目のサブフレームで送信される。i+4番目のサブフレームにおいてNACKが受信される場合、再送信はi+8番目のサブフレームで行われてもよい。これは、トランスポートブロックを処理するための時間及びACK/NACK生成のための時間を考慮したものである。トランスポートブロックの処理のためのチャネル符号の処理に多い時間がかかるからである。TDD(Time Division Duplex)の場合、トランスポートブロックの処理及びACK/NACK生成のための時間と上りリンクサブフレーム割り当て(例えば、TDD上りリンク/下りリンク設定)に基づいて、ACK/NACK及び再送信サブフレームが決定されてもよい。また、ACK/NACKバンドリング(bundling)及びマルチプレクシングが用いられてもよい。
上述のように、ターボ符号は、所定のSNRを超えると、誤り率改善の効果が少ない。ターボ符号の代案として、LDPC(Low−Density Parity−Check)符号が提案されている。LDPC符号は、線形ブロック符号(linear block code)であって、IEEE 802.11n、802.11ac及びデジタルビデオブロードキャスト(Digital Video Broadcasting,DVB)において用いられる。LDPC符号は、生成行列(generation matrix)とパリティ検査行列(parity check matrix)で構成できる。LDPC符号において、データは、メッセージビット(message bits)と生成行列に対する積演算によって符号化できる。一般に、LDPC符号を用いる通信標準では、生成行列の代わりに、パリティ検査行列が用いられてもよい。例えば、パリティ検査行列を用いてデータの符号化が行われてもよい。
線形ブロック符号は、生成行列G又はパリティチェック行列Hに基づいて生成できる。線形ブロック符号は、全てのコードワードcに対して、Hcが0の値を有するように符号を構成する。LDPC符号もまた、他の線形ブロック符号と同様に、パリティ検査行列Hとコードワードcの積が「0」になるか否かを確認することで行うことができる。例えば、コードワードcの転置行列とパリティ検査行列に対する積(即ち、Hc)が0であるか否かを判断することで、LDPC符号の復号を行うことができる。
LDPC符号において、パリティチェック行列の要素は殆ど0となり、0ではない要素の数は、符号の長さに比べて少ない。よって、LDPC符号は確率に基づいた繰り返し復号が可能である。初期に提案されたLDPC符号において、パリティチェック行列を非組織的(non−systematic)形態に定義して、パリティチェック行列の行(row)と列(column)に均一に少ない重み(weight)を適用した。重みは、行又は列に含まれた1の数を意味してもよい。
上述のように、LDPC符号のパリティチェック行列H上に0ではない要素の密度が低い。よって、LDPC符号は、低い復号複雑度を有しながらも、シャノン(Shannon)の理論的な限界に近づく性能を有する。このLDPC符号の高い誤り訂正性能及び低い復号複雑度によって、LDPC符号は高速無線通信に適する特性を有する。
以下、構造化した(structured)LDPC符号を説明する。
上述のように、LDPC符号の生成のために、パリティチェック行列Hが用いられてもよい。H行列は多い0と少ない1を含む。H行列のサイズは10ビット以上のサイズを有してもよく、H行列を表現するために、多いメモリを消費する。構造化したLDPC符号において、H行列の要素は、図7に示されたように、所定サイズのサブブロック(sub−block)で表現できる。図7において、行列Hの各々の要素は1つのサブブロックを示す。
IEEE 802.16e標準文書では、サブブロックを1つの整数インデックス(index)で表示することで、H行列を表現するためのメモリのサイズを減少させることができる。各々のサブブロックは、例えば、所定サイズの置換行列(permutation matrix)であってもよい。
図8は、一実施例によるモデル行列(model matrix)を示す。
例えば、IEEE 802.16e標準文書を参照すると、コードワードのサイズが2304であり、符号化率(code rate)が2/3である場合、LDPC符号の符号化/復号のために用いられるモデル行列は、図8のようである。モデル行列は、以下に説明する少なくとも1つのサブブロックからなるパリティ検査行列を意味してもよい。また、サブブロックは、以下の説明において、シフト数(shift number)と呼ばれてもよい。モデル行列は、後述する方法に基づいてパリティ検査行列に拡張できる。よって、特定のモデル行列に基づいた符号化及び復号は、該当モデル行列の拡張から生成されたパリティ検査行列に基づいた符号化及び復号を意味する。
図8において、インデックス「−1」は、予め設定されたサイズの零行列(zero matrix)を示す。また、インデックス「0」は、予め設定されたサイズの単位行列(identity matrix)を示す。「−1」及び「0」を除く正の整数のインデックスはシフト数を示す。例えば、「1」のインデックスで表現されるサブブロックは、単位行列から特定方向に1回シフトされた行列を意味してもよい。
図9は、シフト数による行列の切換を説明するための図である。
例えば、図9は、サブブロックのサイズが4行及び4列を有する場合を示す。図9において、サブブロックは単位行列から右側に3回シフトされる。この場合、構造化したLDPC符号のパリティチェック行列は「3」の整数インデックスを用いてサブブロックを表示することができる。
一般に、LDPC符号の符号化は、パリティチェック行列Hから生成行列(Generation Matrix)Gを生成して、生成行列を用いて情報ビットを符号化することで行うことができる。生成行列Gの生成のために、パリティチェック行列Hに対してガウス消去(Gaussian Reduction)を行い、[P:I]の形態の行列を構成する。情報ビットの数がkであり、符号化されたコードワードのサイズがnである場合、行列Pは行の数がkであり、列の数がn−kである行列であり、Iはサイズがkの単位行列である。
パリティチェック行列Hが[P:I]の形態を有する場合、生成行列Gは[I:P]の形態を有する。サイズkビットの情報ビットが符号化される場合、符号化された情報ビットは1行k列の行列xで表現できる。この場合、コードワードcはxGであり、xGは[x:xP]の形態を有する。ここで、xは情報部分(又は、組織的部分(systematic part))を示し、xPはパリティ部分(parity part)を示す。
また、ガウス消去を用いず、H行列を特殊な構造として設計することで、行列Gを誘導せずに、H行列から情報ビットを直接に符号化することもできる。上述したH行列とG行列の構造から、行列Gと行列Hの転置行列の積は0の値を有する。かかる特徴と、上述した情報ビットとコードワードとの関係を利用すれば、情報ビットの後ろにパリティビットを追加することで、コードワードを得ることができる。
図10は、一実施例によるLDPC符号の復号方法のフローチャートである。
通信システムにおいて、符号化されたデータは、無線チャネルを通過する過程において雑音を含むことになる。よって、コードワードcは、受信端において雑音を含むコードワードc’と表現する。受信端は、受信信号に対して逆多重化及び復調(demultiplexing and demodulation)を行い(S1000)、復号パラメータを初期化する(S1005)。受信端は、チェックノード(check node)と変数ノード(variable)を更新(S1010,S1015)して、シンドロームチェックを行う(S1020)。即ち、c’Hが0であるか否かを確認することで、復号過程を終了することができる。c’Hが0である場合、c’において最初のk個のビットを情報ビットxとして決定することができる。仮に、c’Hが0ではない場合、積和(sum−product)アルゴリズムなどの復号方法に基づいて、c’Hが0を満たすc’を探すことで、情報ビットxをリカバリーすることができる。
図11は、一実施例による2部グラフ(bipartite graph)を示す。
図11において、左側のノード(v,v,…,v11)は、変数ノード(variable node)を示し、右側のノード(c,c,…,c)は、チェックノードを示す。図11の例示において、説明のために、変数ノードvとチェックノードcを中心として2部グラフを示す。図11の2部グラフの接続線はエッジ(edge)とも呼ばれる。図11の2部グラフは、Hcから生成されてもよい。図11において、変数ノードvからのエッジは、パリティチェック行列Hの1列に対応し、チェックノードcからのエッジは、行列Hの1行に対応する。
上述のように、復号に成功するためには、パリティチェック行列Hとコードワード行列cの転置行列の積が「0」の値を有する必要がある。よって、1つのチェックノードに連結された変数ノードの値が0ではなければならない。よって、図11の場合、チェックノードcに連結された変数ノード(v,v,v,v,v,v11)の値の排他的論理和(exclusive OR,XOR)の値が「0」である必要がある。シンドロームチェック(syndrome check)は、各々のチェックノードに連結された変数ノードの値の排他的論理和の値が0であるかを確認することを意味する。
eMBB(enhanced Mobile BroadBand)通信環境において、LDPC符号が用いられてもよい。例えば、LDPC符号は、データチャネルに用いられてもよい。これに関連して、CRCの代わりにシンドロームチェックを用いるLDPC符号の復号方法が提案されたことがある。しかし、繰り返し復号の度にシンドロームチェックが行われる場合、シンドロームチェックのために変数ノードに対する対数尤度比(log likelihood ratio)が記憶されたメモリを毎回読み取る(read)必要がある。よって、メモリ読み取りによる電力消費及び遅延が増加するという問題が発生し得る。
積和(sum−product)アルゴリズムは、容量−接近符号(capacity−approaching code)(例えば、ターボ符号又はLDPC符号)に対する標準的復号アルゴリズム(standard deocoding algorithm)として用いられる。積和アルゴリズムを用いる復号方法としては、確率伝搬(belief propagation)アルゴリズムが用いられる。階層的確率伝搬アルゴリズム(layered belief propagation algorithm)において、LDPC符号の復号のために、積和(sum−product)アルゴリズムのチェックノードと変数ノードに対する演算が順次にプロセスされる。よって、階層的確率伝搬アルゴリズムにおいて、最初の変数ノードの確率値が最初の変数ノードと連結されたチェックノードに伝達され、各チェックノードに伝達された確率値に基づいて算出された付加情報値が各チェックノードに連結された変数ノードに伝達される。伝達された付加情報値に基づいて、その他の変数ノードに対する更新が順次行われる。よって、全体の変数ノードの確率値を更新することができる。
階層的確率伝搬アルゴリズムの順次の変数ノードの更新により、特定の変数ノードの更新に既に更新された他の変数ノードの確率値を用いることができる。しかし、階層的確率伝搬アルゴリズムを用いる復号は、復号のための時間がフラッディング確率伝搬(flooding belief propagation)アルゴリズムに比べて、コードワードの長さだけ増加するというデメリットがある。例えば、復号時間は、コードワードの長さN倍だけ増加する。
図12は、一実施例によるシンドロームチェックを用いたLDPC符号の復号方法のフローチャートである。
受信端は、チャネルからLLR(Log Likelihood Ratio)値を算出する(S1201)。例えば、受信端は受信した入力信号又はコードワードのLLR値を算出することができる。また、図12には図示を省略するが、受信端はLLR値を用いて変数ノードを初期化することができる。また、受信端は、パラメータItrの値を0に初期化する(S1202)。パラメータItrは、繰り返し回数を示すパラメータである。受信端は、変数ノードの値に基づいて各々のチェックノードを更新する(S1203)。例えば、パリティチェック行列によって、各々のチェックノードに関連する変数ノードの値に基づいて、各々のチェックノードを更新することができる。また、受信端は、各々の変数ノードを更新することができる(S1204)。例えば、受信端は、パリティチェック行列によって、各々の変数ノードに関連するチェックノードの値(例えば、チェックノードのLLR値)に基づいて、各々の変数ノードを更新することができる。
受信端は、Itrの値が予め設定された最大値未満であるか否かを決定する(S1205)。受信端は、Itrの値が最大値未満である場合、シンドロームチェックが成功したか否かを決定することができる(S1206)。例えば、受信端は、パリティチェック行列を用いて、チェックノードに対するシンドロームチェックを行うことができる。例えば、シンドロームチェックは、図9〜図11に関連して上述した方法に従って行われてもよい。シンドロームチェックに成功した場合、復号に成功したとみなすことができる。よって、復号を終了することができる。しかし、シンドロームチェックに失敗した場合、受信端は、Itrの値を1増加させて、ステップS1203〜ステップS1205を繰り返してもよい。しかし、繰り返し回数が予め設定された最大値に到達する場合、受信端は復号に失敗したとみなしてもよい。例えば、復号に失敗した場合、受信端は復号を終了し、NACK(Negative ACKnowledgement)及び/又は再送信の要求を送信端に送信してもよい。
図13は、一実施例によるシンドロームチェック方法のフローチャートである。
図13を参照して、シンドロームチェック方法をより具体的に説明する。図13のシンドロームチェック方法は、図12のステップS1206に対応する。
先ず、受信端は、パラメータNの値を1に初期化することができる(S1301)。その後、受信端は、パリティチェック行列のN番目の列に連結されたチェックノードを更新することができる(S1302)。即ち、受信端は、パリティチェック行列のN番目の列において1の値を有する要素に対応するチェックノードの値を更新することができる。また、受信端は更新されたチェックノードに連結された変数ノードを更新することができる(S1303)。
その後、受信端は、Nの値とパリティチェック行列の列数とが同一であるか否かを決定することができる(S1304)。Nの値がパリティチェック行列の列数よりも小さい場合、受信端はNの値を1増加させて(S1305)、ステップS1302〜ステップS1304を繰り返すことができる。よって、パリティチェック行列の全ての列に対応するチェックノードと変数ノードを順次更新することができる。
Nの値がパリティチェック行列の列数と同一の場合、受信端はパリティチェック行列に対するシンドロームチェックを行うことで、復号が成功したか否かを決定することができる(S1306)。例えば、受信端はチェックノードに対して硬判定(hard decision)されたLLR値を用いてシンドロームチェックを行うことができる。
よって、図12及び図13に関連して上述したように、繰り返す度に、全体ノードの更新及びシンドロームチェックが行われる。よって、メモリ読み取り及び処理のための電力消費及び時間が増加する可能性がある。
以下、電力消費及び復号時間が減少できる復号方法を説明する。
図14は、一実施例によるシンドロームチェック方法のフローチャートである。
図14のシンドロームチェック方法は、図12のステップS1206に対応する。
先ず、受信端は、パラメータNの値を1に初期化することができる(S1401)。その後、受信端は、パリティチェック行列のN番目の列に連結されたチェックノードを更新することができる(S1402)。即ち、受信端は、パリティチェック行列のN番目の列において1の値を有する要素に対応するチェックノードの値を更新することができる。また、受信端は、更新されたチェックノードに連結された変数ノードを更新することができる(S1403)。
図13の例示とは異なり、本実施例では、変数ノードの更新(S1403)の後、受信端がパリティチェック行列へのシンドロームチェックが成功したか否かを決定する(S1404)。図13の例示とは異なり、パリティチェック行列の全体に対するチェックノード及び変数ノードが更新される前に、シンドロームチェックが行われる。よって、パリティチェック行列の全ての列に対するチェックノード及び変数ノードが更新される前でも、受信端はシンドロームチェックに成功すると、復号に成功したと判断して、復号を終了してもよい。よって、復号のための時間及び電力消費を減少させることができる。
ステップS1404において、シンドロームチェックに失敗する場合、受信端はNの値とパリティチェック行列の列数が同一であるか否かを決定することができる(S1405)。Nの値がパリティチェック行列の列数よりも小さい場合、受信端はNの値を1増加させて(S1406)、ステップS1402〜ステップS1405を繰り返してもよい。よって、パリティチェック行列の全ての列に対応するチェックノードと変数ノードを順次更新することができる。
Nの値がパリティチェック行列の列数と同一の場合、受信端はパリティチェック行列に対するシンドロームチェックを行うことで、復号が成功したか否かを決定することができる(S1407)。例えば、受信端はチェックノードに対して硬判定(hard decision)されたLLR値を用いてシンドロームチェックを行うことができる。
図14において、ステップS1407を省略してもよい。ステップS1404において既にシンドロームチェックが行われたからである。この場合、復号が成功したか否かは、ステップS1404にて決定されてもよい。
図15a及び15bは、一実施例によるシンドロームチェック方法を説明するための図である。
図15a及び15bは、一実施例による2部(bipartite)グラフを示す。図15a及び15bにおいて、左側のノードは変数ノード(v,v,v,v,v)を示し、右側のノードはチェックノード(c,c,c,c)を示す。また、変数ノード(v,v,v,v,v)内の数字は、現在の変数ノードの値を示す。また、チェックノード(c,c,c,c)において、チェックノード(c,c,c,c)に連結された変数ノード(v,v,v,v,v)の値がXOR演算されることで、シンドロームチェックが行われてもよい。図15a及び15bにおける「+」は、XOR演算を意味してもよい。
シンドロームチェックのために、図13及び14に関連して上述したように、各々の変数ノードとチェックノードが順次に更新される。例えば、以前の復号においてシンドロームチェックに失敗して復号が再び行われることがある。この場合、変数ノードvから順次に更新されてもよい。図15aは、変数ノードvが更新される前の2部グラフを示す。図15aにおいて、チェックノードc1で変数ノードv、v、vの値がXOR演算される。図15aにおいて、チェックノードcの値は1である。
図15bは、最初の変数ノードv及びこれに連結されたチェックノードcが更新された状態の2部グラフを示す。順次変数ノードの更新により、図15bにおいて、変数ノードvの値が0に更新される。また、更新された変数ノードに連結されたチェックノードが更新される。図15bにおいて、変数ノードvはチェックノードcにのみ連結される。よって、チェックノードcの値のみが更新される。図15bに示したように、更新後、全てのチェックノード(c,c,c,c)は0の値を有する。
上述のように、以前の復号において全てのチェックノードに対するシンドロームチェックが行われたため、受信端は更新されたチェックノードを除くその他のチェックノードに対するシンドローム値を知ることができる。よって、受信端は全てのチェックノードのシンドローム値が0であることを確認し、復号を終了することができる。
例えば、各々のチェックノードに対するフラグビット(flag bit)が設定されてもよい。例えば、以前の復号ステップにおいて、シンドロームの値が0ではないチェックノード(即ち、シンドロームチェックに失敗したチェックノード)に対してフラグが設定されてもよい。また、変数ノードの更新により、該当チェックノードのシンドローム値が0となった場合、対応するフラグが解除されてもよい。よって、受信端はフラグが設定されたチェックノードに対するシンドローム値のみを確認することで、全てのチェックノードに対するシンドローム値を確認しなくても、シンドロームチェックを行うことができる。
一方、図13に関連して上述した従来のシンドロームチェック方法においては、その他の変数ノードとチェックノードを更新し続ける。よって、従来のシンドロームチェック方法において、受信端は、全ての変数ノードとチェックノードが更新された後にシンドロームチェックを行うため、復号のための時間及び電力消費が増加する。
図16a及び16bは、一実施例による階層的LDPC符号の復号方法を説明するための図である。
図16a及び16bは、一実施例による2部(bipartite)グラフを示す。図16a及び16bにおいて、左側のノードは変数ノード(v,v,v,v,v)を示し、右側のノードはチェックノード(c,c,c,c)を示す。また、チェックノード(c,c,c,c)において、チェックノード(c,c,c,c)に連結された変数ノード(v,v,v,v,v)の値がXOR演算されることで、シンドロームチェックが行われてもよい。図16a及び16bにおける「+」は、XOR演算を意味してもよい。
図16aにおいて、チェックノードをアップデートするためには、該当チェックノードに連結された全ての変数ノードに対応するメモリを読み取る必要がある。図16aを参照すると、変数ノードvが更新される場合、連結されたチェックノードc,c,cが更新される。例えば、更新されたチェックノードcのシンドローム値を算出するために、変数ノードv,v,v,vに対応するメモリを読み取る必要がある。
チェックノードの更新のためのメモリ読み取り回数を減少させるために、図16aとは異なるシンドローム値を決定する関係式を用いてもよい。図16bを参照すると、チェックノードのシンドローム値を決定するための関係式は、該当チェックノード以前のチェックノードに連結された変数ノードを含まないように修正されてもよい。
図16bにおいて、c’のシンドローム値は、cとは重ならない変数ノードに対するXOR演算によって決定される。例えば、以前のチェックノードに連結された変数ノードの集合は、第1の集合と呼ばれてもよい。また、以前のチェックノードに後続するチェックノードに連結された変数ノードの集合は、第2の集合と呼ばれてもよい。この場合、修正された後続するチェックノードのシンドローム値は、第2の集合に対する第1の集合の差集合に含まれた変数ノードによって決定されてもよい。
図16bにおいて、チェックノードcは、最初のノードであるため、図16aと同一の関係式を有する。しかし、チェックノードc’は、図16aの関係式から変数ノードvが除去された関係式を有する。
図16bを参照して、例えば、ノード変数vが更新される。この場合、ノード変数vに連結されたチェックノードc’,c’,c’が更新される。図16bの修正された関係式によれば、チェックノードc’,c’,c’に連結された変数ノードはそれぞれ、v,v,v,vである。
図17a及び17bは、別の実施例による階層的LDPC符号の復号方法を説明するための図である。
図17a及び17bは、一実施例による2部(bipartite)グラフを示す。図17a及び17bにおいて、左側のノードは変数ノード(v,v,v,v,v)を示し、右側のノードはチェックノード(c,c,c,c)を示す。また、チェックノード(c,c,c,c)において、チェックノード(c,c,c,c)に連結された変数ノード(v,v,v,v,v)の値がXOR演算されることで、シンドロームチェックが行われてもよい。図17a及び17bにおける「+」は、XOR演算を意味してもよい。
図17aは、図16aよりチェックノードの手順が変更される。これは、チェックノードのシンドローム値を算出するための変数ノードの数を最小化するためである。図17aの手順が変更されたチェックノードに対して、図16bに関連して上述した関係式の修正方法を同様に適用することができる。即ち、修正されたチェックノードは、その前に位置したチェックノードと重なる変数ノードを自身の関係式から除去することができる。
図17bは、図17aに関連して上述した方法に従って修正された関係式を示す。修正された関係式c’の場合、何ら変数ノードと連結されない。よって、図17bのように、チェックノードに連結された変数ノードの数を減らすことで、以下のような効果を得ることができる。上述のように、各々のチェックノードのシンドロームチェックのために、各々のシンドロームチェックに連結された各々の変数ノードの値がメモリから読み取られる。よって、各々のチェックノードに連結された変数ノードの数を減らすことで、メモリ読み取り回数を減少できる。復号器でのメモリ読み取りによる電力消費が相対的に高い比重を占めることを考慮すれば、これはメモリの電力消費を大幅に減少できることである。さらに、メモリ読み取り回数を減らすことで、復号時間及び遅延を減少させることができる。また、例えば、復号遅延を減少させるために、パイプライン(pipeline)が用いられてもよい。パイプラインが用いられる場合、チェックノードに連結された変数ノードの更新が全て終った後、更新された値が復号に用いられる。この場合、復号時間及び遅延はさらに減少できる。
例えば、図17aの場合、変数ノードv1が更新される場合、変数ノードvに連結されたチェックノードcに対するシンドローム値を確認することができる。よって、チェックノードcに連結された変数ノードv、v、vに対する値が読み取られる。このように、1つの変数ノードの更新は、該当変数ノードに連結されたチェックノードと関連する全ての変数ノードの値に対する読み取りを要する。図17aの場合、各々の変数ノードのアップデートにより、読み取りが求められる変数ノードのリストを以下の表1に示す。
図17bの場合、各々の変数ノードのアップデートにより、読み取りが求められる変数ノードのリストを以下の表2に示す。
よって、図17aの場合、全ての変数ノードがアップデートされる場合、シンドロームチェックのための変数ノードのメモリ読み取りは33回求められる。一方、図17bの場合、メモリ読み取りは24回求められる。よって、メモリ読み取り回数が大幅に減少できる。
上述した実施例において、変数ノードの値は、尤度比に基づいて決定されてもよい。よって、最小和(min−sum)アルゴリズム(例えば、ビタビアルゴリズム)だけではなく、積和(sum−product)アルゴリズムに対しても、上述した実施例を適用することができる。
図18は、本発明の実施例であって、図1〜図17bにおいて説明した本発明の実施例を適用可能な機器の構成を概略に説明するための図である。
図18を参照すると、本発明による基地局装置10は、受信モジュール11、送信モジュール12、プロセッサ13、メモリ14及び複数のアンテナ15を含むことができる。送信モジュール12は、外部装置(例えば、端末)への各種の信号、データ及び情報を送信することができる。受信モジュール11は、外部装置(例えば、端末)からの各種の信号、データ及び情報を受信することができる。受信モジュール11及び送信モジュール12は、トランシーバー(transceiver)とも呼ばれる。プロセッサ13は、基地局装置10の動作全般を制御することができる。複数のアンテナ15は、例えば、2次元アンテナ配置に従って構成されてもよい。
本発明の一例による基地局装置10のプロセッサ13は、本発明で提案する例示に基づいて、チャネル状態情報を受信するように構成されてもよい。基地局装置10のプロセッサ13は、その他にも基地局装置10が受信した情報、外部へ送信する情報などを演算処理する機能を果たし、メモリ14は、演算処理された情報などを所定時間の間に記憶することができ、バッファー(未図示)などの構成要素に取り替えられてもよい。
図18を参照すると、本発明による端末装置20は、受信モジュール21、送信モジュール22、プロセッサ23、メモリ24及び複数のアンテナ25を含むことができる。複数のアンテナ25は、MIMO送受信を支援する端末装置を意味する。送信モジュール22は、外部装置(例えば、基地局)への各種の信号、データ及び情報を送信することができる。受信モジュール21は、外部装置(例えば、基地局)からの各種の信号、データ及び情報を受信することができる。受信モジュール21及び送信モジュール22は、トランシーバー(transceiver)とも呼ばれる。プロセッサ23は、端末装置20の動作全般を制御することができる。
本発明の一例による端末装置20のプロセッサ23は、本発明で提案する例示に基づいて、チャネル状態情報を送信するように構成されてもよい。端末装置20のプロセッサ23は、その他にも端末装置20が受信した情報、外部へ送信する情報などを演算処理する機能を果たし、メモリ24は、演算処理された情報などを所定時間の間に記憶することができ、バッファー(未図示)などの構成要素に取り替えられてもよい。
上述のような端末装置10の具体的な構成は、上述した本発明の様々な実施例で説明した事項を独立して適用するか、又は2以上の実施例を同時に適用するように具現化されてもよく、重なる内容は、明確性のために説明を省略する。
また、本発明の様々な実施例を説明するとき、主に、下りリンク送信主体(entity)又は上りリンク受信主体は基地局を例として説明して、下りリンク受信主体又は上りリンク送信主体は端末を例として説明したが、本発明の範囲はこれに制限されない。例えば、基地局に関する説明は、セル、アンテナポート、アンテナポートグループ、RRH、送信ポイント、受信ポイント、アクセスポイント、中継器などが、端末への下りリンク送信主体となっても端末からの上りリンク受信主体となっても同様に適用できる。また、中継器が端末への下りリンク送信主体となるか端末からの上りリンク受信主体となる場合、又は中継器が基地局への上りリンク送信主体となるか基地局からの下りリンク受信主体となる場合にも、本発明の様々な実施例に基づいて説明した本発明の原理を同様に適用することができる。
上述した本発明の実施例は、様々な手段によって具現化することができる。例えば、本発明の実施例は、ハードウェア、ファームウェア(firmware)、ソフトウェア又はそれらの結合などによって具現化されてもよい。
ハードウェアによる具現化の場合、本発明の実施例に係る方法は、1つ又はそれ以上のASICs(Application Specific Integrated Circuits)、DSPs(Digital Signal Processors)、DSPDs(Digital Signal Processing Devices)、PLDs(Programmable Logic Devices)、FPGAs(Field Programmable Gate Arrays)、プロセッサ、コントローラ、マイクロコントローラ、マイクロプロセッサなどによって具現化されてもよい。
ファームウェアやソフトウェアによる具現化の場合、本発明の実施例に係る方法は、以上で説明した機能又は動作を実行するモジュール、手順又は関数などの形態で具現化することができる。ソフトウェアコードはメモリユニットに格納され、プロセッサによって駆動されてもよい。前記メモリユニットは、前記プロセッサの内部又は外部に設けられ、公知の様々な手段によって前記プロセッサとデータを交換することができる。
以上説明してきた実施例は、本発明の構成要素及び特徴を所定の形態に結合したものである。各構成要素又は特徴は、別の明示的な言及がない限り、選択的なものとして考慮しなければならない。各構成要素又は特徴は、他の構成要素や特徴と結合しない形態で実施することもでき、一部の構成要素及び/又は特徴を結合して本発明の実施例を構成することもできる。本発明の実施例で説明される動作の順序は変更されてもよい。ある実施例の一部構成や特徴は、他の実施例に含まれてもよく、他の実施例の対応する構成又は特徴に取り替わってもよい。特許請求の範囲において明示的な引用関係にない請求項を結合して実施例を構成したり、出願後の補正により新しい請求項として含めたりできるということは明らかである。
本発明は、本発明の精神及び必須の特徴から逸脱しない範囲で、他の特定の形態に具体化することができることは通常の技術者にとって自明であろう。よって、上記の詳細な説明はいずれの面においても制限的に解釈してはならず、例示的なものとして考慮しなければならない。本発明の範囲は、添付の請求項の合理的解釈によって定められなければならず、本発明の等価的範囲内における変更はいずれも本発明の範囲に含まれる。
本発明の実施例は、様々な無線アクセスシステム及び放送通信システムに適用することができる。様々な無線アクセスシステムの一例として、3GPP(3rd Generation Partnership Project)、3GPP2及び/又はIEEE 802.xx(Institute of Electrical and Electronic Engineers 802)システムなどがある。本発明の実施例は、上述した様々な無線アクセスシステムだけではなく、様々な無線アクセスシステムを応用した全ての技術分野に適用することができる。

Claims (12)

  1. 端末のLDPC(Low Density Parity Check)符号の階層的復号(layered decoding)方法であって、
    入力信号から尤度比(Log Likelihood)の値を算出するステップと、
    前記尤度比の値に基づいて複数の変数ノードを初期化するステップと、
    複数のチェックノードに対するシンドロームチェック(syndrome check)に基づいて、前記入力信号に対する復号の成功又は失敗が決定されるまで、パリティチェック行列(Parity Check Matrix)及び前記複数の変数ノードの値に基づく複数のチェックノードの更新と、前記パリティチェック行列及び前記複数のチェックノードの値に基づく前記複数の変数ノードの更新とを繰り返すステップと、を含み、
    前記繰り返すステップは、前記複数の変数ノードを順次に更新して、1つの変数ノードが更新される度に、前記複数のチェックノードに対するシンドロームチェックを行うステップを含み、
    前記複数のチェックノードと前記複数の変数ノードの相関は、前記パリティチェック行列に基づいて決定され、
    前記複数のチェックノードの全てに対するシンドロームチェック値が0である場合、前記復号の成功は、決定される、LDPC符号の階層的復号方法。
  2. 前記繰り返すステップが予め設定された回数以上に繰り返される場合、前記復号の失敗は、決定される、請求項1に記載のLDPC符号の階層的復号方法。
  3. 前記シンドロームチェックを行うステップは、現在繰り返しにおいて更新された1つの変数ノードと関連するチェックノードのシンドロームチェック値と、以前の繰り返しにおいて算出されたその他のチェックノードのシンドロームチェック値とを用いて行われる、請求項1に記載のLDPC符号の階層的復号方法。
  4. 前記複数のチェックノードのそれぞれに対して、シンドロームチェック値を示す1ビットのフラグビット(flag bit)は、設定される、請求項3に記載のLDPC符号の階層的復号方法。
  5. 前記シンドロームチェックを行うステップは、前記複数のチェックノードのそれぞれに関連する変数ノードの値に対する排他的論理和(exclusive OR)演算を行うことによってシンドロームチェックを行うステップを含む、請求項1に記載のLDPC符号の階層的復号方法。
  6. 前記複数のチェックノードは、第1のチェックノードと、前記第1のチェックノードに後続する第2のチェックノードとを含み、
    前記第2のチェックノードのシンドロームチェックは、前記第1のチェックノードに関連する変数ノードを前記第2のチェックノードに関連する変数ノードから除いたその他の変数ノードに対する排他的論理和(exclusive OR)演算によって行われる、請求項1に記載のLDPC符号の階層的復号方法。
  7. 無線通信システムの端末であって、
    信号を送受信するトランシーバーと、
    メモリと、
    前記トランシーバー及び前記メモリを制御するプロセッサと、を含み、
    前記プロセッサは、
    入力信号から尤度比(Log Likelihood)の値を算出し、
    前記尤度比の値に基づいて複数の変数ノードを初期化し、
    複数のチェックノードに対するシンドロームチェック(syndrome check)に基づいて、前記入力信号に対する復号の成功又は失敗が決定されるまで、パリティチェック行列(Parity Check Matrix)及び前記複数の変数ノードの値に基づく前記複数のチェックノードの更新と、前記パリティチェック行列及び前記複数のチェックノードの値に基づく前記複数の変数ノードの更新とを繰り返すようにさらに構成され、
    前記複数の変数ノードは、順次に更新され、
    前記複数のチェックノードに対するシンドロームチェックは、1つの変数ノードが更新される度に行われ、
    前記複数のチェックノードと前記複数の変数ノードの関連は、前記パリティチェック行列に基づいて決定され、
    前記複数のチェックノードの全てに対するシンドロームチェック値が0である場合、前記復号の成功は、決定される、端末。
  8. 前記複数の変数ノードの更新及び前記複数のチェックノードに対するシンドロームチェックの繰り返しが予め設定された回数以上に繰り返される場合、前記復号の失敗は、決定される、請求項7に記載の端末。
  9. 前記プロセッサは、現在繰り返しにおいて更新された1つの変数ノードと関連するチェックノードのシンドロームチェック値と、以前の繰り返しにおいて算出されたその他のチェックノードのシンドロームチェック値とを用いてシンドロームチェックを行うようにさらに構成された、請求項7に記載の端末。
  10. 前記複数のチェックノードのそれぞれに対して、シンドロームチェック値を示す1ビットのフラグビット(flag bit)は、設定される、請求項9に記載の端末。
  11. 前記シンドロームチェックは、前記複数のチェックノードのそれぞれに関連する変数ノードの値に対する排他的論理和(exclusive OR)演算を行うことによって行われる、請求項7に記載の端末。
  12. 前記複数のチェックノードは、第1のチェックノードと、前記第1のチェックノードに後続する第2のチェックノードとを含み、
    前記第2のチェックノードのシンドロームチェックは、前記第1のチェックノードに関連する変数ノードを前記第2のチェックノードに関連する変数ノードから除いたその他の変数ノードに対する排他的論理和(exclusive OR)演算によって行われる、請求項7に記載の端末。
JP2019548987A 2017-03-09 2017-03-09 Ldpc符号の階層的復号の方法及びそのための装置 Active JP6821825B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/KR2017/002546 WO2018164297A1 (ko) 2017-03-09 2017-03-09 Ldpc 코드의 계층적 복호화 방법 및 이를 위한 장치

Publications (2)

Publication Number Publication Date
JP2020511079A JP2020511079A (ja) 2020-04-09
JP6821825B2 true JP6821825B2 (ja) 2021-01-27

Family

ID=63447922

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019548987A Active JP6821825B2 (ja) 2017-03-09 2017-03-09 Ldpc符号の階層的復号の方法及びそのための装置

Country Status (5)

Country Link
US (1) US11206042B2 (ja)
EP (1) EP3595203B1 (ja)
JP (1) JP6821825B2 (ja)
CN (1) CN110383727B (ja)
WO (1) WO2018164297A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102525414B1 (ko) * 2020-07-29 2023-04-25 한국전자통신연구원 LDPC(low-density parity-check) 부호의 복호화 방법 및 장치
CN114415817B (zh) * 2020-10-28 2024-05-07 北京小米移动软件有限公司 显示控制方法、电子设备及存储介质
EP4329202A1 (en) 2021-05-25 2024-02-28 Samsung Electronics Co., Ltd. Neural network-based self-correcting min-sum decoder and electronic device comprising same
US11817952B2 (en) * 2022-01-31 2023-11-14 Dialog Semiconductor (Uk) Limited Systems and methods for providing end-to-end data protection

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005045735A (ja) 2003-07-25 2005-02-17 Sony Corp 符号検出装置及び方法、復号装置及び方法、並びに情報処理装置及び方法
KR101147768B1 (ko) 2005-12-27 2012-05-25 엘지전자 주식회사 채널 코드를 이용한 복호화 방법 및 장치
JP2009100222A (ja) * 2007-10-16 2009-05-07 Toshiba Corp 低密度パリティ検査符号の復号装置およびその方法
JP5493602B2 (ja) 2009-08-31 2014-05-14 富士通株式会社 復号化装置及び復号化方法
JP5790029B2 (ja) 2011-03-01 2015-10-07 ソニー株式会社 復号装置、復号方法、およびプログラム
US8826096B2 (en) 2011-12-29 2014-09-02 Korea Advanced Institute Of Science And Technology Method of decoding LDPC code for producing several different decoders using parity-check matrix of LDPC code and LDPC code system including the same
KR101968746B1 (ko) 2011-12-30 2019-04-15 삼성전자주식회사 저장 장치로부터 데이터를 읽는 읽기 방법, 에러 정정 장치, 그리고 에러 정정 코드 디코더를 포함하는 저장 시스템
US9141467B2 (en) * 2012-03-23 2015-09-22 Samsung Electronics Co., Ltd. Semiconductor memory system including Reed-Solomon low density parity check decoder and read method thereof
KR101926608B1 (ko) 2012-08-27 2018-12-07 삼성전자 주식회사 경 판정 디코딩 방법 및 이를 이용한 저밀도 패리티 체크 디코더
US9612903B2 (en) 2012-10-11 2017-04-04 Micron Technology, Inc. Updating reliability data with a variable node and check nodes
US9191256B2 (en) * 2012-12-03 2015-11-17 Digital PowerRadio, LLC Systems and methods for advanced iterative decoding and channel estimation of concatenated coding systems
US8984376B1 (en) * 2013-03-14 2015-03-17 Pmc-Sierra Us, Inc. System and method for avoiding error mechanisms in layered iterative decoding
US9136877B1 (en) * 2013-03-15 2015-09-15 Sandisk Enterprise Ip Llc Syndrome layered decoding for LDPC codes
KR102189440B1 (ko) 2014-08-25 2020-12-14 삼성전자주식회사 에러 정정 디코더를 포함하는 스토리지 장치 및 에러 정정 디코더의 동작 방법
US9977713B2 (en) 2015-03-20 2018-05-22 SK Hynix Inc. LDPC decoder, semiconductor memory system and operating method thereof
KR102556479B1 (ko) 2015-03-20 2023-07-17 에스케이하이닉스 주식회사 Ldpc 디코더, 반도체 메모리 시스템 및 그것의 동작 방법
US20170134048A1 (en) * 2015-11-10 2017-05-11 Samsung Electronics Co., Ltd. Message-passing based decoding using syndrome information, and related methods
KR20200004195A (ko) * 2018-07-03 2020-01-13 에스케이하이닉스 주식회사 메모리 컨트롤러 및 이의 동작 방법
EP3963723A4 (en) * 2019-09-10 2022-07-20 Samsung Electronics Co., Ltd. METHOD AND APPARATUS FOR DECODED DATA IN A COMMUNICATION OR BROADCASTING SYSTEM

Also Published As

Publication number Publication date
US20210218418A1 (en) 2021-07-15
US11206042B2 (en) 2021-12-21
JP2020511079A (ja) 2020-04-09
EP3595203B1 (en) 2021-11-10
WO2018164297A1 (ko) 2018-09-13
CN110383727A (zh) 2019-10-25
EP3595203A4 (en) 2020-12-02
EP3595203A1 (en) 2020-01-15
CN110383727B (zh) 2022-01-11

Similar Documents

Publication Publication Date Title
KR102131834B1 (ko) Qc ldpc 코드의 레이트 매칭 방법 및 이를 위한 장치
US10903857B2 (en) Data retransmission method for polar code, and device therefor
US10116332B2 (en) Method for configuring circular buffer including outer code parity and apparatus therefor
US20170279464A1 (en) Method of ldpc code encoding for reducing signal overhead and apparatus therefor
KR102450243B1 (ko) 행-직교 구조(row-orthogonal)를 이용한 LDPC 코드 전송 방법 및 이를 위한 장치
KR101998199B1 (ko) 다중 ldpc 코드에서 ldpc 베이스 코드를 선택하는 방법 및 이를 위한 장치
JP6821825B2 (ja) Ldpc符号の階層的復号の方法及びそのための装置
US11271591B2 (en) SC-LDPC code encoding method and device therefor
US10819372B2 (en) Method for dividing transport block of LDPC code and apparatus therefor
US11082060B2 (en) LPDC code transmission method using row-orthogonal structure and apparatus therefor
US10756761B2 (en) Method for dividing carrying block of LDPC code and apparatus therefor
KR101835341B1 (ko) Sc-ldpc 코드의 쌍방향 슬라이딩 윈도우 복호 방법 및 이를 위한 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190909

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20201028

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20201208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210106

R150 Certificate of patent or registration of utility model

Ref document number: 6821825

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250