JP6775651B1 - 情報処理装置、制御方法、及びプログラム - Google Patents
情報処理装置、制御方法、及びプログラム Download PDFInfo
- Publication number
- JP6775651B1 JP6775651B1 JP2019145466A JP2019145466A JP6775651B1 JP 6775651 B1 JP6775651 B1 JP 6775651B1 JP 2019145466 A JP2019145466 A JP 2019145466A JP 2019145466 A JP2019145466 A JP 2019145466A JP 6775651 B1 JP6775651 B1 JP 6775651B1
- Authority
- JP
- Japan
- Prior art keywords
- setting data
- tag
- written
- boot process
- boot
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0629—Configuration or reconfiguration of storage systems
- G06F3/0632—Configuration or reconfiguration of storage systems by initialisation or re-initialisation of storage systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Stored Programmes (AREA)
- Retry When Errors Occur (AREA)
Abstract
Description
(情報処理装置10の構成)
まず、本発明の第1の実施形態について説明する。
図1は、本実施形態に係る情報処理装置10の構成例を示すブロック図である。情報処理装置10は、例えば、パーソナルコンピュータである。情報処理装置10は、デスクトップ型、ラップトップ型、タブレット型等いずれのパーソナルコンピュータであってもよい。例えば、情報処理装置10は、通信部11と、入力部12と、表示部13と、スピーカ14と、制御部15と、RAM(Random Access Memory)16と、Flashメモリ17とを備えている。これらの各部は、バスを介して通信可能に接続されている。
次に、制御部15の機能構成について詳細に説明する。
図1に戻り、制御部15は、動作制御部151と、処理部152と、書き込み部153と、指示部154と、メモリ制御部155と、表示制御部156とを備えている。
次に、制御部15が実行するリカバリーモードの処理の動作について説明する。
図9は、本実施形態に係るリカバリーモードにおける処理の概要を示す図である。この図では、図4に示すブート処理を基準にリカバリーモードの処理の例を示している。制御部15は、BIOSによるブート処理を開始すると(時刻t10)、リカバリーモードに遷移させるトリガの有無(リカバリーモードに遷移させるか否か)を確認するリカバリーモード確認処理(ステップS100)を実行する。リカバリーモードに遷移させるトリガあった場合、制御部15は、リカバリーに使用する設定データ(リカバリーデータ)を収集するリカバリーデータ収集処理(S120)を実行する。次に、制御部15は、収集した設定データ(リカバリーデータ)をブート処理に使用する有効な設定データとして適用するリカバリーデータ適用処理(S140)を実行する。ここで、制御部15は、収集した設定データを有効な設定データとして設定データ保存領域に書き込んだ後、設定データをリカバリーしたことを示す「Recovered」タグを書き込む。そして、制御部15は、制御部15は、適用した設定データ(リカバリーデータ)を使用して、システムを再起動(リブート)させる(S160)。
図10は、本実施形態に係るリカバリーモード確認処理の一例を示すフローチャートである。
(ステップS101)制御部15は、BIOSによるブート処理の開始後にリカバリーモードのトリガが入力されると、ステップS103の処理に進む。上記トリガは、ユーザの特定の操作がされたこと、「Start」タグが複数回(例えば、2回)連続して書き込まれていること、またはその両方などである。
(ステップS121)制御部15は、リカバリーするための「Boot」タグを検索し、ステップS123の処理に進む。
(ステップS123)制御部15は、「Boot」タグ以前の最新の設定データを、リカバリーに使用する設定データとして収集し、ステップS140(図9参照)のリカバリーデータ適用処理に進む。
(ステップS141)制御部15は、リカバリーデータ収集処理で収集された「Boot」タグ以前の最新の設定データ(リカバリーデータ)を設定データ保存領域に書き込む。そして、ステップS143の処理に進む。
(ステップS145)制御部15は、リカバリーしたことを示すメッセージを表示部13に表示させる。そして、ステップS147の処理に進む。
(ステップS147)制御部15は、システムの再起動を指示する。
次に、制御部15が実行するガベージコレクションの処理の動作について説明する。
図13は、本実施形態に係るガベージコレクション処理の一例を示すフローチャートである。
(ステップS207)制御部15は、退避しておいた設定データ及びタグデータを、保存したあった順に従って設定データ保存領域に書き込む(書き戻す)。
Claims (13)
- BIOS(Basic Input Output System)によるブート処理で使用する設定データを、変更された順に従って不揮発性メモリ内の所定領域に書き込むとともに、当該設定データを使用して前記ブート処理を実行する処理部と、
前記ブート処理の期間内の所定のタイミングで、前記不揮発性メモリ内の前記所定領域に、当該タイミングに対応するタグを書き込む書き込み部と、
前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように前記処理部に指示する指示部と、
を備える情報処理装置。 - 前記所定のタイミングには、前記ブート処理の終了タイミングが含まれる、
請求項1に記載の情報処理装置。 - 前記所定のタイミングには、前記不揮発性メモリにデータを書き込み可能となるタイミングが含まれる、
請求項1または請求項2に記載の情報処理装置。 - 前記ブート処理には、前記ブート処理に使用する設定データをユーザが変更可能なセットアップ処理が含まれ、
前記所定のタイミングには、前記セットアップ処理の開始タイミングが含まれる、
請求項1から請求項3のいずれか一項に記載の情報処理装置。 - 前記指示部は、
前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データのうち設定項目ごとの最新の設定データを使用して前記ブート処理を実行するように前記処理部に指示する、
請求項1から請求項4のいずれか一項に記載の情報処理装置。 - 前記書き込み部は、
前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データの少なくとも一部を、前記ブート処理に使用する設定データとして、最後に書き込まれた設定データの後に書き込む、
請求項1から請求項5のいずれか一項に記載の情報処理装置。 - 前記指示部は、
ユーザの操作に基づいて、前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように前記処理部に指示する、
請求項1から請求項6のいずれか一項に記載の情報処理装置。 - 前記指示部は、
前記不揮発性メモリ内の前記所定領域に書き込まれた複数の前記タグの種類及び連続性に基づいて、前記所定領域に前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように前記処理部に指示する、
請求項1から請求項7のいずれか一項に記載の情報処理装置。 - 前記指示部は、
前記不揮発性メモリ内の前記所定領域に書き込まれた複数の前記タグのうちユーザに選択された前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように前記処理部に指示する、
請求項1から請求項8のいずれか一項に記載の情報処理装置。 - 前記不揮発性メモリ内の前記所定領域の書き込み可能な領域の残量に基づいて、前記所定領域に書き込まれた設定データのうち、最後に書き込まれた前記タグから所定数分遡った前記タグ以前の領域において、設定項目ごとの最新の設定データ以外の設定データを少なくとも消去するメモリ制御部、
を備える請求項1から請求項9のいずれか一項に記載の情報処理装置。 - 前記メモリ制御部は、
最後に書き込まれた前記タグから所定数分遡った前記タグ以降の各タグ間の領域のそれぞれにおいて、設定項目ごとの最新の設定データ以外の設定データを消去する、
請求項10に記載の情報処理装置。 - 情報処理装置における制御方法であって、
処理部が、BIOS(Basic Input Output System)によるブート処理で使用する設定データを、変更された順に従って不揮発性メモリ内の所定領域に書き込むとともに、当該設定データを使用して前記ブート処理を実行するステップと、
書き込み部が、前記ブート処理の期間内の所定のタイミングで、前記不揮発性メモリ内の前記所定領域に、当該タイミングに対応するタグを書き込むステップと、
指示部が、前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように指示するステップと、
を有する制御方法。 - コンピュータに、
BIOS(Basic Input Output System)によるブート処理で使用する設定データを、変更された順に従って不揮発性メモリ内の所定領域に書き込むとともに、当該設定データを使用して前記ブート処理を実行するステップと、
前記ブート処理の期間内の所定のタイミングで、前記不揮発性メモリ内の前記所定領域に、当該タイミングに対応するタグを書き込むステップと、
前記不揮発性メモリ内の前記所定領域に前記タグより以前に書き込まれた設定データを使用して前記ブート処理を実行するように指示するステップと、
を実行させるためのプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019145466A JP6775651B1 (ja) | 2019-08-07 | 2019-08-07 | 情報処理装置、制御方法、及びプログラム |
US16/775,447 US11249661B2 (en) | 2019-08-07 | 2020-01-29 | Information processing apparatus, control method, and program |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2019145466A JP6775651B1 (ja) | 2019-08-07 | 2019-08-07 | 情報処理装置、制御方法、及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP6775651B1 true JP6775651B1 (ja) | 2020-10-28 |
JP2021026603A JP2021026603A (ja) | 2021-02-22 |
Family
ID=72938092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019145466A Active JP6775651B1 (ja) | 2019-08-07 | 2019-08-07 | 情報処理装置、制御方法、及びプログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US11249661B2 (ja) |
JP (1) | JP6775651B1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11347519B2 (en) * | 2020-05-27 | 2022-05-31 | Dell Products L.P. | Systems and methods for detecting short-term changes to BIOS setup |
Family Cites Families (28)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5884073A (en) * | 1996-10-28 | 1999-03-16 | Intel Corporation | System and method for providing technical support of an electronic system through a web bios |
US5974546A (en) * | 1997-05-08 | 1999-10-26 | Micron Electronics, Inc. | Apparatus and method to determine cause of failed boot sequence to improve likelihood of successful subsequent boot attempt |
GB2332541B (en) * | 1997-12-20 | 2002-12-04 | Ibm | Boot failure recovery system and method |
US6640316B1 (en) * | 2000-05-23 | 2003-10-28 | Dell Products L.P. | Boot recovery of simple boot BIOS |
US6721881B1 (en) * | 2000-09-29 | 2004-04-13 | Dell Products L.P. | System and method for determining if a display device configuration has changed by comparing a current indicator with a previously saved indicator |
US20070050612A1 (en) * | 2005-08-26 | 2007-03-01 | Inventec Corporation | Boot program update and restoration system and method thereof |
TW200713037A (en) * | 2005-09-06 | 2007-04-01 | Benq Corp | System and method for updating firmware |
DE102006048171A1 (de) * | 2006-10-10 | 2008-04-17 | Robert Bosch Gmbh | Verfahren zum Neubooten eines Signalverarbeitungssystems |
US8775758B2 (en) * | 2007-12-28 | 2014-07-08 | Sandisk Technologies Inc. | Memory device and method for performing a write-abort-safe firmware update |
JP4876099B2 (ja) * | 2008-05-09 | 2012-02-15 | 東芝テック株式会社 | 情報処理装置 |
US7984282B2 (en) * | 2009-01-21 | 2011-07-19 | Hewlett-Packard Development Company, L.P. | Evasion of power on self test during an operating system initiated reboot |
JP5064463B2 (ja) | 2009-10-07 | 2012-10-31 | 東芝テック株式会社 | 情報処理端末および起動プログラム |
US8984266B2 (en) * | 2010-12-29 | 2015-03-17 | Brocade Communications Systems, Inc. | Techniques for stopping rolling reboots |
CN104081376B (zh) * | 2012-02-21 | 2018-02-02 | 慧与发展有限责任合伙企业 | 使用分布式文件系统协议远程维持系统固件映像 |
JP6102235B2 (ja) * | 2012-12-12 | 2017-03-29 | 日本電気株式会社 | Bios復旧制御装置及びその復旧制御方法、情報処理装置、並びにコンピュータ・プログラム |
US9442831B1 (en) * | 2013-02-22 | 2016-09-13 | American Megatrends, Inc. | Automated testing of program code for processing a simple boot flag data structure |
US9424134B2 (en) * | 2014-03-28 | 2016-08-23 | Intel Corporation | Boot management in a non-volatile memory system |
JP6054908B2 (ja) * | 2014-05-22 | 2016-12-27 | レノボ・シンガポール・プライベート・リミテッド | 変数セットを修復する方法、コンピュータ・プログラムおよびコンピュータ |
US9003176B1 (en) * | 2014-06-03 | 2015-04-07 | Kasepersky Lab ZAO | System and methods for full disk encryption with a check for compatibility of the boot disk |
US9792168B2 (en) * | 2015-04-15 | 2017-10-17 | Dell Products, Lp | System and method for cloud remediation of a client with a non-bootable storage medium |
US9846640B2 (en) * | 2015-04-22 | 2017-12-19 | Dell Products, Lp | System and method for retrieving wireless access point credentials from a BIOS NVRAM |
JP6376472B2 (ja) * | 2015-10-20 | 2018-08-22 | 京セラドキュメントソリューションズ株式会社 | 画像形成装置及びプログラム |
US10410202B1 (en) * | 2016-12-31 | 2019-09-10 | Square, Inc. | Expedited booting with brownout monitoring |
SG10201700003SA (en) * | 2017-01-03 | 2018-08-30 | Intel Corp | Hardware assisted fault injection detection |
WO2018190846A1 (en) * | 2017-04-13 | 2018-10-18 | Hewlett-Packard Development Company, L.P. | Boot data validity |
US11150911B2 (en) * | 2018-06-15 | 2021-10-19 | Dell Products, L.P. | System and method for managing UEFI boot device path based on custom selection |
US11226827B2 (en) * | 2019-03-01 | 2022-01-18 | Dell Products L.P. | Device and method for remote management of information handling systems |
US11657157B2 (en) * | 2019-06-06 | 2023-05-23 | Macronix International Co., Ltd. | Secure boot system, method and apparatus |
-
2019
- 2019-08-07 JP JP2019145466A patent/JP6775651B1/ja active Active
-
2020
- 2020-01-29 US US16/775,447 patent/US11249661B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US11249661B2 (en) | 2022-02-15 |
JP2021026603A (ja) | 2021-02-22 |
US20210042047A1 (en) | 2021-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100283243B1 (ko) | 운영체제의 부팅방법 | |
KR100430468B1 (ko) | 운영체제의 초기화 및 재시작 방법 및 장치 | |
EP2649517B1 (en) | Fast computer startup | |
KR101602360B1 (ko) | 시스템 고속 부팅 장치 및 방법 | |
TW201624273A (zh) | 韌體變量更新方法 | |
US20140325496A1 (en) | Apparatus and method for firmware upgrade using usb | |
TW201502764A (zh) | 用以從睡眠狀態加速回復之專用啟動路徑 | |
JP2015102889A (ja) | ファームウェアの更新方法、電子機器、コンピュータおよびコンピュータ・プログラム | |
JP2002244874A (ja) | 情報処理装置およびファームウェア更新方法 | |
JP2009134692A (ja) | 単一キー制御を使用するシステム構成の自動修復方法 | |
WO2004107168A1 (en) | Booting from non-volatile memory | |
JP2008276555A (ja) | 情報処理装置、およびファームウェア更新方法 | |
CN113703799B (zh) | 计算设备及其bios更新方法和介质 | |
US20180095693A1 (en) | Information processing apparatus, information processing system, and method for controlling information processing apparatus | |
JP2003296042A (ja) | コンピュータ装置、データのデッドコピー方法、プログラム、コンピュータ装置の稼動方法 | |
KR20140066535A (ko) | 전자 장치, 펌웨어 업데이트 방법 및 컴퓨터 판독가능 기록매체 | |
TWI546661B (zh) | 使用狀態資訊回復系統之技術 | |
JP2007058699A (ja) | 情報処理装置、情報処理装置制御プログラム、情報処理装置制御方法 | |
JP6775651B1 (ja) | 情報処理装置、制御方法、及びプログラム | |
CN112035171B (zh) | 基于uefi固件的恢复出厂设置方法及系统 | |
US20200133562A1 (en) | Information processing device, controlling method and program | |
CN103106161A (zh) | 一种基于io访问方式的显卡bios更新方法 | |
JP4608013B2 (ja) | コンピュータ装置、コンピュータ起動処理方法およびコンピュータ起動処理プログラム | |
WO2008048581A1 (en) | A processing device operation initialization system | |
US20150317181A1 (en) | Operating system switching method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190807 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200904 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200915 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20201006 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6775651 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |