JP6615908B2 - ドリフト補償 - Google Patents
ドリフト補償 Download PDFInfo
- Publication number
- JP6615908B2 JP6615908B2 JP2017556541A JP2017556541A JP6615908B2 JP 6615908 B2 JP6615908 B2 JP 6615908B2 JP 2017556541 A JP2017556541 A JP 2017556541A JP 2017556541 A JP2017556541 A JP 2017556541A JP 6615908 B2 JP6615908 B2 JP 6615908B2
- Authority
- JP
- Japan
- Prior art keywords
- unit
- frequency response
- circuit design
- parameter
- electrical circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000004044 response Effects 0.000 claims description 130
- 238000013461 design Methods 0.000 claims description 117
- 238000012360 testing method Methods 0.000 claims description 46
- 238000000034 method Methods 0.000 claims description 37
- 230000015654 memory Effects 0.000 claims description 36
- 238000005259 measurement Methods 0.000 claims description 29
- 238000004519 manufacturing process Methods 0.000 claims description 24
- 238000003860 storage Methods 0.000 claims description 9
- 238000012545 processing Methods 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 6
- 238000011144 upstream manufacturing Methods 0.000 claims description 4
- 230000001419 dependent effect Effects 0.000 claims description 3
- 238000004590 computer program Methods 0.000 claims description 2
- 239000004065 semiconductor Substances 0.000 claims description 2
- 230000007613 environmental effect Effects 0.000 description 72
- 230000006870 function Effects 0.000 description 10
- 238000013459 approach Methods 0.000 description 8
- 230000006399 behavior Effects 0.000 description 8
- 230000000694 effects Effects 0.000 description 4
- 230000008569 process Effects 0.000 description 4
- 230000007547 defect Effects 0.000 description 3
- 238000012546 transfer Methods 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000010924 continuous production Methods 0.000 description 2
- 238000001816 cooling Methods 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 239000002994 raw material Substances 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000003044 adaptive effect Effects 0.000 description 1
- 238000012884 algebraic function Methods 0.000 description 1
- 230000003466 anti-cipated effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 238000001228 spectrum Methods 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 230000000087 stabilizing effect Effects 0.000 description 1
- 230000007723 transport mechanism Effects 0.000 description 1
- 238000010977 unit operation Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/36—Circuit design at the analogue level
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/32—Modifications of amplifiers to reduce non-linear distortion
- H03F1/3223—Modifications of amplifiers to reduce non-linear distortion using feed-forward
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/04—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
- H03F3/08—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2111/00—Details relating to CAD techniques
- G06F2111/20—Configuration CAD, e.g. designing by assembling or positioning modules selected from libraries of predesigned modules
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/294—Indexing scheme relating to amplifiers the amplifier being a low noise amplifier [LNA]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/336—A I/Q, i.e. phase quadrature, modulator or demodulator being used in an amplifying circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/447—Indexing scheme relating to amplifiers the amplifier being protected to temperature influence
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/468—Indexing scheme relating to amplifiers the temperature being sensed
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1033—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
- H03M1/1038—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
- H03M1/1033—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
- H03M1/1038—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables
- H03M1/1052—Calibration over the full range of the converter, e.g. for correcting differential non-linearity by storing corrected or correction values in one or more digital look-up tables using two or more look-up tables each corresponding to a different type of error, e.g. for offset, gain error and non-linearity error respectively
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Evolutionary Computation (AREA)
- Semiconductor Integrated Circuits (AREA)
- Analogue/Digital Conversion (AREA)
- Amplifiers (AREA)
- Testing Or Calibration Of Command Recording Devices (AREA)
- Indication And Recording Devices For Special Purposes And Tariff Metering Devices (AREA)
- Tests Of Electronic Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
Description
本開示は特定の実施形態例を記述し描写してはいるが、本発明は、これらの特定の例に限定されるものではない。添付の特許請求の範囲のみによって定義される本発明の範囲から逸脱することなく、上記の実施形態例の修正および変形がなされ得る。
Claims (20)
- 定義済み電気回路設計に関連する方法であって、前記電気回路設計の各実現物が、周波数範囲内で入力信号(x(t))と出力信号(y(t))との間の周波数応答を定義し、前記方法は、
ii)前記電気回路設計の実現物の試験ロットに対する測定結果に基づいて、前記電気回路設計用の設計専用モデル(Q(ω;T,V))、前記電気回路設計の動作に影響を与える少なくとも1つのパラメータ(T,V)に依存する前記電気回路設計の周波数応答を記述する前記設計専用モデルを定義するステップと、
前記電気回路設計の実現物(120m)の主ロット内のユニットについて、前記主ロットは、実現物の前記試験ロットの外部に実現物を含み、前記ユニットは、実現物の前記試験ロットの外部にあり、
iii−1)前記少なくとも1つのパラメータの所定値で測定された前記ユニット用の周波数応答として、ユニット専用周波数応答を得るステップと、
iii−2)前記設計専用モデルを、前記少なくとも1つのパラメータの前記所定値で前記ユニット専用周波数応答に適応させるステップであって、それによって、前記少なくとも1つのパラメータに依存する前記ユニット用の周波数応答を記述した前記ユニット用のユニット専用モデル(Qm(ω;T,V))が得られる、ステップと、
iii−3)前記ユニットに関連して、前記ユニット専用モデルを表すデータを記憶するステップと
を含む、方法。 - iii−4)前記ユニットを補償段(130m)と共に動作させるステップであって、前記補償段(130m)が、前記ユニット専用モデルを表す前記データを検索し、前記少なくとも1つのパラメータの現在値を決定し、前記現在値および前記ユニット専用モデルに基づいて、前記ユニットの周波数応答と、基準周波数応答(Qref(ω))との間の偏差を補償し、前記基準周波数応答は、前記少なくとも1つのパラメータと無関係である、
後続のステップをさらに含む、請求項1に記載の方法。 - 前記電気回路設計のM1個の実現物(110m)の試験ロット用のN個の周波数応答を測定する先のステップであって、各周波数応答が、前記少なくとも1つのパラメータの所定値で測定され、前記少なくとも1つのパラメータの前記所定値がパラメータ範囲にわたって分散される、
先のステップをさらに含む、請求項1又は2に記載の方法。 - 温度が前記少なくとも1つのパラメータのうちの1つである、請求項1から3のいずれか一項に記載の方法。
- 前記電気回路設計が供給電圧によって電力供給されるように構成され、
前記供給電圧の電圧が前記少なくとも1つのパラメータのうちの1つである、
請求項1から4のいずれか一項に記載の方法。 - 前記電気回路設計が前置増幅器(508)と共に使用するために構成され、
前記前置増幅器の利得が前記少なくとも1つのパラメータのうちの1つである、
請求項1から5のいずれか一項に記載の方法。 - 前記ステップiii−2が、一方における、前記少なくとも1つのパラメータの前記所定値での前記設計専用モデルと、他方における、前記ユニット専用周波数応答との間の偏差を近似するユニット専用較正項を決定することを含み、
前記ユニット専用モデルが、3つの独立した寄与、すなわち
ユニット非依存性周波数応答と、
前記少なくとも1つのパラメータによって変化するユニット非依存性較正項と、
ユニット専用較正項と
の和である、請求項1から6のいずれか一項に記載の方法。 - 前記ステップiii−4が、前記ユニットを前記電気回路設計のさらなる実現物と共に動作させることを含み、前記基準周波数応答が前記さらなる実現物の周波数応答である、請求項2から7のいずれか一項に記載の方法。
- 前記電気回路設計がアナログデジタルコンバータ設計であり、
前記ステップiii−4が、前記ユニットおよび前記さらなる実現物を時間インタリーブアナログデジタル変換システムの並列構成要素として動作させることを含み、
温度および前記電気回路設計に電力を供給するための供給電圧が前記少なくとも1つのパラメータである、請求項8に記載の方法。 - 前記電気回路設計がアナログデジタルコンバータ設計であり、
前記ステップiii−4が、前記ユニットおよび前記さらなる実現物を、同相/直交位相の並列分岐、I/Q変調器またはI/Q復調器内に配置されたときに動作させることを含み、
前記補償段がI/Q不整合補償器であり、
前置増幅器(516a、516b)が、前記ユニット及び前記さらなる実現物のそれぞれの上流側の各分岐内に配置され、
温度および前記前置増幅器の利得状態が前記少なくとも1つのパラメータである、
請求項8に記載の方法。 - 前記電気回路設計がアナログデジタルコンバータ設計であり、前記入力信号がアナログ信号であり、前記出力信号がデジタル電気信号であり、
前記基準周波数応答がユニット非依存性であり、
前記アナログデジタルコンバータが供給電圧によって電力供給されるように構成され、 前記少なくとも1つのパラメータが前記供給電圧の電圧および温度である、
請求項2から7のいずれか一項に記載の方法。 - 前記ステップiii−3で記憶される前記データが、前記基準周波数応答に対する差または比によって前記ユニット専用モデルを表す、請求項2に記載の方法。
- 前記電気回路設計が半導体回路設計、好ましくは集積回路設計である、請求項1から12のいずれか一項に記載の方法。
- 定義済み電気回路設計を実現するための製造システム(200)であって、前記電気回路設計の各実現物が、周波数範囲内で入力信号(x(t))と出力信号(y(t))との間の周波数応答を定義し、前記製造システムが、
前記電気回路設計の実現物の試験ロットに対する測定結果に基づいて、前記電気回路設計用の設計専用モデル(Q(ω;T,V))、前記電気回路設計の動作に影響を与える少なくとも1つのパラメータ(T,V)に依存する前記電気回路設計の周波数応答を記述する前記設計専用モデルを定義するように構成された試験セクション(250)と、
設計専用モデルを記憶するためのメモリ(240)と、
較正対象である前記電気回路設計の実現物を生産するための組立セクション(210)と、
較正セクション(220)と
を備え、前記較正セクション(220)が、
前記少なくとも1つのパラメータを測定するためのセンサ(221)と、
前記組立セクションによって生成された、実現物の前記試験ロットの外部のユニット用に、前記少なくとも1つのパラメータの所定の測定値で測定された前記ユニット用の周波数応答としてのユニット専用周波数応答を得るように、前記センサの近くに配置され構成された分析器(222)と、
前記少なくとも1つのパラメータの前記所定値で前記設計専用モデルを前記ユニット専用周波数応答に適応させ、それによって、前記少なくとも1つのパラメータに依存する前記ユニット用の周波数応答を記述した前記ユニット用のユニット専用モデル(Qm(ω;T,V))が得られるように、かつ前記ユニットに関連して、前記ユニット専用モデルを表すデータを記憶するように、構成された装置プログラマ(230)と
を備える、製造システム(200)。 - 前記試験セクションは、
前記少なくとも1つのパラメータを測定するための試験センサ(251)と、
前記電気回路設計の実現物の前記試験ロット用の複数の周波数応答を測定するように構成された試験分析器(252)であって、前記周波数応答のそれぞれが、前記少なくとも1つのパラメータの所定の測定値で前記実現物のうちの1つを保持しながら測定される、試験分析器(252)と、
プロセッサ(253)であって、
前記試験分析器から測定結果を受け取り、
前記測定結果に基づいて前記設計専用モデルを定義し、そして
前記製造システムの前記メモリ内の前記設計専用モデルを表すデータを記憶するように構成された、前記プロセッサ(253)と
を備える、請求項14に記載の製造システム。 - 定義済み電気回路設計の実現物であるユニット(420)と、
前記ユニット用の、ユニット専用モデル(Qm(ω;T,V))を表すデータを記憶するメモリ(421)であって、前記ユニット専用モデルは、前記電気回路設計の動作に影響を与える前記少なくとも1つのパラメータ(T,V)に依存する周波数範囲内の前記ユニットの入力信号(x(t))と出力信号(y(t))との間の周波数応答を記述する、前記メモリ(421)と、
補償段(410)であって、
前記メモリから前記データを受け取り、
前記少なくとも1つのパラメータの現在値を決定し、そして
前記現在値および前記ユニット専用モデルに基づいて、前記ユニットの周波数応答と、基準周波数応答(Qref(ω))との間の偏差を補償し、前記基準周波数応答は、前記少なくとも1つのパラメータと無関係である、ように構成された、前記補償段(410)と
を備え、
前記メモリが、前記ユニット専用モデルを表す少なくとも第1のタイプのデータおよび第2のタイプのデータを記憶し、
前記第1のタイプが、前記電気回路設計の実現物の試験ロット用に測定された複数の周波数応答に基づいて準備されており、
前記第2のタイプが、前記少なくとも1つのパラメータの所定値における、前記ユニット用のユニット専用周波数応答の測定結果に基づいて準備されており、
前記ユニットは、前記電気回路設計の実現物の前記試験ロットに属していない、信号処理装置(400)。 - 前記補償段が前記少なくとも1つのパラメータを測定するためのセンサ(431)を備える、請求項16に記載の信号処理装置。
- 定義済み電気回路設計の実現物であるユニットを動作させる方法であって、
前記ユニット用のユニット専用モデル(Qm(ω;T,V))を表すデータを得るステップであって、前記ユニット専用モデルは、前記電気回路設計の動作に影響を与える少なくとも1つのパラメータに依存する周波数範囲内の前記ユニットの入力信号(x(t))と出力信号(y(t))との間の周波数応答を記述した、ステップと、
前記少なくとも1つのパラメータの現在値を決定するステップと、
前記現在値および前記ユニット専用モデルに基づいて、前記ユニットの周波数応答と、基準周波数応答(Qref(ω))との間の偏差を補償し、前記基準周波数応答は、前記少なくとも1つのパラメータと無関係である、ステップと、
を含み、
前記データが、第1のタイプのデータおよび第2のタイプのデータを含み、
前記第1のタイプが、前記電気回路設計の実現物の試験ロット用に測定された複数の周波数応答に基づいて準備されており、
前記第2のタイプが、前記ユニット用のユニット専用周波数応答の測定結果に基づいて前記少なくとも1つのパラメータの所定値で準備されており、
前記ユニットは、前記電気回路設計の実現物の前記試験ロットに属していない、方法。 - 前記データが前記ユニット専用モデルを数式で表し、前記ユニットの周波数応答と基準周波数応答との間の偏差を補償する前記ステップが、前記数式を前記少なくとも1つのパラメータの前記現在値について評価することを含む、請求項18に記載の方法。
- プログラマブルコンピュータに請求項1から13および請求項18から19のいずれか一項に記載の方法を実行させるための命令を有するコンピュータプログラムを格納するコンピュータ記憶媒体。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/SE2015/050476 WO2016175688A1 (en) | 2015-04-28 | 2015-04-28 | Drift compensation |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018515029A JP2018515029A (ja) | 2018-06-07 |
JP6615908B2 true JP6615908B2 (ja) | 2019-12-04 |
Family
ID=53267542
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017556541A Active JP6615908B2 (ja) | 2015-04-28 | 2015-04-28 | ドリフト補償 |
Country Status (8)
Country | Link |
---|---|
US (1) | US10192017B2 (ja) |
EP (1) | EP3289681B1 (ja) |
JP (1) | JP6615908B2 (ja) |
KR (1) | KR102467004B1 (ja) |
CN (1) | CN107889548B (ja) |
CA (1) | CA2983389C (ja) |
ES (1) | ES2774344T3 (ja) |
WO (1) | WO2016175688A1 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10517021B2 (en) | 2016-06-30 | 2019-12-24 | Evolve Cellular Inc. | Long term evolution-primary WiFi (LTE-PW) |
US11129906B1 (en) | 2016-12-07 | 2021-09-28 | David Gordon Bermudes | Chimeric protein toxins for expression by therapeutic bacteria |
KR102364019B1 (ko) * | 2020-08-12 | 2022-02-18 | 울산과학기술원 | 센서 드리프트 보상 방법 및 장치 |
CN116882333B (zh) * | 2023-09-05 | 2024-01-09 | 深圳宏芯宇电子股份有限公司 | 一种芯片极限频率的预测方法、装置、设备及介质 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5047727A (en) * | 1989-09-20 | 1991-09-10 | Deutsche Itt Industries Gmbh | Offset-voltage-balancing operational amplifier |
JP2003247853A (ja) * | 2002-02-22 | 2003-09-05 | Heraeus Electro Nite Kk | 信号計測用増幅演算器の温度特性補正方法、そのシステム及びこれに用いられる増幅演算器 |
US6892155B2 (en) * | 2002-11-19 | 2005-05-10 | Agilent Technologies, Inc. | Method for the rapid estimation of figures of merit for multiple devices based on nonlinear modeling |
US7133644B2 (en) | 2003-06-06 | 2006-11-07 | Interdigital Technology Corporation | Digital baseband system and process for compensating for analog radio transmitter impairments |
JP2007280222A (ja) * | 2006-04-10 | 2007-10-25 | Toshiba Corp | 半導体集積回路の設計システム |
WO2008156401A1 (en) * | 2007-06-21 | 2008-12-24 | Signal Processing Devices Sweden Ab | Compensation of mismatch errors in a time-interleaved analog-to-digital converter |
JP4934557B2 (ja) * | 2007-09-27 | 2012-05-16 | 株式会社日立製作所 | 4値位相変調器 |
US8184723B2 (en) * | 2008-02-29 | 2012-05-22 | Analog Devices, Inc. | Feedback system and apparatus for video compensation |
JP2009260626A (ja) * | 2008-04-16 | 2009-11-05 | Toshiba Mach Co Ltd | アナログ入力データの温度補正装置 |
US9160310B2 (en) | 2008-04-30 | 2015-10-13 | Scott R. Velazquez | Linearity compensator for removing nonlinear distortion |
US8825415B2 (en) * | 2008-12-16 | 2014-09-02 | Signal Processing Devices Sweden Ab | Methods and apparatuses for estimation and compensation on nonlinearity errors |
WO2010105694A1 (en) * | 2009-03-20 | 2010-09-23 | Signal Processing Devices Sweden Ab | Methods and apparatuses for compensation of i/q imbalance |
JP5573781B2 (ja) | 2011-06-13 | 2014-08-20 | 株式会社デンソー | Cr発振回路およびその周波数補正方法 |
US9628097B2 (en) * | 2012-12-18 | 2017-04-18 | Signal Processing Devices Sweden Ab | Methods and devices for handling channel mismatches of an I/Q down-converted signal and a two-channel TI-ADC |
US9595923B2 (en) | 2013-03-14 | 2017-03-14 | Peregrine Semiconductor Corporation | Systems and methods for optimizing amplifier operations |
US9680422B2 (en) * | 2013-03-27 | 2017-06-13 | Qualcomm Incorporated | Power amplifier signal compensation |
CN104199186B (zh) * | 2014-09-16 | 2016-09-28 | 中国科学院光电技术研究所 | 一种具有对象频率特性补偿功能的压电倾斜镜高压驱动器 |
-
2015
- 2015-04-28 CA CA2983389A patent/CA2983389C/en active Active
- 2015-04-28 EP EP15724792.5A patent/EP3289681B1/en active Active
- 2015-04-28 ES ES15724792T patent/ES2774344T3/es active Active
- 2015-04-28 WO PCT/SE2015/050476 patent/WO2016175688A1/en active Application Filing
- 2015-04-28 US US15/569,931 patent/US10192017B2/en active Active
- 2015-04-28 CN CN201580079166.XA patent/CN107889548B/zh active Active
- 2015-04-28 JP JP2017556541A patent/JP6615908B2/ja active Active
- 2015-04-28 KR KR1020177034261A patent/KR102467004B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR102467004B1 (ko) | 2022-11-14 |
CN107889548A (zh) | 2018-04-06 |
EP3289681B1 (en) | 2019-11-20 |
EP3289681A1 (en) | 2018-03-07 |
CA2983389C (en) | 2024-05-21 |
ES2774344T8 (es) | 2020-09-15 |
KR20180021365A (ko) | 2018-03-02 |
WO2016175688A1 (en) | 2016-11-03 |
CA2983389A1 (en) | 2016-11-03 |
JP2018515029A (ja) | 2018-06-07 |
US10192017B2 (en) | 2019-01-29 |
CN107889548B (zh) | 2021-04-27 |
ES2774344T3 (es) | 2020-07-20 |
US20180157780A1 (en) | 2018-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6615908B2 (ja) | ドリフト補償 | |
US9564876B2 (en) | Digital compensation for a non-linear analog receiver | |
TWI551038B (zh) | 用於振幅調變至相位調變失真補償之裝置及方法 | |
KR101286483B1 (ko) | 증폭기 및 신호를 증폭하는 방법 | |
US7860185B2 (en) | Distortion compensating apparatus and power amplifier apparatus | |
CN116318449B (zh) | 温度校准方法及装置 | |
WO2008076424A1 (en) | Method for implementing continuous radio frequency (rf) alignment in advanced electronic warfare (ew) signal stimulation systems | |
EP2707947B1 (en) | Time and amplitude alignment in envelope tracking amplification stage | |
US8358169B2 (en) | Systems and methods for distortion measurement using distortion-to-amplitude transformations | |
CN106068460B (zh) | 用于对被测设备进行测试的测试装置和方法 | |
CN102628897A (zh) | 基于N1dB压缩点和N2dB压缩点的三阶交调测试方法 | |
US9667302B2 (en) | Fast calibration | |
US7639082B2 (en) | System and method for amplifier gain measurement and compensation | |
US20150180495A1 (en) | Converter arrangement and method for converting an analogue input signal into a digital output signal | |
US10230408B2 (en) | Measurement receiver harmonic distortion cancellation | |
Björsell et al. | Dynamic behavior models of analog to digital converters aimed for post-correction in wideband applications | |
JP2007189535A (ja) | 歪補償増幅装置 | |
TWI508463B (zh) | 無線傳輸系統以及決定無線傳輸系統之預設增益的方法 | |
EP2779553B1 (en) | DC bias estimation of a radio frequency mixer | |
EP4394399A1 (en) | Measurement device for performing measurements with respect to a dut | |
JP5943422B2 (ja) | 送信装置、その送信レベル制御方法及びプログラム | |
Kuznetsov | AUTOMATIC CORRECTION OF ERRORS OF THE TEMPERATURE MEASUREMENT CHANNEL |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180104 |
|
A529 | Written submission of copy of amendment under article 34 pct |
Free format text: JAPANESE INTERMEDIATE CODE: A529 Effective date: 20171219 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180313 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190131 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190226 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190520 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191011 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191106 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6615908 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |