JP6515132B2 - シャーシ管理システム及びシャーシ管理方法 - Google Patents

シャーシ管理システム及びシャーシ管理方法 Download PDF

Info

Publication number
JP6515132B2
JP6515132B2 JP2017102113A JP2017102113A JP6515132B2 JP 6515132 B2 JP6515132 B2 JP 6515132B2 JP 2017102113 A JP2017102113 A JP 2017102113A JP 2017102113 A JP2017102113 A JP 2017102113A JP 6515132 B2 JP6515132 B2 JP 6515132B2
Authority
JP
Japan
Prior art keywords
chassis
bmcs
bmc
vcmc
management
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017102113A
Other languages
English (en)
Other versions
JP2017224285A (ja
Inventor
凱帆 古
凱帆 古
錦富 蔡
錦富 蔡
Original Assignee
廣達電腦股▲ふん▼有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to US15/184,587 priority Critical
Priority to US15/184,587 priority patent/US10402207B2/en
Application filed by 廣達電腦股▲ふん▼有限公司 filed Critical 廣達電腦股▲ふん▼有限公司
Publication of JP2017224285A publication Critical patent/JP2017224285A/ja
Application granted granted Critical
Publication of JP6515132B2 publication Critical patent/JP6515132B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • G06F9/44505Configuring for program initiating, e.g. using registry, configuration files
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3031Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a motherboard or an expansion card
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3027Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the computing system component is a bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/30Monitoring
    • G06F11/3003Monitoring arrangements specially adapted to the computing system or computing system component being monitored
    • G06F11/3048Monitoring arrangements specially adapted to the computing system or computing system component being monitored where the topology of the computing system or computing system component explicitly influences the monitoring activity, e.g. serial, hierarchical systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control
    • GPHYSICS
    • G06COMPUTING; CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/14Mounting supporting structure in casing or on frame or rack
    • H05K7/1485Servers; Data center rooms, e.g. 19-inch computer racks
    • H05K7/1498Resource management, Optimisation arrangements, e.g. configuration, identification, tracking, physical location

Description

本発明は、コンピュータシステムに関するものであって、特に、サーバシャーシの管理システムと方法に関するものである。

コンピュータ装置は、通常、データセンター内に保存、あるいは、搭載される。各ラックは、組織された配置方式によって、複数のコンポーネントを収容することができ、この組織された配置方式は、効果的に、空間を利用し、且つ、コンピュータ装置、および、関連するインフラを、システム管理者が容易に到達できる範囲内に設置することができる。データセンサー内の多くのコンピュータ装置は、サーバの形式であり、これらのサーバは、標準のサーバラック(19インチのラックキャビネット)中にスタックされる筺体に保存される。

サーバラックは、多数のコンピューティングモジュール(トレイ、シャーシ、スレッド等)を装着し、これらのコンピューティングモジュールが設置、且つ、サーバラック中にスタックされる。サーバラックは、コンピューティングモジュールの垂直配置を可能にし、空間を効果的に使用する。サーバラック中のシャーシは、通常、それぞれ、ベースボードマネジメントコントローラ(BMC)により管理される一つ以上のサーバを有する。BMCは、システム管理ソフトウェアとプラットフォームハードウェア間のインターフェースを管理する。サーバ中に組み込まれる異なるタイプのセンサーは、BMCに、パラメータ(たとえば、温度、冷却ファン速度、電源状態、操作システム状態等)を報告する。任意のパラメータが、前もって設定された範囲内にない場合、BMCはセンサーを監視するとともに、ネットワークインターフェースにより、警告を管理者に送信する能力を有するとともに、システムの潜在的欠陥を指し示すことができる。

各シャーシは、さらに、ラック搭載ファン、電源ユニット(PSU)、センサー、ネットワークカード、および、その他のこのようなハードウェアコンポーネントを有する。各サーバがどのように、各種サーバ機能を管理するBMCを有するかに類似することは、シャーシが、通常、各種シャーシ機能(たとえば、ファン制御、電源管理、センサー管理、および/または、ネットワークにより遠隔管理を実行する)を管理するシャーシ管理コントローラ(CMC)を有することである。

以下で、一つ以上の実施例中の簡単な概要を示して、本発明の基本認識を提供する。この概要は、本発明の技術の全ての考慮される実施例の延伸的な概要ではなく、且つ、全ての例のキーとなる、あるいは、決定的な要素を識別するのでも、本発明の技術の任意の、あるいは、全ての態様の範囲を描写するものでもない。その目的は、簡単な形式で、一つ以上の例中にある概念を表して、本発明について後述の詳細な説明部分の前言とすることである。

一例によるシャーシ管理のシステムは、シャーシ中の複数のマザーボード、複数のベースボードマネジメントコントローラ(BMC)、および、少なくとも一つのシャーシレベルコンポーネントを有する。複数のBMCは、それぞれ、複数のマザーボードの一つに関連する。複数のBMCは、第一通信バスにより相互接続される。複数のBMC、および、少なくとも一つのシャーシレベルコンポーネントは、第二通信バスにより相互接続される。複数のBMC中の一BMCが、シャーシのバーチャルシャーシ管理コントローラ(VCMC)として操作する。VCMCは、第一通信バスにより、複数のBMC中のその他のBMCとデータを交換するとともに、第二通信バスにより、少なくとも一つのシャーシレベルコンポーネントを管理する。

ある実施態様において、システムは、さらに、シャーシ管理コントローラ(CMC)を有し、CMCが機能不良のとき、一BMCがVCMCとして機能する。ある実施態様において、複数のBMC中の一BMCは、デフォルトVCMCとして配置される。ある実施態様において、一BMCは、管理者の選択に基づいて、VCMCとして機能する。

ある実施態様において、一BMCが、VCMCとして操作するのに可用でないと判断するとき、複数のBMC中のその他のBMCが、VCMCとして機能する。ある実施態様において、システムは、さらに、VCMCを、一つ以上のシャーシレベルコンポーネントに接続する汎用入出力(GPIO)拡張機を有する。

ある実施態様において、第一通信バスは、インテリジェントプラットフォームマネジメントバス(IPMB)である。ある実施態様において、第二通信バスは、アイスクエアドシー(I2C)バスである。ある実施態様において、少なくとも一つのシャーシレベルコンポーネントは、センサー、ファン、あるいは、電源供給ユニット(PSU)の少なくとも一つを有する。

別の例によるシャーシ管理のシステムは、シャーシスイッチ、複数のマザーボード、複数のベースボードマネジメントコントローラ(BMC)、および、少なくとも一つのシャーシレベルコンポーネントを有する。複数のBMCは、それぞれ、複数のマザーボードの一つに関連するとともに、シャーシスイッチに結合される。複数のBMCは、第一通信バスにより相互接続される。複数のBMC、および、シャーシスイッチは、第二通信バスにより相互接続される。少なくとも一つのシャーシレベルコンポーネントは、第二通信バスにより、シャーシスイッチに結合される。シャーシスイッチは、複数のBMCとデータを交換するとともに、選択的に、少なくとも一つのシャーシレベルコンポーネントのそれぞれを、複数のBMCの一つに接続する。

ある実施態様において、シャーシスイッチは、複数のBMCのどれが、少なくとも一つのシャーシレベルコンポーネントのそれぞれに接続されるか判断する。ある実施態様において、シャーシスイッチは、優先表に基づいて、複数のBMCのどれが、少なくとも一つのシャーシレベルコンポーネントのそれぞれに接続されるか判断する。ある実施態様において、シャーシスイッチが、少なくとも一つのシャーシレベルコンポーネントそれぞれの分類型に基づいて、複数のBMCのどれが、少なくとも一つのシャーシレベルコンポーネントのそれぞれに接続されるか判断する。

本発明の実施例は、図面と後続の詳細を参照すると理解できる。
従来のシャーシ管理コントローラを有するシステムのブロック図である。 第一実施態様によるシャーシ管理システムのブロック図である。 図2のシステムによるシャーシ管理方法を示す図である。 第二実施態様によるシャーシ管理システムのブロック図である。 図4のシステムによるシャーシ管理方法を示す図である。

本発明は、サーバシャーシの管理技術を提供する。本発明の各種態様は図面を参照しながら説明する。以下の記述において、説明の目的のため、多くの具体的な詳細が説明されて、一つ以上の態様の十分な理解を提供する。しかし、理解できることは、本発明の技術は、これらの特定の詳細なしでも実行できることである。その他の実施例において、既知の構造と装置はブロック図の形式で表示されて、これらの態様の記述を容易にする。

本発明は、サーバシャーシを管理するシステムと方法を提供する。サーバシャーシは、単一マザーボード(ブレードサーバ、あるいは、マイクロサーバ)を有する単一サーバ、あるいは、複数のマザーボードを有する複数のサーバを有する。サーバシャーシ中の各サーバは、サーバ中のマザーボードに関連するベースボードマネジメントコントローラ(BMC)により管理される。本発明は、バーチャルシャーシ管理コントローラを提供して、分離した実体シャーシ管理コントローラを使用して、サーバレベルコンポーネントを管理する必要性を縮減する。

図1は、従来のシャーシ管理コントローラ(CMC)150を有するシステム100のブロック図である。システム100は、複数のマザーボード120、各マザーボード120と関連するコントローラ110、CMC150、および、少なくとも一つのシャーシレベルコンポーネント130を有する。

シャーシレベルコンポーネント130は、たとえば、ファン、電源ユニット(PSU)、各種センサー(たとえば、電圧センサー、電流センサー、あるいは、温度センサー)、フィールド交換可能ユニット(FRU)、発光ダイオード(LED)等の装置を有する。

ある実施態様において、コントローラは、ベースボードマネジメントコントローラ(BMC)110、あるいは、記述される機能を実行するその他の任意のコントローラである。BMC110は、システム管理ソフトウェアとプラットフォームハードウェア間のインターフェースを管理するコントローラである。ある実施態様において、各BMC110は、サーバ内のハードウェアコンポーネント、例えば、プロセッサ、メモリ、ストレージ、装置、PSU、基板等を管理することができる。

CMC150は、各BMC110と通信するとともに、シャーシレベルコンポーネント130を管理するマイクロコントローラである。CMC150は、一般に、システム100内の装置の調子を監視、および、確保する。各BMC110は、インテリジェントプラットフォームマネジメントバス(IPMB)を用いて、CMC150に接続される。CMC150は、I2Cバス、および/または、汎用入出力(GPIO)インターフェースにより、シャーシレベルコンポーネントに接続される。

BMCは、インテリジェントプラットフォームマネジメントインターフェース(IPMI)サブシステムの一部であり、インテリジェントプラットフォームマネジメントインターフェースは、さらに、不揮発性記憶装置、および、異なるシステムモジュール間で分配されるその他のサテライトコントローラを有する。サーバがオフになる、あるいは、シャットダウンするときでも、IPMIサブシステムは、サーバ外で独立して操作し、機能を実行することができる。サーバがシャットダウンするとき、IPMIサブシステム、および、ネットワークインターフェースコントローラ(NIC)は、予備電源でも、低電力モードでも操作することができる。

BMCは、BMCがIPMIプロトコルを用いて管理する各種サーバコンポーネントと通信する。IPMIは、独立したコンピュータサブシステムに用いられる一組の仕様であり、コンピュータシステムのCPU、ファームウェア、および、OSを管理、および、監視するとともに、システム管理者により、アウトオブバンド管理、および、監視する。BMCは、任意のバスインターフェース、たとえば、システムマネージメントバス(SMBUS)、RS−232シリアルバス、I2Cプロトコル、イーサネット(登録商標)、IPMB、低ピンカウント(LPC)バス等を用いて、各種サーバコンポーネント(たとえば、サウスブリッジ、あるいは、NIC)に接続される。I2Cプロトコルは、7ビット、あるいは、10ビットのアドレス空間を有するシリアルデータラインとシリアルクロックラインを用いるマルチマスター、マルチスレーブ、シングルエンド、シリアルコンピュータバスを特徴とする。SMBUSプロトコルの特徴は、I2Cプロトコルから派生するシングルエンド、2ワイヤバスであり、且つ、I2Cハードウェア、および、I2Cアドレッシングを用いる。IPMBは、サーバ中の各種ボードを接続するI2Cベースのシリアルバスである。

各汎用入出力(GPIO)ピンは、集積回路上に、予め設定された目的がなく、且つ、デフォルトにより使用されない通用ピンである。GPIOピンは、入力、あるいは、出力、有効、あるいは、無効に設定される。GPIOインターフェースが用いられて、多種の装置に接続される。

システム100は、物理的デバイス、たとえば、マイクロコントローラを必要とし、CMC150として機能させる。このような物理的デバイスは、総設備コスト、維持コスト、および、システム100の複雑度を増加させる。物理的デバイスは、また、シャーシレベルコンポーネント130の管理において遅延を生じさせる。

図2は、第一実施態様によるシャーシ管理システム200のブロック図である。システム200は、複数のマザーボード220、それぞれ、マザーボード220の一つに関連する複数のコントローラ210、および、少なくとも一つのシャーシレベルコンポーネント230を有する。

シャーシレベルコンポーネント230は、例えば、ファン、電源ユニット(PSU)、各種センサー(たとえば、電圧センサー、電流センサー、あるいは、温度センサー)、フィールド交換可能ユニット(FRU)、発光ダイオード(LED)等の装置を有する。

たとえば、各コントローラは、ベースボードマネジメントコントローラ(BMC)210、あるいは、記述される機能を実行するその他の任意のコントローラである。BMC210は、システム管理ソフトウェアとプラットフォームハードウェア間のインターフェースを管理するコントローラである。ある実施態様において、各BMC210は、サーバ内のハードウェアコンポーネント、例えば、プロセッサ、メモリ、ストレージ、装置、PSU、基板等を管理することができる。

BMC210は、第一通信バスにより相互接続される。BMC210、および、シャーシレベルコンポーネント230は、第二通信バスにより相互接続される。ある実施態様において、第一通信バスは、インテリジェントプラットフォームマネジメントバス(IPMB)である。ある実施態様において、第二通信バスは、アイスクエアドシー(I2C)バスである。

図1のシステム100と異なり、システム200はCMC150を必要としない。反対に、システム200は、各BMC210がそれぞれ、十分な計算電力を有して、図1のCMC150の操作を実行するという事実を利用する。よって、BMC210の標準機能の他、一態様によるシステム200中のBMC210の一つは、バーチャルシャーシ管理コントローラ(VCMC)として機能して、図1のCMC150の一つ以上の機能を実行する。

ある実施態様において、システム200はCMCを有するが、CMCが機能不良のとき、BMC210中の一つは、VCMCとして機能することができる。

ある実施態様において、管理者は(すなわち、インバンド、あるいは、アウトオブバンドネットワークの命令により)、BMC中の一つをVCMCとして選択する。ある実施態様において、BMC210中の一つは、デフォルトVCMCとしてあらかじめ選択される。ある実施態様において、一BMCが、VCMCとして操作するのに可用でない場合、複数のBMC210中のその他のBMCが、VCMCとして機能する。

VCMCは、第一通信バスにより、その他のBMC210とデータを交換する。VCMCは、第二通信バスにより、シャーシレベルコンポーネント230を管理する。VCMCは、一般に、システム200の装置の調子を監視、および、確保する。ある実施態様において、製造期間中に、BMC210は、通常のCMCの機能性を有するようにあらかじめ配置される。ある実施態様において、管理者は、ファームウェアをインストールし、このBMC210は、通常のCMCの機能性を有することが許可されている。

ある実施態様において、シャーシレベルコンポーネント230は、GPIO拡張機240を有する。GPIO拡張機240は、VCMCが汎用入出力(GPIO)インターフェースを使えるようにする。VCMCは、I2Cにより各種GPIOインターフェース装置に接続されるGPIO拡張機240に接続される。

図3は、第二実施態様によるシャーシ管理システム300のブロック図である。システム300は、シャーシスイッチ350、複数のマザーボード320、それぞれ、マザーボード320中の一つに関連する複数のコントローラ310、および、少なくとも一つのシャーシレベルコンポーネント330を有する。

シャーシレベルコンポーネント330は、たとえば、ファン、電源ユニット(PSU)、各種センサー(たとえば、電圧センサー、電流センサー、あるいは、温度センサー)、フィールド交換可能ユニット(FRU)、発光ダイオード(LED)等の装置を有する。

たとえば、各コントローラは、ベースボードマネジメントコントローラ(BMC)310、あるいは、記述される機能を実行するその他の任意のコントローラである。BMC310は、システム管理ソフトウェアとプラットフォームハードウェア間のインターフェースを管理するコントローラである。各BMC310は、サーバ内のハードウェアコンポーネント、例えば、プロセッサ、メモリ、ストレージ、装置、PSU、基板等を管理することができる。

BMC310は、第一通信バスにより相互接続される。BMC310、および、シャーシレベルコンポーネント330は、第二通信バスにより相互接続される。ある実施態様において、第一通信バスは、インテリジェントプラットフォームマネジメントバス(IPMB)である。ある実施態様において、第二通信バスは、アイスクエアドシー(I2C)バスである。

図1のシステム100と異なり、システム300はCMC150を有さない。反対に、BMC310の標準機能の他に、システム300は、各BMC310を設置して、図1のCMC150の一つ以上の機能を実行する。シャーシスイッチ350は、複数のBMCとデータを交換するとともに、選択的に、シャーシレベルコンポーネント330のそれぞれを、複数のBMCの一つに接続する。

ある実施態様において、シャーシスイッチ350は、BMC310中のどれが、シャーシレベルコンポーネントのそれぞれに接続されるか判断する。たとえば、各BMC310が割り当てられて、シャーシレベルコンポーネント330中の異なる組のコンポーネントに接続される。

ある実施態様において、シャーシスイッチ350は、優先表に基づいて、BMC310中のどれが、各シャーシレベルコンポーネント330に接続されるか判断する。

ある実施態様において、シャーシスイッチ350は、シャーシレベルコンポーネント330それぞれの分類型に基づいて、BMC310中のどれがシャーシレベルコンポーネント330のそれぞれに接続されるか判断する。

ある実施態様において、シャーシレベルコンポーネント330は、GPIO拡張機340を有し、このGPIO拡張機340は、BMC310が、汎用入出力(GPIO)インターフェースを使用できるようにする。GPIO拡張機340は、BMC310を、GPIOピンを用いる各種装置に接続する。

図4は、図2のシステムによるシャーシ管理方法400を示す図である。工程410において、シャーシの電源がオンになる。

工程420において、シャーシ管理コントローラ(CMC)が、シャーシを管理するのに可用かどうか判断する。たとえば、一ベースボードマネジメントコントローラ(BMC)は、CMCが可用かどうか判断することができる。

工程430において、CMCが可用でないと判断するとき、複数のBMC中の一ベースボードマネジメントコントローラ(BMC)が、シャーシの第一バーチャルシャーシ管理コントローラ(VCMC)として機能し、複数のBMCは、それぞれ、シャーシの複数のマザーボードの一つと関連する。

工程440において、第一VCMCは、第一通信バスにより、複数のBMC中のその他のBMCとデータを交換する。

工程450において、第一VCMCは、第二通信バスにより、少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを管理する。

ある実施態様において、方法400は、複数のBMCが、それぞれ、VCMC機能性を有するかどうか判断する。方法400は、複数のBMCが、それぞれ、少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを管理できるかどうか判断する。方法400は、一BMCがVCMC機能性を有するか、および、少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを管理するかどうかに基づいて、複数のBMC中から一BMCを選択して、VCMCとして機能する。

ある実施態様において、方法400は、シャーシスイッチが可用かどうか判断する。方法400は、シャーシスイッチが可用であると判断するとき、シャーシスイッチにより、選択的に、少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントをVCMCに接続する。方法400は、シャーシスイッチにより、選択的に、少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネントを第二VCMCに接続する。

ある実施態様において、シャーシスイッチは、第二通信バスにより、少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネント、少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネント、および、複数のBMCに接続される。

ある実施態様において、方法400は、第二VCMCにより、第一通信バスで、複数のBMC中のその他のBMCとデータを交換する。方法400は、第二VCMCにより、第二通信バスで、少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネントを管理する。

図5は、一実施態様によるコンピュータシステム500のブロック図である。コンピュータシステム500は、プロセッサ540、ネットワークインターフェース550、管理コントローラ580、メモリ520、ストレージ530、BIOS510、ノースブリッジ560、および、サウスブリッジ570を有する。

コンピュータシステム500は、サーバ(たとえば、データセンター中のサーバラックのサーバ)、あるいは、パソコンである。プロセッサ(たとえば、中央処理ユニット(CPU))540は、メモリ520中に保存されるプログラム命令を読み取り、実行するマザーボード上のチップである。プロセッサ540は、単一処理コアを有する単一CPU、複数の処理コアを有する単一CPU、あるいは、複数のCPUである。一つ以上のバス(図示しない)は、各種コンピュータコンポーネント、たとえば、プロセッサ540、メモリ520、ストレージ530、および、ネットワークインターフェース550間で、指令、および、アプリケーションを送信する。

メモリ520は、一時的、あるいは、恒久的に、データ、あるいは、プログラムを保存する任意の物理的デバイス(たとえば、各種形式のランダムアクセスメモリ(RAM))を有する。ストレージ530は、不揮発性データストレージに用いる任意の物理的デバイス(たとえば、HDD、あるいは、フラッシュドライブ)を有する。ストレージ530は、メモリ520より容量が大きく、且つ、単位当たりの容量が更に経済的であるが、転送速度が遅い。

BIOS510は、ベーシックインプット/アウトプットシステム(BIOS)、あるいは、その継承者、あるいは、等価部品、たとえば、エクステンシブルファームウェアインターフェース(EFI)、あるいは、ユニファイドエクステンシブルファームウェアインタフェース(UEFI)を有する。BIOS510は、コンピュータシステム500のマザーボード上に位置するBIOSチップを有し、BIOSソフトウェアプログラムを保存する。BIOS510は、ファームウェアを保存し、このファームウェアは、BIOS510に指定される一組の配置と連動して、コンピュータシステムがオンになるとき実行される。BIOSファームウェア、および、BIOS配置は、不揮発性メモリ(たとえば、NVRAM)、あるいは、ROM(たとえば、フラッシュメモリ)中に保存される。フラッシュメモリは、電気的に消去、且つ、再プログラムされる不揮発性コンピュータストレージ媒体である。

コンピュータシステム500が起動されるたびに、BIOS510は、シーケンスプログラムとしてロード、および、実行される。BIOS510は、一組の配置に基づいて、コンピュータシステム中に存在するハードウェアを識別、初期化、並びに、テストする。BIOS510は、コンピュータシステム500上で、セルフテスト、たとえば、パワーオンセルフテスト(POST)を実行する。このセルフテストは、各種ハードウェアコンポーネント(たとえば、ハードディスクドライブ、光学読み取り装置、冷却装置、メモリモジュール、拡張カード等)の機能性をテストする。BIOSは、メモリ520中の一領域をアドレス、および、割り当てて、操作システムを保存する。その後、BIOS510は、コンピュータシステムの制御権をOSに与える。

コンピュータシステム500中のBIOS510は、どのように、BIOS510が、コンピュータシステム500中で、各種ハードウェアコンポーネントを制御するか定義するBIOS配置を有する。BIOS配置は、コンピュータシステム500中の各種ハードウェアコンポーネントの起動順序を決定する。BIOS510は、各種異なるパラメータの設定を許可するインターフェース(たとえば、BIOSセットアップユーティリティ)を提供し、これは、BIOSデフォルト設定のパラメータと異なる。たとえば、ユーザー(たとえば、管理者)はBIOS510を用いて、クロック、および、バス速度を指定し、どの周辺設備をコンピュータシステムに取り付けるか指定し、監視の状態(たとえば、ファン速度、および、CPU温度制限)を指定し、コンピュータシステムのパフォーマンス全体、および、電力使用量に影響する多種のその他のパラメータを指定する。

管理コントローラ580は、コンピュータシステムのマザーボードに組み込まれた専用のコントローラである。たとえば、管理コントローラ580は、ベースボードマネジメントコントローラ(BMC)である。管理コントローラ580は、システム管理ソフトウェアとプラットフォームハードウェア間のインターフェースを管理する。コンピュータシステムに組み込まれる異なるタイプのセンサーは、パラメータ、たとえば、温度、冷却ファン速度、電源状態、操作システム状態等を、管理コントローラ580に報告する。管理コントローラ580は、センサーを監視するとともに、任意のパラメータがあらかじめ設定した範囲にない場合、ネットワークインターフェース550により、管理者に警告を送信する能力を有するとともに、システムの潜在的欠陥を指し示す。管理者は、管理コントローラ580と遠隔通信して、補正動作(たとえば、システムを再設定、あるいは、動力サイクリング)を実行して、機能性を回復させることができる。

ノースブリッジ560は、プロセッサ540に直接接続される、あるいは、プロセッサ540に整合されるマザーボード上の一チップである。いくつかの例において、ノースブリッジ560、および、サウスブリッジ570は、単一ダイに結合される。ノースブリッジ560、および、サウスブリッジ570は、プロセッサ540とマザーボードのその他の部分の間の通信を管理する。ノースブリッジ560は、サウスブリッジ570より高いパフォーマンスを必要とするタスクを管理する。ノースブリッジ560は、プロセッサ540、メモリ520、および、ビデオコントローラ(図示しない)間の通信を管理する。いくつかの例において、ノースブリッジ560は、ビデオコントローラを有する。

サウスブリッジ570は、ノースブリッジ560に接続されるマザーボード上のチップであるが、ノースブリッジ560と異なり、プロセッサ540に直接接続される必要がない。サウスブリッジ570は、コンピュータシステム500の入出力機能(たとえば、ユニバーサルシリアルバス(USB)、オーディオ、シリアル、BIOS、シリアルATA(SATA)、ペリフェラルコンポーネントインターコネクト(PCI)バス、PCI eXtended(PCI−X)バス、PCIエクスプレスバス、ISAバス、SPIバス、eSPIバス、SMBus)を管理する。サウスブリッジ570は、管理コントローラ、ダイレクトメモリアクセス(DMAs)コントローラ、割り込みコントローラ(PICs)、および、リアルタイムクロックに接続される、あるいは、管理コントローラ、ダイレクトメモリアクセス(DMAs)コントローラ、割り込みコントローラ(PICs)、および、リアルタイムクロックは、サウスブリッジ570内に含まれる。いくつかの例において、ノースブリッジ560がプロセッサ540に整合されるとき、サウスブリッジ570は、直接、プロセッサ540に接続される。いくつかのシステムにおいて、ノースブリッジ560、および、サウスブリッジ570は、単一ダイ、たとえば、プラットフォームコントローラハブ(PCH)に結合される。

ネットワークインターフェース550は、有線、あるいは、無線のローカルエリアネットワーク(LANs)、あるいは、広域ネットワーク(WANs)、たとえば、イーサネット(登録商標)、ファーバーチャンネル(Fibre Channel)、Wi−Fi、ブルートゥース(登録商標)、ファイヤーワイヤー(Firewire(登録商標))、インターネット等をサポートする任意のインターフェースである。たとえば、ネットワークインターフェース550は、イーサネット(登録商標)のネットワークインターフェースコントローラ(NIC)を有する。ローカルエリアネットワーク(LANS)と広域ネットワーク(WANS)両方において、イーサネット(登録商標)は、コンピュータを接続するために最も幅広く用いられるネットワーク形成基準である。イーサネット(登録商標)は、媒体アクセス制御(MAC)/データリンク層で、ネットワークアクセスの手段により、および、コモンアドレッシングフォーマットにより、物理レイヤー(PHY)の複数の配線、および、シグナリング基準を定義する。イーサネット(登録商標)有効装置は、通常、個々に送信、および、実現するデータのブロックを含むデータパケットを送信することにより通信する。

多種の各種説明性の論理ブロック、モジュール、および、回路、および、ここで開示される各種状況は、汎用プロセッサ、デジタルシグナルプロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、あるいは、その他のプログラム可能な論理デバイス、離散ゲート、あるいは、トランジスタロジック、離散ハードウェアコンポーネント、あるいは、それらの任意の組み合わせの設計で実施、あるいは、実行されて、ここで記述される機能を実行する。汎用プロセッサはマイクロプロセッサであり、あるいは、別の方法では、任意の従来のプロセッサ、コントローラ、マイクロコントローラ、あるいは、状態機械である。プロセッサは、コンピュータデバイスの組み合わせとして構成されてもよく、たとえば、DSPとマイクロプロセッサの組み合わせ、複数のマイクロプロセッサ、一つ以上のマイクロプロセッサとDSPコア、あるいは、その他の任意の配置である。

本発明の明細書で開示される方法と演算法の操作は、直接、ハードウェアで、プロセッサにより実行されるソフトウェアモジュールで、あるいは、二つの組み合わせで具体化される。ソフトウェアモジュールは、RAMメモリ、フラッシュメモリ、ROMメモリ、EPROMメモリ、EEPROMメモリ、レジスタ、ハードディスク、リムーバブルディスク、CD−ROM、あるいは、従来の技術の任意の形式のストレージ媒体に存在する。例示的ストレージ媒体はプロセッサに結合されて、プロセッサは、ストレージ媒体から情報を読み取り、および、ストレージ媒体に情報を書き込む。別の方法では、ストレージ媒体はプロセッサに整合される。プロセッサ、および、ストレージ媒体は、ASIC中に存在する。ASICはユーザー端末に存在する。別の方法では、プロセッサ、および、ストレージ媒体は、ユーザー端末中の個別素子として存在する。

一つ以上の例による設計において、記述される機能は、ハードウェア、ソフトウェア、ファームウェア、あるいは、それらの任意の組み合わせで実現される。ソフトウェアで実施される場合、機能は、持続性コンピュータ読み取り可能媒体上の一つ以上の指令、あるいは、コードに保存されるか、あるいは、持続性コンピュータ読み取り可能媒体上の一つ以上の指令、あるいは、コードで送信される。持続性コンピュータ読み取り可能媒体は、コンピュータストレージデバイスと通信媒体両方を有し、それらは、コンピュータプログラムを、一か所からもう一か所に転送するのを助ける任意の媒体を含む。ストレージデバイスは、汎用、あるいは、特殊用途のコンピュータによりアクセスすることができる任意の可用媒体である。例として、これに限定されないが、このようなコンピュータ読み取り可能媒体は、RAM、ROM、EEPROM、CD−ROM、あるいは、その他の光学ディスクストレージ、磁気ディスクストレージ、あるいは、その他の磁気ストレージデバイス、あるいは、指令、あるいは、データ構造の方式で、所望のプログラムコード手段を搭載、あるいは、保存するのに用いられるとともに、汎用、あるいは、特殊用途のコンピュータ、あるいは、汎用、あるいは、特殊用途のプロセッサによりアクセスされるその他の任意の媒体を有する。ここで用いられるディスクは、コンパクトディスク(CD)、レーザーディスク(登録商標)、光学ディスク、デジタル多用途ディスク(DVD)、フロッピーディスク、および、ブルーレイディスクを有し、これらのディスクは、通常、磁気的に、データを再生し、ディスクは、レーザーにより光学的に再生される。上述の組み合わせは、また、持続性コンピュータ読み取り可能媒体の範囲に含まれているべきである。コンピュータ読み取り可能ストレージデバイスが再生される各例において、このようなコンピュータ読み取り可能ストレージデバイスは、一時的信号を排除する。

本発明では好ましい実施例を前述の通り開示したが、これらは決して本発明に限定するものではなく、当該技術を熟知する者なら誰でも、本発明の精神と領域を脱しない範囲内で各種の変更や潤色を加えることができ、従って本発明の保護範囲は、特許請求の範囲で指定した内容を基準とする。

100…システム
110、210、310…コントローラ
120、220、320…マザーボード
130、230、330…シャーシレベルコンポーネント
150…従来のシャーシ管理コントローラ
200…第一実施態様のシステム
240、340…GPIO拡張機
300…第二実施態様のシステム
350…シャーシスイッチ
400…方法
410、420、430、440…工程
500…コンピュータシステム
510…BIOS
520…メモリ
530…ストレージ
540…プロセッサ
550…ネットワークインターフェース
560…ノースブリッジ
570…サウスブリッジ
580…管理コントローラ

Claims (5)

  1. シャーシ管理システムであって、
    シャーシスイッチと、
    複数のマザーボードと、
    それぞれが、複数のマザーボードの一つに関連するとともに、前記シャーシスイッチに結合され、且つ、第一通信バスにより相互接続され、また、前記シャーシスイッチとともに、第二通信バスにより相互接続される複数のベースボードマネジメントコントローラ(BMC)と、
    前記第二通信バスにより、前記シャーシスイッチに結合される少なくとも一つのシャーシレベルコンポーネントと、を有し、
    前記シャーシスイッチは、前記複数のBMCとデータを交換するとともに、選択的に、前記少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを、前記複数のBMCの一つに接続し、前記少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネントを、前記複数のBMCのもう一つに接続することを特徴とするシャーシ管理システム。
  2. 前記シャーシスイッチは、前記複数のBMCのどれが、前記少なくとも一つのシャーシレベルコンポーネントに接続されるかを判断することを特徴とする請求項1に記載のシャーシ管理システム。
  3. シャーシの管理方法であって、
    シャーシをオンにする工程と、
    シャーシ管理コントローラ(CMC)が、前記シャーシの管理に可用かどうか判断する工程と、
    前記CMCが可用でないと判断するとき、複数のBMC中の一つのBMCを、前記シャーシの第一バーチャルシャーシ管理コントローラ(VCMC)として機能させ、前記複数のBMCのそれぞれが、前記シャーシの複数のマザーボードの一つに関連する工程と、
    前記第一VCMCにより、第一通信バスで、前記複数のBMC中のその他のBMCとデータを交換する工程と、
    前記第一VCMCにより、第二通信バスで、少なくとも一つのシャーシレベルコンポーネント中の第一組のシャーシレベルコンポーネントを管理する工程と、
    シャーシスイッチが可用かどうか判断する工程と、
    前記シャーシスイッチが可用であると判断するとき、前記シャーシスイッチにより、選択的に、前記少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを、前記第一VCMCに接続する工程と、
    前記シャーシスイッチにより、選択的に、前記少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネントを、第二VCMCに接続する工程と、
    前記第二VCMCにより、前記第一通信バスで、前記複数のBMC中のその他のBMCとデータを交換する工程と、
    前記第二VCMCにより、前記第二通信バスで、前記少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネントを管理する工程と、
    を有することを特徴とするシャーシ管理方法。
  4. 前記複数のBMCのそれぞれが、VCMC機能性を有するか判断する工程と、
    前記複数のBMCのそれぞれが、前記少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを管理することができるかを判断する工程と、
    前記一BMCがVCMC機能性を有するか、および、前記少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネントを管理するかに基づいて、前記複数のBMC中の前記一つのBMCを選択して、前記第一VCMCとして機能させる工程と、
    をさらに有することを特徴とする請求項3に記載のシャーシ管理方法。
  5. 前記シャーシスイッチは、前記第二通信バスにより、前記少なくとも一つのシャーシレベルコンポーネントの第一組のシャーシレベルコンポーネント、前記少なくとも一つのシャーシレベルコンポーネントの第二組のシャーシレベルコンポーネント、および、前記複数のBMCと接続されることを特徴とする請求項3に記載のシャーシ管理方法。
JP2017102113A 2016-06-16 2017-05-23 シャーシ管理システム及びシャーシ管理方法 Active JP6515132B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US15/184,587 2016-06-16
US15/184,587 US10402207B2 (en) 2016-06-16 2016-06-16 Virtual chassis management controller

Publications (2)

Publication Number Publication Date
JP2017224285A JP2017224285A (ja) 2017-12-21
JP6515132B2 true JP6515132B2 (ja) 2019-05-15

Family

ID=58699065

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017102113A Active JP6515132B2 (ja) 2016-06-16 2017-05-23 シャーシ管理システム及びシャーシ管理方法

Country Status (5)

Country Link
US (1) US10402207B2 (ja)
EP (1) EP3261420A1 (ja)
JP (1) JP6515132B2 (ja)
CN (1) CN107526665A (ja)
TW (1) TWI631466B (ja)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI604304B (zh) * 2016-03-28 2017-11-01 緯創資通股份有限公司 Electronic device and detection method thereof
CN106250339B (zh) * 2016-07-26 2019-05-07 英业达科技有限公司 控制电路板、微服务器、控制系统及其控制方法
US10298447B2 (en) * 2016-08-08 2019-05-21 American Megatrends, Inc. System and method for accessing real sensors for virtual service processor stack
US10083146B2 (en) * 2016-11-22 2018-09-25 Hewlett Packard Enterprise Development Lp Shared USB ports
US10805264B2 (en) * 2017-06-30 2020-10-13 Western Digital Technologies, Inc. Automatic hostname assignment for microservers
US10810085B2 (en) 2017-06-30 2020-10-20 Western Digital Technologies, Inc. Baseboard management controllers for server chassis
US10613950B2 (en) * 2018-01-05 2020-04-07 Quanta Computer Inc. CMC failover for two-stick canisters in rack design
CN108306964A (zh) * 2018-01-31 2018-07-20 郑州云海信息技术有限公司 服务器节点信息集中显示方法、系统、设备及存储介质
US20190286590A1 (en) * 2018-03-14 2019-09-19 Quanta Computer Inc. Cpld cache application in a multi-master topology system
CN108491307A (zh) * 2018-03-14 2018-09-04 郑州云海信息技术有限公司 一种集中管理各节点信息的方法及系统
US10592462B2 (en) * 2018-06-19 2020-03-17 Quanta Computer Inc. Cable detection
US10782754B2 (en) 2018-09-21 2020-09-22 Quanta Computer Inc. Thermal management via virtual BMC manager
TWI704463B (zh) * 2019-03-29 2020-09-11 英業達股份有限公司 伺服器系統與管理方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050080887A1 (en) * 2003-10-08 2005-04-14 Chun-Liang Lee Redundant management control arbitration system
JP5459593B2 (ja) 2009-08-17 2014-04-02 日本電気株式会社 サーバ監視システム及びサーバ監視方法
TW201222274A (en) * 2010-11-30 2012-06-01 Inventec Corp Computer chassis system
TW201222208A (en) 2010-11-30 2012-06-01 Inventec Corp Server integrate system
JP5441875B2 (ja) 2010-12-07 2014-03-12 株式会社日立製作所 計算機システム
US8842664B2 (en) 2011-09-27 2014-09-23 Znyx Networks, Inc. Chassis management modules for advanced telecom computing architecture shelves, and methods for using the same
US9935901B2 (en) 2011-12-30 2018-04-03 Dell Products, Lp System and method of enabling a multi-chassis virtual switch for virtual server network provisioning
CN103324495A (zh) 2012-03-23 2013-09-25 鸿富锦精密工业(深圳)有限公司 数据中心服务器开机管理方法及系统
US9990221B2 (en) 2013-03-15 2018-06-05 Oracle International Corporation System and method for providing an infiniband SR-IOV vSwitch architecture for a high performance cloud computing environment
TWI528134B (zh) 2012-12-17 2016-04-01 鴻海精密工業股份有限公司 擋板控制裝置及具有該擋板控制裝置的伺服器機架
US9130824B2 (en) 2013-01-08 2015-09-08 American Megatrends, Inc. Chassis management implementation by management instance on baseboard management controller managing multiple computer nodes
TW201445936A (zh) * 2013-05-17 2014-12-01 Hon Hai Prec Ind Co Ltd 可動態切換主節點的伺服器系統及動態切換主節點的方法
US9257300B2 (en) * 2013-07-09 2016-02-09 Lam Research Corporation Fluorocarbon based aspect-ratio independent etching
US9804980B2 (en) 2013-07-25 2017-10-31 Dell Products, Lp System management through direct communication between system management controllers
CN104375930A (zh) 2013-08-13 2015-02-25 鸿富锦精密工业(深圳)有限公司 固件检测系统及方法
US9619243B2 (en) * 2013-12-19 2017-04-11 American Megatrends, Inc. Synchronous BMC configuration and operation within cluster of BMC
US10097409B2 (en) * 2014-03-01 2018-10-09 Dell Products, Lp System and method for managing multi-tenant chassis environment using virtual private chassis management controllers
JP2015230720A (ja) 2014-06-09 2015-12-21 株式会社日立製作所 計算機システム
US10136558B2 (en) 2014-07-30 2018-11-20 Dell Products L.P. Information handling system thermal management enhanced by estimated energy states
US9804937B2 (en) 2014-09-08 2017-10-31 Quanta Computer Inc. Backup backplane management control in a server rack system
CN104615506A (zh) 2015-02-13 2015-05-13 浪潮电子信息产业股份有限公司 一种基于逻辑控制的bios和bmc备份方法

Also Published As

Publication number Publication date
US20170364375A1 (en) 2017-12-21
TW201800952A (zh) 2018-01-01
CN107526665A (zh) 2017-12-29
TWI631466B (zh) 2018-08-01
EP3261420A1 (en) 2017-12-27
US10402207B2 (en) 2019-09-03
JP2017224285A (ja) 2017-12-21

Similar Documents

Publication Publication Date Title
US9491139B2 (en) System and method to use common addresses on different interfaces in a management controller without conflict
US10050901B2 (en) Efficient management and configuration of in-band resources
CN106681751B (zh) 统一固件管理系统和管理方法以及计算机可读取介质
TWI608341B (zh) 管理網路喚醒指令之方法以及伺服器
US5892928A (en) Method for the hot add of a network adapter on a system including a dynamically loaded adapter driver
US5889965A (en) Method for the hot swap of a network adapter on a system including a dynamically loaded adapter driver
TW591413B (en) A common boot environment for a modular server system
TWI610167B (zh) 改善平台管理的計算裝置建置方法、保持電腦可執行指令之非暫存媒體及配置為提供強化管理資訊之計算裝置
US6948021B2 (en) Cluster component network appliance system and method for enhancing fault tolerance and hot-swapping
US8346912B2 (en) System and method of emulating a network controller within an information handling system
US8458524B2 (en) Firmware recovery system and method
EP3242185B1 (en) Server rack power management
US9122501B1 (en) System and method for managing multiple bios default configurations
JP4015990B2 (ja) 電力供給装置、非中断電力供給方法、およびシステム
US8738817B2 (en) System and method for mapping a logical drive status to a physical drive status for multiple storage drives having different storage technologies within a server
US7487283B2 (en) Apparatus for bridging two or more data communications interfaces
EP2472402B1 (en) Remote management systems and methods for mapping operating system and management controller located in a server
US7206947B2 (en) System and method for providing a persistent power mask
US9740426B2 (en) Drive array policy control
US20140244869A1 (en) Dual Mode USB and Serial Console Port
US9734093B2 (en) Management of secured storage devices in an information handling system
US6760869B2 (en) Reporting hard disk drive failure
US7921203B2 (en) Specifying associations among attributes of entities in
WO2016037503A1 (zh) PCIe拓扑的配置方法和装置
US9619243B2 (en) Synchronous BMC configuration and operation within cluster of BMC

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20180620

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180626

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181204

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190304

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190322

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190409

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190415

R150 Certificate of patent or registration of utility model

Ref document number: 6515132

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150