JP6411652B2 - 位置入力装置、及び位置入力機能付き表示装置 - Google Patents
位置入力装置、及び位置入力機能付き表示装置 Download PDFInfo
- Publication number
- JP6411652B2 JP6411652B2 JP2017523616A JP2017523616A JP6411652B2 JP 6411652 B2 JP6411652 B2 JP 6411652B2 JP 2017523616 A JP2017523616 A JP 2017523616A JP 2017523616 A JP2017523616 A JP 2017523616A JP 6411652 B2 JP6411652 B2 JP 6411652B2
- Authority
- JP
- Japan
- Prior art keywords
- width
- electrode
- position detection
- electrodes
- floating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000012905 input function Methods 0.000 title claims description 18
- 238000001514 detection method Methods 0.000 claims description 339
- 239000000758 substrate Substances 0.000 claims description 177
- 239000010408 film Substances 0.000 description 118
- 239000004973 liquid crystal related substance Substances 0.000 description 84
- 239000010410 layer Substances 0.000 description 35
- 229910052751 metal Inorganic materials 0.000 description 28
- 239000002184 metal Substances 0.000 description 28
- 239000011229 interlayer Substances 0.000 description 16
- AYEKOFBPNLCAJY-UHFFFAOYSA-O thiamine pyrophosphate Chemical compound CC1=C(CCOP(O)(=O)OP(O)(O)=O)SC=[N+]1CC1=CN=C(C)N=C1N AYEKOFBPNLCAJY-UHFFFAOYSA-O 0.000 description 15
- 239000004065 semiconductor Substances 0.000 description 13
- 230000035945 sensitivity Effects 0.000 description 13
- 239000010409 thin film Substances 0.000 description 13
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 12
- 239000007787 solid Substances 0.000 description 10
- 239000011159 matrix material Substances 0.000 description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 8
- 239000011521 glass Substances 0.000 description 8
- 229910052710 silicon Inorganic materials 0.000 description 8
- 239000010703 silicon Substances 0.000 description 8
- 239000011295 pitch Substances 0.000 description 7
- 230000005684 electric field Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 239000011787 zinc oxide Substances 0.000 description 6
- 239000010949 copper Substances 0.000 description 5
- 239000010936 titanium Substances 0.000 description 5
- 229920003229 poly(methyl methacrylate) Polymers 0.000 description 4
- 239000004926 polymethyl methacrylate Substances 0.000 description 4
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 3
- 229910052802 copper Inorganic materials 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 239000007772 electrode material Substances 0.000 description 3
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000000059 patterning Methods 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 229910052814 silicon oxide Inorganic materials 0.000 description 3
- 229910052719 titanium Inorganic materials 0.000 description 3
- 239000004925 Acrylic resin Substances 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 2
- 238000004040 coloring Methods 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 239000000203 mixture Substances 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000006229 carbon black Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 239000000049 pigment Substances 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0443—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/13338—Input devices, e.g. touch panels
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/0412—Digitisers structurally integrated in a display
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134372—Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2203/00—Indexing scheme relating to G06F3/00 - G06F3/048
- G06F2203/041—Indexing scheme relating to G06F3/041 - G06F3/045
- G06F2203/04111—Cross over in capacitive digitiser, i.e. details of structures for connecting electrodes of the sensing pattern where the connections cross each other, e.g. bridge structures comprising an insulating layer, or vias through substrate
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Human Computer Interaction (AREA)
- Crystallography & Structural Chemistry (AREA)
- Optics & Photonics (AREA)
- Chemical & Material Sciences (AREA)
- Mathematical Physics (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Position Input By Displaying (AREA)
Description
本発明は、位置入力装置、及び位置入力機能付き表示装置に関する。
近年、タブレット型ノートパソコンや携帯型情報端末などの電子機器において、操作性及びユーザビリティを高めることを目的として、タッチパネルの搭載が進められている。タッチパネルは、例えば指やタッチペンにより触れることで、表示パネルの表示面の面内における位置情報を入力することができる。これにより、使用者に表示パネルに表示された画像に直接触れるような、直感的な操作を可能としている。このようなタッチパネルの一例として下記特許文献1に記載されたものが知られている。
この特許文献1には、タッチパネルコントローラは、ドライブラインDL1〜DL4とセンスラインSL3との間に形成される静電容量C31〜C34及び、ドライブラインDL1〜DL4とセンスラインSL4との間に形成される静電容量C41〜C44に対して、符号系列に基づいて、ドライブラインDL1〜DL4を駆動して、静電容量C31〜C34からの第1線形和出力を出力させ、及び、静電容量C41〜C44からの第2線形和出力を出力させる駆動部と、第1線形和出力と第2線形和出力との差分を増幅する差動増幅器と、静電容量C31〜C34の容量値と静電容量C41〜C44の容量値とのライン依存性を補正する飽和防止制御部と、を備える構成が記載されている。
(発明が解決しようとする課題)
ところで、複数のセンスラインのうち、最も端に位置するセンスラインに係る静電容量は、それよりも中央側に位置するセンスラインに係る静電容量よりも小さくなる傾向にある。このため、最も端に位置するセンスラインとそれに隣り合うセンスラインとの間の静電容量の差は、中央側において互いに隣り合うセンスラインの間の静電容量の差に比べると、相対的に大きくなる。ここで、上記した特許文献1に記載したように、隣り合うセンスラインの静電容量の差分をとることで位置検出を行うと、最も端に位置するセンスラインとそれに隣り合うセンスラインとの間で静電容量の差分をとる際に大きなノイズが生じてしまい、位置検出感度が局所的に低下するおそれがあった。
ところで、複数のセンスラインのうち、最も端に位置するセンスラインに係る静電容量は、それよりも中央側に位置するセンスラインに係る静電容量よりも小さくなる傾向にある。このため、最も端に位置するセンスラインとそれに隣り合うセンスラインとの間の静電容量の差は、中央側において互いに隣り合うセンスラインの間の静電容量の差に比べると、相対的に大きくなる。ここで、上記した特許文献1に記載したように、隣り合うセンスラインの静電容量の差分をとることで位置検出を行うと、最も端に位置するセンスラインとそれに隣り合うセンスラインとの間で静電容量の差分をとる際に大きなノイズが生じてしまい、位置検出感度が局所的に低下するおそれがあった。
本発明は上記のような事情に基づいて完成されたものであって、位置検出感度の局所的な低下を抑制することを目的とする。
(課題を解決するための手段)
本発明の位置入力装置は、第1方向に沿って延在するとともに前記第1方向と直交する第2方向に沿って並んで配される複数の第1位置検出電極と、複数の前記第1位置検出電極に対して平面視においてそれぞれ重畳する部分を含む形で前記第2方向に沿って延在するとともに前記第1方向に沿って並んで配されて前記第1位置検出電極との間で静電容量を形成する複数の第2位置検出電極と、複数の前記第1位置検出電極に対して平面視においてそれぞれ隣り合う形で配されるとともに複数の前記第2位置検出電極に対して平面視において重畳する部分を含む形で配されていて隣り合う前記第1位置検出電極との間と、重畳する前記第2位置検出電極との間と、でそれぞれ静電容量を形成する複数のフローティング電極と、複数の前記フローティング電極に含まれる基準幅フローティング電極と、複数の前記フローティング電極に含まれて前記第2方向について最も端に配されてその幅が最も狭い最小幅フローティング電極と、複数の前記フローティング電極に含まれて前記第2方向について前記基準幅フローティング電極よりも端側で前記最小幅フローティング電極よりも中央側に配されてその幅が前記基準幅フローティング電極よりも狭く前記最小幅フローティング電極よりは広い中間幅フローティング電極と、を備える。
本発明の位置入力装置は、第1方向に沿って延在するとともに前記第1方向と直交する第2方向に沿って並んで配される複数の第1位置検出電極と、複数の前記第1位置検出電極に対して平面視においてそれぞれ重畳する部分を含む形で前記第2方向に沿って延在するとともに前記第1方向に沿って並んで配されて前記第1位置検出電極との間で静電容量を形成する複数の第2位置検出電極と、複数の前記第1位置検出電極に対して平面視においてそれぞれ隣り合う形で配されるとともに複数の前記第2位置検出電極に対して平面視において重畳する部分を含む形で配されていて隣り合う前記第1位置検出電極との間と、重畳する前記第2位置検出電極との間と、でそれぞれ静電容量を形成する複数のフローティング電極と、複数の前記フローティング電極に含まれる基準幅フローティング電極と、複数の前記フローティング電極に含まれて前記第2方向について最も端に配されてその幅が最も狭い最小幅フローティング電極と、複数の前記フローティング電極に含まれて前記第2方向について前記基準幅フローティング電極よりも端側で前記最小幅フローティング電極よりも中央側に配されてその幅が前記基準幅フローティング電極よりも狭く前記最小幅フローティング電極よりは広い中間幅フローティング電極と、を備える。
このようにすれば、第1位置検出電極とそれに重畳する第2位置検出電極との間に静電容量が形成されるのに加えて、フローティング電極とそれに隣り合う第1位置検出電極との間と、フローティング電極とそれに重畳する第2位置検出電極との間と、にそれぞれ静電容量が形成されるので、位置検出感度(S/N比)がより高いものとなる。ところで、第2方向に沿って並ぶ複数の第1位置検出電極のうち第2方向について最も端に位置するものは、中央側に位置するものに比べると、隣り合うフローティング電極との間に形成される静電容量が相対的に小さくなりがちとなってその容量値の差が大きくなる傾向にあるため、位置検出に際して大きなノイズが生じて位置検出感度が局所的に低下することが懸念される。その点、複数のフローティング電極には、第2方向について基準幅フローティング電極よりも端側に配されるとともに最も端の最小幅フローティング電極よりも中央側に配されてその幅が基準幅フローティング電極よりも狭く最小幅フローティング電極よりは広い中間幅フローティング電極が含まれているから、各フローティング電極と、第2方向に沿って並ぶ複数の第1位置検出電極との間で形成される静電容量の容量値が均等化されて第2方向についての端側において極端な容量値の差が生じることが避けられる。これにより、位置検出に際して第2方向についての端側において第1位置検出電極がノイズの影響を受け難いものとなり、位置検出感度が第2方向についての端側において局所的に低下する事態が生じ難くなる。
本発明の位置入力装置の実施態様として、次の構成が好ましい。
(1)複数の前記第1位置検出電極は、それぞれの幅が等しくなるよう構成されている。このようにすれば、仮に第2方向について端に位置する第1位置検出電極の幅を相対的に広くした場合に比べると、複数のフローティング電極の総面積が従来と同等に保たれる。
(1)複数の前記第1位置検出電極は、それぞれの幅が等しくなるよう構成されている。このようにすれば、仮に第2方向について端に位置する第1位置検出電極の幅を相対的に広くした場合に比べると、複数のフローティング電極の総面積が従来と同等に保たれる。
(2)前記最小幅フローティング電極は、自身の幅が前記中間幅フローティング電極の幅の半値よりも大きくなるよう構成されている。このようにすれば、最小幅フローティング電極の幅と中間幅フローティング電極の幅との差が十分に小さなものとなるので、第2方向についての端側において生じ得る容量値の差をより緩和することができる。
(3)前記中間幅フローティング電極は、幅が等しくなるものが前記第2方向について前記第1位置検出電極を挟む形で少なくとも2つ配されている。このようにすれば、仮に中間幅フローティング電極として幅が異なるものを2つ配した場合に比べると、構成が単純化される。
(4)複数の前記第1位置検出電極に含まれる基準幅第1位置検出電極と、複数の前記第1位置検出電極に含まれて前記第2方向について最も端に配されてその幅が最も広い最大幅第1位置検出電極と、複数の前記第1位置検出電極に含まれて前記第2方向について前記基準幅第1位置検出電極よりも端側で前記最大幅第1位置検出電極よりも中央側に配されてその幅が前記基準幅第1位置検出電極よりも広く前記最大幅第1位置検出電極よりは狭い中間幅第1位置検出電極と、を備える。このようにすれば、複数の第1位置検出電極には、第2方向について基準幅第1位置検出電極よりも端側に配されるとともに最も端の最大幅第1位置検出電極よりも中央側に配されてその幅が基準幅第1位置検出電極よりも広く最大幅第1位置検出電極よりは狭い中間幅第1位置検出電極が含まれているから、各第1位置検出電極と、第2方向に沿って並ぶ複数のフローティング電極との間で形成される静電容量の容量値がより好適に均等化されて第2方向についての端側において生じ得る容量値の差がより緩和される。
(5)前記中間幅第1位置検出電極は、自身の幅と前記基準幅第1位置検出電極の幅との差が、自身の幅と前記最大幅第1位置検出電極の幅との差と等しくなるよう構成されている。このようにすれば、中間幅第1位置検出電極の幅が、基準幅第1位置検出電極の幅と、最大幅第1位置検出電極の幅と、の平均値となるので、各第1位置検出電極と、第2方向に沿って並ぶ複数のフローティング電極との間で形成される静電容量の容量値がさらに好適に均等化されて第2方向についての端側において生じ得る容量値の差がさらに緩和される。
(6)前記中間幅フローティング電極は、幅が異なるものが前記第2方向について前記第1位置検出電極を挟む形で少なくとも2つ配されている。このようにすれば、仮に中間幅フローティング電極として幅が等しくなるものを2つ配した場合に比べると、幅が異なる2つの中間幅フローティング電極の間に挟まれた第1位置検出電極と、最小幅フローティング電極に隣り合う第1位置検出電極と、の間に生じる容量値の差をより好適に緩和することができる。
次に、上記課題を解決するために、本発明の位置入力機能付き表示装置は、上記位置入力装置と、前記位置入力装置を備える表示パネルと、を少なくとも備える位置入力機能付き表示装置。
このような位置入力機能付き表示装置によれば、表示パネルと位置入力装置とを備えることにより、使用者の位置入力と、表示パネルの表示と、の連携が円滑なものとなり、使用感の向上を図る上で好適となる。
本発明の位置入力機能付き表示装置の実施態様として、次の構成が好ましい。
(1)前記表示パネルは、画像が表示される表示領域に配される表示素子を少なくとも有するアレイ基板と、前記アレイ基板と対向状をなす形で間隔を空けて配される対向基板と、を備えており、前記位置入力装置は、前記第2位置検出電極が前記対向基板における前記アレイ基板側を向いた板面において前記表示領域に設けられるのに対し、前記第1位置検出電極と前記フローティング電極とが前記対向基板における前記アレイ基板側とは反対側を向いた板面において前記表示領域に設けられることで、前記表示パネルに一体化されている。このようにすれば、位置入力装置が表示パネルに一体化されているので、仮に位置入力装置を表示パネルとは別部品とした場合に比べると、当該位置入力機能付き表示装置の薄型化や低コスト化などを図る上で好適となる。
(1)前記表示パネルは、画像が表示される表示領域に配される表示素子を少なくとも有するアレイ基板と、前記アレイ基板と対向状をなす形で間隔を空けて配される対向基板と、を備えており、前記位置入力装置は、前記第2位置検出電極が前記対向基板における前記アレイ基板側を向いた板面において前記表示領域に設けられるのに対し、前記第1位置検出電極と前記フローティング電極とが前記対向基板における前記アレイ基板側とは反対側を向いた板面において前記表示領域に設けられることで、前記表示パネルに一体化されている。このようにすれば、位置入力装置が表示パネルに一体化されているので、仮に位置入力装置を表示パネルとは別部品とした場合に比べると、当該位置入力機能付き表示装置の薄型化や低コスト化などを図る上で好適となる。
(発明の効果)
本発明によれば、位置検出感度の局所的な低下を抑制することができる。
本発明によれば、位置検出感度の局所的な低下を抑制することができる。
<実施形態1>
本発明の実施形態1を図1から図13によって説明する。本実施形態では、位置入力機能を備えた液晶表示装置(位置入力機能付き表示装置)10について例示する。なお、各図面の一部にはX軸、Y軸及びZ軸を示しており、各軸方向が各図面で示した方向となるように描かれている。また、上下方向については、図2などを基準とし、且つ同図上側を表側とするとともに同図下側を裏側とする。
本発明の実施形態1を図1から図13によって説明する。本実施形態では、位置入力機能を備えた液晶表示装置(位置入力機能付き表示装置)10について例示する。なお、各図面の一部にはX軸、Y軸及びZ軸を示しており、各軸方向が各図面で示した方向となるように描かれている。また、上下方向については、図2などを基準とし、且つ同図上側を表側とするとともに同図下側を裏側とする。
液晶表示装置10は、図1及び図2に示すように、画像を表示するとともにその表示される画像に基づいて使用者が入力する位置情報を検出することが可能な液晶パネル(位置入力機能付き表示パネル)11と、液晶パネル11に対して表示に利用する光を供給する外部光源であるバックライト装置(照明装置)12と、を備える。また、液晶表示装置10は、バックライト装置12を収容するシャーシ13と、シャーシ13との間でバックライト装置12を保持するフレーム14と、フレーム14との間で液晶パネル11を保持するベゼル(保持部材)15と、を備えている。このうち、バックライト装置12は、光源(例えば冷陰極管、LED、有機ELなど)と、光源から発せられる面状に変換するなどの光学機能を有する光学部材と、を少なくとも備えてなるものとされる。
本実施形態に係る液晶表示装置10は、携帯電話(スマートフォンなどを含む)、ノートパソコン(タブレット型ノートパソコンなどを含む)、携帯型情報端末(電子ブックやPDAなどを含む)、デジタルフォトフレーム、携帯型ゲーム機などの各種電子機器(図示せず)に用いられるものである。このため、液晶表示装置10を構成する液晶パネル11の画面サイズは、数インチ〜10数インチ程度とされ、一般的には小型または中小型に分類される大きさとされている。
液晶パネル11について説明する。液晶パネル11は、図2に示すように、全体として縦長な方形状(矩形状)をなしており、その長辺方向がY軸方向と、短辺方向がX軸方向と、それぞれ一致している。液晶パネル11は、画像を表示可能な表示領域(アクティブエリア)AAと、表示領域AAを取り囲む額縁状(枠状)をなすとともに画像を表示不能な非表示領域(ノンアクティブエリア)NAAと、に区分されている。この液晶パネル11においては、その長辺方向における一方の端部側(図2に示す上側)に片寄った位置に表示領域AAが配されている。また、非表示領域NAAは、表示領域AAを取り囲む略枠状の領域(後述するCF基板11aにおける額縁部分)と、長辺方向の他方の端部側(図2に示す下側)に確保された領域(後述するアレイ基板11bのうちCF基板11aとは重畳せずに露出する部分)と、からなり、このうちの後者は、液晶パネル11を駆動するドライバ(パネル駆動部)16と、フレキシブル基板(外部接続部品)17と、が実装される実装領域となっている。フレキシブル基板17は、可撓性を有するとともに、液晶パネル11と外部の信号供給源である制御回路基板18とを接続し、制御回路基板18から供給される各種信号をドライバ16などに伝送することが可能とされる。ドライバ16は、内部に駆動回路を有するLSIチップからなるものとされ、制御回路基板18から供給される入力信号を処理して出力信号を生成し、その出力信号を液晶パネル11の表示領域AAへ向けて出力するものとされる。なお、図2では、CF基板11aよりも一回り小さな枠状の一点鎖線が表示領域AAの外形を表しており、当該一点鎖線よりも外側の領域が非表示領域NAAとなっている。
液晶パネル11は、図2及び図7に示すように、一対の基板11a,11bと、両基板11a,11b間に介在し、電界印加に伴って光学特性が変化する物質である液晶分子を含む液晶層(液晶)11cと、を備え、両基板11a,11bが液晶層11cの厚さ分のギャップを維持した状態で図示しないシール部によって貼り合わせられている。一対の基板11a,11bのうち表側(正面側)がCF基板(対向基板)11aとされ、裏側(背面側)がアレイ基板(素子基板、アクティブマトリクス基板)11bとされる。これらCF基板11a及びアレイ基板11bは、ほぼ透明な(高い透光性を有する)ガラス基板GSを備えており、当該ガラス基板GS上に各種の膜を既知のフォトリソグラフィ法などにより積層形成してなるものとされる。このうち、CF基板11aは、図2に示すように、短辺寸法がアレイ基板11bと概ね同等であるものの、長辺寸法がアレイ基板11bよりも小さなものとされるとともに、アレイ基板11bに対して長辺方向についての一方(図2に示す上側)の端部を揃えた状態で貼り合わせられている。従って、アレイ基板11bのうち長辺方向についての他方(図2に示す下側)の端部は、所定範囲にわたってCF基板11aが重なり合うことがなく、表裏両板面が外部に露出した状態とされており、ここに既述したドライバ16及びフレキシブル基板17の実装領域が確保されている。両基板11a,11bの内面側、液晶層11cに含まれる液晶分子を配向させるための配向膜(図示せず)がそれぞれ液晶層11cに直接臨む形で形成されている。また、両基板11a,11bの外面側には、それぞれ偏光板(図示せず)が貼り付けられている。
アレイ基板11b及びCF基板11aにおける表示領域AA内に存在する構成について簡単に説明する。アレイ基板11bの内面側(液晶層11c側、CF基板11aとの対向面側)における表示領域AAには、図6及び図7に示すように、スイッチング素子であるTFT(Thin Film Transistor、表示素子)19及び画素電極20が多数個ずつマトリクス状に並んで設けられるとともに、これらTFT19及び画素電極20の周りには、格子状をなすゲート配線21及びソース配線22が取り囲むようにして配設されている。言い換えると、格子状をなすゲート配線21及びソース配線22の交差部に、TFT19及び画素電極20が行列状に並んで配置されている。ゲート配線21とソース配線22とがそれぞれTFT19のゲート電極19aとソース電極19bとに接続され、画素電極20がTFT19のドレイン電極19cに接続されている。これらTFT19、画素電極20、ゲート配線21、及びソース配線22は、画像を表示するための回路である表示用回路の一部を構成している。なお、TFT19の詳しい構成については後に説明する。画素電極20は、平面に視て縦長の方形状(矩形状)をなしている。そして、アレイ基板11bには、共通電位(基準電位)が供給されることで上記した画素電極20との間で電界を形成する共通電極23が設けられている。つまり、本実施形態に係る液晶パネル11は、動作モードがIPS(In-Plane Switching)モードをさらに改良したFFS(Fringe Field Switching)モードとされていて、アレイ基板11b側に画素電極20及び共通電極23を共に形成し、且つこれら画素電極20と共通電極23とを異なる層に配してなるものである。画素電極20には、平面に視てX軸方向及びY軸方向に対する斜め方向に沿って延在するスリット20aが間欠的に並んで形成されている。このスリット20aによって画素電極20と異なる層に配された共通電極23との間に電位差が生じたとき、アレイ基板11bの板面に沿う成分に加えて、アレイ基板11bの板面に対する法線方向の成分を含むフリンジ電界(斜め電界)が印加されるようになっており、そのフリンジ電界を利用して液晶層11cに含まれる液晶分子の配向状態を適切にスイッチングすることができる。
一方、CF基板11aの内面側(液晶層11c側、アレイ基板11bとの対向面側)における表示領域AAには、図7に示すように、R(赤色),G(緑色),B(青色)等の各着色部が、アレイ基板11b側の各画素電極20と平面に視て重畳するよう多数個マトリクス状に並列して配置されたカラーフィルタ24が設けられている。カラーフィルタ24をなす各着色部間には、混色を防ぐための略格子状の遮光部(ブラックマトリクス)25が形成されている。遮光部25は、上記したゲート配線21及びソース配線22と平面に視て重畳する配置とされる。カラーフィルタ24及び遮光部25の表面には、平坦化膜(保護膜、オーバーコート膜)26が設けられている。なお、当該液晶パネル11においては、R(赤色),G(緑色),B(青色)の3色の着色部及びそれらと対向する3つの画素電極20の組によって表示単位である1つの表示画素が構成されている。表示画素は、R,G,Bの3色の画素部PXからなる。各画素部PXは、画素電極20と、それと対向状をなす着色部と、の組によって構成される。これら各色の画素部PXは、液晶パネル11の板面において行方向(X軸方向)に沿って繰り返し並べて配されることで、画素部群を構成しており、この画素部群が列方向(Y軸方向)に沿って多数並んで配されている。なお、上記した遮光部25は、互いに隣り合う画素部PXの間を仕切る形で配されている。
次に、アレイ基板11bの内面側に既知のフォトリソグラフィ法などによって積層形成された各種の膜の具体的な積層順などについて詳しく説明する。アレイ基板11bには、液晶パネル11が有する機能のうちの、画像を表示する機能(表示機能)を発揮するための構造物が主に設けられている。詳しくは、アレイ基板11bには、図7に示すように、下層側(ガラス基板GS側、裏側)から順に、ベースコート膜27、半導体膜28、ゲート絶縁膜(無機絶縁膜)29、第1金属膜(ゲート金属膜)30、第1層間絶縁膜(無機絶縁膜)31、第2金属膜(ソース金属膜)32、平坦化膜(有機絶縁膜)33、第1透明電極膜34、第2層間絶縁膜(無機絶縁膜)35、第2透明電極膜36、が積層形成されている。また、図示は省略しているが、第2層間絶縁膜35及び第2透明電極膜36の上層側には、既述した配向膜が形成されている。
ベースコート膜27は、アレイ基板11bをなすガラス基板GSの表面の全体を覆うベタ状のパターンとされており、例えば酸化珪素(SiO2)、窒化珪素(SiNx)、窒化酸化珪素(SiON)などからなる。半導体膜28は、ベースコート膜27の上層側に積層されるとともに、表示領域AAと非表示領域NAAとにそれぞれ配されるようパターニングされている。半導体膜28は、少なくとも表示領域AAにおいては、後述するTFT19の配置に応じて島状にパターニングされている。半導体膜28は、多結晶化されたシリコン薄膜(多結晶シリコン薄膜)の一種であるCGシリコン(Continuous Grain Silicon)薄膜からなるものとされている。CGシリコン薄膜は、例えばアモルファスシリコン薄膜に金属材料を添加し、550℃以下程度の低温で短時間の熱処理を行うことで形成されており、それによりシリコン結晶の結晶粒界における原子配列に連続性を有している。ゲート絶縁膜29は、ベースコート膜27及び半導体膜28の上層側に積層されるとともに、表示領域AAと非表示領域NAAとに跨る形のベタ状のパターンとされており、例えば酸化珪素(SiO2)からなるものとされる。
第1金属膜30は、ゲート絶縁膜29の上層側に積層されるとともに、表示領域AAと非表示領域NAAとにそれぞれ配されるようパターニングされており、例えばチタン(Ti)及び銅(Cu)の積層膜により形成されている。この第1金属膜30により、既述したゲート配線21及びゲート電極19aなどが構成されている。第1層間絶縁膜31は、ゲート絶縁膜29及び第1金属膜30の上層側に積層されるとともに、表示領域AAと非表示領域NAAとに跨る形のベタ状のパターンとされており、例えば酸化珪素(SiO2)からなるものとされる。この第1層間絶縁膜31により、既述したゲート配線21とソース配線22との交差部間が絶縁状態に保たれている。第2金属膜32は、第1層間絶縁膜31の上層側に積層されるとともに、表示領域AAと非表示領域NAAとにそれぞれ配されるようパターニングされており、例えばチタン(Ti)及び銅(Cu)の積層膜により形成されている。この第2金属膜32により、既述したソース配線22、ソース電極19b、及びドレイン電極19cなどが構成されている。平坦化膜33は、第1層間絶縁膜31及び第2金属膜32の上層側に積層されるとともに、表示領域AAと非表示領域NAAとに跨る形のベタ状のパターンとされており、例えばポリメタクリル酸メチル樹脂(PMMA)などのアクリル系樹脂材料などからなるものとされる。平坦化膜33は、その膜厚が、無機絶縁膜である他の絶縁膜29,31,35に比べて相対的に大きなものとされている。従って、平坦化膜33は、アレイ基板11bにおける液晶層11c側の面(配向膜が配される面)を好適に平坦化することができる。
第1透明電極膜34は、平坦化膜33の上層側に積層されるとともに、少なくとも表示領域AAにおいて概ねベタ状のパターンとして形成されており、例えばITO(Indium Tin Oxide)或いはZnO(Zinc Oxide)といった透明電極材料からなる。この第1透明電極膜34により、概ねベタ状のパターンである共通電極23が構成されている。第2層間絶縁膜35は、平坦化膜33及び第1透明電極膜34の上層側に積層されるとともに、表示領域AAと非表示領域NAAとに跨る形のベタ状のパターンとされており、例えば窒化珪素(SiNx)からなるものとされる。第2透明電極膜36は、第2層間絶縁膜35の上層側に積層されるとともに、表示領域AAにおいてTFT19の配置に応じて島状にパターニングされており、例えばITO(Indium Tin Oxide)或いはZnO(Zinc Oxide)といった透明電極材料からなる。この第2透明電極膜36により画素電極20が構成されている。なお、ゲート絶縁膜29、第1層間絶縁膜31、平坦化膜33、及び第2層間絶縁膜35には、アレイ基板11bの製造工程においてパターニングされることで、それぞれの所定の位置にコンタクトホールCH1,CH2などの開口が形成されるようになっている。
アレイ基板11bにおける表示領域AAに配されるTFT19は、図7に示すように、半導体膜28からなるチャネル部19dと、チャネル部19dに対してゲート絶縁膜29を介して上層側に重畳する形で配されるゲート電極19aと、ゲート電極19aに対して第1層間絶縁膜31を介して上層側に配されるソース電極19b及びドレイン電極19cと、を備えており、いわゆるトップゲート型(スタガ型)とされている。このうち、ソース電極19b及びドレイン電極19cは、ゲート絶縁膜29及び第1層間絶縁膜31にそれぞれ開口形成されたコンタクトホールCH1を通してチャネル部19dに対して接続されており、それによりソース電極19bとドレイン電極19cとの間での電子の移動が可能とされている。チャネル部19dをなす半導体膜28は、既述した通りCGシリコン薄膜からなるものとされる。このCGシリコン薄膜は、アモルファスシリコン薄膜などに比べると、電子移動度が例えば200〜300cm2/Vs程度と高くなっているので、このCGシリコン薄膜からなる半導体膜28をTFT19のチャネル部19dとすることで、TFT19を小型化して画素電極20の透過光量を極大化することができ、もって高精細化及び低消費電力化を図る上で好適とされる。TFT19のドレイン電極19cには、平坦化膜33及び第2層間絶縁膜35にそれぞれ開口形成されたコンタクトホールCH2を通して第2透明電極膜36からなる画素電極20が接続されている。これにより、TFT19のゲート電極19aを通電すると、チャネル部19dを介してソース電極19bとドレイン電極19cとの間に電流が流されるとともに画素電極20に所定の電位が印加される。なお、第1透明電極膜34からなる共通電極23は、第2層間絶縁膜35を挟み込む形で各画素電極20と平面に視て重畳する配置とされている。なお、既述した通り、概ねベタ状のパターンとされる共通電極23のうち、平坦化膜33及び第2層間絶縁膜35のコンタクトホールCH2と平面に視て重畳する位置には、画素電極20のコンタクト部分を通すための開口が形成されている。
次に、アレイ基板11bにおける非表示領域NAA内に存在する構成について説明する。アレイ基板11bの非表示領域NAAのうち、表示領域AAに対してX軸方向(液晶パネル11の短辺方向)について隣り合う位置には、図3に示すように、TFT19などと共に表示用回路を構成するモノリシック回路部(素子駆動部)37が設けられている。モノリシック回路部37は、表示領域AAをX軸方向について両側から挟み込む形で一対備えられており、Y軸方向に沿って表示領域AAのほぼ全長にわたって延在する範囲にわたって設けられている。モノリシック回路部37は、表示領域AAから引き出されるゲート配線21に接続されることで、ドライバ16からの出力信号をTFT19に供給するための制御を行うことが可能とされている。モノリシック回路部37は、表示領域AA内のTFT19と同じ半導体膜28をベースとしてアレイ基板11b上にモノリシックに形成されており、それによりTFT19への出力信号の供給を制御するための制御回路及びその回路素子を有している。この制御回路をなす回路素子には、例えば、チャネル部として半導体膜28を用いた図示しない回路用TFT(回路用薄膜トランジスタ)などが含まれている。制御回路には、第1金属膜30及び第2金属膜32を用いた図示しない回路用配線部などが含まれている。モノリシック回路部37は、ドライバ16からの出力信号に含まれる走査信号を、各ゲート配線21に所定のタイミングで供給して各ゲート配線21を順次に走査する走査回路を有している。また、モノリシック回路部37には、レベルシフタ回路やESD保護回路などの付属回路を備えることも可能である。なお、モノリシック回路部37は、アレイ基板11b上に形成された図示しない接続配線によってドライバ16に接続されている。
ところで、本実施形態に係る液晶パネル11は、既述した通り、画像を表示する表示機能と、表示される画像に基づいて使用者が入力する位置情報を検出する位置入力機能と、を併有しており、このうちの位置入力機能を発揮するためのタッチパネルパターン(位置入力装置)TPPを内蔵(インセル化)している。タッチパネルパターンTPPは、いわゆる投影型静電容量方式とされており、その検出方式が相互容量方式とされるものである。このタッチパネルパターンTPPは、専らCF基板11aに設けられている。詳しくは、タッチパネルパターンTPPは、図4及び図5に示すように、CF基板11aのうち、外面側(液晶層11c側とは反対側、表側、表示面側)に設けられる検出電極(第1位置検出電極、受信電極)38と、内面側(液晶層11c側、裏側、表示面側とは反対側)に設けられる駆動電極(第2位置検出電極、送信電極)39と、を少なくとも有してなる。このタッチパネルパターンTPPによれば、検出電極38と駆動電極39との間に形成される電界を遮る物質(使用者の指など)の有無による静電容量の差によって位置入力(タッチ操作)の有無を検出するようことができるものとされる。タッチパネルパターンTPPを構成する検出電極38及び駆動電極39は、CF基板11aの表示領域AAに配されている。従って、液晶パネル11における表示領域AAは、入力位置を検出可能なタッチ領域とほぼ一致しており、非表示領域NAAが入力位置を検出不能な非タッチ領域とほぼ一致していることになる。そして、CF基板11aの内面における非タッチ領域(非表示領域NAA)である、短辺方向(X軸方向)についての両端部には、駆動電極39に接続されて駆動電極39に信号を伝送するための位置検出配線部40がそれぞれ設けられている。
また、CF基板11aのうちの非タッチ領域である、長辺方向(Y軸方向)についての一端部(図4及び図5に示す下側の端部)の外面側には、図示しないタッチパネルコントローラと検出電極38との間で信号を伝送するためのタッチパネル用フレキシブル基板41が接続されている。タッチパネル用フレキシブル基板41は、液晶パネル11に接続された表示用のフレキシブル基板17と平面に視て概ね重畳する配置とされる。また、CF基板11aの内面における非タッチ領域において、タッチパネル用フレキシブル基板41と重畳する部分には、位置検出配線部40のうち駆動電極39に接続される側とは反対側の端部に接続されるCF基板側コンタクト部(信号供給部、対向基板側信号供給部)42が一対設けられている。これに対し、アレイ基板11bのうちの内面における非表示領域NAAにおいて、CF基板側コンタクト部42と重畳する部分には、CF基板側コンタクト部42に対して導通接続されるアレイ基板側コンタクト部(素子基板側信号供給部)43が一対設けられている。アレイ基板側コンタクト部43は、アレイ基板11bの内面に形成された図示しない接続配線を介してドライバ16に接続されている。従って、図示しないタッチパネルコントローラからの信号は、フレキシブル基板17、ドライバ16、アレイ基板側コンタクト部43、CF基板側コンタクト部42、及び位置検出配線部40を順次に介して駆動電極39へと伝送されるようになっている。なお、CF基板側コンタクト部42及びアレイ基板側コンタクト部43は、液晶層11cを封止するためのシール部(図示せず)と平面に視て重畳する配置とされるとともに、このシール部に含有させた導電性粒子を介して相互の導通接続が図られるものとされる。
検出電極38は、図4及び図9に示すように、CF基板11aの外面における表示領域AAにおいて、長辺方向、つまりY軸方向(第1方向)に沿って延在する形で設けられており、平面形状が縦長の方形状をなしている。検出電極38は、画素電極20や共通電極23などと同様に、ITO(Indium Tin Oxide)或いはZnO(Zinc Oxide)といった透明電極材料を用いた透明電極膜44からなるものとされる。このため、検出電極38は、CF基板11aの表示領域AAに配されているものの、使用者から視認され難いものとされる。検出電極38は、その長さ寸法が後述するフローティング電極45の長さ寸法よりも大きくされるのに加えて、表示領域AAの長辺寸法よりもさらに大きなものとされており、その一方の端部(図4に示す下側の端部)が非表示領域NAAに達するとともにタッチパネル用フレキシブル基板41に接続されている。検出電極38は、その線幅が表示画素(画素部PX)のX軸方向についての寸法などに比べると、大きなものとなっており、複数の表示画素(画素部PX)の間に跨る大きさを有している(図7を参照)。具体的には、検出電極38の線幅が数mm程度(例えば2mm程度)とされており、表示画素(画素部PX)のX軸方向についての寸法である数百μm程度よりも遙かに大きなものとされる。
検出電極38は、図4及び図9に示すように、CF基板11aの外面における表示領域AAにおいて、短辺方向、つまりX軸方向(第2方向、検出電極38の並び方向)について複数(図4では12本)が間隔を空けて並んで配されている。CF基板11aの外面における表示領域AAには、各検出電極38に対して平面視においてX軸方向についてそれぞれ隣り合う形で複数のフローティング電極45が設けられている。複数のフローティング電極45には、X軸方向について互いに隣り合う検出電極38の間に挟まれる形で配されるものと、X軸方向について最も端に位置する検出電極38に対してX軸方向について端側に隣り合う形で配されるものと、が含まれている。各フローティング電極45は、各検出電極38とは物理的に及び電気的に切り離されていて浮島状となっており、少なくともX軸方向について隣り合う検出電極38との間で静電容量を形成するものとされる。従って、複数のフローティング電極45のうち、X軸方向について互いに隣り合う検出電極38の間に挟まれる形で配されるものは、X軸方向について左右に隣り合う2つの検出電極38との間でそれぞれ静電容量を形成するのに対し、X軸方向について最も端に位置するものは、X軸方向について最も端に位置する1つの検出電極38との間で静電容量を形成する。このようなフローティング電極45が設けられることで、検出電極38の容量値がより大きなものとなり、位置検出感度(S/N比)の向上を図る上で好適とされる。各フローティング電極45は、後述する駆動電極39に対しても平面視において重畳する配置とされているので、重畳する駆動電極39との間で静電容量を形成するものとされる。フローティング電極45は、検出電極38と同じ透明電極膜44からなり、CF基板11aの外面において検出電極38と同層に配されている。つまり、フローティング電極45及び検出電極38を形成するに際しては、CF基板11aの外面上にベタ状の透明電極膜44を成膜した後に、その透明電極膜44をパターニングすることで、相互に電気的に独立したフローティング電極45及び検出電極38が形成されるようになっている。このフローティング電極45により、CF基板11aのうちX軸方向について隣り合う検出電極38の間の領域の透過率が、検出電極38の配置領域の透過率と同等になるものとされ、もって検出電極38の存在が使用者に視認され難いものとなっている。
検出電極38に対してX軸方向について隣り合うフローティング電極45は、図9に示すように、後述する複数の駆動電極39に対して個々に重畳するようY軸方向について分割される複数の分割フローティング電極(分割第1フローティング電極)45Sから構成されている。分割フローティング電極45Sは、平面形状が縦長の方形状をなしており、その長辺寸法(Y軸方向についての寸法)が検出電極38の長辺寸法よりも短く且つ後述する駆動電極39の幅寸法(Y軸方向についての寸法)と同等とされている。そして、複数の分割フローティング電極45Sは、Y軸方向に沿って並ぶ複数の駆動電極39に対して平面に視て個々に重畳するよう配置されている。これにより、各分割フローティング電極45Sは、重畳する各駆動電極39との間でそれぞれ個別に静電容量を形成するものとされており、重畳しない他の駆動電極39の電位の影響を受け難いものとされる。また、1つのフローティング電極45を構成する分割フローティング電極45Sの数(フローティング電極45の分割数)は、Y軸方向に沿って並ぶ駆動電極39の数と一致している。
駆動電極39は、図5及び図10に示すように、CF基板11aの内面における表示領域AAにおいて、検出電極38の延在方向であるY軸方向(第1方向)と直交するX軸方向(第2方向)に沿って延在する形で設けられている。駆動電極39は、その長さ寸法が表示領域AAの短辺寸法と同等とされるのに対し、その線幅が検出電極38の線幅よりも幅広とされている。駆動電極39は、CF基板11aの表示領域AAの内面においてその延在方向と直交するY軸方向(第1方向、駆動電極39の並び方向)に沿って複数が並んで配されている。Y軸方向について隣り合う駆動電極39の間の間隔は、それぞれ等しいものとされており、複数の駆動電極39は、等ピッチ配列されていると言える。そして、駆動電極39は、その一部が検出電極38及びフローティング電極45と平面に視て交差しており、その交差部位同士がCF基板11aのガラス基板GSを挟んで対向状をなすとともにその間においてそれぞれ静電容量を形成することが可能とされる。この駆動電極39は、検出電極38及びフローティング電極45を構成する透明電極膜44に比べると導電性に優れた金属膜46からなるものとされており、それにより配線抵抗の低減が図られている。駆動電極39を構成する金属膜46は、例えばアルミニウム、モリブデン、チタン、タングステン、銅、銀、金などの金属材料からなるものとされる。なお、駆動電極39を構成する金属膜46によりCF基板側コンタクト部42が構成されている。
駆動電極39を構成する金属膜46は、導電性には優れるものの透光性を殆ど有しておらず、そのためCF基板11aの表示領域AAに配される駆動電極39が使用者に視認されることが懸念される。そこで、駆動電極39は、図8及び図12に示すように、複数本の分割駆動電極(分割第2位置検出電極、単位駆動電極、分岐駆動電極)39Sから構成されるとともに、それら各分割駆動電極39SがCF基板11aの遮光部25の一部と平面に視て重畳する配置とされている。駆動電極39を構成する複数本の分割駆動電極39Sは、X軸方向(第2方向)に沿って延在するとともに、遮光部25のうちX軸方向に沿って延在する部分の上層側(アレイ基板11b側、液晶層11c側、ガラス基板GS側とは反対側)に積層する形で設けられている。このように、使用者から見て駆動電極39が遮光部25によって隠される配置とされることで、駆動電極39にて外光が反射される事態が生じ難くなるとともに駆動電極39が使用者に視認される事態が生じ難いものとされる。分割駆動電極39Sは、Y軸方向(第1方向)について間隔を空けて複数が並ぶ形で配されており、その間隔がY軸方向について隣り合うゲート配線21の間の間隔(Y軸方向についての画素部PX間の配列ピッチ、画素電極20の長さ寸法)とほぼ等しいものとされる。各分割駆動電極39Sは、ゲート配線21とも平面に視て重畳する配置とされている。しかも、駆動電極39を構成する分割駆動電極39Sは、その線幅が遮光部25におけるX軸方向に沿って延在する部分の幅寸法よりも小さなものとされているので、例えばCF基板11aの製造過程において遮光部25や駆動電極39をパターニングする際に相対的な位置ずれが生じた場合であっても、分割駆動電極39Sが遮光部25と重畳配置される確実性が高いものとなる。また、分割駆動電極39Sは、その線幅が検出電極38の線幅よりも小さいものとされる。
位置検出配線部40は、図5及び図10に示すように、CF基板11aの内面おける非表示領域NAAにおいて、一方の端部が駆動電極39の一端部に接続されるのに対し、他方の端部がCF基板側コンタクト部42に接続される形で配索形成されており、その大部分が駆動電極39の延在方向と直交するY軸方向(第1方向)に沿って延在する形で設けられている。詳しくは、位置検出配線部40は、駆動電極39の一端部に接続される第1配線部40aと、第1配線部40aからY軸方向に沿って延在する第2配線部40bと、第2配線部40bからCF基板側コンタクト部42に至るまで屈曲した平面形状とされる第3配線部40cと、から構成される。位置検出配線部40は、駆動電極39からCF基板側コンタクト部42に近づくに連れて線幅が段階的に狭くなっており、第1配線部40aの線幅が駆動電極39の線幅とほぼ等しいのに対し、第2配線部40bの線幅が第1配線部40aの線幅よりも狭いものとされ、さらには第3配線部40cの線幅が第2配線部40bの線幅よりも狭いものとされる。位置検出配線部40は、その延面距離が接続対象となる駆動電極39からCF基板側コンタクト部42に至るまでとなっている。従って、CF基板側コンタクト部42に相対的に近い駆動電極39に接続される位置検出配線部40は、その延面距離が相対的に短いのに対し、CF基板側コンタクト部42から相対的に遠い駆動電極39に接続される位置検出配線部40は、その延面距離が相対的に長いものとされる。
位置検出配線部40は、駆動電極39と同じ金属膜46からなり、CF基板11aの内面において駆動電極39と同層に配されている。このように位置検出配線部40は、金属膜46からなるものとされているので、その配線抵抗が十分に低いものとされており、それにより駆動電極39に伝送する信号に鈍りなどが生じ難いものとされている。位置検出配線部40は、金属膜46からなるため、透光性を殆ど有していないものの、CF基板11aにおける非表示領域NAAに配されているので、表示品位に悪影響を及ぼし難いものとなっている。
位置検出配線部40は、図5及び図10に示すように、駆動電極39をその延在方向についての両側から挟み込む形で複数ずつ配されている。つまり、位置検出配線部40は、非表示領域NAA(非タッチ領域)のうち、表示領域AA(タッチ領域)をX軸方向について挟んだ左右両側に複数ずつ分けて配されている。そして、これらの位置検出配線部40は、アレイ基板11bの非表示領域NAAに設けられた各モノリシック回路部37と平面に視て重畳する形でそれぞれ配されている。これにより、各モノリシック回路部37からノイズが生じた場合でも、そのノイズを複数ずつの位置検出配線部40によって遮蔽することができ、もってタッチパネルパターンTPPの位置検出性能が劣化し難いものとなる。位置検出配線部40のうち、一方(例えば図5に示す右側)のモノリシック回路部37と重畳する一方の位置検出配線部40は、駆動電極39の延在方向についての一方の端部に接続されるのに対し、他方(例えば図5に示す左側)のモノリシック回路部37と重畳する他方の位置検出配線部40は、駆動電極39の延在方向についての他方の端部に接続される。Y軸方向に沿って並ぶ複数の駆動電極39は、一方の端部が一方の位置検出配線部40に接続されるものと、他方の端部が他方の位置検出配線部40に接続されるものと、がY軸方向について交互に並ぶ配列とされている。より詳しくは、Y軸方向についてCF基板側コンタクト部42側から数えて奇数番目の駆動電極39は、他方の位置検出配線部40に接続されるのに対し、偶数番目の駆動電極39は、一方の位置検出配線部40に接続されている。
CF基板11aの内面における非表示領域NAAには、図5及び図10に示すように、各駆動電極39における位置検出配線部40に接続された側とは反対側の端部に対してX軸方向について隣り合う形でダミー配線部47が設けられている。ダミー配線部47は、Y軸方向についての寸法が駆動電極39の線幅(Y軸方向についての寸法)とほぼ等しいものとされており、X軸方向に沿って並ぶ複数の駆動電極39毎に個別に配置されている。詳しくは、ダミー配線部47には、一方の位置検出配線部40に接続された駆動電極39における他方の端部に対して隣り合う形で配されるものと、他方の位置検出配線部40に接続された駆動電極39における一方の端部に対して隣り合う形で配されるものと、が含まれている。ダミー配線部47は、X軸方向について隣り合う駆動電極39と、Y軸方向についてCF基板側コンタクト部42から遠い側に隣り合う位置検出配線部40を構成する第2配線部40bと、の間に挟み込まれる形で配されている。ダミー配線部47は、X軸方向についての寸法が、当該ダミー配線部47を挟み込む駆動電極39と第2配線部40bとの間の間隔よりも小さいものとされる。従って、Y軸方向についてCF基板側コンタクト部42に近いダミー配線部47と、CF基板側コンタクト部42から遠いダミー配線部47と、を比較すると、前者が後者よりもX軸方向についての寸法が小さなものとされる。このダミー配線部47は、駆動電極39及び位置検出配線部40と同じ金属膜46からなり、CF基板11aの内面において駆動電極39及び位置検出配線部40と同層に配されている。なお、ダミー配線部47と、隣り合う第2配線部40bと、の間の間隔は、例えば3μm〜100μmの範囲に含まれるようにするのが好ましい。
そして、ダミー配線部47は、アレイ基板11bの非表示領域NAAに設けられたモノリシック回路部37と平面に視て重畳する形で配されている。詳しくは、他方の位置検出配線部40に接続された駆動電極39における一方の端部に対して隣り合う形で配されるダミー配線部47は、一方のモノリシック回路部37と平面に視て重畳するのに対し、一方の位置検出配線部40に接続された駆動電極39における他方の端部に対して隣り合う形で配される他方のダミー配線部47は、他方のモノリシック回路部37と平面に視て重畳している。これらのダミー配線部47(CF基板側コンタクト部42から最も遠いものを除く)は、駆動電極39のうち位置検出配線部40に接続された側とは反対側の端部と、それに対してX軸方向について隣り合う位置検出配線部40の第2配線部40bと、の間に空けられた隙間を埋める形で配されている。その上で、ダミー配線部47は、X軸方向について隣り合う駆動電極39の端部、言い換えると駆動電極39のうちの位置検出配線部40に接続される側とは反対側の端部に接続されている。これにより、モノリシック回路部37からノイズが生じた場合でも、そのノイズを位置検出配線部40及びダミー配線部47が協働して高い効率でもって遮蔽することができる。しかも、製造過程において、CF基板11aの内面に、駆動電極39、位置検出配線部40、CF基板側コンタクト部42、及びダミー配線部47を構成する金属膜46を成膜して同金属膜46をパターニングした状態において、CF基板側コンタクト部42とダミー配線部47とに導通検査装置を構成する導通検査パッドを宛がって通電を試みることで、駆動電極39及び位置検出配線部40に断線などの不良が生じているか否かを検出することができる。つまり、ダミー配線部47を駆動電極39及び位置検出配線部40の通電検査に用いることが可能とされる。なお、このダミー配線部47は、位置入力機能に関しては特に機能を発揮することはないものとされる。
位置検出配線部40は、図10及び図11に示すように、第2配線部40bの線幅が、接続対象となる駆動電極39によって異なるものとされる。詳しくは、位置検出配線部40は、第1配線部40a及び第3配線部40cの線幅が接続対象となる駆動電極39に拘わらずほぼ一定とされるのに対し、第2配線部40bの線幅については、CF基板側コンタクト部42に近い駆動電極39に接続されるものほど狭く、CF基板側コンタクト部42から遠い駆動電極39に接続されるものほど広くなるよう構成されている。ここで、CF基板側コンタクト部42から遠い駆動電極39に接続される位置検出配線部40は、CF基板側コンタクト部42に近い駆動電極39に接続される位置検出配線部40に比べると、相対的に延面距離が相対的に長いため、配線抵抗が高くなりがちとされるものの、上記のように第2配線部40bの線幅を相対的に広くすることで、配線抵抗を低く抑えることができる。これにより、CF基板側コンタクト部42から遠い駆動電極39に接続される位置検出配線部40と、CF基板側コンタクト部42に近い駆動電極39に接続される位置検出配線部40と、の間に生じ得る配線抵抗の差を緩和することができ、それにより位置検出性能が劣化し難いものとなる。なお、位置検出配線部40の第1配線部40aのY軸方向についての寸法(線幅)は、ほぼ一定とされるものの、第1配線部40aのX軸方向についての寸法は、CF基板側コンタクト部42に近い駆動電極39に接続されるものほど小さくなっている。
次に、CF基板11aの内面側(液晶層11c側、アレイ基板11bとの対向面側)に既知のフォトリソグラフィ法などによって積層形成された各種の膜について説明する。CF基板11aには、図7及び図8に示すように、下層側(ガラス基板GS側、表側)から順に、遮光部25及びカラーフィルタ24、金属膜46、平坦化膜26が積層形成されている。また、図示は省略しているが、平坦化膜26の上層側には、既述した配向膜が積層されている。また、本実施形態においては、図示は省略しているが、平坦化膜26の上層側には、アレイ基板11b側に向けて液晶層11cを貫く形で突出する柱状をなすフォトスペーサ部が設けられており、主に表示領域AAにおいてセルギャップを一定に維持することが可能とされる。
遮光部25は、図7及び図8に示すように、CF基板11aをなすガラス基板GSの表面において表示領域AAと非表示領域NAAとに跨る形で配されており、例えば感光性樹脂材料に遮光材料(例えばカーボンブラック)を含有させてなることで高い遮光性を有している。遮光部25は、表示領域AAに配される部分が平面に視て格子状にパターニングされているのに対し、非表示領域NAAに配される部分が平面に視て額縁状(枠状)にパターニングされている。遮光部25のうち、表示領域AAに配される部分は、Y軸方向に沿って延在する部分と、X軸方向に沿って延在する部分と、を相互に繋いでなり、これらの部分により画素部PXが画定されている。詳しくは、表示領域AAにおいて遮光部25のうちY軸方向に沿って延在する部分は、図12に示すように、X軸方向について画素部PXの短辺寸法分の間隔(X軸方向についての配列ピッチ)を空けて多数本が間欠的に並んで配されているのに対し、X軸方向に沿って延在する部分は、Y軸方向について画素部PXの長辺寸法分の間隔(Y軸方向についての配列ピッチ)を空けて多数本が間欠的に並んで配されている。カラーフィルタ24は、図7及び図8に示すように、表示領域AAに配されるとともに、後述するアレイ基板11b側の画素電極20の配置に応じて島状にパターニングされており、例えば感光性樹脂材料に着色のための顔料を含有させてなる。詳しくは、カラーフィルタ24は、CF基板11aの表示領域AAにおいて、アレイ基板11b側の各画素電極20と平面に視て重畳する位置に行列状(マトリクス状)に平面配置される多数の着色部から構成されている。各着色部は、平面に視て縦長の方形状をなしている(図示せず)。カラーフィルタ24は、赤色、緑色、青色をそれぞれ呈する各着色部が行方向(X軸方向)に沿って交互に繰り返し並ぶことで着色部群を構成し、その着色部群が列方向(Y軸方向)に沿って多数並ぶ配置とされる。また、表示領域AAにおいて隣り合う着色部の間は、遮光部25における格子状の部分によって仕切られることで、画素部PX間の混色が防がれている。金属膜46は、遮光部25の上層側に積層されており、表示領域AAにおいては遮光部25の格子状をなす部分のうちのX軸方向に沿って延在する部分と重畳するよう横縞状のパターンとされることで、駆動電極39を構成している(図14)。金属膜46のうち、非表示領域NAAに配される部分は、位置検出配線部40、CF基板側コンタクト部42、及びダミー配線部47をそれぞれ構成している。平坦化膜26は、遮光部25、カラーフィルタ24、及び金属膜46の上層側に積層されるとともに、表示領域AAと非表示領域NAAとに跨る形でベタ状のパターンとされており、例えばポリメタクリル酸メチル樹脂(PMMA)などのアクリル系樹脂材料などからなるものとされる。平坦化膜26は、その膜厚がカラーフィルタ24、遮光部25、及び金属膜46よりも大きくされることで、CF基板11aにおける液晶層11c側の面(配向膜が配される面)を好適に平坦化している。平坦化膜26は、金属膜46からなる駆動電極39、位置検出配線部40、ダミー配線部47をアレイ基板11b側から覆う形で配されていることになる。
ところで、従来では、X軸方向に沿って並ぶ複数のフローティング電極が両端に位置するものを除いて全て同一幅とされるのに対し、両端に位置するものの幅が中央側に位置するものの幅の例えば約半分程度と小さくされる。このため、X軸方向について最も端に位置する検出電極とそれに隣り合う検出電極との間の静電容量の差は、X軸方向について中央側において互いに隣り合う検出電極の間の静電容量の差に比べると、相対的に大きくなる傾向にある。ここで、タッチ位置検出に際して、ノイズ耐性を高めるべく、X軸方向について隣り合う検出電極の容量値の差分をとる検出方式を採用した場合には、上記した容量値の差が大きくなることに起因して大きなノイズが生じてしまい、位置検出感度がX軸方向についての端側でのみ局所的に低下することが懸念される。なお、本実施形態においてX軸方向について隣り合う検出電極38の容量値の差分をとる検出方式に関しては、例えば特開2013−3603号公報に開示されており、その開示内容の全てを本明細書に援用するものとする。
そこで、本実施形態では、複数のフローティング電極45は、図9及び図13に示すように、基準となる幅(基準幅)FW3の基準幅フローティング電極48と、X軸方向(第2方向)について最も端に配されてその幅FW1が最も狭い最小幅フローティング電極49と、X軸方向について基準幅フローティング電極48よりも端側で最小幅フローティング電極49よりも中央側に配されてその幅FW2が基準幅フローティング電極48の幅FW3よりも狭く最小幅フローティング電極49の幅FW1よりは広い中間幅フローティング電極50と、から構成されている。このようにすれば、最小幅フローティング電極49とそれに隣り合う検出電極38との間で形成される静電容量と、基準幅フローティング電極48とそれに隣り合う検出電極38との間で形成される静電容量と、の間の差に比べると、最小幅フローティング電極49とそれに隣り合う検出電極38との間で形成される静電容量と、中間幅フローティング電極50とそれに隣り合う検出電極38との間で形成される静電容量と、の間の差が相対的に小さくなるとともに、基準幅フローティング電極48とそれに隣り合う検出電極38との間で形成される静電容量と、中間幅フローティング電極50とそれに隣り合う検出電極38との間で形成される静電容量と、の間の差が相対的に小さくなる。そして、中間幅フローティング電極50は、X軸方向について基準幅フローティング電極48と最小幅フローティング電極49との間に介在する形で配されているので、各フローティング電極48〜50と、X軸方向に沿って並ぶ複数の検出電極38と、の間で形成される静電容量の容量値が均等化されてX軸方向についての端側において極端な容量値の差が生じることが避けられる。従って、位置検出に際してX軸方向についての端側において検出電極38がノイズの影響を受け難いものとなり、位置検出感度がX軸方向についての端側において局所的に低下する事態が生じ難くなる。なお、各フローティング電極48〜50は、各幅FW1〜FW3に係る不等式「FW1<FW2<FW3」が成り立つよう構成されていることになる。
本実施形態では、フローティング電極45が上記したように3種類の幅FW1〜FW3を有しているのに対し、フローティング電極45に対してX軸方向について隣り合う検出電極38については、図13に示すように、それぞれの幅SWが等しくなるよう構成されている。このようにすれば、仮にX軸方向について端に位置する検出電極の幅を他の検出電極よりも広くした場合にその分だけ複数のフローティング電極の総面積が従来よりも小さくなるのに比べると、複数のフローティング電極45の総面積が従来と同等に保たれる。
続いて、各フローティング電極48〜50の幅寸法の関係について詳しく説明する。まず、最小幅フローティング電極49は、自身の幅FW1が中間幅フローティング電極50の幅FW2の半値よりも大きくなるよう構成されている。従来では、X軸方向について両端に位置するフローティング電極の幅が中央側に位置するフローティング電極の幅の約半分程度と小さくされる。これに比べると、本実施形態では、最小幅フローティング電極49の幅FW1と中間幅フローティング電極50の幅FW2との差が十分に小さなものとなるので、X軸方向についての端側において生じ得る容量値の差をより緩和することができる。また、最小幅フローティング電極49は、図4及び図9に示すように、CF基板11aの板面内においてX軸方向について両端に対をなす形で1つずつ配されている。なお、最小幅フローティング電極49及び中間幅フローティング電極50は、各幅FW1,FW2に係る不等式「(FW2/2)<FW1」が成り立つよう構成されていることになる。
そして、中間幅フローティング電極50は、幅FW2が等しくなるものがX軸方向について検出電極38を挟む形で2つ配されているので、仮に中間幅フローティング電極として幅が異なるものを2つ配した場合に比べると、フローティング電極45に係る構成が単純化される。具体的には、X軸方向について端から2番目と3番目の2つのフローティング電極45が、共に同一の幅FW2とされた中間幅フローティング電極50となっている。2つの中間幅フローティング電極50は、複数のフローティング電極45のうち、X軸方向について各端から2番目と3番目とに位置するものである。従って、基準幅フローティング電極48は、複数のフローティング電極45のうち、X軸方向について各端から4番目以降に位置するものである。なお、中間幅フローティング電極50は、図4及び図9に示すように、CF基板11aの板面内においてX軸方向について両端側に対をなす形で2つずつ配されている。
複数の検出電極38のうち、X軸方向について2つの基準幅フローティング電極48の間に挟まれる検出電極38は、X軸方向についての中心が、2つの基準幅フローティング電極48の中間位置と一致しているものの、X軸方向について最小幅フローティング電極49に隣り合う検出電極38と、X軸方向について中間幅フローティング電極50に隣り合う検出電極38と、については、それぞれのX軸方向についての中心が、その検出電極38を挟む2つのフローティング電極45の中間位置に対してX軸方向について端寄りに偏心する形で配されている。詳しくは、中間幅フローティング電極50と基準幅フローティング電極48との間に挟まれる検出電極38(図13に示す左端から3番目の検出電極38)は、X軸方向についての中心が、中間幅フローティング電極50と基準幅フローティング電極48との中間位置に対してX軸方向について端寄りに配されている。2つの中間幅フローティング電極50の間に挟まれる検出電極38(図13に示す左端から2番目の検出電極38)は、X軸方向についての中心が、2つの中間幅フローティング電極50の中間位置に対してX軸方向について端寄りに配されている。最小幅フローティング電極49と中間幅フローティング電極50との間に挟まれる検出電極38(図13に示す左端の検出電極38)は、X軸方向についての中心が、最小幅フローティング電極49と中間幅フローティング電極50との中間位置に対してX軸方向について端寄りに配されている。これに対し、X軸方向に沿って並ぶ複数の検出電極38がそれぞれ担当するX軸方向についての位置検出範囲(センサピッチ)は、全て等しくされている。従って、中間幅フローティング電極50または最小幅フローティング電極49に対してX軸方向について隣り合う検出電極38は、X軸方向について位置検出範囲の中心に対して中央寄りに偏在する形で配されている、と言える。
本実施形態では、中間幅フローティング電極50は、自身の幅FW2と基準幅フローティング電極48の幅FW3との差が、自身の幅FW2と最小幅フローティング電極49の幅FW1との差よりも小さくなるよう構成されている。つまり、各フローティング電極48〜50は、各幅FW1〜FW3に係る不等式「FW3−FW2<FW2−FW1」が成り立つよう構成されていることになる。また、本実施形態では、中間幅フローティング電極50は、自身の幅FW2と基準幅フローティング電極48の幅FW3との差が、自身の幅FW2と最小幅フローティング電極49の幅FW1との差の半値に等しくなるよう構成されている。つまり、各フローティング電極48〜50は、各幅FW1〜FW3に係る等式「FW3−FW2=(FW2−FW1)/2」が成り立つよう構成されていることになる。また、本実施形態では、最小幅フローティング電極49は、その幅FW1が検出電極38の幅SWよりも大きくなるよう構成されている。つまり、最小幅フローティング電極49及び検出電極38は、各幅FW1,SWに係る不等式「SW<FW1」が成り立つよう構成されていることになる。
なお、本実施形態では、検出電極38の幅SWが、例えば2000μm程度とされ、基準幅フローティング電極48の幅FW3が、例えば3000μm程度とされ、最小幅フローティング電極49の幅FW1が、例えば2100μm程度とされ、中間幅フローティング電極50の幅FW2が、例えば2700μm程度とされ、X軸方向に沿って並ぶ複数の検出電極38がそれぞれ担当するX軸方向についての位置検出範囲(センサピッチ)SPが、例えば5000μm程度とされる。
以上説明したように本実施形態のタッチパネルパターン(位置入力装置)TPPは、第1方向(Y軸方向)に沿って延在するとともに第1方向と直交する第2方向(X軸方向)に沿って並んで配される複数の検出電極(第1位置検出電極)38と、複数の検出電極38に対して平面視においてそれぞれ重畳する部分を含む形で第2方向に沿って延在するとともに第1方向に沿って並んで配されて検出電極38との間で静電容量を形成する複数の駆動電極(第2位置検出電極)39と、複数の検出電極38に対して平面視においてそれぞれ隣り合う形で配されるとともに複数の駆動電極39に対して平面視において重畳する部分を含む形で配されていて隣り合う検出電極38との間と、重畳する駆動電極39との間と、でそれぞれ静電容量を形成する複数のフローティング電極45と、複数のフローティング電極45に含まれる基準幅フローティング電極48と、複数のフローティング電極45に含まれて第2方向について最も端に配されてその幅FW1が最も狭い最小幅フローティング電極49と、複数のフローティング電極45に含まれて第2方向について基準幅フローティング電極48よりも端側で最小幅フローティング電極49よりも中央側に配されてその幅FW2が基準幅フローティング電極48よりも狭く最小幅フローティング電極49よりは広い中間幅フローティング電極50と、を備える。
このようにすれば、検出電極38とそれに重畳する駆動電極39との間に静電容量が形成されるのに加えて、フローティング電極45とそれに隣り合う検出電極38との間と、フローティング電極45とそれに重畳する駆動電極39との間と、にそれぞれ静電容量が形成されるので、位置検出感度(S/N比)がより高いものとなる。ところで、第2方向に沿って並ぶ複数の検出電極38のうち第2方向について最も端に位置するものは、中央側に位置するものに比べると、隣り合うフローティング電極45との間に形成される静電容量が相対的に小さくなりがちとなってその容量値の差が大きくなる傾向にあるため、位置検出に際して大きなノイズが生じて位置検出感度が局所的に低下することが懸念される。その点、複数のフローティング電極45には、第2方向について基準幅フローティング電極48よりも端側に配されるとともに最も端の最小幅フローティング電極49よりも中央側に配されてその幅FW2が基準幅フローティング電極48よりも狭く最小幅フローティング電極49よりは広い中間幅フローティング電極50が含まれているから、各フローティング電極45と、第2方向に沿って並ぶ複数の検出電極38との間で形成される静電容量の容量値が均等化されて第2方向についての端側において極端な容量値の差が生じることが避けられる。これにより、位置検出に際して第2方向についての端側において検出電極38がノイズの影響を受け難いものとなり、位置検出感度が第2方向についての端側において局所的に低下する事態が生じ難くなる。
また、複数の検出電極38は、それぞれの幅SWが等しくなるよう構成されている。このようにすれば、仮に第2方向について端に位置する検出電極の幅を相対的に広くした場合に比べると、複数のフローティング電極45の総面積が従来と同等に保たれる。
また、最小幅フローティング電極49は、自身の幅FW1が中間幅フローティング電極50の幅FW2の半値よりも大きくなるよう構成されている。このようにすれば、最小幅フローティング電極49の幅FW1と中間幅フローティング電極50の幅FW2との差が十分に小さなものとなるので、第2方向についての端側において生じ得る容量値の差をより緩和することができる。
また、中間幅フローティング電極50は、幅FW2が等しくなるものが第2方向について検出電極38を挟む形で少なくとも2つ配されている。このようにすれば、仮に中間幅フローティング電極として幅が異なるものを2つ配した場合に比べると、構成が単純化される。
また、本実施形態に係る液晶表示装置(位置入力機能付き表示装置)10は、上記タッチパネルパターンTPPと、タッチパネルパターンTPPを備える液晶パネル(表示パネル)11と、を少なくとも備える。
このような位置入力機能付き表示装置によれば、液晶パネル11とタッチパネルパターンTPPとを備えることにより、使用者の位置入力と、液晶パネル11の表示と、の連携が円滑なものとなり、使用感の向上を図る上で好適となる。
また、液晶パネル11は、画像が表示される表示領域AAに配されるTFT(表示素子)19を少なくとも有するアレイ基板11bと、アレイ基板11bと対向状をなす形で間隔を空けて配されるCF基板(対向基板)11aと、を備えており、タッチパネルパターンTPPは、駆動電極39がCF基板11aにおけるアレイ基板11b側を向いた板面において表示領域AAに設けられるのに対し、検出電極38とフローティング電極45とがCF基板11aにおけるアレイ基板11b側とは反対側を向いた板面において表示領域AAに設けられることで、液晶パネル11に一体化されている。このようにすれば、タッチパネルパターンTPPが液晶パネル11に一体化されているので、仮にタッチパネルパターンを液晶パネル11とは別部品のタッチパネルに設けるようにした場合に比べると、当該液晶表示装置10の薄型化や低コスト化などを図る上で好適となる。
<実施形態2>
本発明の実施形態2を図14によって説明する。この実施形態2では、検出電極138の幅やフローティング電極145の幅を変更したものを示す。なお、上記した実施形態1と同様の構造、作用及び効果について重複する説明は省略する。
本発明の実施形態2を図14によって説明する。この実施形態2では、検出電極138の幅やフローティング電極145の幅を変更したものを示す。なお、上記した実施形態1と同様の構造、作用及び効果について重複する説明は省略する。
本実施形態に係る複数の検出電極138は、図14に示すように、基準となる幅(基準幅)SW3の基準幅検出電極51と、X軸方向(第2方向)について最も端に配されてその幅SW1が最も広い最大幅検出電極52と、X軸方向について基準幅検出電極51よりも端側で最大幅検出電極52よりも中央側に配されてその幅SW2が基準幅検出電極51の幅SW3よりも広く最大幅検出電極52の幅SW1よりは狭い中間幅検出電極53と、から構成されている。このようにすれば、最小幅フローティング電極149とそれに隣り合う最大幅検出電極52との間で形成される静電容量と、基準幅フローティング電極148とそれに隣り合う基準幅検出電極51との間で形成される静電容量と、の間の差に比べると、最小幅フローティング電極149とそれに隣り合う最大幅検出電極52との間で形成される静電容量と、中間幅フローティング電極150とそれに隣り合う中間幅検出電極53との間で形成される静電容量と、の間の差が相対的に小さくなるとともに、基準幅フローティング電極148とそれに隣り合う基準幅検出電極51との間で形成される静電容量と、中間幅フローティング電極150とそれに隣り合う中間幅検出電極53との間で形成される静電容量と、の間の差が相対的に小さくなる。そして、中間幅検出電極53は、X軸方向について基準幅検出電極51と最大幅検出電極52との間に介在する形で配されているので、各検出電極51〜53と、X軸方向に沿って並ぶ複数のフローティング電極148〜150と、の間で形成される静電容量の容量値が均等化されてX軸方向についての端側において極端な容量値の差が生じることが避けられる。従って、位置検出に際してX軸方向についての端側において検出電極138がノイズの影響をより受け難いものとなり、位置検出感度がX軸方向についての端側において局所的に低下する事態がより生じ難くなる。なお、各検出電極51〜53は、各幅SW1〜SW3に係る不等式「SW3<SW2<SW1」が成り立つよう構成されていることになる。
本実施形態では、中間幅検出電極53は、各最大幅検出電極52に対してX軸方向について中央側に隣り合う形で1つずつ設けられており、複数の検出電極138のうち、X軸方向について各端から2番目に位置するものである。従って、基準幅検出電極51は、複数の検出電極138のうち、X軸方向について各端から3番目以降に位置するものである。なお、最大幅検出電極52は、X軸方向について両端に対をなす形で1つずつ配されている。
次に、各検出電極51〜53の幅寸法の関係について詳しく説明する。中間幅検出電極53は、自身の幅SW2と基準幅検出電極51の幅SW3との差が、自身の幅SW2と最大幅検出電極52の幅SW1との差と等しくなるよう構成されている。このようにすれば、中間幅検出電極53の幅SW2が、基準幅検出電極51の幅SW3と、最大幅検出電極52の幅SW1と、の平均値となるので、各検出電極51〜53と、X軸方向に沿って並ぶ複数のフローティング電極145(148〜150)との間で形成される静電容量の容量値がさらに好適に均等化されてX軸方向についての端側において生じ得る容量値の差がさらに緩和される。なお、各検出電極51〜53は、各幅SW1〜SW3に係る等式「SW1−SW2=SW2−SW3」が成り立つよう構成されていることになる。
複数のフローティング電極145に含まれる中間幅フローティング電極150は、幅FW5,FW6が異なるものがX軸方向について検出電極138を挟む形で2つ配されている。具体的には、中間幅フローティング電極150には、相対的に狭い幅FW5の第1中間幅フローティング電極150Aと、相対的に広い幅のFW6の第2中間幅フローティング電極150Bと、が含まれている。第1中間幅フローティング電極150Aは、複数のフローティング電極145のうち、図14に示す左端から2番目に位置するものであり、第2中間幅フローティング電極150Bは、複数のフローティング電極145のうち、図14に示す左端から3番目に位置するものである。第1中間幅フローティング電極150Aと第2中間幅フローティング電極150Bとの間には、中間幅検出電極53が挟まれる配置とされる。第1中間幅フローティング電極150A及び第2中間幅フローティング電極150Bは、その幅FW5,FW6が、最小幅フローティング電極149の幅FW4より広く、基準幅フローティング電極148の幅FW7よりは狭いものとされる。このようにすれば、上記した実施形態1のように中間幅フローティング電極50として幅が等しくなるものを2つ配した場合(図13を参照)に比べると、幅FW5,FW6が異なる2つの中間幅フローティング電極150A,150Bの間に挟まれた中間幅検出電極53と、最小幅フローティング電極149に隣り合う最大幅検出電極52と、の間に生じる容量値の差をより好適に緩和することができる。なお、各フローティング電極148〜150及び各検出電極51〜53は、各幅FW4〜FW7,SW1〜SW3に係る不等式「FW4<SW3<SW2<SW1<FW5<FW6<FW7」が成り立つよう構成されていることになる。
なお、本実施形態では、基準幅検出電極51の幅SW3が、例えば2000μm程度とされ、最大幅検出電極52の幅SW1が、例えば2400μm程度とされ、中間幅検出電極53の幅SW2が、例えば2200μm程度とされ、基準幅フローティング電極148の幅FW7が、例えば3000μm程度とされ、最小幅フローティング電極149の幅FW4が、例えば1300μm程度とされ、第1中間幅フローティング電極150Aの幅FW5が、例えば2700μm程度とされ、第2中間幅フローティング電極150Bの幅FW6が、例えば2900μm程度とされ、X軸方向に沿って並ぶ複数の検出電極138がそれぞれ担当するX軸方向についての位置検出範囲(センサピッチ)SPが、例えば5000μm程度とされる。
以上説明したように本実施形態によれば、複数の検出電極138に含まれる基準幅検出電極51と、複数の検出電極138に含まれて第2方向(X軸方向)について最も端に配されてその幅SW1が最も広い最大幅検出電極52と、複数の検出電極138に含まれて第2方向について基準幅検出電極51よりも端側で最大幅検出電極52よりも中央側に配されてその幅SW2が基準幅検出電極51よりも広く最大幅検出電極52よりは狭い中間幅検出電極53と、を備える。このようにすれば、複数の検出電極138には、第2方向について基準幅検出電極51よりも端側に配されるとともに最も端の最大幅検出電極52よりも中央側に配されてその幅SW2が基準幅検出電極51よりも広く最大幅検出電極52よりは狭い中間幅検出電極53が含まれているから、各検出電極138と、第2方向に沿って並ぶ複数のフローティング電極145との間で形成される静電容量の容量値がより好適に均等化されて第2方向についての端側において生じ得る容量値の差がより緩和される。
また、中間幅検出電極53は、自身の幅SW2と基準幅検出電極51の幅SW3との差が、自身の幅SW2と最大幅検出電極52の幅SW1との差と等しくなるよう構成されている。このようにすれば、中間幅検出電極53の幅SW2が、基準幅検出電極51の幅SW3と、最大幅検出電極52の幅SW1と、の平均値となるので、各検出電極138と、第2方向に沿って並ぶ複数のフローティング電極145との間で形成される静電容量の容量値がさらに好適に均等化されて第2方向についての端側において生じ得る容量値の差がさらに緩和される。
また、中間幅フローティング電極150は、幅FW5,FW6が異なるものが第2方向について検出電極138を挟む形で少なくとも2つ配されている。このようにすれば、仮に中間幅フローティング電極として幅が等しくなるものを2つ配した場合に比べると、幅FW5,FW6が異なる2つの中間幅フローティング電極150の間に挟まれた検出電極138(中間幅検出電極53)と、最小幅フローティング電極149に隣り合う検出電極138(最大幅検出電極52)と、の間に生じる容量値の差をより好適に緩和することができる。
<他の実施形態>
本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
(1)上記した実施形態1では、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が2つずつ備えられる場合を例示したが、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が1つずつまたは3つ以上ずつ備えられる構成を採ることも可能である。また、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に異なる幅の中間幅フローティング電極が複数ずつ備えられる構成を採ることも可能である。
本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
(1)上記した実施形態1では、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が2つずつ備えられる場合を例示したが、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が1つずつまたは3つ以上ずつ備えられる構成を採ることも可能である。また、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に異なる幅の中間幅フローティング電極が複数ずつ備えられる構成を採ることも可能である。
(2)上記した実施形態1のように、全ての検出電極の幅が均一化された構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が複数ずつ備えられるとともに異なる幅の中間幅フローティング電極が複数ずつ備えられる構成を採ることも可能である。
(3)上記した実施形態2では、複数の検出電極に異なる幅のものが含まれる構成において、X軸方向について両端側に異なる幅の中間幅フローティング電極が2つずつ備えられる場合を例示したが、複数の検出電極に異なる幅のものが含まれる構成において、X軸方向について両端側に異なる幅の中間幅フローティング電極が1つずつまたは3つ以上ずつ備えられる構成を採ることも可能である。また、複数の検出電極に異なる幅のものが含まれる構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が複数ずつ備えられる構成を採ることも可能である。
(4)上記した実施形態2のように、複数の検出電極に異なる幅のものが含まれる構成において、X軸方向について両端側に同一幅の中間幅フローティング電極が複数ずつ備えられるとともに異なる幅の中間幅フローティング電極が複数ずつ備えられる構成を採ることも可能である。
(5)上記した実施形態2では、X軸方向について両端側に中間幅検出電極が1つずつ備えられる場合を例示したが、X軸方向について両端側に中間幅検出電極が複数ずつ備えられる構成を採ることも可能である。その場合、中間幅検出電極の幅をX軸方向について隣り合うもの同士で異ならせることもできるが、同一とすることもできる。
(6)上記した各実施形態以外にも、各フローティング電極の幅の具体的な大小関係、及び各検出電極の幅の具体的な大小関係については、適宜に変更することが可能である。
(7)上記した各実施形態では、検出電極及びフローティング電極を、それぞれCF基板の外面に設けるようにした場合を示したが、例えば、CF基板の表側にカバーパネルを積層する形で配置する構成を採る場合には、これらの検出電極及びフローティング電極のいずれか一方または両方を、上記したカバーパネルにおけるCF基板側の板面に設けるようにすることも可能である。
(8)上記した各実施形態では、CF基板の内面に駆動電極を設けるようにした場合を示したが、例えばアレイ基板の内面に設けられた共通電極を、上記した駆動電極と同様の平面構成となるようパターニングするとともに、駆動電極の機能を併有させるようにすることも可能である。その場合、アレイ基板の共通電極に、表示のための信号と、位置検出のための信号と、を時間的に前後にずらして入力すればよい。
(9)上記した各実施形態では、アレイ基板側に画素電極と共通電極とが共に配されるとともに、画素電極と共通電極とが間に絶縁膜を介在させた形で重畳する構成の液晶パネル(FFSモードの液晶パネル)を例示したが、アレイ基板側に画素電極が配されるとともにCF基板側に共通電極が配されるとともに画素電極と共通電極とが間に液晶層を介在させた形で重畳する構成の液晶パネル(VAモードの液晶パネル)にも本発明は適用可能である。それ以外にも、いわゆるIPSモードの液晶パネルにも本発明は適用可能である。
(10)上記した各実施形態に記載した構成において、ダミー配線部、モノリシック回路部などを省略することも可能である。
(11)上記した各実施形態では、タッチパネルパターンのタッチ領域と、液晶パネルの表示領域と、が互いに一致する構成のものを示したが、両者が完全に一致している必要はなく、例えばタッチパネルパターンのタッチ領域が、液晶パネルの表示領域の全域と、非表示領域の一部(表示領域寄りの部分)とに跨る範囲に設定されていてもよい。
(12)上記した各実施形態では、半導体膜をCGシリコン薄膜(多結晶シリコン薄膜)とした場合を例示したが、それ以外にも、例えば酸化物半導体やアモルファスシリコンを半導体膜の材料として用いることも可能である。
(13)上記した各実施形態では、液晶パネルのカラーフィルタが赤色、緑色及び青色の3色構成とされたものを例示したが、赤色、緑色及び青色の各着色部に、黄色の着色部を加えて4色構成としたカラーフィルタを備えたものにも本発明は適用可能である。
(14)上記した各実施形態では、外部光源であるバックライト装置を備えた透過型の液晶表示装置を例示したが、本発明は、外光を利用して表示を行う反射型液晶表示装置にも適用可能であり、その場合はバックライト装置を省略することができる。また、本発明は、半透過型液晶表示装置にも適用可能である。
(15)上記した各実施形態では、小型または中小型に分類され、携帯型情報端末、携帯電話(スマートフォンを含む)、ノートパソコン(タブレット型ノートパソコンを含む)、デジタルフォトフレーム、携帯型ゲーム機などの各種電子機器などに用いされる液晶パネルを例示したが、画面サイズが例えば20インチ〜90インチで、中型または大型(超大型)に分類される液晶パネルにも本発明は適用可能である。その場合、液晶パネルをテレビ受信装置、電子看板(デジタルサイネージ)、電子黒板などの電子機器に用いることが可能とされる。
(16)上記した各実施形態では、一対の基板間に液晶層が挟持された構成とされる液晶パネルについて例示したが、一対の基板間に液晶材料以外の機能性有機分子を挟持した表示パネルについても本発明は適用可能である。
(17)上記した各実施形態では、液晶パネルのスイッチング素子としてTFTを用いたが、TFT以外のスイッチング素子(例えば薄膜ダイオード(TFD))を用いた液晶パネルを備えた液晶表示装置にも適用可能であり、カラー表示する液晶パネルを備えた液晶表示装置以外にも、白黒表示する液晶パネルを備えた液晶表示装置にも適用可能である。
(18)上記した各実施形態では、表示パネルとして液晶パネルを用いた液晶表示装置を例示したが、他の種類の表示パネル(PDP(プラズマディスプレイパネル)、有機ELパネル、EPD(電気泳動ディスプレイパネル)など)を用いた表示装置にも本発明は適用可能である。その場合、バックライト装置を省略することも可能である。
10...液晶表示装置(位置入力機能付き表示装置)、11...液晶パネル(表示パネル)、11a...アレイ基板、11b...CF基板(対向基板)、19...TFT(表示素子)、38,138...検出電極(第1位置検出電極)、39...駆動電極(第2位置検出電極)、45,145...フローティング電極、48,148...基準幅フローティング電極、49,149...最小幅フローティング電極、50,150...中間幅フローティング電極、51...基準幅検出電極(基準幅第1位置検出電極)、52...最大幅検出電極(最大幅第1位置検出電極)、53...中間幅検出電極(中間幅第1位置検出電極)、AA...表示領域、TPP...タッチパネルパターン(位置入力装置)
Claims (9)
- 第1方向に沿って延在するとともに前記第1方向と直交する第2方向に沿って並んで配される複数の第1位置検出電極と、
複数の前記第1位置検出電極に対して平面視においてそれぞれ重畳する部分を含む形で前記第2方向に沿って延在するとともに前記第1方向に沿って並んで配されて前記第1位置検出電極との間で静電容量を形成する複数の第2位置検出電極と、
複数の前記第1位置検出電極に対して平面視においてそれぞれ隣り合う形で配されるとともに複数の前記第2位置検出電極に対して平面視において重畳する部分を含む形で配されていて隣り合う前記第1位置検出電極との間と、重畳する前記第2位置検出電極との間と、でそれぞれ静電容量を形成する複数のフローティング電極と、
複数の前記フローティング電極に含まれる基準幅フローティング電極と、
複数の前記フローティング電極に含まれて前記第2方向について最も端に配されてその幅が最も狭い最小幅フローティング電極と、
複数の前記フローティング電極に含まれて前記第2方向について前記基準幅フローティング電極よりも端側で前記最小幅フローティング電極よりも中央側に配されてその幅が前記基準幅フローティング電極よりも狭く前記最小幅フローティング電極よりは広い中間幅フローティング電極と、を備える位置入力装置。 - 複数の前記第1位置検出電極は、それぞれの幅が等しくなるよう構成されている請求項1記載の位置入力装置。
- 前記最小幅フローティング電極は、自身の幅が前記中間幅フローティング電極の幅の半値よりも大きくなるよう構成されている請求項2記載の位置入力装置。
- 前記中間幅フローティング電極は、幅が等しくなるものが前記第2方向について前記第1位置検出電極を挟む形で少なくとも2つ配されている請求項2または請求項3記載の位置入力装置。
- 複数の前記第1位置検出電極に含まれる基準幅第1位置検出電極と、
複数の前記第1位置検出電極に含まれて前記第2方向について最も端に配されてその幅が最も広い最大幅第1位置検出電極と、
複数の前記第1位置検出電極に含まれて前記第2方向について前記基準幅第1位置検出電極よりも端側で前記最大幅第1位置検出電極よりも中央側に配されてその幅が前記基準幅第1位置検出電極よりも広く前記最大幅第1位置検出電極よりは狭い中間幅第1位置検出電極と、を備える請求項1記載の位置入力装置。 - 前記中間幅第1位置検出電極は、自身の幅と前記基準幅第1位置検出電極の幅との差が、自身の幅と前記最大幅第1位置検出電極の幅との差と等しくなるよう構成されている請求項5記載の位置入力装置。
- 前記中間幅フローティング電極は、幅が異なるものが前記第2方向について前記第1位置検出電極を挟む形で少なくとも2つ配されている請求項5または請求項6記載の位置入力装置。
- 請求項1から請求項7のいずれか1項に記載の位置入力装置と、前記位置入力装置を備える表示パネルと、を少なくとも備える位置入力機能付き表示装置。
- 前記表示パネルは、画像が表示される表示領域に配される表示素子を少なくとも有するアレイ基板と、前記アレイ基板と対向状をなす形で間隔を空けて配される対向基板と、を備えており、
前記位置入力装置は、前記第2位置検出電極が前記対向基板における前記アレイ基板側を向いた板面において前記表示領域に設けられるのに対し、前記第1位置検出電極と前記フローティング電極とが前記対向基板における前記アレイ基板側とは反対側を向いた板面において前記表示領域に設けられることで、前記表示パネルに一体化されている請求項8記載の位置入力機能付き表示装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015117308 | 2015-06-10 | ||
JP2015117308 | 2015-06-10 | ||
PCT/JP2016/066582 WO2016199691A1 (ja) | 2015-06-10 | 2016-06-03 | 位置入力装置、及び位置入力機能付き表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2016199691A1 JPWO2016199691A1 (ja) | 2018-03-15 |
JP6411652B2 true JP6411652B2 (ja) | 2018-10-24 |
Family
ID=57503295
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017523616A Expired - Fee Related JP6411652B2 (ja) | 2015-06-10 | 2016-06-03 | 位置入力装置、及び位置入力機能付き表示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US10203808B2 (ja) |
JP (1) | JP6411652B2 (ja) |
CN (1) | CN107636581A (ja) |
WO (1) | WO2016199691A1 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018212034A1 (ja) * | 2017-05-16 | 2018-11-22 | シャープ株式会社 | 位置入力機能付き表示装置 |
US20190384455A1 (en) * | 2018-06-14 | 2019-12-19 | Sharp Kabushiki Kaisha | Display device with electrostatic capacitance type touch panel |
JP2023151407A (ja) * | 2022-03-31 | 2023-10-16 | シャープディスプレイテクノロジー株式会社 | タッチパネルシステム、表示装置およびタッチパネルの制御方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101441538B (zh) * | 2008-12-19 | 2010-11-10 | 友达光电股份有限公司 | 触控式装置的结构与触控式显示面板 |
JP5458443B2 (ja) * | 2010-09-14 | 2014-04-02 | 株式会社ジャパンディスプレイ | タッチ検出機能付き表示装置、および電子機器 |
JP5231605B2 (ja) | 2011-06-10 | 2013-07-10 | シャープ株式会社 | タッチパネルコントローラ、及びこれを用いた電子機器 |
US9116581B2 (en) * | 2011-08-24 | 2015-08-25 | Cypress Semiconductor Corporation | Edge accuracy in a capacitive sense array |
JP5822637B2 (ja) * | 2011-10-12 | 2015-11-24 | 三菱電機株式会社 | タッチパネルおよびそれを備える表示装置 |
JP5971708B2 (ja) * | 2012-08-27 | 2016-08-17 | 株式会社ジャパンディスプレイ | タッチパネル内蔵型表示装置 |
JP5943023B2 (ja) * | 2013-07-08 | 2016-06-29 | 凸版印刷株式会社 | タッチセンサ用電極、タッチパネル、および、表示装置 |
KR102309163B1 (ko) * | 2015-01-07 | 2021-10-06 | 삼성디스플레이 주식회사 | 터치 센서 장치 및 이를 포함하는 표시 장치 |
-
2016
- 2016-06-03 CN CN201680033104.XA patent/CN107636581A/zh active Pending
- 2016-06-03 US US15/580,378 patent/US10203808B2/en active Active
- 2016-06-03 WO PCT/JP2016/066582 patent/WO2016199691A1/ja active Application Filing
- 2016-06-03 JP JP2017523616A patent/JP6411652B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN107636581A (zh) | 2018-01-26 |
US10203808B2 (en) | 2019-02-12 |
US20180136785A1 (en) | 2018-05-17 |
JPWO2016199691A1 (ja) | 2018-03-15 |
WO2016199691A1 (ja) | 2016-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6313471B2 (ja) | 位置入力機能付き表示装置 | |
US10795514B2 (en) | Display device having touch detection function | |
JP6165270B2 (ja) | 位置入力装置及び表示装置 | |
US10585515B2 (en) | Display device with position inputting function | |
US10937814B2 (en) | Wiring board and display device including metal line with redundant structure and reduced wiring resistance | |
US20220350442A1 (en) | Display device including position input function | |
US11947760B2 (en) | Display device with position input function | |
JP6290449B2 (ja) | 位置入力機能付き表示装置 | |
JP6290450B2 (ja) | 位置入力装置、及び位置入力機能付き表示装置 | |
US20200272012A1 (en) | Display device | |
JP2019053116A (ja) | 位置入力機能付き表示装置 | |
JP6411652B2 (ja) | 位置入力装置、及び位置入力機能付き表示装置 | |
WO2018212084A1 (ja) | 表示装置 | |
CN113341619A (zh) | 带有位置输入功能的显示装置 | |
US11586080B2 (en) | Active matrix substrate and display panel | |
CN115206252B (zh) | 配线基板和显示装置 | |
JP2024138730A (ja) | 配線基板及び表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180904 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180926 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6411652 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |