WO2018212034A1 - 位置入力機能付き表示装置 - Google Patents

位置入力機能付き表示装置 Download PDF

Info

Publication number
WO2018212034A1
WO2018212034A1 PCT/JP2018/017887 JP2018017887W WO2018212034A1 WO 2018212034 A1 WO2018212034 A1 WO 2018212034A1 JP 2018017887 W JP2018017887 W JP 2018017887W WO 2018212034 A1 WO2018212034 A1 WO 2018212034A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode connection
common electrode
display area
position detection
substrate
Prior art date
Application number
PCT/JP2018/017887
Other languages
English (en)
French (fr)
Inventor
範之 大橋
義大 塩飽
晶一 安藤
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2018212034A1 publication Critical patent/WO2018212034A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means

Definitions

  • the present invention relates to a display device with a position input function.
  • the liquid crystal display device described in Patent Document 1 includes a drive electrode, a detection electrode, a drive electrode auxiliary wiring, and a detection electrode auxiliary wiring.
  • the drive electrode auxiliary wiring and the detection electrode auxiliary wiring are domain It is provided so as to overlap the boundary.
  • Patent Document 1 described above aims to reduce the driving load of the drive electrodes and detection electrodes in the display area. On the other hand, it has been desired to reduce the driving load of the drive electrodes and the detection electrodes in the non-display area surrounding the display area.
  • the present invention has been completed based on the above situation, and aims to reduce the load.
  • the display device with a position input function has a capacitance between a display area for displaying an image, a non-display area surrounding the display area, and a position input body arranged in the display area and performing position input.
  • a position detection electrode for detecting an input position by the position input body a position detection electrode connection portion disposed in a part of the non-display area and connected to the position detection electrode, and disposed in the display area.
  • a common electrode connection portion arranged in a superimposed manner and connected to the common electrode.
  • a potential difference based on the voltage supplied to the pixel electrode can occur between the pixel electrode and the common electrode at least partially overlapping the pixel electrode, and the potential difference is utilized.
  • a reference potential is supplied to the common electrode by a common electrode connection portion arranged in a part of the non-display area.
  • the position detection electrode forms a capacitance with a position input body that performs position input, and uses a signal supplied by a position detection electrode connection portion arranged in a part of the non-display area. The input position by the position input body in the display area can be detected.
  • the common electrode connection part is arranged in a non-overlapping form with the position detection electrode connection part in a part of the non-display area, it is common compared to the case where these are superposed. Parasitic capacitance that may occur between the common electrode connected to the electrode connection portion and the position detection electrode connected to the position detection electrode connection portion is reduced. Thereby, since the load of the common electrode and the position detection electrode is reduced, the potential of the common electrode is stabilized and the position detection sensitivity of the position detection electrode is hardly lowered.
  • the load can be reduced.
  • FIG. 1 is a plan view of a liquid crystal panel provided in a liquid crystal display device according to Embodiment 1 of the present invention.
  • Plan view of the array substrate constituting the liquid crystal panel Plan view of the CF substrate constituting the liquid crystal panel
  • Bottom view of CF substrate The top view which shows the pixel arrangement in the display area of an array substrate AA line sectional view of the liquid crystal panel in FIG. BB sectional view of the liquid crystal panel in FIG.
  • the top view of the array substrate which comprises the liquid crystal panel which concerns on Embodiment 2 of this invention CC sectional view of the liquid crystal panel in FIG.
  • FIGS. 1 A first embodiment of the present invention will be described with reference to FIGS.
  • a liquid crystal display device (display device with a position input function) 10 having a position input function is illustrated.
  • a part of each drawing shows an X axis, a Y axis, and a Z axis, and each axis direction is drawn to be a direction shown in each drawing. Further, with respect to the vertical direction, FIG. 6 and FIG.
  • the liquid crystal display device 10 includes a liquid crystal panel (display panel) 11 capable of displaying an image and a backlight device that is an external light source that irradiates the liquid crystal panel 11 with light used for display. (Lighting device).
  • the backlight device is disposed on the back side (back side) with respect to the liquid crystal panel 11 and has a planar shape by imparting an optical action to a light source (for example, LED) that emits white light (white light) or light from the light source.
  • a light source for example, LED
  • An optical member that converts the light into the light. Note that illustration of the backlight device is omitted.
  • the liquid crystal panel 11 has a vertically long rectangular shape (rectangular shape) as a whole, and the long side direction coincides with the Y-axis direction and the short side direction coincides with the X-axis direction.
  • the liquid crystal panel 11 includes a display area (active area) AA that can display an image, a frame shape (frame shape) surrounding the display area AA, and a non-display area (non-active area) NAA that cannot display an image. It is divided.
  • a frame-shaped one-dot chain line that is slightly smaller than the CF substrate 11a represents the outer shape of the display area AA, and an area outside the one-dot chain line is a non-display area NAA.
  • the liquid crystal panel 11 is a pair of substrates 11 a and 11 b that are almost transparent and are made of glass, for example, and are bonded to each other with their inner surfaces facing each other with a predetermined gap (cell gap) therebetween.
  • the front side (front side) is a CF substrate (first substrate, counter substrate) 11a
  • the back side (back side) is an array substrate (second substrate, active matrix substrate) 11b.
  • the CF substrate 11a has a long side dimension shorter than the long side dimension of the array substrate 11b, whereas one end portion in the long side direction with respect to the array substrate 11b. Are pasted together in the form of Therefore, the other end of the array substrate 11b in the long side direction is a CF substrate non-overlapping portion 11b1 that protrudes laterally with respect to the CF substrate 11a and does not overlap with the CF substrate 11a.
  • the CF substrate non-overlapping portion 11b1 is a non-display area NAA.
  • the display driver signal supply unit, panel drive unit
  • an array having a function of transmitting a signal related to a display function to the driver 12.
  • a board-side flexible board (second board-side board connecting member) 13 is connected.
  • the CF substrate non-overlapping portion 11b1 is provided with a terminal portion (not shown) that is in conductive contact with the terminal portion (not shown) provided on the driver 12 and the array substrate side flexible substrate 13 via the ACF. .
  • the array substrate side flexible substrate 13 has flexibility and connects the liquid crystal panel 11 and a control substrate (not shown) as an external signal supply source, and supplies various signals supplied from the control substrate to the driver 12 and the like. Can be transmitted.
  • the driver 12 is composed of an LSI chip having a driving circuit therein, generates an output signal by processing an input signal supplied from the control board, and outputs the output signal to each wiring connected to the driver 12. It is supposed to be.
  • a pair of front and back polarizing plates are attached to the outer surfaces of the pair of substrates 11a and 11b, respectively.
  • TFTs thin film transistors, switching elements
  • pixel electrodes 11g are arranged in a matrix (matrix shape) side by side along the X-axis direction and the Y-axis direction, and the TFTs 11f and the pixel electrodes 11g are substantially in the form of a lattice and are both made of a metal material.
  • the gate wiring (scanning wiring) 11i and the source wiring (signal wiring, data wiring) 11j are arranged so as to surround them.
  • the gate wiring 11i extends along the X-axis direction, while the source wiring 11j extends along the Y-axis direction.
  • the gate wiring 11i and the source wiring 11j are connected to the gate electrode and the source electrode of the TFT 11f, respectively, and the pixel electrode 11g is connected to the drain electrode of the TFT 11f.
  • the TFT 11f is driven based on various signals respectively supplied to the gate wiring 11i and the source wiring 11j, and the supply of the potential to the pixel electrode 11g is controlled in accordance with the driving.
  • the pixel electrode 11g has a substantially rectangular shape (longitudinal shape) in plan view, and has a plurality of slits 11g1.
  • a common electrode 11h is formed on the inner surface side of the display area AA of the array substrate 11b so as to overlap with all the pixel electrodes 11g.
  • the common electrode 11h is disposed on the lower layer side (the side farther from the liquid crystal layer 11c) than the pixel electrode 11g.
  • the TFT 11f, the gate line 11i, and the source line 11j described above are arranged on the lower layer side with respect to the common electrode 11h.
  • a flattening film (insulating film) 11n is interposed between the TFT 11f, the gate wiring 11i and the source wiring 11j disposed on the lowermost layer side and the common electrode 11h disposed on the upper layer side.
  • An interlayer insulating film (insulating film) 11o is interposed between the common electrode 11h and the pixel electrode 11g disposed on the upper layer side, thereby preventing a short circuit therebetween.
  • the common electrode 11h is supplied with a substantially constant reference potential and extends in a solid shape over almost the entire display area AA.
  • the liquid crystal contained in the liquid crystal layer 11c is utilized using the fringe electric field.
  • the orientation state of the molecule can be controlled. That is, the operation mode of the liquid crystal panel 11 according to the present embodiment is set to the FFS (Fringe Field Switching) mode.
  • the pixel electrode 11g and the common electrode 11h are made of a transparent electrode material (for example, ITO (IndiumInTin Oxide), IZO (Indium Zinc Oxide), etc.).
  • three color filters 11k exhibiting red (R), green (G), and blue (B) are provided on the inner surface side of the display area AA of the CF substrate 11a.
  • the color filter 11k a number of different colors are repeatedly arranged along the gate wiring 11i (X-axis direction), and they extend along the source wiring 11j (Y-axis direction), thereby forming a stripe as a whole. Are arranged in a shape.
  • These color filters 11k are arranged so as to overlap each pixel electrode 11g on the array substrate 11b side in a plan view.
  • the color filters 11k adjacent to each other in the X-axis direction and exhibiting different colors are arranged so that the boundary (color boundary) overlaps with the source wiring 11j and the light shielding part 11l described below.
  • the R, G, B color filters 11k arranged along the X-axis direction, and the three pixel electrodes 11g facing the color filters 11k respectively constitute a three-color pixel portion PX. ing.
  • display pixels capable of color display with a predetermined gradation are configured by the pixel portions PX of three colors R, G, and B adjacent along the X-axis direction.
  • a light shielding part (inter-pixel light shielding part, black matrix) 11l that shields light is formed on the inner surface side of the display area AA of the CF substrate 11a.
  • the light shielding part 11l has a substantially lattice shape so as to partition between adjacent pixel parts PX (pixel electrodes 11g), and overlaps with most of the pixel electrodes 11g on the array substrate 11b side in a plan view.
  • a large number of pixel openings 11l1 are arranged in a matrix along the X-axis direction and the Y-axis direction in the plate surface of the CF substrate 11a.
  • the pixel opening 11l1 has a planar shape that is substantially vertically long following the outer shape of the pixel electrode 11g.
  • the pixel opening portion 11l1 can transmit light, thereby enabling display on the pixel portion PX.
  • the light shielding portion 11l functions to prevent light from passing between adjacent pixel portions PX and to ensure the independence of the gradation of each pixel portion PX, and particularly extends along the source wiring 11j.
  • the portion prevents color mixture between the pixel portions PX exhibiting different colors.
  • the light shielding part 11l is arranged so as to overlap with the gate wiring 11i and the source wiring 11j on the array substrate 11b side in a plan view.
  • An overcoat film 11m is formed on the upper layer side of the color filter 11k.
  • An alignment film (not shown) for aligning liquid crystal molecules contained in the liquid crystal layer 11c is formed on the innermost surface of both the substrates 11a and 11b in contact with the liquid crystal layer 11c.
  • the non-display area NAA (non-touch area) of the array substrate 11b and the CF substrate 11a includes a pair of long side portions 11aL and 11bL and a pair of short side portions 11aS as shown in FIGS. , 11bS.
  • a monolithic circuit portion (element drive portion, gate driver circuit) that constitutes a display circuit together with the TFT 11f and the like Part) 14 is provided.
  • a pair of monolithic circuit sections 14 are provided so as to sandwich the display area AA from both sides in the X-axis direction, and are provided over a range extending almost the entire length of the display area AA along the Y-axis direction.
  • the monolithic circuit section 14 is connected to the gate wiring 11i drawn from the display area AA, so that each TFT 11f can be driven by sequentially scanning the gate wiring 11i.
  • the monolithic circuit portion 14 is monolithically formed on the array substrate 11b on the basis of the same semiconductor material as the channel portion (not shown) of the TFT 11f in the display area AA, thereby controlling the driving of the TFT 11f. It has a circuit and its circuit elements.
  • the monolithic circuit unit 14 is connected to the driver 12 by connection wiring (not shown) formed on the array substrate 11b.
  • the liquid crystal panel 11 has both a display function for displaying an image and a position input function for detecting position information input by the user based on the displayed image.
  • a touch panel pattern for demonstrating the position input function is incorporated (in-cell).
  • the touch panel pattern is a so-called projected capacitance method, and the detection method is a mutual capacitance method.
  • This touch panel pattern is exclusively provided on the CF substrate 11a.
  • the touch panel pattern includes drive electrodes (position detection electrodes, positions provided on the inner surface side (the surface facing the array substrate 11 b, the liquid crystal layer 11 c side) of the CF substrate 11 a.
  • Second position detection electrode, transmission electrode) 15 and detection electrode position detection electrode, first position provided on the outer surface side (opposite side facing the array substrate 11b, opposite to the liquid crystal layer 11c side) Detection electrode, reception electrode) 16.
  • the drive electrode 15 and the detection electrode 16 constituting the touch panel pattern are arranged in the display area AA of the CF substrate 11a. Therefore, the display area AA in the liquid crystal panel 11 substantially coincides with the touch area where the input position can be detected, and the non-display area NAA substantially coincides with the non-touch area where the input position cannot be detected.
  • the presence / absence of position input is determined by the difference in capacitance due to the presence / absence of a substance (such as a user's finger) that blocks the electric field formed between the drive electrode 15 and the detection electrode 16. It can be detected.
  • a capacitance is formed between the drive electrode 15 and the detection electrode 16, but when a position input is performed by the user's finger (position input body) in the display area AA, the approaching finger is detected.
  • a capacitance is also formed between the electrodes 16.
  • the capacitance formed between the drive electrode 15 and the detection electrode 16 changes, and the input position by the finger can be detected by detecting the change.
  • the detection electrode 16 extends in the long side direction (Y-axis direction) in the display area AA on the outer surface of the CF substrate 11a and has a rectangular shape with a vertically long planar shape. In the short side direction (X-axis direction), a plurality are arranged side by side at intervals.
  • the detection electrode 16 is made of a transparent electrode material, like the pixel electrode 11g and the common electrode 11h. For this reason, although the detection electrode 16 is arranged in the display area AA of the CF substrate 11a, it is difficult for the user to visually recognize it.
  • the entire region of the detection electrode 16 can be made of a transparent electrode material, but a part of the detection electrode 16 can be made of a metal material.
  • the detection electrode 16 When a part of the detection electrode 16 is made of a metal material, if the part made of the metal material is arranged so as to overlap the light shielding part 11l of the CF substrate 11a, the part made of the metal material becomes difficult to be visually recognized by the user. Moreover, although the transparent electrode material is almost transparent, it has a slight color, but it is preferable to exhibit a natural color by adjusting the manufacturing process.
  • the detection electrode 16 has a longer dimension than the long side dimension of the display area AA, and one end thereof (the lower end shown in FIG. 3) reaches the non-display area NAA. It is connected to a CF substrate side flexible substrate (first substrate side substrate connecting member) 17 described later.
  • the detection electrode 16 has a line width larger than the dimension of the display pixel (pixel unit PX) in the X-axis direction and the like, and has a size that spans between the plurality of display pixels (pixel unit PX). (See FIG. 7).
  • a touch panel controller (not shown) is provided on the outer surface side of one end portion (the lower end portion shown in FIGS. 4 and 5) in the long side direction (Y-axis direction) which is a non-touch area of the CF substrate 11a.
  • a CF substrate-side flexible substrate 17 for transmitting a signal is connected to the detection electrode 16.
  • a terminal portion (not shown) that is in conductive contact with the terminal portion (not shown) provided on the CF substrate side flexible substrate 17 via the ACF. ) Is provided.
  • the drive electrode 15 extends along a direction (X-axis direction) orthogonal to the extending direction of the detection electrode 16 in the display area AA on the inner surface of the CF substrate 11a.
  • the planar shape is a vertically long rectangular shape, and a plurality of the electrodes are arranged side by side with an interval in the extending direction (Y-axis direction) of the detection electrode 16.
  • the drive electrode 15 has a length dimension equal to the short side dimension of the display area AA. A part of the drive electrode 15 intersects with the plurality of detection electrodes 16 in a plan view, and the intersecting portions overlap with each other with the CF substrate 11a interposed therebetween, and a capacitance can be formed therebetween. It is possible.
  • the drive electrode 15 is made of a metal material that is more conductive than the transparent electrode material of the detection electrode 16, thereby reducing the wiring resistance.
  • the drive electrode 15 made of a light-shielding metal material is composed of a plurality of divided drive electrodes 15S, and each of the divided drive electrodes 15S overlaps with a part of the light shielding portion 11l of the CF substrate 11a in a plan view. It is supposed to be arranged. Specifically, the plurality of divided drive electrodes 15S constituting the drive electrode 15 extend along the X-axis direction, and the upper layer side (array substrate 11b) of the portion extending along the X-axis direction of the light shielding portion 11l. And the liquid crystal layer 11c side). Thereby, it is difficult for the user to visually recognize the drive electrode 15 made of a metal material. Further, each divided drive electrode 15S is arranged so as to overlap with the gate wiring 11i as seen in a plan view.
  • a signal is supplied from the array substrate 11b side to the drive electrode 15 disposed on the inner surface of the CF substrate 11a.
  • the short side portion 11aS on the driver 12 side CF substrate non-overlapping portion 11b1 side of the array substrate 11b.
  • the CF substrate side pad portions (first pad portions) 18 are provided on the inner surface for the number of drives.
  • the CF substrate side pad portion 18 is made of a metal material.
  • the short side portion 11bS on the driver 12 side overlaps with the CF substrate side pad portion 18 as shown in FIG.
  • a pair of array substrate side pad portions (second pad portions) 19 is provided.
  • the CF substrate side pad portion 18 and the array substrate side pad portion 19 are arranged so as to overlap the seal portion 11d in a plan view, and the conductive particles 11d1 contained in the seal portion 11d. Mutual conduction is established through the.
  • the array substrate side pad portion 19 is connected to the driver 12 via connection wiring (not shown) formed on the inner surface of the array substrate 11b.
  • a drive electrode connection wiring (position detection electrode connection wiring) 20 and a drive are connected as a structure for connecting the drive electrode 15 and the CF substrate side pad portion 18.
  • An electrode connection part (position detection electrode connection part) 21 is provided.
  • the drive electrode connection wiring 20 extends so as to straddle the short side portion 11aS, which is the same as the CF substrate side pad portion 18 in the non-display area NAA, and the long side portions 11aL adjacent to the short side portion 11aS. The other end side is connected to the side pad portion 18 and the drive electrode connection portion 21, respectively.
  • a plurality of drive electrode connection portions 21 are arranged on each of the pair of long side portions 11aL in the non-display area NAA, and are connected to one end portion of the drive electrode 15 in the extending direction.
  • the drive electrode connection portion 21 has a vertically long rectangular shape having a long side dimension substantially the same as the line width of the drive electrode 15, and is collectively with respect to one end portion of the plurality of divided drive electrodes 15 ⁇ / b> S constituting the drive electrode 15. Connected.
  • the plurality of drive electrodes 15 arranged along the Y-axis direction are connected to the drive electrode connection portion 21 disposed on one long side portion 11aL of the non-display area NAA, and are disposed on the other long side portion 11aL.
  • signals related to position detection output from a touch panel controller are the array substrate-side flexible substrate 13, the driver 12, the array substrate-side pad portion 19, the CF substrate-side pad portion 18, and the drive electrode connection wiring. 20 and the drive electrode connection portion 21 are sequentially transmitted to the drive electrode 15.
  • a common electrode connection wiring 22 and a common electrode connection portion 23 are provided on the inner surface of the non-display area NAA of the array substrate 11b as a structure for connecting the common electrode 11h and the driver 12.
  • the common electrode connection portion 23 is arranged in a non-overlapping manner with the drive electrode connection portion 21 in a part of the non-display area NAA of the array substrate 11b, as shown in FIGS. Are connected to the common electrode 11h.
  • the common electrode connection portion 23 is made of the same transparent electrode material as the common electrode 11h and is disposed on the same layer as the common electrode 11h, that is, on the upper layer side with respect to the planarization film 11n. In this way, the common electrode 11h connected to the common electrode connection portion 23 and the drive electrode connection portion 21 are compared with the case where the common electrode connection portion is arranged so as to overlap the drive electrode connection portion 21. Parasitic capacitance that can occur between the drive electrode 15 connected to the first electrode and the drive electrode 15 is reduced. As a result, the load on the common electrode 11h and the drive electrode 15 is reduced, so that the potential of the common electrode 11h is stabilized and the position detection sensitivity (S / N ratio) of the drive electrode 15 is difficult to decrease.
  • the common electrode connection portion 23 and the drive electrode connection portion 21 are arranged on the side portions 11aL and 11bS which are different from each other in the non-display area NAA, as shown in FIGS.
  • the drive electrode connection portion 21 is disposed on the pair of long side portions 11aL in the non-display area NAA of the CF substrate 11a, whereas the common electrode connection portion 23 is provided in the non-display area NAA of the array substrate 11b. Is arranged in one short side portion 11bS.
  • the distance between the drive electrode connection portion 21 and the common electrode connection portion 23 is made larger than when the common electrode connection portion is disposed on the same long side portion 11bL as the drive electrode connection portion 21. can do. Thereby, the parasitic capacitance which can be generated between the common electrode 11h connected to the common electrode connection part 23 and the drive electrode 15 connected to the drive electrode connection part 21 can be reduced more suitably.
  • the common electrode connection portion 23 is arranged on the same short side portion 11bS on which the driver 12 is mounted among the pair of short side portions 11bS in the non-display area NAA of the array substrate 11b.
  • the common electrode connection portion 23 has a strip shape extending along the extending direction (X-axis direction) in the short side portion 11bS.
  • the common electrode connection portion 23 is connected to the end portion of the common electrode 11h on the short side portion 11bS side over the entire length thereof.
  • the common electrode connection wiring 22 connected to the common electrode connection portion 23 is arranged on the same short side portion 11bS as the common electrode connection portion 23 in the non-display area NAA of the array substrate 11b.
  • the common electrode connection wiring 22 extends from the mounting region of the driver 12 in the short side portion 11bS toward the one corner of the short side portion 11bS along the X-axis direction, and is then bent to one side of the display area AA. Extends along the Y-axis direction toward the corner of the display area, bends near one corner of the display area AA, extends along the X-axis direction, and near the other corner of the display area AA. When it reaches, it is bent again and extends along the Y-axis direction toward the other corner of the short side portion 11bS, and then bent again and extends along the X-axis direction toward the mounting region of the driver 12. ing.
  • a portion of the common electrode connection wiring 22 that extends along the X-axis direction is connected to a common electrode connection portion 23 that is disposed near the end portion on the display area AA side in the short side portion 11bS.
  • the common electrode connection portion 23 is not shown for the sake of space, but the formation range in the X-axis direction is a portion extending along the X-axis direction in the common electrode connection wiring 22. Is almost the same.
  • the common electrode connection line 22 and the common electrode connection part 23 are both made of the same material as the gate line 11i or the source line 11j and are arranged in the same layer.
  • the reference potential signal output from the driver 12 is transmitted to the common electrode 11h via the common electrode connection wiring 22 and the common electrode connection portion 23.
  • the common electrode connection part 23 is arranged on the same short side part 11bS as the driver 12, it is common compared with the case where the common electrode connection part is arranged on the side parts 11bL and 11bS different from the driver 12.
  • the wiring length of the electrode connection wiring 22 is shortened. As a result, it is difficult to form a parasitic capacitance between the common electrode connection wiring 22 and other wiring or the like until the common electrode connection wiring 22 reaches the common electrode connection portion 23, and the potential of the common electrode 11h can be more stable. Become.
  • the common electrode connection portion 23 is disposed on the short side portion 11bS which is the same as the CF substrate side pad portion 18 and the array substrate side pad portion 19 in the non-display area NAA of the array substrate 11b. ing.
  • the common electrode connection portion 23 is shifted to the center side (side closer to the driver 12) in the X-axis direction (extending direction of the side portion 11bS) with respect to the CF substrate side pad portion 18 and the array substrate side pad portion 19. It is arranged.
  • the common electrode connection portion is arranged in the X-axis direction with respect to the CF substrate side pad portion 18 and the array substrate side pad portion 19, the common electrode connection portion 23 and the CF Parasitic capacitance that can occur between the substrate-side pad portion 18 and the array substrate-side pad portion 19 is suppressed to a low level. Thereby, the load of the common electrode 11h and the drive electrode 15 is suitably reduced.
  • the connection structure of the common electrode connection part 23 to the common electrode 11h will be described.
  • the common electrode connection wiring 22 and the common electrode connection portion 23 are both arranged in the same layer as the gate wiring 11i or the source wiring 11j, they are arranged on the lower layer side with respect to the planarizing film 11n. ing.
  • the common electrode 11h and the common electrode connection portion 23 are arranged on the upper layer side with respect to the planarization film 11n as described above, between the common electrode connection wiring 22 and the common electrode connection portion 23, Further, the planarization film 11n is laminated so as to be interposed in the Z-axis direction.
  • the common electrode connection wiring 22 is arranged such that a portion extending along the X-axis direction overlaps the common electrode connection portion 23 in a plan view.
  • a contact hole 24 is formed at a position overlapping with both the common electrode connection wiring 22 and the common electrode connection portion 23.
  • the common electrode connection wiring 22 and the common electrode connection portion 23 arranged in different layers through the planarization film 11n are electrically connected through the contact hole 24 of the planarization film 11n. Therefore, the reference potential signal output from the driver 12 is transmitted by the common electrode connection wiring 22 and then transmitted to the common electrode connection portion 23 through the contact hole 24 before being supplied to the common electrode 11h.
  • the common electrode connection wiring 22 has a large distance between the drive electrode 15 and the drive electrode connection portion 21 by the amount of the planarization film 11n interposed between the common electrode 11h and the common electrode connection portion 23. It becomes. As a result, the parasitic capacitance that can occur between the common electrode connection wiring 22 and the drive electrode 15 and the drive electrode connection portion 21 is reduced, and the load on the common electrode 11h and the drive electrode 15 is further reduced.
  • the drive electrode 15 and the drive electrode connection portion 21 are on the CF substrate 11a side, and the pixel electrode 11g, the common electrode 11h, and the common electrode connection portion 23 are on the array substrate 11b side. Since they are respectively provided, at least a space is provided between the drive electrode 15 and the common electrode connection portion 23 between the CF substrate 11a and the array substrate 11b. The parasitic capacitance that can occur between the common electrode connection portion 23 is further reduced.
  • the common electrode 11h is caused by the parasitic capacitance generated between the common electrode 11h and the drive electrode 15 of the array substrate 11b.
  • the common electrode connection portion 23 is arranged in a part of the non-display area NAA so as not to overlap the drive electrode connection portion 21, so that the common electrode connection portion 23 is not overlapped with the drive electrode 15. Therefore, the load on the common electrode 11h and the drive electrode 15 is preferably reduced.
  • the liquid crystal display device (display device with a position input function) 10 is arranged in the display area AA for displaying an image, the non-display area NAA surrounding the display area AA, and the display area AA.
  • a drive electrode 15 that is a position detection electrode that forms an electrostatic capacitance with a finger that is a position input body for performing position input and detects an input position by the finger that is a position input body, and a part of the non-display area NAA
  • a drive electrode connection portion (position detection electrode connection portion) 21 connected to the drive electrode 15 that is a position detection electrode, a pixel electrode 11g disposed in the display area AA, and a pixel electrode 11g in the display area AA
  • the common electrode 11h that is arranged so that at least a part thereof overlaps with the drive electrode connection portion 21 in a part of the non-display area NAA and is connected to the common electrode 11h.
  • Common electrode connection It includes a section 23, the.
  • a potential difference based on the voltage supplied to the pixel electrode 11g can occur between the pixel electrode 11g and the common electrode 11h at least partially overlapping the pixel electrode 11g.
  • An image is displayed on the display area AA using the potential difference.
  • a reference potential is supplied to the common electrode 11h by the common electrode connection portion 23 disposed in a part of the non-display area NAA.
  • the drive electrode 15 that is a position detection electrode forms a capacitance with a finger that is a position input body that performs position input, and is driven by the drive electrode connection portion 21 disposed in a part of the non-display area NAA.
  • the common electrode connection part 23 is arrange
  • the parasitic capacitance that can be generated between the common electrode 11h connected to the common electrode connection portion 23 and the drive electrode 15 that is a position detection electrode connected to the drive electrode connection portion 21 is reduced.
  • the non-display area NAA includes a plurality of side parts 11aL, 11aS, 11bL, and 11bS that are adjacent to each other, and the common electrode connection part 23 and the drive electrode connection part 21 have different side parts 11aL and 11bS in the non-display area NAA.
  • the common electrode 11h connected to the common electrode connection portion 23 and the drive electrode connection are compared with the case where the common electrode connection portion and the drive electrode connection portion are arranged on the same side portion in the non-display area NAA.
  • the parasitic capacitance that can be generated between the drive electrode 15 that is a position detection electrode connected to the unit 21 can be more preferably reduced.
  • the common electrode connection wiring 22 that is arranged in the non-display area NAA and transmits the reference potential signal and is connected to the common electrode connection portion 23, and the drive electrode that is arranged in the non-display area NAA and transmits a signal related to position detection.
  • a drive electrode connection wiring (position detection electrode connection wiring) 20 connected to the connection portion 21 and a common electrode connection selectively disposed on any of the plurality of side portions 11aL, 11aS, 11bL, and 11bS in the non-display area NAA
  • a driver (signal supply unit) 12 connected to the wiring 22 and the drive electrode connection wiring 20, and the common electrode connection unit 23 includes at least the driver 12 among the plurality of sides 11 aL, 11 aS, 11 bL, and 11 bS.
  • each signal output from the driver 12 is supplied to the common electrode connection portion 23 and the drive electrode connection portion 21 via the common electrode connection wiring 22 and the drive electrode connection wiring 20, respectively.
  • the common electrode connection portion 23 is disposed at least on the same short side portion 11bS as the driver 12, the common electrode connection portion is compared with the case where the common electrode connection portion is disposed only on the side portions 11bL and 11bS different from the driver 12.
  • the wiring length of the wiring 22 is shortened. As a result, it is difficult to form a parasitic capacitance between the common electrode connection wiring 22 and other wiring or the like until the common electrode connection wiring 22 reaches the common electrode connection portion 23, and the potential of the common electrode 11h can be more stable. Become.
  • the CF substrate 11a on which the drive electrode 15 and the drive electrode connection portion 21 that are position detection electrodes are provided, and the array substrate 11b on which the pixel electrode 11g, the common electrode 11h, and the common electrode connection portion 23 are provided. Since there is a gap between them, the parasitic capacitance that can occur between the drive electrode 15 that is the position detection electrode and the common electrode 11h becomes lower.
  • the array substrate 11 b is a planarizing film (a contact hole 24 is formed at a position overlapping with the common electrode connection portion 23 and disposed on the lower layer side with respect to the common electrode 11 h and the common electrode connection portion 23.
  • Insulating film) 11n and the non-display area NAA are arranged on the lower layer side with respect to the planarizing film 11n on the lower layer side so as to overlap with the common electrode connection portion 23 and the contact hole 24, and transmit a reference potential signal.
  • a common electrode connection wiring 22 connected to the common electrode connection portion 23. In this way, the common electrode connection line 22 is connected to the common electrode connection part 23 through the contact hole 24 formed in the planarization film 11n, so that the reference potential transmitted to the common electrode connection line 22 is achieved.
  • a signal is supplied to the common electrode 11 h via the common electrode connection portion 23.
  • the common electrode connection wiring 22 has a distance between the drive electrode 15 that is a position detection electrode and the drive electrode connection portion 21 as much as the planarization film 11n is interposed between the common electrode 11h and the common electrode connection portion 23. It will be big. As a result, the parasitic capacitance that can occur between the common electrode connection wiring 22 and the drive electrode 15 and the drive electrode connection portion 21 that are position detection electrodes is reduced, and thus the load on the common electrode 11h and the drive electrode 15 that is the position detection electrode. Is further reduced.
  • the position detection electrode is a surface of the CF substrate 11a opposite to the drive electrode (first position detection electrode) 15 provided on the surface facing the array substrate 11b and the surface facing the array substrate 11b on the CF substrate 11a.
  • a detection electrode (second position detection electrode) 16 that forms a capacitance with the drive electrode 15.
  • Capacitance is also formed between the body finger and the drive electrode 15 or the detection electrode 16. Along with this, the capacitance formed between the drive electrode 15 and the detection electrode 16 changes.
  • the common electrode connection portion 23 is arranged in a part of the non-display area NAA so as not to overlap the drive electrode connection portion 21, thereby causing a parasitic between the common electrode 11 h and the drive electrode 15. Since the capacitance is reduced, the load on the common electrode 11h and the drive electrode 15 is preferably reduced.
  • the non-display area NAA includes a plurality of side portions 11aL, 11aS, 11bL, and 11bS adjacent to each other.
  • the non-display area NAA is arranged in the non-display area NAA of the CF substrate 11a and transmits a signal related to position detection to drive electrode connection portion 21. Is connected to the drive electrode connection wiring 20 selectively disposed on any of the plurality of sides 11aL, 11aS, 11bL, and 11bS in the non-display area NAA of the CF substrate 11a.
  • the CF substrate side pad portion (first pad portion) 18 and the array substrate that is arranged so as to overlap the CF substrate side pad portion 18 in the non-display area NAA of the array substrate 11b and is connected to the CF substrate side pad portion 18 Side pad portion (second pad portion) 19, and the common electrode connection portion 23 is a CF substrate side pad in the non-display area NAA of the array substrate 11b.
  • 18 and at the same short side portion 11bS the array substrate side pad portion 19, is disposed at a position offset for the extending direction of the short side 11bS against CF substrate side pads 18 and the array substrate-side pad portion 19.
  • the signal supplied to the CF substrate side pad portion 18 of the CF substrate 11a is supplied to the drive electrode connection portion 21 via the array substrate side pad portion 19 and the drive electrode connection wiring 20 of the array substrate 11b.
  • the common electrode connection portion 23 is arranged in the same short side portion 11bS as the CF substrate side pad portion 18 and the array substrate side pad portion 19 in the non-display area NAA, the CF substrate side pad portion 18 and the array substrate side pad portion 19 are arranged.
  • the parasitic capacitance that can occur between the CF substrate side pad portion 18 and the array substrate side pad portion 19 can be kept low because the short side portion 11bS is shifted in the extending direction. Thereby, the load of the drive electrode 15 which is the common electrode 11h and a position detection electrode is reduced suitably.
  • the common electrode connection portion 123 includes a drive electrode connection portion (this embodiment) among the side portions 111bL and 111bS constituting the non-display area NAA of the array substrate 111b.
  • a drive electrode connection portion (this embodiment) among the side portions 111bL and 111bS constituting the non-display area NAA of the array substrate 111b.
  • the common electrode connection wiring 122 reaches the short side portion 111bS where the common electrode connection portion 123 is arranged through the long side portion 111bL from the short side portion 111bS where the driver 112 is mounted in the non-display area NAA. Yes. Specifically, the common electrode connection wiring 122 extends outward along the X-axis direction from the mounting region of the driver 112 in the short side portion 111bS on which the driver 112 is mounted, and is then bent along the Y-axis direction.
  • the common electrode connection portion 123 extends toward the short side portion 111bS where the common electrode connection portion 123 is disposed, and is bent again when reaching the short side portion 111bS where the common electrode connection portion 123 is disposed, and extends along the X-axis direction. ing.
  • the portion extending along the X-axis direction in the short side portion 111bS where the common electrode connection portion 123 is arranged is arranged near the end of the short side portion 111bS on the display area AA side. Connected to the common electrode connecting portion 123.
  • the short side portion 111bS in which the common electrode connection portion 123 having such a configuration is arranged is different from the short side portion 111bS in which the driver 112 is mounted and the long side portion 111bL in which the monolithic circuit unit 114 is provided.
  • the arrangement density of electrodes and the like is low. This makes it difficult for the common electrode connection portion 123 to form a parasitic capacitance with other wirings, and thus the potential of the common electrode 111h is more stable.
  • the common electrode connection wiring 122 that is arranged in the non-display area NAA, transmits the reference potential signal, and is connected to the common electrode connection portion 123, and the non-display area NAA.
  • a drive electrode connection wiring (not shown in the present embodiment) that transmits a signal related to position detection and is connected to the drive electrode connection portion and a plurality of side portions 111bL and 111bS in the non-display area NAA are selectively used.
  • a driver 112 connected to the common electrode connection wiring 122 and the drive electrode connection wiring.
  • the drive electrode connection portion is a driver 112 among a plurality of sides (not shown in the present embodiment).
  • the common electrode connecting portion 123 is driven at least among the plurality of sides 111bL and 111bS.
  • driver 112 Disposed in the short side portion (side portion) 111BS adjacent the opposite side of the short side portion (side portion) 111BS driver 112 is disposed against the electrode connecting portion is longer sides arranged. In this way, each signal output from the driver 112 is supplied to the common electrode connection part 123 and the drive electrode connection part via the common electrode connection line 122 and the drive electrode connection line, respectively.
  • the common electrode connection portion 123 is disposed on the short side portion 111bS adjacent to the opposite side of the short side portion 111bS on which the driver 112 is disposed with respect to the long side portion on which at least the drive electrode connection portion is disposed.
  • the short side portion 111bS on which the electrode connection portion 123 is arranged has a lower arrangement density of wiring or the like than the other side portions 111bL and 111bS. This makes it difficult for the common electrode connection portion 123 to form a parasitic capacitance with other wirings, and thus the potential of the common electrode 111h is more stable.
  • the present invention is not limited to the embodiments described with reference to the above description and drawings.
  • the following embodiments are also included in the technical scope of the present invention.
  • the configurations described in the first and second embodiments can be combined.
  • the common electrode connection portion includes a short side portion in which a driver is disposed with respect to a long side portion in which the drive electrode connection portion is disposed, among the side portions constituting the non-display area of the array substrate, It arrange
  • the common electrode connection wiring is connected to the common electrode connection portion on the side opposite to the short side portion where the driver is arranged in the non-display area of the array substrate, each long side portion, and the short side portion where the driver is arranged. It extends so as to straddle the short side portion, and is connected to each common electrode connection portion.
  • the common electrode connection portion and the drive electrode connection portion are arranged on different sides, but the common electrode connection portion and the drive electrode connection portion are the same (they overlap each other). Even if it is arranged on the side, it does not matter as long as the arrangement is non-overlapping with each other.
  • the configuration in which the slit is provided in the pixel electrode has been exemplified. However, it is also possible to provide the slit in the overlapping portion of the common electrode with the pixel electrode.
  • the stacking order of the pixel electrode and the common electrode can be switched.
  • the drive electrode and the detection electrode are arranged on different plate surfaces in the CF substrate. However, the drive electrode and the detection electrode are arranged on the same plate surface in the CF substrate. It doesn't matter. Further, either the drive electrode or the detection electrode may be disposed on the array substrate side.
  • the liquid crystal panel having a configuration in which a liquid crystal layer is sandwiched between a pair of substrates has been exemplified.
  • the present invention is also applicable to.
  • the TFT is used as the switching element of the liquid crystal panel.
  • the present invention can also be applied to a liquid crystal display device including a liquid crystal panel using a switching element other than the TFT (for example, a thin film diode (TFD)).
  • a liquid crystal display device having a liquid crystal panel for color display the present invention can be applied to a liquid crystal display device having a liquid crystal panel for monochrome display.
  • the liquid crystal display device using the liquid crystal panel as the display panel has been exemplified.
  • other types of display panels PDP (plasma display panel), organic EL panel, EPD (electrophoretic display panel) are used.
  • the present invention can also be applied to display devices using the above. In that case, the backlight device can be omitted.
  • SYMBOLS 10 Liquid crystal display device (display apparatus with a position input function), 11a, 111a ... CF board

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Human Computer Interaction (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Abstract

液晶表示装置10は、画像を表示する表示領域AAと、表示領域AAを取り囲む非表示領域NAAと、表示領域AAに配されて位置入力を行う位置入力体である指との間で静電容量を形成し、位置入力体である指による入力位置を検出する位置検出電極である駆動電極15と、非表示領域NAAの一部に配されて位置検出電極である駆動電極15に接続される駆動電極接続部21と、表示領域AAに配される画素電極11gと、表示領域AAにて画素電極11gに対して少なくとも一部が重畳する形で配される共通電極11hと、非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されて共通電極11hに接続される共通電極接続部23と、を備える。

Description

位置入力機能付き表示装置
 本発明は、位置入力機能付き表示装置に関する。
 従来、タッチパネル機能をインセル化した液晶表示装置の一例として下記特許文献1に記載されたものが知られている。特許文献1に記載された液晶表示装置は、駆動電極と、検知電極と、駆動電極用補助配線と、検知電極用補助配線とを備え、駆動電極用補助配線および検知電極用補助配線は、ドメイン境界に重なるように設けられている。
特開2015-187754号公報
(発明が解決しようとする課題)
 上記した特許文献1は、表示領域内における駆動電極及び検知電極の駆動負荷を低減することを目的としたものである。その一方、表示領域を取り囲む非表示領域において駆動電極及び検知電極の駆動負荷を低減することも希求されるところであった。
 本発明は上記のような事情に基づいて完成されたものであって、負荷を低減することを目的とする。
(課題を解決するための手段)
 本発明の位置入力機能付き表示装置は、画像を表示する表示領域と、前記表示領域を取り囲む非表示領域と、前記表示領域に配されて位置入力を行う位置入力体との間で静電容量を形成し、前記位置入力体による入力位置を検出する位置検出電極と、前記非表示領域の一部に配されて前記位置検出電極に接続される位置検出電極接続部と、前記表示領域に配される画素電極と、前記表示領域にて前記画素電極に対して少なくとも一部が重畳する形で配される共通電極と、前記非表示領域の一部にて前記位置検出電極接続部とは非重畳となる形で配されて前記共通電極に接続される共通電極接続部と、を備える。
 このようにすれば、画素電極と画素電極に対して少なくとも一部が重畳する共通電極との間には、画素電極に供給される電圧に基づいた電位差が生じ得るものとされ、その電位差を利用して表示領域に画像の表示がなされる。共通電極には、非表示領域の一部に配された共通電極接続部によって基準電位が供給される。一方、位置検出電極は、位置入力を行う位置入力体との間で静電容量を形成し、非表示領域の一部に配された位置検出電極接続部によって供給される信号を利用することで、表示領域における位置入力体による入力位置を検出することができる。そして、共通電極接続部は、非表示領域の一部にて位置検出電極接続部とは非重畳となる形で配されているので、仮にこれらが重畳する配置とされた場合に比べると、共通電極接続部に接続される共通電極と、位置検出電極接続部に接続される位置検出電極と、の間に生じ得る寄生容量が低下する。これにより、共通電極及び位置検出電極の負荷が低減されるので、共通電極の電位が安定するとともに、位置検出電極の位置検出感度が低下し難くなる。
(発明の効果)
 本発明によれば、負荷を低減することができる。
本発明の実施形態1に係る液晶表示装置に備わる液晶パネルの平面図 液晶パネルを構成するアレイ基板の平面図 液晶パネルを構成するCF基板の平面図 CF基板の底面図 アレイ基板の表示領域における画素配列を示す平面図 液晶パネルにおける図1のA-A線断面図 液晶パネルにおける図1のB-B線断面図 本発明の実施形態2に係る液晶パネルを構成するアレイ基板の平面図 液晶パネルにおける図8のC-C線断面図
 <実施形態1>
 本発明の実施形態1を図1から図7によって説明する。本実施形態では、位置入力機能を備えた液晶表示装置(位置入力機能付き表示装置)10について例示する。なお、各図面の一部にはX軸、Y軸及びZ軸を示しており、各軸方向が各図面で示した方向となるように描かれている。また、上下方向については、図6及び図7を基準とし、且つ同図上側を表側とするとともに同図下側を裏側とする。
 液晶表示装置10は、図1に示すように、画像を表示可能な液晶パネル(表示パネル)11と、液晶パネル11に対して表示に利用するための光を照射する外部光源であるバックライト装置(照明装置)と、を少なくとも備える。バックライト装置は、液晶パネル11に対して裏側(背面側)に配置され、白色の光(白色光)を発する光源(例えばLEDなど)や光源からの光に光学作用を付与することで面状の光に変換する光学部材などを有する。なお、バックライト装置に関しては図示を省略している。
 液晶パネル11は、図1に示すように、全体として縦長な方形状(矩形状)をなしており、その長辺方向がY軸方向と、短辺方向がX軸方向と、それぞれ一致している。液晶パネル11は、画像を表示可能な表示領域(アクティブエリア)AAと、表示領域AAを取り囲む額縁状(枠状)をなすとともに画像を表示不能な非表示領域(ノンアクティブエリア)NAAと、に区分されている。なお、図1では、CF基板11aよりも一回り小さな枠状の一点鎖線が表示領域AAの外形を表しており、当該一点鎖線よりも外側の領域が非表示領域NAAとなっている。液晶パネル11は、図6に示すように、ほぼ透明で例えばガラス製とされて所定の間隔(セルギャップ)を隔てた状態で互いに内面同士が対向する形で貼り合わせられる一対の基板11a,11bと、両基板11a,11b間に封入される液晶層11cと、両基板11a,11b間に介在して液晶層11cの厚さ分のギャップを保持して液晶層11cを封止するシール部11dと、を少なくとも備える。一対の基板11a,11bのうち表側(正面側)がCF基板(第1基板、対向基板)11aとされ、裏側(背面側)がアレイ基板(第2基板、アクティブマトリクス基板)11bとされる。
 このうちのCF基板11aは、図1に示すように、その長辺寸法がアレイ基板11bの長辺寸法よりも短くされるのに対し、アレイ基板11bに対して長辺方向についての一方の端部が揃う形で貼り合わせられている。従って、アレイ基板11bにおける長辺方向についての他方の端部は、CF基板11aに対して側方に突き出すとともにCF基板11aとは非重畳となるCF基板非重畳部11b1とされる。CF基板非重畳部11b1は、非表示領域NAAである。CF基板非重畳部11b1には、表示用のドライバ(信号供給部、パネル駆動部)12が実装されているのに加えて、ドライバ12に表示機能に係る信号を伝送するなどの機能を有するアレイ基板側フレキシブル基板(第2基板側基板接続部材)13が接続されている。CF基板非重畳部11b1には、ドライバ12及びアレイ基板側フレキシブル基板13に備わる端子部(図示せず)に対してACFを介して導通接触される端子部(図示せず)が設けられている。アレイ基板側フレキシブル基板13は、可撓性を有するとともに、液晶パネル11と外部の信号供給源であるコントロール基板(図示せず)とを接続し、コントロール基板から供給される各種信号をドライバ12などに伝送することが可能とされる。ドライバ12は、内部に駆動回路を有するLSIチップからなるものとされ、コントロール基板から供給される入力信号を処理して出力信号を生成し、その出力信号をドライバ12に接続された各配線に出力するものとされる。また、一対の基板11a,11bのうちの外面側には、表裏一対の偏光板(図示せず)がそれぞれ貼り付けられている。
 アレイ基板11bの表示領域AAにおける内面側(液晶層11c側、CF基板11aとの対向面側)には、図5及び図6に示すように、TFT(薄膜トランジスタ、スイッチング素子)11f及び画素電極11gが多数個ずつX軸方向及びY軸方向に沿って並んでマトリクス状(行列状)に設けられるとともに、これらTFT11f及び画素電極11gの周りには、略格子状をなしていて共に金属材料からなるゲート配線(走査配線)11i及びソース配線(信号配線、データ配線)11jが取り囲むようにして配設されている。ゲート配線11iは、X軸方向に沿って延在しているのに対し、ソース配線11jは、Y軸方向に沿って延在している。ゲート配線11iとソース配線11jとがそれぞれTFT11fのゲート電極とソース電極とに接続され、画素電極11gがTFT11fのドレイン電極に接続されている。そして、TFT11fは、ゲート配線11i及びソース配線11jにそれぞれ供給される各種信号に基づいて駆動され、その駆動に伴って画素電極11gへの電位の供給が制御されるようになっている。画素電極11gは、平面形状が縦長の略長方形(長手状)とされており、複数のスリット11g1を有している。
 アレイ基板11bの表示領域AAにおける内面側には、図5及び図6に示すように、全ての画素電極11gと重畳する形で共通電極11hが形成されている。共通電極11hは、画素電極11gよりも下層側(液晶層11cから遠い側)に配されている。この共通電極11hに対して上記したTFT11f、ゲート配線11i及びソース配線11jは、下層側に配されている。最も下層側に配されるTFT11f、ゲート配線11i及びソース配線11jと、その上層側に配される共通電極11hと、の間には、平坦化膜(絶縁膜)11nが介在する形で配されることで、両者の短絡が防止されるとともに、共通電極11hの形成面が平坦化される。共通電極11hと、その上層側に配される画素電極11gと、の間には、層間絶縁膜(絶縁膜)11oが介在する形で配されることで、両者の短絡が防止されている。共通電極11hは、ほぼ一定の基準電位が供給されるものであり、表示領域AAのほぼ全域にわたってベタ状に延在している。画素電極11gが充電されるのに伴って互いに重畳する画素電極11gと共通電極11hとの間に電位差が生じると、画素電極11gのスリット11g1の開口縁と共通電極11hとの間には、アレイ基板11bの板面に沿う成分に加えて、アレイ基板11bの板面に対する法線方向の成分を含むフリンジ電界(斜め電界)が生じるので、そのフリンジ電界を利用して液晶層11cに含まれる液晶分子の配向状態を制御することができる。つまり、本実施形態に係る液晶パネル11は、動作モードがFFS(Fringe Field Switching)モードとされている。なお、画素電極11g及び共通電極11hは、透明電極材料(例えばITO(Indium Tin Oxide)やIZO(Indium Zinc Oxide)など)からなる。
 CF基板11aの表示領域AAにおける内面側には、図6及び図7に示すように、赤色(R),緑色(G),青色(B)を呈する3色のカラーフィルタ11kが設けられている。カラーフィルタ11kは、互いに異なる色を呈するものがゲート配線11i(X軸方向)に沿って繰り返し多数並ぶとともに、それらがソース配線11j(Y軸方向)に沿って延在することで、全体としてストライプ状に配列されている。これらのカラーフィルタ11kは、アレイ基板11b側の各画素電極11gと平面に視て重畳する配置とされている。X軸方向について隣り合って互いに異なる色を呈するカラーフィルタ11kは、その境界(色境界)がソース配線11j及び次述する遮光部11lと重畳する配置とされる。この液晶パネル11においては、X軸方向に沿って並ぶR,G,Bのカラーフィルタ11kと、各カラーフィルタ11kと対向する3つの画素電極11gと、が3色の画素部PXをそれぞれ構成している。そして、この液晶パネル11においては、X軸方向に沿って隣り合うR,G,Bの3色の画素部PXによって所定の階調のカラー表示を可能な表示画素が構成されている。
 CF基板11aの表示領域AAにおける内面側には、図6及び図7に示すように、光を遮る遮光部(画素間遮光部、ブラックマトリクス)11lが形成されている。遮光部11lは、隣り合う画素部PX(画素電極11g)の間を仕切るよう平面形状が略格子状をなしており、平面に視てアレイ基板11b側の画素電極11gの大部分と重畳する位置に画素開口部11l1を有している。画素開口部11l1は、CF基板11aの板面内においてX軸方向及びY軸方向に沿って多数個ずつマトリクス状に並んで配されている。画素開口部11l1は、平面形状が画素電極11gの外形に倣って縦長の略長方形とされる。画素開口部11l1は、光を透過することが可能とされており、それにより画素部PXでの表示が可能となっている。遮光部11lは、隣り合う画素部PXの間を光が行き交うのを防いで各画素部PXの階調の独立性を担保するのに機能しており、特にソース配線11jに沿って延在する部分は、異なる色を呈する画素部PX間の混色を防いでいる。遮光部11lは、アレイ基板11b側のゲート配線11i及びソース配線11jと平面に視て重畳する配置とされる。カラーフィルタ11kの上層側には、オーバーコート膜11mが形成される。なお、両基板11a,11bのうち液晶層11cに接する最内面には、液晶層11cに含まれる液晶分子を配向させるための配向膜(図示せず)がそれぞれ形成されている。
 ここで、アレイ基板11b及びCF基板11aの非表示領域NAA(非タッチ領域)は、図2及び図3に示すように、一対ずつの長辺部11aL,11bLと、一対ずつの短辺部11aS,11bSと、から構成される。このうち、アレイ基板11bの非表示領域NAAにおける一対の長辺部11bLの内面には、図2に示すように、TFT11fなどと共に表示用回路を構成するモノリシック回路部(素子駆動部、ゲートドライバ回路部)14が設けられている。モノリシック回路部14は、表示領域AAをX軸方向について両側から挟み込む形で一対備えられており、Y軸方向に沿って表示領域AAのほぼ全長にわたって延在する範囲にわたって設けられている。モノリシック回路部14は、表示領域AAから引き出されるゲート配線11iに接続されることで、各ゲート配線11iを順次に走査して各TFT11fを駆動することが可能とされる。モノリシック回路部14は、表示領域AA内のTFT11fのチャネル部(図示せず)と同じ半導体材料をベースとしてアレイ基板11b上にモノリシックに形成されており、それによりTFT11fの駆動を制御するための制御回路及びその回路素子を有している。なお、モノリシック回路部14は、アレイ基板11b上に形成された図示しない接続配線によってドライバ12に接続されている。
 ところで、本実施形態に係る液晶パネル11は、既述した通り、画像を表示する表示機能と、表示される画像に基づいて使用者が入力する位置情報を検出する位置入力機能と、を併有しており、このうちの位置入力機能を発揮するためのタッチパネルパターンを内蔵(インセル化)している。タッチパネルパターンは、いわゆる投影型静電容量方式とされており、その検出方式が相互容量方式とされるものである。このタッチパネルパターンは、専らCF基板11aに設けられている。詳しくは、タッチパネルパターンは、図3及び図4に示すように、CF基板11aのうち、内面側(アレイ基板11bとの対向面側、液晶層11c側)に設けられる駆動電極(位置検出電極、第2位置検出電極、送信電極)15と、外面側(アレイ基板11bとの対向面側とは反対側、液晶層11c側とは反対側)に設けられる検出電極(位置検出電極、第1位置検出電極、受信電極)16と、を少なくとも有してなる。タッチパネルパターンを構成する駆動電極15及び検出電極16は、CF基板11aの表示領域AAに配されている。従って、液晶パネル11における表示領域AAは、入力位置を検出可能なタッチ領域とほぼ一致しており、非表示領域NAAが入力位置を検出不能な非タッチ領域とほぼ一致していることになる。このタッチパネルパターンによれば、駆動電極15と検出電極16との間に形成される電界を遮る物質(使用者の指など)の有無による静電容量の差によって位置入力(タッチ操作)の有無を検出することができるものとされる。つまり、駆動電極15と検出電極16との間には、静電容量が形成されるが、表示領域AAにおいて使用者の指(位置入力体)による位置入力が行われると、接近する指と検出電極16との間にも静電容量が形成される。これに伴って駆動電極15と検出電極16との間に形成された静電容量が変化するので、その変化を検出することで指による入力位置を検知することができる。
 検出電極16は、図3及び図6に示すように、CF基板11aの外面における表示領域AAにおいて、長辺方向(Y軸方向)に沿って延在していて平面形状が縦長の方形状をなしており、短辺方向(X軸方向)について複数が間隔を空けて並んで配されている。検出電極16は、画素電極11gや共通電極11hなどと同様に、透明電極材料からなる。このため、検出電極16は、CF基板11aの表示領域AAに配されているものの、使用者からは視認され難い。なお、検出電極16の全域を透明電極材料により構成することも可能であるが、一部については金属材料により構成することも可能である。検出電極16の一部を金属材料とする場合は、金属材料からなる部分をCF基板11aの遮光部11lと重畳する配置とすれば、金属材料からなる部分が使用者から視認され難くなる。また、透明電極材料は、ほぼ透明であるものの、多少の色味を有しているが、製造プロセスの調整により自然な色味を呈するようにするのが好ましい。検出電極16は、その長さ寸法が表示領域AAの長辺寸法よりもさらに大きなものとされており、その一方の端部(図3に示す下側の端部)が非表示領域NAAに達していて後述するCF基板側フレキシブル基板(第1基板側基板接続部材)17に接続されている。検出電極16は、その線幅が表示画素(画素部PX)のX軸方向についての寸法などに比べると、大きなものとなっており、複数の表示画素(画素部PX)の間に跨る大きさを有している(図7を参照)。また、CF基板11aのうちの非タッチ領域である、長辺方向(Y軸方向)についての一端部(図4及び図5に示す下側の端部)の外面側には、図示しないタッチパネルコントローラと検出電極16との間で信号を伝送するためのCF基板側フレキシブル基板17が接続されている。CF基板11aの外面におけるCF基板側フレキシブル基板17の実装領域には、CF基板側フレキシブル基板17に備わる端子部(図示せず)に対してACFを介して導通接触される端子部(図示せず)が設けられている。
 駆動電極15は、図4及び図7に示すように、CF基板11aの内面における表示領域AAにおいて、検出電極16の延在方向と直交する方向(X軸方向)に沿って延在していて平面形状が縦長の方形状をなしており、検出電極16の延在方向(Y軸方向)について複数が間隔を空けて並んで配されている。駆動電極15は、その長さ寸法が表示領域AAの短辺寸法と同等とされる。駆動電極15は、その一部が複数の検出電極16と平面に視て交差しており、その交差部位同士がCF基板11aを挟んで重畳していてその間においてそれぞれ静電容量を形成することが可能とされる。この駆動電極15は、検出電極16の透明電極材料に比べると導電性に優れた金属材料からなり、それにより配線抵抗の低減が図られている。遮光性を有する金属材料からなる駆動電極15は、複数本の分割駆動電極15Sから構成されるとともに、それら各分割駆動電極15SがCF基板11aの遮光部11lの一部と平面に視て重畳する配置とされている。詳しくは、駆動電極15を構成する複数本の分割駆動電極15Sは、X軸方向に沿って延在し、遮光部11lのうちX軸方向に沿って延在する部分の上層側(アレイ基板11b側、液晶層11c側)に積層する形で設けられている。これにより、金属材料からなる駆動電極15が使用者から視認され難くなっている。また、各分割駆動電極15Sは、ゲート配線11iとも平面に視て重畳する配置とされる。
 上記のようにCF基板11aの内面に配された駆動電極15には、アレイ基板11b側から信号が供給されている。詳しくは、CF基板11aの非表示領域NAA(非タッチ領域)を構成する一対の短辺部11aSのうち、アレイ基板11bのドライバ12側(CF基板非重畳部11b1側)の短辺部11aSの内面には、図4に示すように、CF基板側パッド部(第1パッド部)18が駆動本数分設けられている。CF基板側パッド部18は、金属材料により構成されている。これに対し、アレイ基板11bの非表示領域NAAを構成する短辺部11bSのうち、ドライバ12側の短辺部11bSには、図2に示すように、CF基板側パッド部18と重畳する形でアレイ基板側パッド部(第2パッド部)19が一対設けられている。CF基板側パッド部18及びアレイ基板側パッド部19は、図6に示すように、シール部11dと平面に視て重畳する配置とされるとともに、このシール部11dに含有させた導電性粒子11d1を介して相互の導通接続が図られている。アレイ基板側パッド部19は、アレイ基板11bの内面に形成された図示しない接続配線を介してドライバ12に接続されている。
 CF基板11aの非表示領域NAAの内面には、図4に示すように、駆動電極15とCF基板側パッド部18とを接続する構造として駆動電極接続配線(位置検出電極接続配線)20及び駆動電極接続部(位置検出電極接続部)21が設けられている。駆動電極接続配線20は、非表示領域NAAにおけるCF基板側パッド部18と同じ短辺部11aSと、それに隣り合う各長辺部11aLと、に跨る形で延在しており、一端側がCF基板側パッド部18に、他端側が駆動電極接続部21に、それぞれ接続されている。駆動電極接続部21は、非表示領域NAAにおける一対の長辺部11aLに複数ずつ配されており、駆動電極15における延在方向についての一端部に接続されている。駆動電極接続部21は、駆動電極15の線幅とほぼ同じ長辺寸法を有する縦長の方形状をなしており、駆動電極15を構成する複数本の分割駆動電極15Sにおける一端部に対して一括して接続されている。Y軸方向に沿って並ぶ複数の駆動電極15は、非表示領域NAAの一方の長辺部11aLに配される駆動電極接続部21に接続されるものと、他方の長辺部11aLに配される駆動電極接続部21に接続されるものと、が交互に並ぶ配列とされる。以上の構成によれば、図示しないタッチパネルコントローラから出力される位置検出に係る信号は、アレイ基板側フレキシブル基板13、ドライバ12、アレイ基板側パッド部19、CF基板側パッド部18、駆動電極接続配線20及び駆動電極接続部21を順次に介して駆動電極15へと伝送されるようになっている。
 次に、アレイ基板11bにおいて共通電極11hに基準電位信号を伝送するための構成について説明する。アレイ基板11bの非表示領域NAAの内面には、図2に示すように、共通電極11hとドライバ12とを接続する構造として共通電極接続配線22及び共通電極接続部23が設けられている。そして、このうちの共通電極接続部23は、図2及び図4に示すように、アレイ基板11bの非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されて共通電極11hに接続されている。共通電極接続部23は、共通電極11hと同じ透明電極材料からなり且つ共通電極11hと同じ層、つまり平坦化膜11nに対して上層側に配されている。このようにすれば、仮に共通電極接続部が駆動電極接続部21に対して重畳する配置とされた場合に比べると、共通電極接続部23に接続される共通電極11hと、駆動電極接続部21に接続される駆動電極15と、の間に生じ得る寄生容量が低下する。これにより、共通電極11h及び駆動電極15の負荷が低減されるので、共通電極11hの電位が安定するとともに、駆動電極15の位置検出感度(S/N比)が低下し難くなる。
 共通電極接続部23及び駆動電極接続部21は、図2,図4,図6及び図7に示すように、非表示領域NAAにおいて互いに異なる辺部11aL,11bSに配される。具体的には、駆動電極接続部21は、CF基板11aの非表示領域NAAにおける一対の長辺部11aLに配されるのに対し、共通電極接続部23は、アレイ基板11bの非表示領域NAAにおける一方の短辺部11bSに配されている。このようにすれば、仮に共通電極接続部を駆動電極接続部21と同じ長辺部11bLに配置した場合に比べると、駆動電極接続部21と共通電極接続部23との間の距離をより大きくすることができる。これにより、共通電極接続部23に接続される共通電極11hと、駆動電極接続部21に接続される駆動電極15と、の間に生じ得る寄生容量をより好適に低下させることができる。
 共通電極接続部23は、図2及び図6に示すように、アレイ基板11bの非表示領域NAAにおける一対の短辺部11bSのうち、ドライバ12が実装されたのと同じ短辺部11bSに配されている。共通電極接続部23は、上記短辺部11bSにおいてその延在方向(X軸方向)に沿って延在する帯状をなしている。共通電極接続部23は、その全長にわたり、共通電極11hにおける上記短辺部11bS側の端部に対して接続されている。この共通電極接続部23に対して接続される共通電極接続配線22は、アレイ基板11bの非表示領域NAAにおいて共通電極接続部23と同じ短辺部11bSに配されている。共通電極接続配線22は、上記短辺部11bSにおけるドライバ12の実装領域からX軸方向に沿って短辺部11bSの一方の角部へ向けて延在してから屈曲されて表示領域AAの一方の角部へ向けてY軸方向に沿って延在し、表示領域AAの一方の角部付近にて屈曲されてX軸方向に沿って延在し、表示領域AAの他方の角部付近に達すると再び屈曲されて短辺部11bSの他方の角部へ向けてY軸方向に沿って延在した後、再び屈曲されてドライバ12の実装領域へ向けてX軸方向に沿って延在している。共通電極接続配線22のうち、X軸方向に沿って延在する部分が、短辺部11bSにおける表示領域AA側の端部付近に配された共通電極接続部23に接続されている。なお、図2では、紙面の都合上、共通電極接続部23の図示を省略しているが、そのX軸方向についての形成範囲は共通電極接続配線22におけるX軸方向に沿って延在する部分とほぼ同一である。共通電極接続配線22及び共通電極接続部23は、共にゲート配線11iまたはソース配線11jと同じ材料からなり且つ同じ層に配されている。そして、ドライバ12から出力される基準電位信号は、共通電極接続配線22及び共通電極接続部23を介して共通電極11hへと伝送されるようになっている。このように、共通電極接続部23がドライバ12と同じ短辺部11bSに配されているので、仮に共通電極接続部をドライバ12とは異なる辺部11bL,11bSに配した場合に比べると、共通電極接続配線22の配線長が短くなる。これにより、共通電極接続配線22がドライバ12から共通電極接続部23に至るまでの間に他の配線などとの間で寄生容量を形成し難くなり、もって共通電極11hの電位がより安定し易くなる。
 また、共通電極接続部23は、図2及び図6に示すように、アレイ基板11bの非表示領域NAAにおけるCF基板側パッド部18及びアレイ基板側パッド部19と同じ短辺部11bSに配されている。共通電極接続部23は、CF基板側パッド部18及びアレイ基板側パッド部19に対してX軸方向(辺部11bSの延在方向)について中央側(ドライバ12に近い側)にずれた位置に配されている。このようにすれば、仮に共通電極接続部がCF基板側パッド部18及びアレイ基板側パッド部19に対してX軸方向についての配置が揃えられた場合に比べると、共通電極接続部23とCF基板側パッド部18及びアレイ基板側パッド部19との間に生じ得る寄生容量が低く抑えられる。これにより、共通電極11h及び駆動電極15の負荷が好適に低減される。
 次に、共通電極11hに対する共通電極接続部23の接続構造について説明する。上記のように、共通電極接続配線22及び共通電極接続部23は、共にゲート配線11iまたはソース配線11jと同じ層に配されていることから、平坦化膜11nに対しては下層側に配されている。一方、共通電極11h及び共通電極接続部23は、既述した通り平坦化膜11nに対して上層側に配されていることから、共通電極接続配線22及び共通電極接続部23との間には、平坦化膜11nがZ軸方向について介在する積層配置となっている。共通電極接続配線22は、X軸方向に沿って延在する部分が、共通電極接続部23に対して平面に視て重畳する形で配されている。そして、平坦化膜11nのうち、共通電極接続配線22及び共通電極接続部23の双方と重畳する位置には、コンタクトホール24が開口形成されている。平坦化膜11nを介して互いに異なる層に配された共通電極接続配線22及び共通電極接続部23は、平坦化膜11nのコンタクトホール24を通して電気的な接続が図られている。従って、ドライバ12から出力された基準電位信号は、共通電極接続配線22により伝送された後にコンタクトホール24を通して共通電極接続部23へと伝送されてから共通電極11hに供給される。ここで、共通電極接続配線22は、共通電極11h及び共通電極接続部23との間に平坦化膜11nが介在する分だけ、駆動電極15及び駆動電極接続部21との間の距離が大きなものとなる。これにより、共通電極接続配線22と駆動電極15及び駆動電極接続部21との間に生じ得る寄生容量が低下し、もって共通電極11h及び駆動電極15の負荷がより低減される。
 また、駆動電極15及び駆動電極接続部21は、図6及び図7に示すように、CF基板11a側に、画素電極11g、共通電極11h及び共通電極接続部23は、アレイ基板11b側に、それぞれ設けられているので、駆動電極15と共通電極接続部23との間には、少なくともCF基板11aとアレイ基板11bとの間に空けられた間隔が空けられることになるので、駆動電極15と共通電極接続部23との間に生じ得る寄生容量がより低くなる。その一方、CF基板11aにおけるアレイ基板11bとの対向面に駆動電極15が設けられているため、アレイ基板11bの共通電極11hと駆動電極15との間に生じる寄生容量に起因して共通電極11h及び駆動電極15の負荷が増大することが懸念される。その点、上記の通り共通電極接続部23が非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されることで、共通電極11hと駆動電極15との間に生じる寄生容量が低減されるので、共通電極11h及び駆動電極15の負荷が好適に低減される。
 以上説明したように本実施形態の液晶表示装置(位置入力機能付き表示装置)10は、画像を表示する表示領域AAと、表示領域AAを取り囲む非表示領域NAAと、表示領域AAに配されて位置入力を行う位置入力体である指との間で静電容量を形成し、位置入力体である指による入力位置を検出する位置検出電極である駆動電極15と、非表示領域NAAの一部に配されて位置検出電極である駆動電極15に接続される駆動電極接続部(位置検出電極接続部)21と、表示領域AAに配される画素電極11gと、表示領域AAにて画素電極11gに対して少なくとも一部が重畳する形で配される共通電極11hと、非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されて共通電極11hに接続される共通電極接続部23と、を備える。
 このようにすれば、画素電極11gと画素電極11gに対して少なくとも一部が重畳する共通電極11hとの間には、画素電極11gに供給される電圧に基づいた電位差が生じ得るものとされ、その電位差を利用して表示領域AAに画像の表示がなされる。共通電極11hには、非表示領域NAAの一部に配された共通電極接続部23によって基準電位が供給される。一方、位置検出電極である駆動電極15は、位置入力を行う位置入力体である指との間で静電容量を形成し、非表示領域NAAの一部に配された駆動電極接続部21によって供給される信号を利用することで、表示領域AAにおける位置入力体である指による入力位置を検出することができる。そして、共通電極接続部23は、非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されているので、仮にこれらが重畳する配置とされた場合に比べると、共通電極接続部23に接続される共通電極11hと、駆動電極接続部21に接続される位置検出電極である駆動電極15と、の間に生じ得る寄生容量が低下する。これにより、共通電極11h及び位置検出電極である駆動電極15の負荷が低減されるので、共通電極11hの電位が安定するとともに、位置検出電極である駆動電極15の位置検出感度が低下し難くなる。
 また、非表示領域NAAは、互いに隣り合う複数の辺部11aL,11aS,11bL,11bSからなり、共通電極接続部23及び駆動電極接続部21は、非表示領域NAAにおいて互いに異なる辺部11aL,11bSに配される。このようにすれば、仮に共通電極接続部及び駆動電極接続部を非表示領域NAAにおける同じ辺部に配置した場合に比べると、共通電極接続部23に接続される共通電極11hと、駆動電極接続部21に接続される位置検出電極である駆動電極15と、の間に生じ得る寄生容量をより好適に低下させることができる。
 また、非表示領域NAAに配されて基準電位信号を伝送し共通電極接続部23に接続される共通電極接続配線22と、非表示領域NAAに配されて位置検出に係る信号を伝送し駆動電極接続部21に接続される駆動電極接続配線(位置検出電極接続配線)20と、非表示領域NAAにおける複数の辺部11aL,11aS,11bL,11bSのいずれかに選択的に配されて共通電極接続配線22及び駆動電極接続配線20に接続されるドライバ(信号供給部)12と、を備えており、共通電極接続部23は、複数の辺部11aL,11aS,11bL,11bSのうち、少なくともドライバ12と同じ短辺部(辺部)11bSに配される。このようにすれば、ドライバ12から出力される各信号は、共通電極接続配線22及び駆動電極接続配線20を介して共通電極接続部23及び駆動電極接続部21にそれぞれ供給される。共通電極接続部23が少なくともドライバ12と同じ短辺部11bSに配されているので、仮に共通電極接続部をドライバ12とは異なる辺部11bL,11bSにのみ配した場合に比べると、共通電極接続配線22の配線長が短くなる。これにより、共通電極接続配線22がドライバ12から共通電極接続部23に至るまでの間に他の配線などとの間で寄生容量を形成し難くなり、もって共通電極11hの電位がより安定し易くなる。
 また、位置検出電極である駆動電極15及び駆動電極接続部21が設けられるCF基板(第1基板)11aと、CF基板11aに対して間隔を空けて対向する形で配されて画素電極11g、共通電極11h及び共通電極接続部23が設けられるアレイ基板(第2基板)11bと、を備える。このようにすれば、位置検出電極である駆動電極15及び駆動電極接続部21が設けられるCF基板11aと、画素電極11g、共通電極11h及び共通電極接続部23が設けられるアレイ基板11bと、の間には間隔が空けられていることから、位置検出電極である駆動電極15と共通電極11hとの間に生じ得る寄生容量がより低くなる。
 また、アレイ基板11bには、共通電極11h及び共通電極接続部23に対して下層側に配されていて共通電極接続部23と重畳する位置にコンタクトホール24が開口形成されてなる平坦化膜(絶縁膜)11nと、非表示領域NAAにて平坦化膜11nに対して下層側にて少なくとも一部が共通電極接続部23及びコンタクトホール24と重畳する形で配されて基準電位信号を伝送し共通電極接続部23に接続される共通電極接続配線22と、が設けられる。このようにすれば、共通電極接続部23には、平坦化膜11nに開口形成されたコンタクトホール24を通して共通電極接続配線22が接続されることで、共通電極接続配線22に伝送される基準電位信号が共通電極接続部23を介して共通電極11hに供給される。共通電極接続配線22は、共通電極11h及び共通電極接続部23との間に平坦化膜11nが介在する分だけ、位置検出電極である駆動電極15及び駆動電極接続部21との間の距離が大きなものとなる。これにより、共通電極接続配線22と位置検出電極である駆動電極15及び駆動電極接続部21との間に生じ得る寄生容量が低下し、もって共通電極11h及び位置検出電極である駆動電極15の負荷がより低減される。
 また、位置検出電極は、CF基板11aにおけるアレイ基板11bとの対向面に設けられる駆動電極(第1位置検出電極)15と、CF基板11aにおけるアレイ基板11bとの対向面とは反対側の面に設けられて駆動電極15との間で静電容量を形成する検出電極(第2位置検出電極)16と、からなる。このようにすれば、駆動電極15と検出電極16との間には、静電容量が形成されるが、表示領域AAにおいて位置入力体である指による位置入力が行われると、接近する位置入力体である指と駆動電極15または検出電極16との間にも静電容量が形成される。これに伴って駆動電極15と検出電極16との間に形成された静電容量が変化するので、その変化を検出することで位置入力体である指による入力位置を検知することができる。このように、CF基板11aにおけるアレイ基板11bとの対向面に位置検出電極を構成する駆動電極15が設けられると、アレイ基板11bの共通電極11hと駆動電極15との間に生じる寄生容量に起因して共通電極11h及び駆動電極15の負荷が増大することが懸念される。その点、共通電極接続部23が非表示領域NAAの一部にて駆動電極接続部21とは非重畳となる形で配されることで、共通電極11hと駆動電極15との間に生じる寄生容量が低減されるので、共通電極11h及び駆動電極15の負荷が好適に低減される。
 また、非表示領域NAAは、互いに隣り合う複数の辺部11aL,11aS,11bL,11bSからなり、CF基板11aの非表示領域NAAに配されて位置検出に係る信号を伝送し駆動電極接続部21に接続される駆動電極接続配線20と、CF基板11aの非表示領域NAAにおける複数の辺部11aL,11aS,11bL,11bSのいずれかに選択的に配されて駆動電極接続配線20に接続されるCF基板側パッド部(第1パッド部)18と、アレイ基板11bの非表示領域NAAにてCF基板側パッド部18と重畳する形で配されてCF基板側パッド部18に接続されるアレイ基板側パッド部(第2パッド部)19と、を備えており、共通電極接続部23は、アレイ基板11bの非表示領域NAAにおけるCF基板側パッド部18及びアレイ基板側パッド部19と同じ短辺部11bSにて、CF基板側パッド部18及びアレイ基板側パッド部19に対して短辺部11bSの延在方向についてずれた位置に配される。このようにすれば、CF基板11aのCF基板側パッド部18に供給される信号は、アレイ基板11bのアレイ基板側パッド部19及び駆動電極接続配線20を介して駆動電極接続部21へと供給される。共通電極接続部23は、非表示領域NAAにおいてCF基板側パッド部18及びアレイ基板側パッド部19と同じ短辺部11bSに配されるものの、CF基板側パッド部18及びアレイ基板側パッド部19に対して短辺部11bSの延在方向についてずれた位置に配されるので、CF基板側パッド部18及びアレイ基板側パッド部19との間に生じ得る寄生容量が低く抑えられる。これにより、共通電極11h及び位置検出電極である駆動電極15の負荷が好適に低減される。
 <実施形態2>
 本発明の実施形態2を図8または図9によって説明する。この実施形態2では、共通電極接続配線122及び共通電極接続部123の構成を変更したものを示す。なお、上記した実施形態1と同様の構造、作用及び効果について重複する説明は省略する。
 本実施形態に係る共通電極接続部123は、図8及び図9に示すように、アレイ基板111bの非表示領域NAAを構成する各辺部111bL,111bSのうち、駆動電極接続部(本実施形態では図示せず)が配されたCF基板111aの長辺部と重畳する長辺部111bLに対してドライバ112が配された短辺部111bSとは反対側に隣り合う短辺部111bSに配されている。これに対し、共通電極接続配線122は、非表示領域NAAにおいてドライバ112が実装された短辺部111bSから長辺部111bLを通って共通電極接続部123が配された短辺部111bSに達している。詳しくは、共通電極接続配線122は、ドライバ112が実装された短辺部111bSにおけるドライバ112の実装領域からX軸方向に沿って外向きに延在してから屈曲されてY軸方向に沿って共通電極接続部123が配された短辺部111bSへ向けて延在し、共通電極接続部123が配された短辺部111bSに達したところで再び屈曲されてX軸方向に沿って延在している。共通電極接続配線122のうち、共通電極接続部123が配された短辺部111bSにおいてX軸方向に沿って延在する部分が、同短辺部111bSにおける表示領域AA側の端部付近に配された共通電極接続部123に接続されている。このような構成の共通電極接続部123が配された短辺部111bSは、ドライバ112が実装された短辺部111bSやモノリシック回路部114が設けられた各長辺部111bLに比べると、配線や電極などの配置密度が低くなっている。これにより、共通電極接続部123が他の配線などとの間で寄生容量を形成し難くなり、もって共通電極111hの電位がより安定し易くなる。
 以上説明したように本実施形態によれば、非表示領域NAAに配されて基準電位信号を伝送し共通電極接続部123に接続される共通電極接続配線122と、非表示領域NAAに配されて位置検出に係る信号を伝送し駆動電極接続部に接続される駆動電極接続配線(本実施形態では図示せず)と、非表示領域NAAにおける複数の辺部111bL,111bSのいずれかに選択的に配されて共通電極接続配線122及び駆動電極接続配線に接続されるドライバ112と、を備えており、駆動電極接続部は、複数の辺部(本実施形態では図示せず)のうち、ドライバ112が配された短辺部(辺部)に対して隣り合う長辺部(辺部)に配されるのに対し、共通電極接続部123は、複数の辺部111bL,111bSのうち、少なくとも駆動電極接続部が配された長辺部に対してドライバ112が配された短辺部(辺部)111bSとは反対側に隣り合う短辺部(辺部)111bSに配される。このようにすれば、ドライバ112から出力される各信号は、共通電極接続配線122及び駆動電極接続配線を介して共通電極接続部123及び駆動電極接続部にそれぞれ供給される。共通電極接続部123が少なくとも駆動電極接続部が配された長辺部に対してドライバ112が配された短辺部111bSとは反対側に隣り合う短辺部111bSに配されており、この共通電極接続部123が配された短辺部111bSは、他の辺部111bL,111bSに比べて配線などの配置密度が低くなっている。これにより、共通電極接続部123が他の配線などとの間で寄生容量を形成し難くなり、もって共通電極111hの電位がより安定し易くなる。
 <他の実施形態>
 本発明は上記記述及び図面によって説明した実施形態に限定されるものではなく、例えば次のような実施形態も本発明の技術的範囲に含まれる。
 (1)上記した実施形態1,2に記載した構成を組み合わせることも可能である。具体的には、共通電極接続部は、アレイ基板の非表示領域を構成する各辺部のうち、駆動電極接続部が配された長辺部に対してドライバが配された短辺部と、その短辺部とは反対側に隣り合う短辺部と、の双方に配される。この共通電極接続部に対して共通電極接続配線は、アレイ基板の非表示領域におけるドライバが配された短辺部と、各長辺部と、ドライバが配された短辺部とは反対側の短辺部と、に跨る形で延在し、各共通電極接続部に対してそれぞれ接続される。
 (2)上記した各実施形態では、共通電極接続部と駆動電極接続部とが互いに異なる辺部に配される場合を示したが、共通電極接続部と駆動電極接続部とが同じ(互いに重畳する)辺部に配されていても互いに非重畳の配置とされていれば構わない。
 (3)上記した各実施形態では、画素電極にスリットが設けられた構成を例示したが、共通電極における画素電極との重畳部位にスリットを設けることも可能である。
 (4)上記した各実施形態以外にも、画素電極と共通電極との積層順を入れ替えることも可能である。
 (5)上記した各実施形態では、CF基板において駆動電極と検知電極とが互いに異なる板面に配された場合を示したが、駆動電極及び検知電極がCF基板における同じ板面に配されていても構わない。また、駆動電極と検知電極とのうちいずれか一方がアレイ基板側に配されていても構わない。
 (6)上記した各実施形態では、駆動電極及び検知電極がCF基板に設けられた場合を示したが、例えば液晶パネルに対して表側にタッチパネルが取り付けられる構成において駆動電極及び検知電極がタッチパネルに設けられていても構わない。
 (7)上記した各実施形態では、相互容量方式のタッチパネルパターンを例示したが、自己容量方式のタッチパネルパターンにも本発明は適用可能である。
 (8)上記した各実施形態では、液晶表示装置(液晶パネル)の平面形状が縦長の方形とされる場合を示したが、それ以外にも横長の方形や正方形などでもよく、また円形、楕円形、台形などの非方形(外形の一部または全域が曲線状とされる形状)でも構わない。
 (9)上記した各実施形態では、一対の基板間に液晶層が挟持された構成とされる液晶パネルについて例示したが、一対の基板間に液晶材料以外の機能性有機分子を挟持した表示パネルについても本発明は適用可能である。
 (10)上記した各実施形態では、液晶パネルのスイッチング素子としてTFTを用いたが、TFT以外のスイッチング素子(例えば薄膜ダイオード(TFD))を用いた液晶パネルを備えた液晶表示装置にも適用可能であり、カラー表示する液晶パネルを備えた液晶表示装置以外にも、白黒表示する液晶パネルを備えた液晶表示装置にも適用可能である。
 (11)上記した各実施形態では、表示パネルとして液晶パネルを用いた液晶表示装置を例示したが、他の種類の表示パネル(PDP(プラズマディスプレイパネル)、有機ELパネル、EPD(電気泳動ディスプレイパネル)など)を用いた表示装置にも本発明は適用可能である。その場合、バックライト装置を省略することも可能である。
 10…液晶表示装置(位置入力機能付き表示装置)、11a,111a…CF基板(第1基板)、11aL…長辺部(辺部)、11aS,111aS…短辺部(辺部)、11b,111b…アレイ基板(第2基板)、11bL,111bL…長辺部(辺部)、11bS,111bS…短辺部(辺部)、11g…画素電極、11h,111h…共通電極、11n…平坦化膜(絶縁膜)、12,112…ドライバ(信号供給部)、15…駆動電極(位置検出電極、第1位置検出電極)、16…検出電極(位置検出電極、第2位置検出電極)、18…CF基板側パッド部(第1パッド部)、19…アレイ基板側パッド部(第2パッド部)、20…駆動電極接続配線(位置検出電極接続配線)、21…駆動電極接続部(位置検出電極接続部)、22,122…共通電極接続配線、23,123…共通電極接続部、24…コンタクトホール、AA…表示領域、NAA…非表示領域

Claims (8)

  1.  画像を表示する表示領域と、
     前記表示領域を取り囲む非表示領域と、
     前記表示領域に配されて位置入力を行う位置入力体との間で静電容量を形成し、前記位置入力体による入力位置を検出する位置検出電極と、
     前記非表示領域の一部に配されて前記位置検出電極に接続される位置検出電極接続部と、
     前記表示領域に配される画素電極と、
     前記表示領域にて前記画素電極に対して少なくとも一部が重畳する形で配される共通電極と、
     前記非表示領域の一部にて前記位置検出電極接続部とは非重畳となる形で配されて前記共通電極に接続される共通電極接続部と、を備える位置入力機能付き表示装置。
  2.  前記非表示領域は、互いに隣り合う複数の辺部からなり、
     前記共通電極接続部及び前記位置検出電極接続部は、前記非表示領域において互いに異なる前記辺部に配される請求項1記載の位置入力機能付き表示装置。
  3.  前記非表示領域に配されて基準電位信号を伝送し前記共通電極接続部に接続される共通電極接続配線と、
     前記非表示領域に配されて位置検出に係る信号を伝送し前記位置検出電極接続部に接続される位置検出電極接続配線と、
     前記非表示領域における複数の前記辺部のいずれかに選択的に配されて前記共通電極接続配線及び前記位置検出電極接続配線に接続される信号供給部と、を備えており、
     前記共通電極接続部は、複数の前記辺部のうち、少なくとも前記信号供給部と同じ前記辺部に配される請求項2記載の位置入力機能付き表示装置。
  4.  前記非表示領域に配されて基準電位信号を伝送し前記共通電極接続部に接続される共通電極接続配線と、
     前記非表示領域に配されて位置検出に係る信号を伝送し前記位置検出電極接続部に接続される位置検出電極接続配線と、
     前記非表示領域における複数の前記辺部のいずれかに選択的に配されて前記共通電極接続配線及び前記位置検出電極接続配線に接続される信号供給部と、を備えており、
     前記位置検出電極接続部は、複数の前記辺部のうち、前記信号供給部が配された前記辺部に対して隣り合う前記辺部に配されるのに対し、前記共通電極接続部は、複数の前記辺部のうち、少なくとも前記位置検出電極接続部が配された前記辺部に対して前記信号供給部が配された前記辺部とは反対側に隣り合う前記辺部に配される請求項2または請求項3記載の位置入力機能付き表示装置。
  5.  前記位置検出電極及び前記位置検出電極接続部が設けられる第1基板と、
     前記第1基板に対して間隔を空けて対向する形で配されて前記画素電極、前記共通電極及び前記共通電極接続部が設けられる第2基板と、を備える請求項1から請求項4のいずれか1項に記載の位置入力機能付き表示装置。
  6.  前記第2基板には、前記共通電極及び前記共通電極接続部に対して下層側に配されていて前記共通電極接続部と重畳する位置にコンタクトホールが開口形成されてなる絶縁膜と、前記非表示領域にて前記絶縁膜に対して下層側にて少なくとも一部が前記共通電極接続部及び前記コンタクトホールと重畳する形で配されて基準電位信号を伝送し前記共通電極接続部に接続される共通電極接続配線と、が設けられる請求項5記載の位置入力機能付き表示装置。
  7.  前記位置検出電極は、前記第1基板における前記第2基板との対向面に設けられる第1位置検出電極と、前記第1基板における前記第2基板との対向面とは反対側の面に設けられて前記第1位置検出電極との間で静電容量を形成する第2位置検出電極と、からなる請求項5または請求項6記載の位置入力機能付き表示装置。
  8.  前記非表示領域は、互いに隣り合う複数の辺部からなり、
     前記第1基板の前記非表示領域に配されて位置検出に係る信号を伝送し前記位置検出電極接続部に接続される位置検出電極接続配線と、
     前記第1基板の前記非表示領域における複数の前記辺部のいずれかに選択的に配されて前記位置検出電極接続配線に接続される第1パッド部と、
     前記第2基板の前記非表示領域にて前記第1パッド部と重畳する形で配されて前記第1パッド部に接続される第2パッド部と、を備えており、
     前記共通電極接続部は、前記第2基板の前記非表示領域における前記第1パッド部及び前記第2パッド部と同じ前記辺部にて、前記第1パッド部及び前記第2パッド部に対して前記辺部の延在方向についてずれた位置に配される請求項5から請求項7のいずれか1項に記載の位置入力機能付き表示装置。
PCT/JP2018/017887 2017-05-16 2018-05-09 位置入力機能付き表示装置 WO2018212034A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-097117 2017-05-16
JP2017097117 2017-05-16

Publications (1)

Publication Number Publication Date
WO2018212034A1 true WO2018212034A1 (ja) 2018-11-22

Family

ID=64274300

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/017887 WO2018212034A1 (ja) 2017-05-16 2018-05-09 位置入力機能付き表示装置

Country Status (1)

Country Link
WO (1) WO2018212034A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112083825A (zh) * 2019-06-13 2020-12-15 夏普株式会社 带有天线功能的位置检测装置及显示装置
CN112181189A (zh) * 2019-07-03 2021-01-05 夏普株式会社 带天线功能的位置检测装置以及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015018582A (ja) * 2014-10-28 2015-01-29 株式会社ジャパンディスプレイ 表示装置および電子機器
WO2016199691A1 (ja) * 2015-06-10 2016-12-15 シャープ株式会社 位置入力装置、及び位置入力機能付き表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015018582A (ja) * 2014-10-28 2015-01-29 株式会社ジャパンディスプレイ 表示装置および電子機器
WO2016199691A1 (ja) * 2015-06-10 2016-12-15 シャープ株式会社 位置入力装置、及び位置入力機能付き表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112083825A (zh) * 2019-06-13 2020-12-15 夏普株式会社 带有天线功能的位置检测装置及显示装置
CN112083825B (zh) * 2019-06-13 2024-02-23 夏普株式会社 带有天线功能的位置检测装置及显示装置
CN112181189A (zh) * 2019-07-03 2021-01-05 夏普株式会社 带天线功能的位置检测装置以及显示装置
CN112181189B (zh) * 2019-07-03 2024-05-14 夏普株式会社 带天线功能的位置检测装置以及显示装置

Similar Documents

Publication Publication Date Title
JP6165270B2 (ja) 位置入力装置及び表示装置
US12008203B2 (en) Display device including position input function
WO2016084733A1 (ja) 位置入力機能付き表示装置
US20240192812A1 (en) Display device with position input function
JP2019053117A (ja) 位置入力機能付き表示装置
US10520761B2 (en) Method of producing substrate having alignment mark
JP2019053116A (ja) 位置入力機能付き表示装置
CN110312963B (zh) 带位置输入功能的显示装置
WO2016084728A1 (ja) 位置入力装置、及び位置入力機能付き表示装置
US11294216B2 (en) Display substrate and display device
WO2018212034A1 (ja) 位置入力機能付き表示装置
WO2018212084A1 (ja) 表示装置
US11385513B2 (en) Liquid crystal display device and liquid crystal display device manufacturing method
JP6037753B2 (ja) 液晶表示装置
CN110249260B (zh) 带位置输入功能的显示装置
WO2018190214A1 (ja) 表示基板及び表示装置
WO2018225647A1 (ja) 表示装置用基板及び表示装置
JP6411652B2 (ja) 位置入力装置、及び位置入力機能付き表示装置
CN110178169B (zh) 薄膜晶体管基板、显示面板及显示装置
WO2019021924A1 (ja) 表示パネル
JP2015022172A (ja) 液晶表示装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18803051

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18803051

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP