JP6343163B2 - 集積回路装置 - Google Patents
集積回路装置 Download PDFInfo
- Publication number
- JP6343163B2 JP6343163B2 JP2014078979A JP2014078979A JP6343163B2 JP 6343163 B2 JP6343163 B2 JP 6343163B2 JP 2014078979 A JP2014078979 A JP 2014078979A JP 2014078979 A JP2014078979 A JP 2014078979A JP 6343163 B2 JP6343163 B2 JP 6343163B2
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- circuit chip
- image signal
- image
- chip
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/765—Interface circuits between an apparatus for recording and another apparatus
- H04N5/77—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera
- H04N5/772—Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera the recording apparatus and the television camera being placed in the same enclosure
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Studio Devices (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
図5は、撮像素子101から連続して出力される複数フレームの動画データを画像処理LSI102〜105により処理する場合の、各画像処理LSI102〜105による処理タイミングを示している。
Claims (21)
- 画像信号を出力する撮像素子を備える第1集積回路チップと、
それぞれが前記第1集積回路チップの第1面に積層され、前記第1集積回路チップから出力される前記画像信号を取得する複数の第2集積回路チップと、を有し、
前記第1集積回路チップは、前記複数の第2集積回路チップのそれぞれに接続するための複数の第1接続部を備え、
前記第2集積回路チップはそれぞれ、前記第1集積回路チップの前記第1接続部のいずれかに接続される第2接続部を備え、
前記第1集積回路チップは、前記第1接続部から前記複数の前記第2集積回路チップの前記第2接続部のそれぞれに対して同じ種類の画像信号を出力し、
前記第1集積回路チップは、前記複数の第2集積回路チップのそれぞれに対して同時に各画素の画像信号を出力することを特徴とする集積回路装置。 - 画像信号を出力する撮像素子を備える第1集積回路チップと、
それぞれが前記第1集積回路チップの第1面に積層され、前記第1集積回路チップから出力される前記画像信号を取得する複数の第2集積回路チップと、を有し、
前記第1集積回路チップは、前記複数の第2集積回路チップのそれぞれに接続するための複数の第1接続部を備え、
前記第2集積回路チップはそれぞれ、前記第1集積回路チップの前記第1接続部のいずれかに接続される第2接続部を備え、
前記第1集積回路チップは、前記第1接続部から前記複数の第2集積回路チップの前記第2接続部のそれぞれに対して同じ種類の画像信号を出力し、
前記第1集積回路チップは、前記複数の第2集積回路チップのそれぞれから出力される制御信号に応じて、前記複数の第2集積回路チップに前記画像信号を出力することを特徴とする集積回路装置。 - タイミング信号を前記複数の第2集積回路チップに出力する制御部をさらに有し、
前記複数の第2集積回路チップは、前記タイミング信号に基づいて、前記制御信号を周期的に出力することを特徴とする請求項2に記載の集積回路装置。 - 前記第2集積回路チップの面積は、前記第1集積回路チップの面積より広いことを特徴とする請求項1から3のいずれか1項に記載の集積回路装置。
- 前記第2集積回路チップの面積は、前記第1集積回路チップの面積より狭いことを特徴とする請求項1から3のいずれか1項に記載の集積回路装置。
- 前記複数の第2集積回路チップはそれぞれ、前記第1集積回路チップに積層される前記複数の第2集積回路チップの数に応じた周期で前記第1集積回路チップから取得した前記画像信号を処理することを特徴とする請求項1から5のいずれか1項に記載の集積回路装置。
- 前記第1集積回路チップは、前記画像信号の連続した複数のフレームを出力し、
前記複数の第2集積回路チップはそれぞれ、互いに異なるフレームを処理することを特徴とする請求項1から6のいずれか1項に記載の集積回路装置。 - 前記複数の第2集積回路チップはそれぞれ、前記第1集積回路チップから取得した画像信号を記憶するメモリを備えることを特徴とする請求項1から7のいずれか1項に記載の集積回路装置。
- 前記複数の第2集積回路チップはそれぞれ、前記第1集積回路チップから取得した画像信号に所定の変換処理を施すことを特徴とする請求項1から8のいずれか1項に記載の集積回路装置。
- 画像信号を出力する撮像素子を備え、第1面に複数の第1接続部が配置された第1集積回路チップと
前記複数の第1接続部のうち1つと接続する第2接続部を備え、前記撮像素子から出力される画像信号を入力する第2集積回路チップと、
前記複数の第1接続部のうち他の1つと接続する第3接続部を備え、前記撮像素子から出力される画像信号を入力する第3集積回路チップと、を備え、
前記第2集積回路チップと前記第3集積回路チップとは、前記第1集積回路チップの前記第1面に積層され、
前記第1集積回路チップは、前記第2集積回路チップおよび前記第3集積回路チップに、各画素の画像信号を同時に出力することを特徴とする集積回路装置。 - 画像信号を出力する撮像素子を備え、第1面に複数の第1接続部が配置された第1集積回路チップと
前記複数の第1接続部のうち1つと接続する第2接続部を備え、前記撮像素子から出力される画像信号を入力する第2集積回路チップと、
前記複数の第1接続部のうち他の1つと接続する第3接続部を備え、前記撮像素子から出力される画像信号を入力する第3集積回路チップと、を備え、
前記第2集積回路チップと前記第3集積回路チップとは、前記第1集積回路チップの前記第1面に積層され、
前記第1集積回路チップは、前記第2集積回路チップから制御信号が入力されたことに応じて、前記画像信号を前記第2集積回路チップに出力し、前記第3集積回路チップから制御信号が入力されたことに応じて、前記画像信号を前記第3集積回路チップに出力することを特徴とする集積回路装置。 - 前記第2集積回路チップは、前記第2集積回路チップの前記第2接続部が設けられた領域が前記第1集積回路チップの前記第1面に重なるように配置され、
前記第3集積回路チップは、前記第3集積回路チップの前記第3接続部が設けられた領域が前記第1集積回路チップの前記第1面に重なるように配置されることを特徴とする請求項10または11に記載の集積回路装置。 - 前記第2集積回路チップの面積および前記第3集積回路チップの面積は、前記第1集積回路チップの面積より狭いことを特徴とする請求項10から12のいずれか1項に記載の集積回路装置。
- 前記第2集積回路チップおよび前記第3集積回路チップは、それぞれメモリを有し、前記第1集積回路チップから入力した画像信号を前記メモリに記憶することを特徴とする請求項10から13のいずれか1項に記載の集積回路装置。
- 前記第2集積回路チップおよび前記第3集積回路チップは、前記第1集積回路チップから入力した画像信号に所定の画像処理を施して出力することを特徴とする請求項10から14のいずれか1項に記載の集積回路装置。
- 前記第1集積回路チップは、前記画像信号の連続した複数のフレームを出力し、
前記第2集積回路チップおよび前記第3集積回路チップはそれぞれ、互いに異なるフレームを処理することを特徴とする請求項10から15のいずれか1項に記載の集積回路装置。 - 前記第2集積回路チップおよび前記第3集積回路チップはそれぞれ、前記第1集積回路チップから取得した画像信号を記憶するメモリを備えることを特徴とする請求項10から16のいずれか1項に記載の集積回路装置。
- 前記第2集積回路チップおよび前記第3集積回路チップはそれぞれ、前記第1集積回路チップから取得した画像信号に所定の変換処理を施すことを特徴とする請求項10から17のいずれか1項に記載の集積回路装置。
- 前記複数の第1接続部は、前記第1集積回路チップの前記第1面に配置されることを特徴とする請求項1から18のいずれか1項に記載の集積回路装置。
- 前記複数の第1接続部は、前記第1集積回路チップの前記第1面において、対称に配置されることを特徴とする請求項1から19のいずれか1項に記載の集積回路装置。
- 前記撮像素子の各画素は、互いに異なる複数の色に対応する複数のカラーフィルタのいずれかが配置され、配置されたカラーフィルタの色の画像信号を出力するものであって、
前記複数の第1接続部のそれぞれは、前記複数の色に対応する複数の接続端子を有し、
前記第1集積回路チップは、前記複数の色の画像信号を、各画像信号の色に対応する前記接続端子から出力することを特徴とする請求項1から20のいずれか1項に記載の集積回路装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014078979A JP6343163B2 (ja) | 2014-04-07 | 2014-04-07 | 集積回路装置 |
US14/678,256 US20150288916A1 (en) | 2014-04-07 | 2015-04-03 | Integrated circuit device and image processing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014078979A JP6343163B2 (ja) | 2014-04-07 | 2014-04-07 | 集積回路装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015201735A JP2015201735A (ja) | 2015-11-12 |
JP2015201735A5 JP2015201735A5 (ja) | 2017-10-05 |
JP6343163B2 true JP6343163B2 (ja) | 2018-06-13 |
Family
ID=54210874
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014078979A Active JP6343163B2 (ja) | 2014-04-07 | 2014-04-07 | 集積回路装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20150288916A1 (ja) |
JP (1) | JP6343163B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6948810B2 (ja) * | 2017-03-16 | 2021-10-13 | キヤノン株式会社 | 画像処理システム |
KR102382860B1 (ko) | 2017-12-13 | 2022-04-06 | 삼성전자주식회사 | 이미지 센싱 시스템 및 이의 동작 방법 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4178634B2 (ja) * | 1998-12-22 | 2008-11-12 | ソニー株式会社 | 映像信号伝送装置、映像信号伝送方法、映像信号撮像装置および映像信号処理装置 |
CN1234234C (zh) * | 2002-09-30 | 2005-12-28 | 松下电器产业株式会社 | 固体摄像器件及使用该固体摄像器件的设备 |
JP4379295B2 (ja) * | 2004-10-26 | 2009-12-09 | ソニー株式会社 | 半導体イメージセンサー・モジュール及びその製造方法 |
US8163600B2 (en) * | 2006-12-28 | 2012-04-24 | Stats Chippac Ltd. | Bridge stack integrated circuit package-on-package system |
JP4417974B2 (ja) * | 2007-04-19 | 2010-02-17 | 株式会社東芝 | 積層型半導体装置の製造方法 |
JP2009010821A (ja) * | 2007-06-29 | 2009-01-15 | Sony Corp | 撮像装置および撮像方法、記録媒体、並びに、プログラム |
US8736695B2 (en) * | 2010-11-12 | 2014-05-27 | Qualcomm Incorporated | Parallel image processing using multiple processors |
JP2013120956A (ja) * | 2011-12-06 | 2013-06-17 | Canon Inc | 撮像装置 |
JP6056186B2 (ja) * | 2012-05-08 | 2017-01-11 | 株式会社ニコン | 撮像素子 |
CN105474627B (zh) * | 2013-08-12 | 2019-06-04 | 株式会社尼康 | 电子设备 |
-
2014
- 2014-04-07 JP JP2014078979A patent/JP6343163B2/ja active Active
-
2015
- 2015-04-03 US US14/678,256 patent/US20150288916A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2015201735A (ja) | 2015-11-12 |
US20150288916A1 (en) | 2015-10-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20200366862A1 (en) | Electronic apparatus, method for controlling electronic apparatus, and control program | |
KR101399718B1 (ko) | 다중 이미지 센서들로부터 데이터의 결합 | |
JP6372488B2 (ja) | 電子機器 | |
EP4160680A1 (en) | Image sensor with wide dynamic range | |
JP6265120B2 (ja) | 撮像素子および撮像装置 | |
JP2013524688A (ja) | 複数の画像センサからのデータを結合すること | |
JP2012049597A (ja) | 撮像装置 | |
JP6037878B2 (ja) | 撮像装置 | |
JP2007150439A (ja) | 撮像装置、撮像方法、およびプログラム | |
JP2015033036A (ja) | 撮像装置、撮像装置の制御方法、及び制御プログラム | |
TWI649864B (zh) | 影像感測裝置及影像感測方法 | |
JP6343163B2 (ja) | 集積回路装置 | |
JP2011071927A (ja) | 撮像装置 | |
JP2001078210A (ja) | 固体撮像装置および信号読出し方法 | |
WO2022050134A1 (ja) | 固体撮像装置及び電子機器 | |
JP2007243819A (ja) | 画像処理装置 | |
JP2008206030A (ja) | 固体撮像装置 | |
JPWO2016046959A1 (ja) | 撮像方法および撮像装置 | |
JP2018148590A (ja) | 電子機器、及び撮像素子 | |
JP2018037743A (ja) | 画像処理装置 | |
JP2005143031A (ja) | 静止画カラーカメラ装置 | |
JP2009077065A (ja) | 撮像装置及び画素デ−タ取り込み方法 | |
JP2019029714A (ja) | 高速度ビデオカメラ用カラー固体撮像素子 | |
KR20100002642U (ko) | 다수의 렌즈를 사용하는 결상 영역이 분할된 다중 이미지 획득 카메라 | |
JP2016076886A (ja) | 撮像装置及びその形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170405 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170405 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170822 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171106 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171218 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180420 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180518 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 6343163 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |