JP6102632B2 - 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法 - Google Patents

記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法 Download PDF

Info

Publication number
JP6102632B2
JP6102632B2 JP2013168419A JP2013168419A JP6102632B2 JP 6102632 B2 JP6102632 B2 JP 6102632B2 JP 2013168419 A JP2013168419 A JP 2013168419A JP 2013168419 A JP2013168419 A JP 2013168419A JP 6102632 B2 JP6102632 B2 JP 6102632B2
Authority
JP
Japan
Prior art keywords
address
host computer
transfer
page
logical
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2013168419A
Other languages
English (en)
Japanese (ja)
Other versions
JP2015036905A (ja
JP2015036905A5 (enExample
Inventor
藤波 靖
靖 藤波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2013168419A priority Critical patent/JP6102632B2/ja
Priority to US14/451,068 priority patent/US20150052329A1/en
Priority to CN201410387098.0A priority patent/CN104375951B/zh
Publication of JP2015036905A publication Critical patent/JP2015036905A/ja
Publication of JP2015036905A5 publication Critical patent/JP2015036905A5/ja
Application granted granted Critical
Publication of JP6102632B2 publication Critical patent/JP6102632B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/10Address translation
    • G06F12/1027Address translation using associative or pseudo-associative address translation means, e.g. translation look-aside buffer [TLB]
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/65Details of virtual memory and virtual address translation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Memory System (AREA)
  • Memory System Of A Hierarchy Structure (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
JP2013168419A 2013-08-14 2013-08-14 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法 Expired - Fee Related JP6102632B2 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2013168419A JP6102632B2 (ja) 2013-08-14 2013-08-14 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法
US14/451,068 US20150052329A1 (en) 2013-08-14 2014-08-04 Memory control device, host computer, information processing system and method of controlling memory control device
CN201410387098.0A CN104375951B (zh) 2013-08-14 2014-08-07 存储器控制装置及其控制方法、主计算机、信息处理系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013168419A JP6102632B2 (ja) 2013-08-14 2013-08-14 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法

Publications (3)

Publication Number Publication Date
JP2015036905A JP2015036905A (ja) 2015-02-23
JP2015036905A5 JP2015036905A5 (enExample) 2016-02-18
JP6102632B2 true JP6102632B2 (ja) 2017-03-29

Family

ID=52467688

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013168419A Expired - Fee Related JP6102632B2 (ja) 2013-08-14 2013-08-14 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法

Country Status (3)

Country Link
US (1) US20150052329A1 (enExample)
JP (1) JP6102632B2 (enExample)
CN (1) CN104375951B (enExample)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE112016000926T5 (de) * 2015-02-26 2017-11-09 Semiconductor Energy Laboratory Co., Ltd. Speichersystem und Informationsverarbeitungssystem
GB2536200B (en) 2015-03-02 2021-08-18 Advanced Risc Mach Ltd Memory management
GB2536199B (en) * 2015-03-02 2021-07-28 Advanced Risc Mach Ltd Memory management
US10599208B2 (en) * 2015-09-08 2020-03-24 Toshiba Memory Corporation Memory system and controller
KR102466412B1 (ko) * 2016-01-14 2022-11-15 삼성전자주식회사 스토리지 장치 및 스토리지 장치의 동작 방법
US10552212B2 (en) * 2016-11-28 2020-02-04 Arm Limited Data processing
US10423446B2 (en) 2016-11-28 2019-09-24 Arm Limited Data processing
US10671426B2 (en) 2016-11-28 2020-06-02 Arm Limited Data processing
US20180349036A1 (en) * 2017-06-01 2018-12-06 Seagate Technology Llc Data Storage Map with Custom Map Attribute
KR102540964B1 (ko) 2018-02-12 2023-06-07 삼성전자주식회사 입출력 장치의 활용도 및 성능을 조절하는 메모리 컨트롤러, 애플리케이션 프로세서 및 메모리 컨트롤러의 동작
KR102806973B1 (ko) * 2019-01-15 2025-05-15 에스케이하이닉스 주식회사 메모리 컨트롤러 및 그 동작 방법
US12468599B1 (en) * 2024-05-08 2025-11-11 SanDisk Technologies, Inc. Data storage device and method for efficient data-storage-device-to-data-storage-device copying

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6115320A (en) * 1998-02-23 2000-09-05 Integrated Device Technology, Inc. Separate byte control on fully synchronous pipelined SRAM
JP4534336B2 (ja) * 2000-10-13 2010-09-01 ソニー株式会社 メモリ装置におけるデータ管理方法
JP3526452B2 (ja) * 2001-12-18 2004-05-17 株式会社東芝 ディスクアレイ装置及びデータバックアップ方法
JP2003256269A (ja) * 2002-02-27 2003-09-10 Matsushita Electric Ind Co Ltd 不揮発性記憶装置の制御方法及びメモリ装置
JP2007304747A (ja) * 2006-05-10 2007-11-22 Nec Corp 計算機システム及びメモリアクセス方法
US8200939B2 (en) * 2008-01-31 2012-06-12 Arm Norway As Memory management unit in a microprocessor system
JP5066199B2 (ja) * 2010-02-12 2012-11-07 株式会社東芝 半導体記憶装置
JP5762930B2 (ja) * 2011-11-17 2015-08-12 株式会社東芝 情報処理装置および半導体記憶装置
US10359949B2 (en) * 2011-10-31 2019-07-23 Apple Inc. Systems and methods for obtaining and using nonvolatile memory health information
JP5573829B2 (ja) * 2011-12-20 2014-08-20 富士通株式会社 情報処理装置およびメモリアクセス方法
JP5907739B2 (ja) * 2012-01-26 2016-04-26 株式会社日立製作所 不揮発性記憶装置
US9330736B2 (en) * 2012-11-09 2016-05-03 Qualcomm Incorporated Processor memory optimization via page access counting

Also Published As

Publication number Publication date
CN104375951B (zh) 2019-04-16
CN104375951A (zh) 2015-02-25
US20150052329A1 (en) 2015-02-19
JP2015036905A (ja) 2015-02-23

Similar Documents

Publication Publication Date Title
JP6102632B2 (ja) 記憶制御装置、ホストコンピュータ、情報処理システムおよび記憶制御装置の制御方法
CN103197898B (zh) 存储控制装置、存储装置和控制存储控制装置的控制方法
CN103136067B (zh) 存储控制器、存储设备、信息处理系统以及存储控制方法
CN103995756B (zh) 存储控制器、存储设备、信息处理系统和存储控制方法
JP5942781B2 (ja) 記憶制御装置、メモリシステム、情報処理システム、および、記憶制御方法
JP5929456B2 (ja) 記憶制御装置、記憶装置、情報処理システム、および、それらにおける処理方法
JP6034183B2 (ja) 半導体記憶装置
JP6142860B2 (ja) ディスクアレイ装置、ディスク制御装置、ソリッドステートドライブ、ディスク制御方法、及びそのためのプログラム
JP2018022275A (ja) 半導体記憶装置
JP2010146326A (ja) 記憶装置、その制御方法及びその記憶装置を用いた電子装置
US11347420B2 (en) Attribute mapping in multiprotocol devices
CN103793335B (zh) 存储控制设备、存储设备、信息处理系统及存储控制方法
JPWO2016103851A1 (ja) メモリコントローラ、情報処理システム、および、メモリ拡張領域管理方法
CN104035878B (zh) 存储控制器件、存储器件、信息处理系统及存储控制方法
JP5867264B2 (ja) 記憶制御装置、メモリシステム、情報処理システム、および、記憶制御方法
JP6107625B2 (ja) 記憶制御装置、記憶装置、情報処理システムおよびその記憶制御方法
JP5845876B2 (ja) 記憶制御装置、記憶装置、情報処理システム、および、それらにおける処理方法
WO2016056290A1 (ja) メモリコントローラ、メモリシステム、記憶装置、情報処理システムおよび記憶制御方法
WO2017168905A1 (ja) メモリ制御装置、記憶装置および情報処理システム
WO2019244417A1 (ja) 記憶制御装置、記憶装置および記憶制御方法
JPWO2015182439A1 (ja) 記憶装置、記憶システムおよび記憶装置の制御方法
JP2013101455A (ja) 記憶制御装置、記憶装置、情報処理システム、および、それらにおける処理方法
JPWO2017158997A1 (ja) メモリコントローラ、メモリシステム、情報処理システム、メモリ制御方法およびプログラム
JP6248921B2 (ja) メモリコントローラ、記憶装置、および、情報処理システム
JP2015118499A (ja) 記憶装置、メモリコントローラ、記憶装置の制御方法、および、プログラム

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151228

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20151228

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20160914

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20161004

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20161031

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170131

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170213

R151 Written notification of patent or utility model registration

Ref document number: 6102632

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees