JP6047844B2 - 冗長型センス増幅器搭載メモリー - Google Patents
冗長型センス増幅器搭載メモリー Download PDFInfo
- Publication number
- JP6047844B2 JP6047844B2 JP2014560143A JP2014560143A JP6047844B2 JP 6047844 B2 JP6047844 B2 JP 6047844B2 JP 2014560143 A JP2014560143 A JP 2014560143A JP 2014560143 A JP2014560143 A JP 2014560143A JP 6047844 B2 JP6047844 B2 JP 6047844B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- sense amplifier
- data storage
- output
- storage cell
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000015654 memory Effects 0.000 title claims description 46
- 210000000352 storage cell Anatomy 0.000 claims description 115
- 238000013500 data storage Methods 0.000 claims description 104
- 238000012360 testing method Methods 0.000 claims description 47
- 238000000034 method Methods 0.000 claims description 15
- 210000004027 cell Anatomy 0.000 claims description 14
- 230000004044 response Effects 0.000 claims description 11
- 238000003491 array Methods 0.000 claims description 4
- 230000006870 function Effects 0.000 claims description 2
- 238000012790 confirmation Methods 0.000 claims 1
- 230000000153 supplemental effect Effects 0.000 description 9
- 239000004065 semiconductor Substances 0.000 description 5
- 239000003990 capacitor Substances 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000001172 regenerating effect Effects 0.000 description 4
- 230000003679 aging effect Effects 0.000 description 3
- 238000001459 lithography Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 239000002019 doping agent Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000007667 floating Methods 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 230000006399 behavior Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000007943 implant Substances 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000013101 initial test Methods 0.000 description 1
- 238000002347 injection Methods 0.000 description 1
- 239000007924 injection Substances 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/418—Address circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/1201—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details comprising I/O circuitry
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50016—Marginal testing, e.g. race, voltage or current testing of retention
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C2029/1204—Bit line control
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C2029/5002—Characteristic
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Static Random-Access Memory (AREA)
- Read Only Memory (AREA)
- Dram (AREA)
Description
(1)
Claims (11)
- 各サブアレイが、複数のデータストレージ・セルと、複数の読み取り回路と、を備える複数のサブアレイであって、
前記読み取り回路の各々は、
第1の利得レベルを有し、前記複数のデータストレージ・セルの選択した1つから入力データを受け取るように構成された第1のセンス増幅器と、
第2の利得レベルを有する第2のセンス増幅器であって、前記第2の利得レベルは前記第1の利得レベルよりも高く、前記複数のデータストレージ・セルの選択した1つから入力データを受け取るように構成された第2のセンス増幅器と、を備える、複数のサブアレイと、
前記第1のセンス増幅器の出力及び第2のセンス増幅器の出力を受け取り、これらを論理的に結合するように構成された出力回路と、
第1増幅器イネーブル信号、第2増幅器イネーブル信号、及びデータ出力選択信号を生成するように構成されたタイミング制御ユニットと、
前記複数のサブアレイに接続する複数の行選択信号、及び前記複数のサブアレイに接続する複数の列選択信号を生成するように接続するアドレス復号器と、を備えるメモリー回路であって、
前記アドレス復号器は、入力アドレスの値に応答して、前記行選択信号の1つ及び前記列選択信号の1つを前記アドレス復号器がアサートするように、前記入力アドレスを受け取るように構成され、
前記タイミング制御ユニットは、
所定のデータストレージ・セルにテストデータを記憶し、
前記第1のセンス増幅器を使用して前記所定のデータストレージ・セルからのデータを増幅し、第1の出力データを生成し、
前記第2のセンス増幅器を使用して前記所定のデータストレージ・セルからのデータを増幅し、第2の出力データを生成し、
前記第1の出力データを前記テストデータと比較し、
前記第2の出力データを前記テストデータと比較する、ように構成される、メモリー回路。 - 前記アドレス復号器は、ストレージ・アレイと、前記入力アドレスを前記ストレージ・アレイの内容と比較するように構成された比較器とを含み、
前記タイミング制御ユニットは、前記第1の出力データが前記テストデータと一致しないが、前記第2の出力データが前記テストデータと一致することの確認に応答して、前記ストレージ・アレイに、前記所定のストレージ・セルのアドレスを記憶するように構成される、請求項1に記載のメモリー回路。 - 前記アドレス復号器は、前記比較器が前記入力アドレスと前記ストレージ・アレイの前記内容との一致を検知した時に、誤読表示信号を生成するように更に構成される、請求項2に記載のメモリー回路。
- 前記タイミング制御ユニットは、前記誤読表示信号に依存して、前記第1増幅器イネーブル信号、前記第2増幅器イネーブル信号、及び前記データ出力選択信号を生成するように更に構成される、請求項3に記載のメモリー回路。
- 1つ以上のメモリーと、前記1つ以上のメモリーに接続する処理ユニットと、を備える、システムであって、
前記処理ユニットは、回路と、1つ以上のストレージ・アレイと、を備え、
前記1つ以上のストレージ・アレイの各ストレージ・アレイは、複数のデータストレージ・セルと、複数の読み取り回路と、を備え、
前記読み取り回路の各々は、
第1の利得レベルを有し、前記複数のデータストレージ・セルの選択した1つから入力データを受け取るように構成された第1のセンス増幅器と、
第2の利得レベルを有する第2のセンス増幅器であって、前記第2の利得レベルは前記第1の利得レベルよりも高く、前記複数のデータストレージ・セルの選択した1つから入力データを受け取るように構成された第2のセンス増幅器と、
前記第1のセンス増幅器の出力及び第2のセンス増幅器の出力を受け取り、これらを論理的に結合するように構成された出力回路と、を備え、
前記回路は、
前記複数のデータストレージ・セルの所定のデータストレージ・セルにテストデータを記憶し、
前記第1のセンス増幅器を使用して前記所定のデータストレージ・セルからのデータを増幅し、第1の出力データを生成し、
前記第2のセンス増幅器を使用して前記所定のデータストレージ・セルからのデータを増幅し、第2の出力データを生成し、
前記第1の出力データを前記テストデータと比較し、
前記第2の出力データを前記テストデータと比較する、ように構成される、システム。 - 前記回路は、試験モード中に第1増幅器イネーブル信号、第2増幅器イネーブル信号、及び出力データ選択信号を供給するように構成された試験ユニットを含み、
前記1つ以上のストレージ・アレイの各ストレージ・アレイのために、前記第1のセンス増幅器は、前記第1増幅器イネーブル信号のアサートに応答して、前記入力データを前記第1の利得レベルで増幅するように更に構成され、前記第2のセンス増幅器は、前記第2増幅器イネーブル信号のアサートに応答して、前記入力データを前記第2の利得レベルで増幅するように更に構成され、前記出力回路は、前記出力データ選択信号に依存して、前記第1のセンス増幅器の前記出力又は前記第2のセンス増幅器の前記出力を論理的に結合するように構成される、請求項5に記載のシステム。 - 前記試験ユニットは、前記ストレージ・アレイ内の弱いデータストレージ・セルを選択したアドレスを示すアドレス情報を記憶するように更に構成される、請求項6に記載のシステム。
- 入力データをデータストレージ・セルから受け取るステップと、
前記データストレージ・セルからのデータを、制御入力に依存して、第1の利得レベルを有する第1のセンス増幅器又は第2の利得レベルを有する第2のセンス増幅器を用いて、増幅するステップであって、前記第2の利得レベルは前記第1の利得レベルよりも高いものである、ステップと、
テストモードの間に、前記データストレージ・セルにテストデータを記憶するステップと、
前記テストモードの間に、前記第1のセンス増幅器を使用して前記データストレージ・セルからのデータを増幅し、第1の出力データを生成するステップと、
前記テストモードの間に、前記第2のセンス増幅器を使用して前記データストレージ・セルからのデータを増幅し、第2の出力データを生成するステップと、
前記第1の出力データを前記テストデータと比較するステップと、
前記第2の出力データを前記テストデータと比較するステップと、
前記第1の出力データと前記テストデータとの比較、及び前記第2の出力データと前記テストデータとの比較に基づいて、前記データストレージ・セルのセル強度を確認するステップと、
前記セル強度を記憶するステップと、を有する方法。 - 前記データストレージ・セルの記憶されたセル強度に依存して、前記制御入力を判定するステップを更に含む、請求項8に記載の方法。
- 弱いデータストレージ・セルを示す前記記憶されたセル強度に応答して、誤読表示信号をアサートするステップを更に含む、請求項9に記載の方法。
- 前記増幅するステップは、弱いデータストレージ・セルを示す前記記憶されたセル強度に応答して、前記データストレージ・セルに記憶されたデータを増幅するための前記第2のセンス増幅器を選択するステップを更に含む、請求項9に記載の方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/431,424 | 2012-03-27 | ||
US13/431,424 US8559249B1 (en) | 2012-03-27 | 2012-03-27 | Memory with redundant sense amplifier |
PCT/US2013/033648 WO2013148544A1 (en) | 2012-03-27 | 2013-03-25 | Memory with redundant sense amplifier |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015508933A JP2015508933A (ja) | 2015-03-23 |
JP6047844B2 true JP6047844B2 (ja) | 2016-12-21 |
Family
ID=48142933
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014560143A Active JP6047844B2 (ja) | 2012-03-27 | 2013-03-25 | 冗長型センス増幅器搭載メモリー |
Country Status (7)
Country | Link |
---|---|
US (3) | US8559249B1 (ja) |
EP (1) | EP2834817A1 (ja) |
JP (1) | JP6047844B2 (ja) |
KR (1) | KR101623296B1 (ja) |
CN (1) | CN104160453B (ja) |
TW (1) | TWI497521B (ja) |
WO (1) | WO2013148544A1 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8559249B1 (en) | 2012-03-27 | 2013-10-15 | Apple Inc. | Memory with redundant sense amplifier |
US8988957B2 (en) * | 2012-11-07 | 2015-03-24 | Apple Inc. | Sense amplifier soft-fail detection circuit |
US9711190B2 (en) * | 2014-04-10 | 2017-07-18 | Taiwan Semiconductor Manufacturing Co. Limited | Stabilizing circuit |
US10487179B2 (en) | 2014-06-19 | 2019-11-26 | Inkron Oy | Method of making a siloxane polymer composition |
KR20170069207A (ko) * | 2014-10-10 | 2017-06-20 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치, 회로 기판, 및 전자 기기 |
EP3212069B1 (en) * | 2014-10-31 | 2020-09-09 | Lake Region Medical, Inc. | Membrane-free fiber bragg grating pressure sensing guidewire |
US9589601B2 (en) | 2015-03-16 | 2017-03-07 | Arm Limited | Integrated circuit using topology configurations |
TWI582789B (zh) * | 2016-03-25 | 2017-05-11 | 華邦電子股份有限公司 | 記憶體電路以及記憶體電路之預充電方法 |
CN107305778B (zh) * | 2016-04-18 | 2020-05-01 | 华邦电子股份有限公司 | 储存器电路以及储存器电路的预充电方法 |
CN108511015B (zh) * | 2018-03-14 | 2020-11-24 | 上海华力集成电路制造有限公司 | Sram的读取电路及方法 |
US11398271B2 (en) * | 2019-12-30 | 2022-07-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory device having a comparator circuit |
CN113160870A (zh) * | 2021-03-25 | 2021-07-23 | 普冉半导体(上海)股份有限公司 | 非易失存储器编程方法 |
Family Cites Families (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5068830A (en) | 1989-05-09 | 1991-11-26 | Advanced Micro Devices | High speed static ram sensing system |
JPH0664918B2 (ja) * | 1989-05-25 | 1994-08-22 | ローム株式会社 | 自己訂正機能を有する半導体記憶装置 |
US5347183A (en) * | 1992-10-05 | 1994-09-13 | Cypress Semiconductor Corporation | Sense amplifier with limited output voltage swing and cross-coupled tail device feedback |
JPH0765580A (ja) * | 1993-08-30 | 1995-03-10 | Mitsubishi Electric Corp | 半導体記憶装置 |
JPH08221989A (ja) * | 1995-02-16 | 1996-08-30 | Fujitsu Ltd | センスアンプ回路 |
EP0736969A1 (en) * | 1995-03-28 | 1996-10-09 | Texas Instruments Incorporated | Differential voltage amplifier |
US5848017A (en) * | 1997-09-30 | 1998-12-08 | Micron Technology, Inc. | Method and apparatus for stress testing a semiconductor memory |
FR2793591B1 (fr) | 1999-05-12 | 2004-01-02 | St Microelectronics Sa | Memoire morte a consommation statique reduite |
US6307790B1 (en) * | 2000-08-30 | 2001-10-23 | Micron Technology, Inc. | Read compression in a memory |
US6870770B2 (en) | 2001-12-12 | 2005-03-22 | Micron Technology, Inc. | Method and architecture to calibrate read operations in synchronous flash memory |
KR20030079078A (ko) * | 2002-04-01 | 2003-10-10 | 삼성전자주식회사 | 반도체 메모리 장치 |
JP4192510B2 (ja) | 2002-06-14 | 2008-12-10 | 日本電気株式会社 | 半導体装置 |
US6885600B2 (en) | 2002-09-10 | 2005-04-26 | Silicon Storage Technology, Inc. | Differential sense amplifier for multilevel non-volatile memory |
US7313041B1 (en) * | 2003-06-23 | 2007-12-25 | Cypress Semiconductor Corporation | Sense amplifier circuit and method |
JP4580219B2 (ja) * | 2004-11-22 | 2010-11-10 | パナソニック株式会社 | 半導体装置 |
US7715236B2 (en) * | 2005-03-30 | 2010-05-11 | Virage Logic Corporation | Fault tolerant non volatile memories and methods |
US7551503B2 (en) * | 2005-06-24 | 2009-06-23 | Macronix International Co., Ltd. | Method for refreshing a flash memory |
JP2007220249A (ja) * | 2006-02-18 | 2007-08-30 | Seiko Instruments Inc | 半導体記憶装置 |
JP2008016163A (ja) * | 2006-07-10 | 2008-01-24 | Univ Of Tokyo | メモリ装置およびメモリ読み出しエラー検出方法 |
DE102007033053A1 (de) | 2007-07-16 | 2009-01-22 | Qimonda Ag | Speicherschaltung, Speicherbauteil, Datenverarbeitungssystem und Verfahren zum Testen einer Speicherschaltung |
US7852692B2 (en) | 2008-06-30 | 2010-12-14 | Freescale Semiconductor, Inc. | Memory operation testing |
US7872929B2 (en) * | 2009-04-28 | 2011-01-18 | Lsi Corporation | Accessing memory cells in a memory circuit |
US8369166B2 (en) * | 2009-07-27 | 2013-02-05 | Sidense Corp. | Redundancy system for non-volatile memory |
US7920397B1 (en) * | 2010-04-30 | 2011-04-05 | Netlogic Microsystems, Inc. | Memory device having bit line leakage compensation |
US8406072B2 (en) * | 2010-08-23 | 2013-03-26 | Qualcomm Incorporated | System and method of reference cell testing |
US8570819B2 (en) * | 2012-03-09 | 2013-10-29 | Actel Corporation | Non-volatile memory array architecture optimized for hi-reliability and commercial markets |
US8559249B1 (en) | 2012-03-27 | 2013-10-15 | Apple Inc. | Memory with redundant sense amplifier |
-
2012
- 2012-03-27 US US13/431,424 patent/US8559249B1/en active Active
-
2013
- 2013-03-25 WO PCT/US2013/033648 patent/WO2013148544A1/en active Application Filing
- 2013-03-25 EP EP13717609.5A patent/EP2834817A1/en not_active Withdrawn
- 2013-03-25 JP JP2014560143A patent/JP6047844B2/ja active Active
- 2013-03-25 KR KR1020147024286A patent/KR101623296B1/ko active IP Right Grant
- 2013-03-25 CN CN201380011619.6A patent/CN104160453B/zh active Active
- 2013-03-26 TW TW102110752A patent/TWI497521B/zh active
- 2013-09-11 US US14/024,017 patent/US8780650B2/en active Active
-
2014
- 2014-06-03 US US14/294,318 patent/US9013933B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
EP2834817A1 (en) | 2015-02-11 |
US8559249B1 (en) | 2013-10-15 |
JP2015508933A (ja) | 2015-03-23 |
KR101623296B1 (ko) | 2016-05-20 |
CN104160453B (zh) | 2017-11-24 |
TWI497521B (zh) | 2015-08-21 |
TW201351430A (zh) | 2013-12-16 |
US8780650B2 (en) | 2014-07-15 |
US20140010030A1 (en) | 2014-01-09 |
US9013933B2 (en) | 2015-04-21 |
CN104160453A (zh) | 2014-11-19 |
WO2013148544A1 (en) | 2013-10-03 |
KR20140121870A (ko) | 2014-10-16 |
US20130258790A1 (en) | 2013-10-03 |
US20140269025A1 (en) | 2014-09-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6047844B2 (ja) | 冗長型センス増幅器搭載メモリー | |
US9042152B2 (en) | Data read circuit, a non-volatile memory device having the same, and a method of reading data from the non-volatile memory device | |
US8116149B2 (en) | Circuit and method for small swing memory signals | |
US7885131B2 (en) | Resistance change semiconductor memory device and method of reading data with a first and second switch circuit | |
US7586804B2 (en) | Memory core, memory device including a memory core, and method thereof testing a memory core | |
US7561462B2 (en) | Circuit and method for a high speed dynamic RAM | |
US8780654B2 (en) | Weak bit detection in a memory through variable development time | |
US8284614B2 (en) | Refresh control circuit and method for semiconductor memory device | |
US9076556B2 (en) | Memory with bit line current injection | |
JP2011129237A (ja) | 半導体装置及び半導体記憶装置 | |
KR20170019227A (ko) | 메모리 장치 및 메모리 장치의 동작 방법 | |
US9177671B2 (en) | Memory with bit line capacitive loading | |
TWI528531B (zh) | 電晶體系記憶體單元及相關之操作方法 | |
US8953395B2 (en) | Memory with variable strength sense amplifier | |
US9001568B2 (en) | Testing signal development on a bit line in an SRAM | |
US8462571B2 (en) | DRAM and method for testing the same in the wafer level burn-in test mode | |
US20160240266A1 (en) | Weak bit detection using on-die voltage modulation | |
US20100039874A1 (en) | Memory with shared read/write circuit | |
JP2006012229A (ja) | 半導体記憶装置 | |
US20150302899A1 (en) | Semiconductor memory device | |
JP2007234107A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140827 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150729 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150810 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20151110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151210 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160530 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160630 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161031 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161104 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6047844 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |