JP5908568B2 - スプール減衰デバイス、システム、および方法 - Google Patents
スプール減衰デバイス、システム、および方法 Download PDFInfo
- Publication number
- JP5908568B2 JP5908568B2 JP2014235957A JP2014235957A JP5908568B2 JP 5908568 B2 JP5908568 B2 JP 5908568B2 JP 2014235957 A JP2014235957 A JP 2014235957A JP 2014235957 A JP2014235957 A JP 2014235957A JP 5908568 B2 JP5908568 B2 JP 5908568B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- component
- input signal
- feedback
- filter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
- H04B1/50—Circuits using different frequencies for the two directions of communication
- H04B1/52—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa
- H04B1/525—Hybrid arrangements, i.e. arrangements for transition from single-path two-direction transmission to single-direction transmission on each of two paths or vice versa with means for reducing leakage of transmitter signal into the receiver
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/34—Negative-feedback-circuit arrangements with or without positive feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B1/0475—Circuits with means for limiting noise, interference or distortion
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/109—Means associated with receiver for limiting or suppressing noise or interference by improving strong signal performance of the receiver when strong unwanted signals are present at the receiver input
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/10—Means associated with receiver for limiting or suppressing noise or interference
- H04B1/12—Neutralising, balancing, or compensation arrangements
- H04B1/123—Neutralising, balancing, or compensation arrangements using adaptive balancing or compensation means
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
- H04B2001/0433—Circuits with power amplifiers with linearisation using feedback
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Noise Elimination (AREA)
- Transmitters (AREA)
Description
本特許出願は、本出願の譲受人に譲渡され、参照により本明細書に明確に組み込まれる、「High-Q active bandpass filter and spur attenuator」と題される、2009年3月27日に出願された米国仮出願番号61/164,269号の優先権を主張する。
なお、以下に、出願当初の特許請求の範囲に記載された発明を付記する。
[C1]
入力および出力との間に操作可能に接続され、望まれるコンポーネントと少なくとも1つの望まれないコンポーネントとを備える入力信号を受信する減算器と、
少なくとも1つの前記入力信号および前記減算器からの出力信号を受信し、前記減算器に少なくとも1つの望まれないコンポーネントを備えるフィードバック信号を伝達するフィードバックループと、ここで、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
前記入力信号から前記フィードバック信号を減算し、前記出力信号を伝達する前記減算器と、
を備える、フィルタデバイス。
[C2]
前記フィードバックループは、第1の乗算器および第2の乗算器との間に操作可能に接続されるフィルタを備える、
[C1]に記載のフィルタデバイス。
[C3]
前記フィルタは、ハイパスフィルタおよびバンドパスフィルタのうちの1つを備える、
[C2]に記載のフィルタデバイス。
[C4]
前記第1の乗算器は、前記入力信号および前記出力信号に操作可能に接続され、前記入力信号に前記出力信号を乗算するように構成される、
[C2]に記載のフィルタデバイス。
[C5]
前記第1の乗算器は、前記出力とフィルタの間に操作可能に接続され、DCに周波数ダウンコンバートされた望まれるコンポーネントを有し、前記入力信号の前記望まれるコンポーネントに対応する第1の信号を生成するように構成される、ここで、前記第1の信号は、少なくとも1つの望まれないコンポーネントをさらに含み、前記第1の信号の望まれないコンポーネント各々は、非DC周波数に周波数ダウンコンバートされ、前記入力信号について関連する望まれないコンポーネントに対応する、
[C2]に記載のフィルタデバイス。
[C6]
前記第1の乗算器は、前記第1の信号を生成するために前記入力信号に前記出力信号を乗算するように構成される、
[C5]に記載のフィルタデバイス。
[C7]
前記フィルタは、前記第1の信号を受信し、前記第1の信号の前記望まれるコンポーネントをフィルタに掛けて取り除き、第2の信号として前記第1の信号の前記少なくとも1つの望まれないコンポーネントをパスするように構成される、
[C6]に記載のフィルタデバイス。
[C8]
前記フィードバックループは、前記第1の乗算器と前記減算器との間に操作可能に接続されるバッファとを備え、第3の信号を生成するために前記第2の信号を増幅するように構成される、
[C7]に記載のフィルタデバイス。
[C9]
前記第2の乗算器は、前記フィルタと前記減算器との間に操作可能に接続され、前記第3の信号に前記入力信号を乗算するように構成される、
[C8]に記載のフィルタデバイス。
[C10]
前記第2の乗算器は、少なくとも1つの望まれないコンポーネントを有するフィードバック信号を生成するように構成され、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれない応答に実質的に類似するように周波数アップコンバートされる、
[C8]に記載のフィルタデバイス。
[C11]
前記第1の乗算器は、周波数変調検出器を備える、
[C2]に記載のフィルタデバイス。
[C12]
減算器へ望まれるコンポーネントおよび少なくとも1つの望まれないコンポーネントを備える入力信号を送信することと、
少なくとも1つの望まれないコンポーネントを備えるフィードバック信号を生成するように構成されたフィードバックループを通して前記減算器の出力信号と少なくとも1つの前記入力信号を送信することと、ここで、前記入力信号の望まれないコンポーネント各々は、前記フィードバック信号に関連する望まれないコンポーネントに対応する、
出力信号を生成するために前記入力信号から前記フィードバック信号を減算することと、
を備える信号をフィルタに掛ける方法。
[C13]
前記入力信号から前記フィードバック信号を減算する前に減算器に前記フィードバック信号を伝達することをさらに備える、
[C12]に記載の信号をフィルタに掛ける方法。
[C14]
フィードバックループを通して出力信号および前記入力信号を送信することは、DCにダウンコンバートされた望まれるコンポーネントおよび前記入力信号の前記望まれるコンポーネントに対応する第1の信号を生成することを備え、前記第1の信号は、1つまたは複数の望まれるコンポーネントをさらに有し、前記第1の信号の望まれないコンポーネント各々は、非DC周波数にダウンコンバートされ、前記入力信号について関連する望まれないコンポーネントに対応する、
[C12]に記載の方法。
[C15]
前記第1の信号の前記望まれる信号をフィルタで取り除き、第2の信号として前記第1の信号の望まれないコンポーネント各々をパスすることをさらに備える、
[C14]に記載の方法。
[C16]
第3の信号を生成するために前記第2の信号をバッファすることをさらに備える、
[C15]に記載の方法。
[C17]
1つまたは複数の望まれないコンポーネントを有するフィードバック信号を生成することをさらに備え、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
[C16]に記載の方法。
[C18]
フィルタに掛けることを容易にするデバイスであって、前記デバイスは、
減算器に望まれるコンポーネントおよび少なくとも1つの望まれないコンポーネントを備える入力信号を送信するための手段と、
少なくとも1つの望まれないコンポーネントを備えるフィードバック信号を生成するように構成されたフィードバックループを通して前記減算器の出力信号および少なくとも1つの前記入力信号を送信するための手段と、ここで、前記入力信号の望まれないコンポーネント各々は、前記フィードバック信号について関連する望まれないコンポーネントに対応する、
出力信号を生成するために前記入力信号から前記フィードバック信号を減算するための手段と、
を備える、デバイス。
[C19]
望まれるコンポーネントおよび少なくとも1つの望まれないコンポーネントを有する入力信号を受信することと、
出力信号を生成するために前記受信入力信号から少なくとも1つの望まれないコンポーネントを含むフィードバック信号を減算することと、
を備え、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
信号をフィルタに掛ける方法。
[C20]
入力信号を受信することは、減算器で入力信号を受信することを備える、
[C19]に記載の方法。
[C21]
減算することは、DCにダウンコンバートされた望まれるコンポーネントを有し前記入力信号の前記望まれるコンポーネントに対応する第1の信号を生成することを備え、前記第1の信号は、1つまたは複数の望まれないコンポーネントを含み、前記第1の信号の望まれない信号各々は、非DC周波数にダウンコンバートされ、前記入力信号について関連する望まれないコンポーネントに対応する、
[C19]に記載の方法。
[C22]
前記第1の信号の前記望まれるコンポーネントをフィルタに掛けることと、第2の信号として前記第1の信号の前記少なくとも1つの望まれないコンポーネントを送信することと、
をさらに備える、[C21]に記載の方法。
[C23]
第3の信号を生成するために前記第2の信号を増幅することを備える、
[C22]に記載の方法。
[C24]
1つまたは複数の望まれないコンポーネントを有するフィードバック信号を生成することをさらに備え、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
[C23]に記載の方法。
[C25]
フィルタに掛けることを容易にするデバイスであって、前記デバイスは、
望まれるコンポーネントおよび少なくとも1つの望まれないコンポーネントを有する入力信号を受信するための手段と、
出力信号を生成するために前記受信入力信号から少なくとも1つの望まれないコンポーネントを含むフィードバック信号を減算するための手段と、
を備え、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
デバイス。
[C26]
アンテナと、
前記アンテナに接続された少なくとも1つの送信機および受信機と、
少なくとも1つの前記送信機および前記受信機に操作可能に接続され、局部発信器から信号を受信するように構成された少なくとも1つのフィルタデバイスと、
を備え、フィルタデバイス各々は、
入力信号を受信し出力信号を伝達するように構成された減算器と、ここで、前記入力信号は、支配的な応答および少なくとも1つのスプリアス応答を備える、
前記減算器に操作可能に接続され、少なくとも1つの前記入力信号および前記出力信号を受信し、前記入力信号の前記少なくとも1つのスプリアス応答に対応する少なくとも1つのスプリアス応答を有するフィードバック信号を生成し、前記減算器に前記フィードバック信号を伝達するように構成された、フィードバックループと、
を備え、前記減算器は、前記入力信号から前記フィードバック信号を減算することによって出力信号を生成するように構成される、
システム。
Claims (15)
- 入力および出力との間に操作可能に接続され、望まれるコンポーネントと少なくとも1つの望まれないコンポーネントとを備える入力信号を受信する減算器(306)と、
前記入力信号および前記減算器からの出力信号を受信し、前記減算器に少なくとも1つの望まれないコンポーネントを備えるフィードバック信号を伝達するフィードバックループ(318)と、ここで、前記フィードバック信号の望まれないコンポーネント各々は、前記入力信号について関連する望まれないコンポーネントに対応する、
前記入力信号から前記フィードバック信号を減算し、前記出力信号を伝達する前記減算器と、
を備え、フィードバックループは、第1の乗算器(308)と第2の乗算器(314)との間に操作可能に接続されるフィルタ(310)を備え、前記第1の乗算器は、前記入力信号の関連する望まれないコンポーネントに対応する少なくとも1つの望まれないコンポーネントと、前記入力信号の前記望まれるコンポーネントに対応する少なくとも1つの望まれるコンポーネントとを備える第1の信号を生成するために、前記出力信号および前記入力信号をダウンコンバートするよう構成され、前記フィルタは、第2の信号を生成するために前記第1の信号の前記望まれるコンポーネントを除去するように構成され、前記第2の乗算器は、前記フィードバック信号が前記入力信号の関連する望まれないコンポーネントに実質的に類似する少なくとも1つの望まれないコンポーネントを有するように、前記フィードバック信号を生成するために、前記第2の信号をアップコンバートするよう構成されることを特徴とする、
フィルタデバイス(300)。 - 前記フィルタ(310)は、ハイパスフィルタおよびバンドパスフィルタのうちの1つを備える、
請求項1に記載のフィルタデバイス。 - 前記第1の乗算器(308)は、前記入力信号および前記出力信号に接続され、前記入力信号に前記出力信号を乗算するように構成される、
請求項1に記載のフィルタデバイス。 - 前記第1の乗算器(308)は、前記出力信号と前記フィルタ(310)の間に接続され、DCに周波数ダウンコンバートされた望まれるコンポーネントを有する前記第1の信号を生成するように構成され、前記第1の信号の望まれないコンポーネント各々は、非DC周波数に周波数ダウンコンバートされる、
請求項1に記載のフィルタデバイス。 - 前記第1の乗算器(308)は、前記第1の信号を生成するために前記入力信号に前記出力信号を乗算するように構成される、
請求項4に記載のフィルタデバイス。 - 前記フィルタ(310)は、前記第1の信号を受信し、前記第1の信号の前記望まれるコンポーネントをフィルタに掛けて取り除き、前記第2の信号として前記第1の信号の前記少なくとも1つの望まれないコンポーネントをパスするように構成される、
請求項5に記載のフィルタデバイス。 - 前記フィードバックループ(318)は、前記第1の乗算器と前記減算器との間に操作可能に接続されるバッファ(312)とを備え、第3の信号を生成するために前記第2の信号を増幅するように構成される、
請求項6に記載のフィルタデバイス。 - 前記第2の乗算器(314)は、前記フィルタ(310)と前記減算器(306)との間に接続され、前記第3の信号に前記入力信号を乗算するように構成される、
請求項7に記載のフィルタデバイス。 - 前記第1の乗算器(308)は、周波数変調ノイズをキャンセルするように構成された周波数変調検出器を備える、
請求項1に記載のフィルタデバイス。 - 減算器へ望まれるコンポーネントおよび少なくとも1つの望まれないコンポーネントを備える入力信号を送信することと、
少なくとも1つの望まれないコンポーネントを備えるフィードバック信号を生成し、前記減算器に前記フィードバック信号を伝達するように構成されたフィードバックループに前記減算器の出力信号と前記入力信号を送信することと、ここで、前記入力信号の望まれないコンポーネント各々は、前記フィードバック信号に関連する望まれないコンポーネントに対応する、
前記出力信号を生成するために前記入力信号から前記フィードバック信号を減算することと、
を備え、前記フィードバックループに前記出力信号と前記入力信号を送信することは、前記入力信号の関連する望まれないコンポーネントに対応する少なくとも1つの望まれないコンポーネントおよび前記入力信号の前記望まれるコンポーネントに対応する少なくとも1つの望まれるコンポーネントを備える第1の信号を生成するために、前記入力信号および前記出力信号をダウンコンバートすることと、第2の信号を生成するために、前記第1の信号の前記望まれるコンポーネントを除去するよう前記第1の信号をフィルタに掛けることと、前記入力信号の関連する望まれないコンポーネントに実質的に類似する少なくとも1つの望まれないコンポーネントを有するように、前記フィードバック信号を生成するために、前記第2の信号をアップコンバートすることとを備えることを特徴とする、
信号をフィルタに掛ける、方法。 - 前記入力信号から前記フィードバック信号を減算する前に減算器に前記フィードバック信号を伝達することをさらに備える、
請求項10に記載の信号をフィルタに掛ける方法。 - 前記フィードバックループに前記出力信号および前記入力信号を送信することは、DCにダウンコンバートされた前記望まれるコンポーネントを有する前記第1の信号を生成することを備え、前記第1の信号の望まれないコンポーネント各々は、非DC周波数にダウンコンバートされる、
請求項10に記載の方法。 - 前記フィルタに掛けるステップは、前記第1の信号の前記望まれる信号をフィルタで取り除き、前記第2の信号として前記第1の信号の望まれないコンポーネント各々をパスすることを備える、
請求項12に記載の方法。 - 第3の信号を生成するために前記第2の信号をバッファすることをさらに備える、
請求項12に記載の方法。 - アンテナ(510)と、
前記アンテナに接続された少なくとも1つの送信機(582)および受信機(520)と、
請求項1から9のいずれかにしたがって、少なくとも1つの前記送信機および前記受信機に操作可能に接続され、局部発信器(534)から信号を受信するように構成された少なくとも1つのフィルタデバイス(300)と、
を備える、
システム(500)。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US16426909P | 2009-03-27 | 2009-03-27 | |
US61/164,269 | 2009-03-27 | ||
US12/494,068 US7965134B2 (en) | 2009-03-27 | 2009-06-29 | Spur attenuation devices, systems, and methods |
US12/494,068 | 2009-06-29 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012502266A Division JP5654560B2 (ja) | 2009-03-27 | 2010-03-25 | スプール減衰デバイス、システム、および方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015065685A JP2015065685A (ja) | 2015-04-09 |
JP5908568B2 true JP5908568B2 (ja) | 2016-04-26 |
Family
ID=42343590
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012502266A Expired - Fee Related JP5654560B2 (ja) | 2009-03-27 | 2010-03-25 | スプール減衰デバイス、システム、および方法 |
JP2014235957A Active JP5908568B2 (ja) | 2009-03-27 | 2014-11-20 | スプール減衰デバイス、システム、および方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012502266A Expired - Fee Related JP5654560B2 (ja) | 2009-03-27 | 2010-03-25 | スプール減衰デバイス、システム、および方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7965134B2 (ja) |
EP (1) | EP2412099A1 (ja) |
JP (2) | JP5654560B2 (ja) |
CN (1) | CN102365826B (ja) |
TW (1) | TW201110579A (ja) |
WO (1) | WO2010111542A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210344369A1 (en) * | 2018-11-21 | 2021-11-04 | Huizhou Tcl Mobile Communication Co., Ltd. | Method for reducing sglte coupling de-sense and mobile terminal |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8774314B2 (en) * | 2009-06-23 | 2014-07-08 | Qualcomm Incorporated | Transmitter architectures |
US20110143697A1 (en) * | 2009-12-11 | 2011-06-16 | Qualcomm Incorporated | Separate i and q baseband predistortion in direct conversion transmitters |
US8880010B2 (en) * | 2009-12-30 | 2014-11-04 | Qualcomm Incorporated | Dual-loop transmit noise cancellation |
US8817925B2 (en) * | 2012-03-16 | 2014-08-26 | Qualcomm Incorporated | System and method for RF spur cancellation |
TWI513307B (zh) * | 2013-06-27 | 2015-12-11 | Mstar Semiconductor Inc | 濾波系統、濾波方法、電視訊號接收器以及電視訊號接收方法 |
US9160584B1 (en) | 2015-01-22 | 2015-10-13 | Qualcomm Incorporated | Spur cancellation using auxiliary synthesizer |
US10454509B2 (en) | 2018-03-13 | 2019-10-22 | Qualcomm Incorporated | Communication circuit including a transmitter |
CN109521271B (zh) * | 2018-12-27 | 2021-06-22 | 京信通信系统(中国)有限公司 | 一种信号采样方法及装置 |
CN110890611A (zh) * | 2019-12-17 | 2020-03-17 | 上海创远仪器技术股份有限公司 | 开口环交叉耦合的带通滤波器以及相应的射频收发前端电路结构 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3516492A1 (de) * | 1985-05-08 | 1986-11-13 | Standard Elektrik Lorenz Ag, 7000 Stuttgart | Funkempfaenger |
US4731587A (en) * | 1985-12-10 | 1988-03-15 | Hughes Aircraft Company | Enhanced quadrature notch filter |
JP3310114B2 (ja) * | 1994-09-14 | 2002-07-29 | 株式会社東芝 | 周波数変換機能を有するa/d変換装置およびこれを用いた無線機 |
US5995567A (en) * | 1996-04-19 | 1999-11-30 | Texas Instruments Incorporated | Radio frequency noise canceller |
GB2342520B (en) * | 1998-10-09 | 2003-02-12 | Nec Technologies | Radio receivers |
US7657241B2 (en) | 2002-02-01 | 2010-02-02 | Qualcomm, Incorporated | Distortion reduction calibration |
GB0214729D0 (en) * | 2002-06-26 | 2002-08-07 | Koninkl Philips Electronics Nv | Digital receiver arrangement and related method |
US8706055B2 (en) * | 2007-03-23 | 2014-04-22 | Qualcomm Incorporated | Reduction of second-order distortion caused by transmit signal leakage |
-
2009
- 2009-06-29 US US12/494,068 patent/US7965134B2/en active Active
-
2010
- 2010-03-25 WO PCT/US2010/028738 patent/WO2010111542A1/en active Application Filing
- 2010-03-25 EP EP10728008A patent/EP2412099A1/en not_active Withdrawn
- 2010-03-25 JP JP2012502266A patent/JP5654560B2/ja not_active Expired - Fee Related
- 2010-03-25 CN CN201080014075.5A patent/CN102365826B/zh not_active Expired - Fee Related
- 2010-03-26 TW TW099109207A patent/TW201110579A/zh unknown
-
2014
- 2014-11-20 JP JP2014235957A patent/JP5908568B2/ja active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20210344369A1 (en) * | 2018-11-21 | 2021-11-04 | Huizhou Tcl Mobile Communication Co., Ltd. | Method for reducing sglte coupling de-sense and mobile terminal |
US11522569B2 (en) * | 2018-11-21 | 2022-12-06 | Huizhou Tcl Mobile Communication Co., Ltd. | Method for reducing SGLTE coupling de-sense and mobile terminal |
Also Published As
Publication number | Publication date |
---|---|
CN102365826A (zh) | 2012-02-29 |
US20100244927A1 (en) | 2010-09-30 |
US7965134B2 (en) | 2011-06-21 |
JP2015065685A (ja) | 2015-04-09 |
EP2412099A1 (en) | 2012-02-01 |
WO2010111542A1 (en) | 2010-09-30 |
JP2012522432A (ja) | 2012-09-20 |
CN102365826B (zh) | 2015-03-04 |
TW201110579A (en) | 2011-03-16 |
JP5654560B2 (ja) | 2015-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5908568B2 (ja) | スプール減衰デバイス、システム、および方法 | |
JP5823590B2 (ja) | 無線通信装置における送信信号漏出の排除 | |
US11451363B2 (en) | Digital-centric full-duplex architecture | |
US10567148B2 (en) | Digital predistortion for full-duplex radio | |
US9160386B2 (en) | Non-linear interference cancellation across aggressor transmitters and victim receivers | |
JP5337249B2 (ja) | 送信装置における雑音を抑圧するための技術 | |
TWI499224B (zh) | 多模式射頻存取技術裝置中可消除干擾之接收器及其方法 | |
TW200904024A (en) | Reduction of second-order distortion caused by transmit signal leakage | |
EP1933162B1 (en) | Receiver circuit, electronic instrument, and signal processing method | |
KR102100733B1 (ko) | 레이더 송수신기의 dc 옵셋 제거장치 및 그 방법 | |
EP2466744A1 (en) | Frequency conversion device for wireless systems | |
KR102100732B1 (ko) | 레이더 송, 수신기의 i/q 이미지 및 dc 옵셋 억압장치 및 그 방법 | |
US8830880B2 (en) | Clock signal leakage cancellation in wireless systems | |
JP2010004463A (ja) | 半導体集積回路および無線通信端末 | |
US20090203341A1 (en) | Wireless receiver and wireless communication system having the same | |
JP5200046B2 (ja) | 受信回路 | |
KR101092107B1 (ko) | Rf 수신 장치, rf 수신 장치를 이용하는 rf 송수신 시스템 및 rf 수신 방법 | |
JP2012060433A (ja) | 送受信機及びそれを用いた携帯電話用端末向けrfic並びに携帯電話用基地局 | |
KR20100128561A (ko) | 신호 제거 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151028 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151104 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160204 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160223 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160323 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5908568 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |