JP5904070B2 - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
JP5904070B2
JP5904070B2 JP2012201918A JP2012201918A JP5904070B2 JP 5904070 B2 JP5904070 B2 JP 5904070B2 JP 2012201918 A JP2012201918 A JP 2012201918A JP 2012201918 A JP2012201918 A JP 2012201918A JP 5904070 B2 JP5904070 B2 JP 5904070B2
Authority
JP
Japan
Prior art keywords
layer
via hole
wiring
semiconductor device
resist layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012201918A
Other languages
Japanese (ja)
Other versions
JP2014056991A (en
Inventor
光昭 井桁
光昭 井桁
純一 三谷
純一 三谷
友晴 粟屋
友晴 粟屋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Semiconductor Ltd
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Priority to JP2012201918A priority Critical patent/JP5904070B2/en
Publication of JP2014056991A publication Critical patent/JP2014056991A/en
Application granted granted Critical
Publication of JP5904070B2 publication Critical patent/JP5904070B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

本発明は、半導体装置の製造方法の形成方法に関する。   The present invention relates to a method for forming a semiconductor device manufacturing method.

従来、半導体装置における素子の集積密度を向上するために、微細化技術が用いられている。そして、半導体素子の微細化に伴って、素子同士を接続する配線の微細化も行なわれている。   Conventionally, miniaturization techniques have been used to improve the integration density of elements in a semiconductor device. With the miniaturization of semiconductor elements, the wiring that connects the elements is also miniaturized.

また、半導体装置に対しては、集積密度の向上と共に、低消費電力化及び高速化を実現するために、配線間の低誘電率化が求められている。   In addition, semiconductor devices are required to have a low dielectric constant between wirings in order to improve integration density and reduce power consumption and speed.

このような要求に応える配線を形成する手法として、低誘電率材料により形成された溝に導電体を埋め込み、余分な導電体を化学機械研磨して埋め込み配線を形成するダマシン法が利用されている。特に、ビアホールと埋め込み配線溝とを一緒に形成するデュアルダマシン法が、製造工程を簡素化する観点から注目されている。   As a method for forming a wiring that meets such requirements, a damascene method is used in which a conductor is embedded in a groove formed of a low dielectric constant material, and an extra conductor is chemically mechanically polished to form a buried wiring. . In particular, a dual damascene method in which a via hole and a buried wiring trench are formed together has attracted attention from the viewpoint of simplifying the manufacturing process.

特開2009−16619号公報JP 2009-16619 A

デュアルダマシン法では、絶縁体層にビアホールを形成した後、絶縁体層がエッチングされて配線溝が形成される。そして、配線溝に露出するビアホールの入り口の部分は、エッチングにより削られてテーパが形成される。   In the dual damascene method, a via hole is formed in an insulator layer, and then the insulator layer is etched to form a wiring groove. Then, the entrance portion of the via hole exposed in the wiring trench is shaved by etching to form a taper.

このビアホールのテーパ形状は、ビアホール内へ導電体を埋め込む際の埋め込み易さ、又は、ビアホール内に埋め込まれた導電体のストレスマイグレーション特性に影響を与える。   The tapered shape of the via hole affects the ease of embedding a conductor in the via hole or the stress migration characteristics of the conductor embedded in the via hole.

そこで、配線溝をエッチングにより形成する際には、ビアホールの入り口の部分のテーパを所望の形状に形成できるように制御できることが好ましい。   Therefore, when forming the wiring trench by etching, it is preferable that the taper at the entrance portion of the via hole can be controlled so as to be formed in a desired shape.

本明細書では、ビアホールの入り口のテーパ形状を制御できる半導体装置の製造方法を提供することを目的とする。   An object of the present specification is to provide a method of manufacturing a semiconductor device capable of controlling the tapered shape of the via hole entrance.

本明細書に開示する半導体装置の製造方法の一形態によれば、半導体基板上に形成された導電層上に絶縁体層を形成する工程と、上記絶縁体層を貫通するビアホールを形成する工程と、上記ビアホールの内部に第1レジスト層を形成する工程と、上記絶縁体層及び上記第1レジスト層上に、マスク層を形成する工程と、上記マスク層上に、第2レジスト層を形成する工程と、上記第2レジスト層に配線溝を形成するための開口部をパターニングする工程であって、上記ビアホールの真上の位置に近接する補正パターンを形成するように、第2レジスト層をパターニングする工程と、上記第2レジスト層をマスクとして、上記マスク層をエッチングする工程と、上記第2レジスト層を除去する工程と、上記マスク層をマスクとして、上記絶縁体層を深さ方向に途中までエッチングして、上記配線溝を形成する工程と、上記ビアホール内部の上記第1レジスト層を除去する工程と、上記ビアホール及び上記配線溝内に導電体を埋め込んで、上記導電層と接続する埋め込み配線を形成する工程と、を備える。   According to one embodiment of a method for manufacturing a semiconductor device disclosed in this specification, a step of forming an insulator layer on a conductive layer formed on a semiconductor substrate, and a step of forming a via hole penetrating the insulator layer Forming a first resist layer inside the via hole, forming a mask layer on the insulator layer and the first resist layer, and forming a second resist layer on the mask layer And a step of patterning an opening for forming a wiring groove in the second resist layer, wherein the second resist layer is formed so as to form a correction pattern close to a position directly above the via hole. A step of patterning, a step of etching the mask layer using the second resist layer as a mask, a step of removing the second resist layer, and the insulator using the mask layer as a mask Are etched halfway in the depth direction to form the wiring trench, to remove the first resist layer inside the via hole, and to embed a conductor in the via hole and the wiring trench, Forming a buried wiring connected to the conductive layer.

上述した本明細書に開示する半導体装置の製造方法の一形態によれば、ビアホールの入り口のテーパ形状を制御できる。   According to one embodiment of the method for manufacturing a semiconductor device disclosed in this specification, the tapered shape of the via hole entrance can be controlled.

本発明の目的及び効果は、特に請求項において指摘される構成要素及び組み合わせを用いることによって認識され且つ得られるだろう。   The objects and advantages of the invention will be realized and obtained by means of the elements and combinations particularly pointed out in the appended claims.

前述の一般的な説明及び後述の詳細な説明の両方は、例示的及び説明的なものであり、特許請求の範囲に記載されている本発明を制限するものではない。   Both the foregoing general description and the following detailed description are exemplary and explanatory and are not restrictive of the invention as claimed.

本明細書に開示する半導体装置の製造方法の一実施形態を用いて形成された半導体装置の一例を示す図である。It is a figure which shows an example of the semiconductor device formed using one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その1)を示す図である。It is a figure which shows the process (the 1) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その2)を示す図である。It is a figure which shows the process (the 2) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その3)を示す図である。It is a figure which shows the process (the 3) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その4)を示す図である。It is a figure which shows the process (the 4) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その5)を示す図である。It is a figure which shows the process (the 5) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その6)を示す図である。It is a figure which shows the process (the 6) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その7)を示す図である。It is a figure which shows the process (the 7) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その8)を示す図である。It is a figure which shows the process (the 8) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その9)を示す図である。It is a figure which shows the process (the 9) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その10)を示す図である。It is a figure which shows the process (the 10) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その11)を示す図である。It is a figure which shows the process (the 11) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の一実施形態の工程(その12)を示す図である。It is a figure which shows the process (the 12) of one Embodiment of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の変型例1を示す図である。It is a figure which shows the modification 1 of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の変型例2を示す図である。It is a figure which shows the modification 2 of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の変型例3を示す図である。It is a figure which shows the modification 3 of the manufacturing method of the semiconductor device disclosed to this specification. 本明細書に開示する半導体装置の製造方法の変型例4を示す図である。It is a figure which shows the modification 4 of the manufacturing method of the semiconductor device disclosed to this specification. (A)は、本明細書に開示する半導体装置の製造方法の変型例5を用いて形成された半導体装置を示す図であり、(B)は、配線の形成に用いられる補正パターンを示す図である。(A) is a figure which shows the semiconductor device formed using the modification 5 of the manufacturing method of the semiconductor device disclosed to this specification, (B) is a figure which shows the correction pattern used for formation of wiring. It is.

本明細書に開示する半導体装置の製造方法は、デュアルダマシン法を用いて、ビアホールと配線溝とを一緒に形成する。   In the method for manufacturing a semiconductor device disclosed in this specification, a via hole and a wiring trench are formed together by using a dual damascene method.

デュアルダマシン法では、絶縁体層にビアホールを形成した後、絶縁体層がエッチングされて配線溝が形成される。そして、配線溝に露出するビアホールの入り口の部分は、エッチングにより削られてテーパが形成される。   In the dual damascene method, a via hole is formed in an insulator layer, and then the insulator layer is etched to form a wiring groove. Then, the entrance portion of the via hole exposed in the wiring trench is shaved by etching to form a taper.

従って、ビアホールの入り口のテーパ形状は、配線溝のエッチング条件によって影響を受ける。   Therefore, the tapered shape of the via hole entrance is affected by the etching conditions of the wiring trench.

一方、配線溝には、例えば、信号を伝達する細い配線を形成する配線溝と、電力を供給するための幅の太い配線を形成する配線溝等とがある。ここで、配線の幅は、配線が延びる長手方向に対して直交する方向の寸法を意味する。   On the other hand, the wiring groove includes, for example, a wiring groove that forms a thin wiring for transmitting a signal and a wiring groove that forms a wiring having a large width for supplying power. Here, the width of the wiring means a dimension in a direction orthogonal to the longitudinal direction in which the wiring extends.

配線溝が、例えばドライエッチングされる場合、幅の太い配線溝内では、開口部が広いので、エッチングされる表面に供給されるエッチングガスの量が多いため、エッチング速度は速くなる。一方、幅の細い配線溝内では、開口部が狭いので、エッチングされる表面に供給されるエッチングガスの量が相対的に少ないので、エッチング速度は遅くなる。   When the wiring groove is dry-etched, for example, the opening is wide in the wide wiring groove, and the amount of etching gas supplied to the surface to be etched is large, so that the etching rate is increased. On the other hand, since the opening is narrow in the narrow wiring groove, the amount of etching gas supplied to the surface to be etched is relatively small, so that the etching rate is slow.

一般に、幅の細い配線溝と幅の太い配線溝とを同時にエッチングする場合のエッチング条件は、幅の細い配線溝を精度良く形成できるように選択され得る。   In general, the etching conditions for simultaneously etching a narrow wiring groove and a thick wiring groove can be selected so that a narrow wiring groove can be formed with high accuracy.

そして、エッチング条件が、幅の細い配線溝を精度良く形成できるように選択された場合、幅の太い配線溝に露出するビアホールの入り口の部分は、エッチングされる量が多くなるので、テーパが大きく形成されることになる。   When the etching conditions are selected so that narrow wiring grooves can be formed with high precision, the portion of the via hole entrance exposed in the thick wiring grooves is etched, so the taper is large. Will be formed.

そこで、エッチング条件が、幅の細い配線溝を精度良く形成できるように選択された場合でも、幅の太い配線溝に露出するビアホールの入り口のテーパが大きく形成されることを防止できることが求められる。   Therefore, even when the etching condition is selected so that a narrow wiring groove can be formed with high accuracy, it is required to prevent the taper at the entrance of the via hole exposed in the thick wiring groove from being formed.

本明細書に開示する半導体装置の製造方法は、このような問題を解決する方法を提供する。   The method for manufacturing a semiconductor device disclosed in this specification provides a method for solving such a problem.

以下、本明細書で開示する半導体装置の製造方法の好ましい実施形態を、図を参照して説明する。但し、本発明の技術範囲はそれらの実施形態に限定されず、特許請求の範囲に記載された発明とその均等物に及ぶものである。   Hereinafter, a preferred embodiment of a method for manufacturing a semiconductor device disclosed in this specification will be described with reference to the drawings. However, the technical scope of the present invention is not limited to these embodiments, but extends to the invention described in the claims and equivalents thereof.

図1は、本明細書に開示する半導体装置の製造方法の一実施形態を用いて形成された半導体装置の一例を示す図である。   FIG. 1 is a diagram illustrating an example of a semiconductor device formed using an embodiment of a method for manufacturing a semiconductor device disclosed in this specification.

半導体装置10は、半導体の基板11と、基板11上に形成された素子層12a、12bとを有する。基板11としては、例えば、シリコンウエハを用いることができる。素子層12a、12bは、例えば、トランジスタ、ダイオード等の素子を有する。   The semiconductor device 10 includes a semiconductor substrate 11 and element layers 12 a and 12 b formed on the substrate 11. For example, a silicon wafer can be used as the substrate 11. The element layers 12a and 12b include elements such as transistors and diodes, for example.

素子層12a、12b上には、基板11の上を覆うように第1絶縁体層13が配置される。   A first insulator layer 13 is disposed on the element layers 12a and 12b so as to cover the substrate 11.

第1絶縁体層13上には、メタル拡散防止層15を介して、第2絶縁体層16及び第3絶縁体層17が配置される。第2絶縁体層16は、例えば、誘電率が低いLow−k材料により形成される。   On the 1st insulator layer 13, the 2nd insulator layer 16 and the 3rd insulator layer 17 are arrange | positioned through the metal diffusion prevention layer 15. FIG. The second insulator layer 16 is made of, for example, a low-k material having a low dielectric constant.

素子層12a上には、プラグ14が配置される。プラグ14は、第1絶縁体層13内に配置される。プラグ14上には、導電層である第1配線層18が配置される。プラグ14は、第1配線層18と素子層12aとを電気的に接続する。第1配線層18は、第2絶縁体層16及び第3絶縁体層17内に配置される。   A plug 14 is disposed on the element layer 12a. The plug 14 is disposed in the first insulator layer 13. A first wiring layer 18 that is a conductive layer is disposed on the plug 14. The plug 14 electrically connects the first wiring layer 18 and the element layer 12a. The first wiring layer 18 is disposed in the second insulator layer 16 and the third insulator layer 17.

第3絶縁体層17上には、メタル拡散防止層19を介して、第4絶縁体層20及び第5絶縁体層21が配置される。第4絶縁体層20は、例えば、誘電率が低いLow−k材料により形成される。   A fourth insulator layer 20 and a fifth insulator layer 21 are disposed on the third insulator layer 17 with a metal diffusion prevention layer 19 interposed therebetween. For example, the fourth insulator layer 20 is formed of a low-k material having a low dielectric constant.

第1配線層18上には、ビアコンタクト25を介して、第2配線層26が配置される。ビアコンタクト25及び第2配線層26は、第4絶縁体層20内に形成されたビアホール22内及び第4絶縁体層20及び第5絶縁体層21に形成された配線溝23内に、導電体24が埋め込まれて形成される。ビアホール22の断面は、円形を有する。   A second wiring layer 26 is disposed on the first wiring layer 18 via a via contact 25. The via contact 25 and the second wiring layer 26 are electrically connected in the via hole 22 formed in the fourth insulator layer 20 and in the wiring groove 23 formed in the fourth insulator layer 20 and the fifth insulator layer 21. The body 24 is formed by being embedded. The cross section of the via hole 22 has a circular shape.

第2配線層26は、ビアコンタクト25を介して、第1配線層18と電気的に接続する。   The second wiring layer 26 is electrically connected to the first wiring layer 18 via the via contact 25.

ビアホール22は、配線溝23との結合部にテーパ部22aを有する。テーパ部22aの形状は、ビアコンタクト25を形成する際に、導電体24をビアホール22内に導入する際の導入の容易性に影響を与える。また、テーパ部22aの形状は、ビアコンタクト25のストレスマイグレーション特性に影響を与える。   The via hole 22 has a taper portion 22 a at the coupling portion with the wiring groove 23. The shape of the tapered portion 22 a affects the ease of introduction when the conductor 24 is introduced into the via hole 22 when the via contact 25 is formed. Further, the shape of the tapered portion 22 a affects the stress migration characteristic of the via contact 25.

従って、テーパ部22aの形状は、上述した観点から、所望の形状を有するように形成されることが好ましい。   Accordingly, the tapered portion 22a is preferably formed to have a desired shape from the viewpoint described above.

また、上述したように、配線溝を形成する際のエッチング条件が、幅の細い配線溝を精度良く形成できるように選択された場合、幅の太い配線溝に露出するビアホールの入り口の部分は、エッチングされる量が多くなるので、テーパが大きく形成されることになる。   In addition, as described above, when the etching conditions for forming the wiring groove are selected so that the narrow wiring groove can be formed with high accuracy, the portion of the entrance of the via hole exposed in the thick wiring groove is Since the amount to be etched increases, the taper is formed large.

図1に示す第2配線層26は、幅の太い配線の例である。本明細書では、幅の太い配線は、配線の幅がビアホールの直径の2倍以上である配線を意味し、幅の細い配線は、配線の幅がビアホールの直径の2倍未満の配線を意味する。   The second wiring layer 26 shown in FIG. 1 is an example of a thick wiring. In this specification, a thick wiring means a wiring whose wiring width is twice or more the diameter of the via hole, and a thin wiring means a wiring whose wiring width is less than twice the diameter of the via hole. To do.

半導体装置10は、第4絶縁体層20及び第5絶縁体層21に形成された図示しない幅の細い配線層を有している。この図示しない幅の細い配線層は、第2配線層26と共に、デュアルダマシン法を用いて形成される。幅の太い配線である第2配線層26を形成する際には、配線溝23は、幅の細い配線溝を精度良く形成できるように選択されたエッチング条件を用いて形成される。   The semiconductor device 10 has a narrow wiring layer (not shown) formed on the fourth insulator layer 20 and the fifth insulator layer 21. This thin wiring layer (not shown) is formed using the dual damascene method together with the second wiring layer 26. When forming the second wiring layer 26 which is a thick wiring, the wiring groove 23 is formed using etching conditions selected so that a narrow wiring groove can be formed with high accuracy.

本明細書に開示する半導体装置の製造方法では、幅の太い配線溝に露出するビアホールの入り口の部分のエッチング条件を、幅の細い配線溝に近い状態になるように工夫して、テーパ部がエッチングされる量を低減する。詳しくは後述するが、図1において、ビアホール22の入り口の近傍に位置する凸部20aは、ビアホール22の入り口の部分のエッチング条件を幅の細い配線溝の時と近い状態にするように工夫した結果、生じたものである。   In the manufacturing method of the semiconductor device disclosed in this specification, the etching condition of the entrance portion of the via hole exposed in the wide wiring groove is devised so as to be close to the thin wiring groove, and the taper portion is formed. Reduce the amount etched. As will be described in detail later, in FIG. 1, the convex portion 20a located in the vicinity of the entrance of the via hole 22 is devised so that the etching condition of the entrance portion of the via hole 22 is close to that of the narrow wiring groove. As a result.

次に、図1に示す配線を有する半導体装置に関して、本明細書に開示する半導体装置の製造方法の一実施形態を、図面を参照して以下に説明する。   Next, one embodiment of a method for manufacturing a semiconductor device disclosed in this specification will be described below with reference to the drawings with respect to the semiconductor device having the wiring illustrated in FIG.

まず、図2に示すように、基板11上に素子層12a、12b及びプラグ14及び第1配線層18を備えた構造が形成される。第1絶縁体層13は、例えば、SiOにより形成される。メタル拡散防止層15は、例えば、厚さを30nmとして、SiCにより形成される。第2絶縁体層16は、例えば、厚さを200nmとして、SiOCにより形成される。第3絶縁体層17は、例えば、厚さを100nmとして、SiOにより形成される。プラグ14は、例えば、タングステンにより形成される。第1配線層18は、例えば、銅により形成される。 First, as shown in FIG. 2, a structure including element layers 12 a and 12 b, a plug 14, and a first wiring layer 18 is formed on a substrate 11. The first insulator layer 13 is formed by, for example, SiO 2. The metal diffusion preventing layer 15 is formed of SiC with a thickness of 30 nm, for example. The second insulator layer 16 is formed of SiOC with a thickness of 200 nm, for example. The third insulator layer 17 is formed of, for example, SiO 2 with a thickness of 100 nm. The plug 14 is made of, for example, tungsten. The first wiring layer 18 is made of, for example, copper.

次に、図3に示すように、第1配線層18及び第3絶縁体層17上に、メタル拡散防止層19と、第4絶縁体層20と、第5絶縁体層21と、BARC(Bottom Anti Reflective Coating)層30とが、順番に形成される。   Next, as shown in FIG. 3, on the first wiring layer 18 and the third insulator layer 17, a metal diffusion prevention layer 19, a fourth insulator layer 20, a fifth insulator layer 21, and a BARC ( Bottom Anti Reflective Coating) layer 30 is formed in order.

各層は、例えば、プラズマCVD法を用いて形成される。   Each layer is formed using, for example, a plasma CVD method.

メタル拡散防止層19は、例えば、厚さを50nmとして、SiCにより形成される。第4絶縁体層20は、例えば、厚さを400nmとして、SiOCにより形成される。第5絶縁体層21は、例えば、厚さを100nmとして、SiOにより形成される。BARC層30は、例えば、厚さを50nmとして、SiNにより形成される。 The metal diffusion preventing layer 19 is made of SiC, for example, with a thickness of 50 nm. For example, the fourth insulator layer 20 is formed of SiOC with a thickness of 400 nm. For example, the fifth insulator layer 21 is formed of SiO 2 with a thickness of 100 nm. The BARC layer 30 is made of SiN with a thickness of 50 nm, for example.

次に、図4に示すように、BARC層30上に、第1レジスト層31が形成される。そして、第1レジスト層31は、フォトリソグラフィー法を用いて、ビアホールを形成するようにパターニングされる。   Next, as shown in FIG. 4, a first resist layer 31 is formed on the BARC layer 30. Then, the first resist layer 31 is patterned to form a via hole using a photolithography method.

次に、図5に示すように、パターニングされた第1レジスト層31を用いて、第4絶縁体層20及び第5絶縁体層21及びBARC層30をエッチングして、第4絶縁体層20及び第5絶縁体層21及びBARC層30を貫通するビアホール22が形成される。このエッチング条件としては、メタル拡散防止層19よりも第4絶縁体層20をエッチングするエッチング速度が高い選択性を有する条件を用いることが好ましい。ビアホール22の底には、メタル拡散防止層19が露出する。そして、第1レジスト層31が除去される。   Next, as shown in FIG. 5, the fourth insulator layer 20, the fifth insulator layer 21, and the BARC layer 30 are etched using the patterned first resist layer 31, so that the fourth insulator layer 20 A via hole 22 penetrating the fifth insulator layer 21 and the BARC layer 30 is formed. As this etching condition, it is preferable to use a condition that has a higher etching rate for etching the fourth insulator layer 20 than the metal diffusion preventing layer 19. The metal diffusion preventing layer 19 is exposed at the bottom of the via hole 22. Then, the first resist layer 31 is removed.

次に、図6に示すように、第2レジスト層32が、ビアホール22内に埋め込まれると共にBARC層30上に形成される。第2レジスト層32は、例えば、スピンコート法を用いて、樹脂により形成される。BARC層30上の第2レジスト層32の厚さは、例えば100nmとすることができる。   Next, as shown in FIG. 6, a second resist layer 32 is embedded in the via hole 22 and formed on the BARC layer 30. The second resist layer 32 is formed of a resin using, for example, a spin coat method. The thickness of the second resist layer 32 on the BARC layer 30 can be set to 100 nm, for example.

そして、第2レジスト層32上に、マスク層33が形成される。マスク層33は、例えば、プラズマCVD法を用いて形成される。マスク層33は、例えば、厚さを100nmとして、SiOにより形成される。 Then, a mask layer 33 is formed on the second resist layer 32. The mask layer 33 is formed using, for example, a plasma CVD method. The mask layer 33 is formed of SiO 2 with a thickness of 100 nm, for example.

そして、マスク層33上に、第3レジスト層34が形成される。   Then, the third resist layer 34 is formed on the mask layer 33.

次に、図7に示すように、フォトリソグラフィー法を用いて、ビアホール22の位置に合わせて第3レジスト層34がパターニングされて、配線溝を形成するための開口部35が第3レジスト層34に形成される。パターニングされた第3レジスト層34は、第2配線層26の配線パターン34bを有する。   Next, as shown in FIG. 7, the third resist layer 34 is patterned in accordance with the position of the via hole 22 using a photolithography method, and an opening 35 for forming a wiring groove is formed in the third resist layer 34. Formed. The patterned third resist layer 34 has a wiring pattern 34 b of the second wiring layer 26.

ここで、図8に示すように、第3レジスト層34は、ビアホール22の真上の位置に近接する補正パターン34aが形成されるように、パターニングされる。補正パターン34aは、ビアホール22に対応するマスク層33の位置Pに近接して、第3レジスト層34に形成される。図7は、図8のX−X線断面図である。   Here, as shown in FIG. 8, the third resist layer 34 is patterned so that a correction pattern 34 a close to the position directly above the via hole 22 is formed. The correction pattern 34 a is formed in the third resist layer 34 in the vicinity of the position P of the mask layer 33 corresponding to the via hole 22. 7 is a cross-sectional view taken along line XX in FIG.

将来、第4絶縁体層20がエッチングされて配線溝23が形成される際に、補正パターン34aの下に位置していた第4絶縁体層20の部分が凸部として残るので、この凸部によりビアホール22が位置する部分に対してエッチングガスの拡散が抑制される。その結果、ビアホール22の入り口の部分のエッチング条件を、幅の細い配線溝の時と近い状態にすることができる。   In the future, when the fourth insulator layer 20 is etched to form the wiring groove 23, the portion of the fourth insulator layer 20 located under the correction pattern 34a remains as a protrusion. This suppresses the diffusion of the etching gas to the portion where the via hole 22 is located. As a result, the etching conditions at the entrance of the via hole 22 can be brought into a state close to that of a narrow wiring trench.

補正パターン34aの幅Wは、ビアホール22の直径の0.5〜1.2倍、特に0.7〜0.9倍、更には約0.8倍であることが好ましい。ここで、補正パターン34aの幅は、補正パターン34aにおけるビアホール22の動径方向Rの寸法を意味する。   The width W of the correction pattern 34a is preferably 0.5 to 1.2 times, particularly 0.7 to 0.9 times, more preferably about 0.8 times the diameter of the via hole 22. Here, the width of the correction pattern 34a means the dimension in the radial direction R of the via hole 22 in the correction pattern 34a.

補正パターン34aの幅がビアホール22の直径の0.5倍よりも小さいと、補正パターン34aの下に位置している第4絶縁体層20の部分が凸部として残る量が小さくなり、ビアホール22が位置する部分に対してエッチングガスの拡散を十分に抑制できなくなる。   If the width of the correction pattern 34a is smaller than 0.5 times the diameter of the via hole 22, the amount of the portion of the fourth insulator layer 20 located under the correction pattern 34a remaining as a convex portion is reduced, and the via hole 22 is reduced. The diffusion of the etching gas cannot be sufficiently suppressed with respect to the portion where is located.

一方、補正パターン34aの幅がビアホール22の直径の1.2倍よりも大きいと、補正パターン34aの下に位置している第4絶縁体層20の部分が凸部として残る量が大きくなり、第2配線層26が断線するおそれがある。   On the other hand, when the width of the correction pattern 34a is larger than 1.2 times the diameter of the via hole 22, the amount of the portion of the fourth insulator layer 20 located under the correction pattern 34a remaining as a convex portion increases. The second wiring layer 26 may be disconnected.

補正パターン34aと、ビアホール22の真上に対応するマスク層33の位置Pとの距離Lは、ビアホール22の直径の半分以下であることが好ましい。補正パターン34aと位置Pとの距離Lが、ビアホール22の直径の半分よりも大きいと、ビアホール22が位置する部分に対してエッチングガスの拡散を十分に抑制できなくなるおそれがある。補正パターン34aは、位置Pに隣接して形成されても良い。   The distance L between the correction pattern 34 a and the position P of the mask layer 33 corresponding to the position immediately above the via hole 22 is preferably less than or equal to half the diameter of the via hole 22. If the distance L between the correction pattern 34a and the position P is larger than half the diameter of the via hole 22, there is a possibility that the diffusion of the etching gas cannot be sufficiently suppressed with respect to the portion where the via hole 22 is located. The correction pattern 34a may be formed adjacent to the position P.

配線パターン34bは、太い配線溝を形成するためのパターンなので、細い配線溝を形成する場合よりも大きな寸法を有する。そこで、配線溝23の大きさが、即ち配線パターン34bの大きさが、所定の寸法以上の場合に、補正パターン34aが形成される。また、補正パターン34aの寸法又は形状は、配線パターン34bの寸法に応じて設定され得る。一方、細い配線溝を形成する配線パターンの場合には、補正パターンは形成されない。   Since the wiring pattern 34b is a pattern for forming a thick wiring groove, the wiring pattern 34b has a size larger than that in the case of forming a thin wiring groove. Therefore, the correction pattern 34a is formed when the size of the wiring groove 23, that is, the size of the wiring pattern 34b is equal to or larger than a predetermined dimension. Further, the dimension or shape of the correction pattern 34a can be set according to the dimension of the wiring pattern 34b. On the other hand, in the case of a wiring pattern that forms a thin wiring groove, a correction pattern is not formed.

次に、図9に示すように、パターニングされた第3レジスト層34をマスクとして、マスク層33がエッチングされて、第2レジスト層32が露出する。そして、第3レジスト層34が除去される。補正パターン34aの下に位置していたマスク層33の部分は、凸部33aとして第2レジスト層32上に残る。   Next, as shown in FIG. 9, the mask layer 33 is etched using the patterned third resist layer 34 as a mask, and the second resist layer 32 is exposed. Then, the third resist layer 34 is removed. The portion of the mask layer 33 located under the correction pattern 34a remains on the second resist layer 32 as a convex portion 33a.

次に、図10に示すように、エッチングされたマスク層33をマスクとして、第2レジスト層32がエッチングされて、開口部35にBARC層30が露出する。エッチングガスとしては、例えば、Oガスを用いることができる。第2レジスト層32は、ビアホール22内に第2レジスト層32の一部が残るようにエッチングされることが好ましい。ビアホール22内に残る第2レジスト層32の厚さは、例えば、200nmとすることができる。また、開口部35には、凸部33aの下に位置していた第2レジスト層32の部分32aが、BARC層30上に残る。 Next, as shown in FIG. 10, the second resist layer 32 is etched using the etched mask layer 33 as a mask, and the BARC layer 30 is exposed in the opening 35. As the etching gas, for example, O 2 gas can be used. The second resist layer 32 is preferably etched so that a part of the second resist layer 32 remains in the via hole 22. The thickness of the second resist layer 32 remaining in the via hole 22 can be set to 200 nm, for example. In the opening 35, the portion 32a of the second resist layer 32 located under the convex portion 33a remains on the BARC layer 30.

次に、図11及び図12に示すように、エッチングされたマスク層33をマスクとして、BARC層30及び第5絶縁体層21をエッチングすると共に、第4絶縁体層20を深さ方向に途中までエッチングされる。第4絶縁体層20がエッチングされる深さは、第2配線層26の厚さに応じて決定される。第4絶縁体層20がエッチングされる深さとしては、例えば、200nmとすることができる。   Next, as shown in FIGS. 11 and 12, using the etched mask layer 33 as a mask, the BARC layer 30 and the fifth insulator layer 21 are etched, and the fourth insulator layer 20 is halfway in the depth direction. Etched until. The depth to which the fourth insulator layer 20 is etched is determined according to the thickness of the second wiring layer 26. The depth at which the fourth insulator layer 20 is etched can be, for example, 200 nm.

図12は、第4絶縁体層20が所定の深さまでエッチングされた状態を示している。図11は、第4絶縁体層20が所定の深さまでエッチングされる途中の状態を示している。   FIG. 12 shows a state in which the fourth insulator layer 20 is etched to a predetermined depth. FIG. 11 shows a state in the middle of etching the fourth insulator layer 20 to a predetermined depth.

図11に示すように、補正パターン34aの下に位置していたマスク層33の部分である凸部33a及び凸部33aの下に位置していた第2レジスト層32の部分32aは、このエッチングにより除去される。しかし、凸部33a及び凸部33aの下に位置していた第2レジスト層32の部分32aは、その下に位置している第4絶縁体層20の部分のエッチングを遅らせる。従って、補正パターン34aの下に位置していた第4絶縁体層20の部分は、補正パターン34aの下に位置していない第4絶縁体層20の部分よりも浅くエッチングされるので、開口部35内に突出する凸部20aが形成される。   As shown in FIG. 11, the convex portion 33a that is the portion of the mask layer 33 located under the correction pattern 34a and the portion 32a of the second resist layer 32 that is located under the convex portion 33a are etched. Is removed. However, the convex portion 33a and the portion 32a of the second resist layer 32 located under the convex portion 33a delay the etching of the portion of the fourth insulator layer 20 located under the convex portion 33a. Accordingly, the portion of the fourth insulator layer 20 located under the correction pattern 34a is etched shallower than the portion of the fourth insulator layer 20 not located under the correction pattern 34a. A projecting portion 20 a that projects into 35 is formed.

開口部35において、ビアホール22の入り口の部分は、凸部20aと開口部35の一方の壁面とに囲まれており、幅の細い配線溝に露出しているのと同様の状態となっている。凸部20aは、ビアホール22の入り口の部分に対してエッチングガスの拡散を抑制する。その結果、ビアホール22の入り口の部分のエッチング速度を、凸部20aがない時と比べて低減できる。従って、補正パターン34aの寸法又は形状を調整することにより、エッチング条件を変更せずに、ビアホール22の入り口のテーパ部22aの形状を制御することができる。   In the opening portion 35, the entrance portion of the via hole 22 is surrounded by the convex portion 20 a and one wall surface of the opening portion 35, and is in the same state as being exposed in the narrow wiring groove. . The convex portion 20 a suppresses the diffusion of the etching gas to the entrance portion of the via hole 22. As a result, the etching rate of the entrance portion of the via hole 22 can be reduced as compared with the case where there is no protrusion 20a. Therefore, by adjusting the size or shape of the correction pattern 34a, the shape of the tapered portion 22a at the entrance of the via hole 22 can be controlled without changing the etching conditions.

図12に示すように、開口部35のエッチングが進むのと共に、凸部20aもエッチングされて、凸部20aの高さが低くなる。そのため、配線溝23内に導電体を埋め込んだ時には、凸部20aが配線層の導電性を妨害することはない。また、マスク層33は、このエッチングにより除去される。   As shown in FIG. 12, as the etching of the opening 35 proceeds, the convex portion 20a is also etched, and the height of the convex portion 20a is lowered. Therefore, when the conductor is embedded in the wiring groove 23, the convex portion 20a does not disturb the conductivity of the wiring layer. The mask layer 33 is removed by this etching.

次に、図13に示すように、エッチングにより、BARC層30上の第2レジスト層32と、ビアホール22内部の第2レジスト層32とが除去される。このエッチングには、O及びCFガスを用いたプラズマエッチングを用いることができる。なお、マスク層33が第2レジスト層32上に残っている時には、このエッチングにより、マスク層33が除去される。 Next, as shown in FIG. 13, the second resist layer 32 on the BARC layer 30 and the second resist layer 32 inside the via hole 22 are removed by etching. For this etching, plasma etching using O 2 and CF 4 gas can be used. When the mask layer 33 remains on the second resist layer 32, the mask layer 33 is removed by this etching.

続けて、第5絶縁体層21上のBARC層30と、ビアホール22に露出しているメタル拡散防止層19の部分とが、エッチングにより除去されて、配線溝23が形成される。   Subsequently, the BARC layer 30 on the fifth insulator layer 21 and the portion of the metal diffusion prevention layer 19 exposed in the via hole 22 are removed by etching to form a wiring groove 23.

そして、ビアホール22及び配線溝23内に、図示しないシード層が形成される。シード層は、例えば、厚さが25nmのTaと厚さが100nmとを用いて形成される。また、シード層を形成する前に、ビアホール22及び配線溝23内を、Hプラズマ、Hアニールを用いて前処理しても良い。 A seed layer (not shown) is formed in the via hole 22 and the wiring groove 23. The seed layer is formed using, for example, Ta having a thickness of 25 nm and a thickness of 100 nm. In addition, before forming the seed layer, the via hole 22 and the wiring groove 23 may be pretreated using H 2 plasma or H 2 annealing.

次に、ビアホール22及び配線溝23内に、導電体24が埋め込まれる。導電体24を埋め込むには、例えば、電界メッキ法を用いることができる。導電体24としては、例えば銅、アルミニウム、銀等を用いることができる。そして、化学機械研磨法を用いて、第5絶縁体層21が露出するまで余分な導電体24を研磨して、第1配線層18と接続する埋め込み配線である第2配線層26が形成される。このようにして、図1に示すように、第2配線層26を有する半導体装置10が形成される。   Next, a conductor 24 is embedded in the via hole 22 and the wiring groove 23. To embed the conductor 24, for example, an electroplating method can be used. As the conductor 24, for example, copper, aluminum, silver or the like can be used. Then, by using a chemical mechanical polishing method, the excess conductor 24 is polished until the fifth insulator layer 21 is exposed, and a second wiring layer 26 that is an embedded wiring connected to the first wiring layer 18 is formed. The In this way, the semiconductor device 10 having the second wiring layer 26 is formed as shown in FIG.

上述した本実施形態の半導体装置の製造方法によれば、補正パターン34aの寸法又は形状を調整することにより、エッチング条件を変更せずに、ビアホール22の入り口のテーパ部22aの形状を制御することができる。   According to the manufacturing method of the semiconductor device of the present embodiment described above, the shape or shape of the tapered portion 22a at the entrance of the via hole 22 is controlled without changing the etching conditions by adjusting the size or shape of the correction pattern 34a. Can do.

次に、上述した本実施形態の半導体装置の製造方法の変型例を、図面を参照して、以下に説明する。   Next, a modified example of the manufacturing method of the semiconductor device of the present embodiment described above will be described below with reference to the drawings.

図14は、本明細書に開示する半導体装置の製造方法の変型例1を示す図である。   FIG. 14 is a diagram illustrating a first modification of the method for manufacturing a semiconductor device disclosed in this specification.

図14に示すように、変型例1の図8に示す工程では、補正パターン34aが、ビアホール22の真上の位置に対応するマスク層33の位置Pを連続して囲むように形成される。   As shown in FIG. 14, in the process shown in FIG. 8 of the first modification, the correction pattern 34 a is formed so as to continuously surround the position P of the mask layer 33 corresponding to the position directly above the via hole 22.

そして、変型例1の図11及び図12に示す工程では、補正パターン34aにより形成される凸部20aがビアホール22の入り口を囲むように形成されるので、ビアホール22の入り口の部分に対してエッチングガスの拡散を更に抑制することができる。   In the process shown in FIGS. 11 and 12 of the modified example 1, since the convex portion 20a formed by the correction pattern 34a is formed so as to surround the entrance of the via hole 22, etching is performed on the entrance portion of the via hole 22. Gas diffusion can be further suppressed.

図15は、本明細書に開示する半導体装置の製造方法の変型例2を示す図である。   FIG. 15 is a diagram illustrating a second modification example of the method for manufacturing a semiconductor device disclosed in this specification.

図15に示すように、変型例2の図8に示す工程では、4つの補正パターン34aが、ビアホール22の真上の位置に対応するマスク層33の位置Pの四方を囲むように形成される。   As shown in FIG. 15, in the process shown in FIG. 8 of the modified example 2, four correction patterns 34 a are formed so as to surround the four sides of the position P of the mask layer 33 corresponding to the position directly above the via hole 22. .

変形例2も、上述した変形例1と同様の効果を奏する。   Modification 2 also has the same effect as Modification 1 described above.

図16は、本明細書に開示する半導体装置の製造方法の変型例3を示す図である。   FIG. 16 is a diagram illustrating a third modification of the method for manufacturing a semiconductor device disclosed in this specification.

変型例3の図5に示す工程では、3つのビアホール22が形成される。   In the process shown in FIG. 5 of the modified example 3, three via holes 22 are formed.

そして、図16に示すように、変型例3の図8に示す工程では、補正パターン34aが、3つのビアホール22の真上の位置に対応するマスク層33の位置Pを、連続して囲むように形成される。   Then, as shown in FIG. 16, in the process shown in FIG. 8 of the modified example 3, the correction pattern 34 a continuously surrounds the position P of the mask layer 33 corresponding to the position immediately above the three via holes 22. Formed.

そして、変型例3の図11及び図12に示す工程では、補正パターン34aにより形成される凸部20aが3つのビアホール22の入り口を囲むように形成される。従って、3つのビアホール22の入り口の部分は、幅の細い配線溝に露出しているのと近い状態となるので、ビアホール22の入り口の部分に対してエッチングガスの拡散を抑制することができる。   11 and 12 of the modified example 3, the convex portion 20a formed by the correction pattern 34a is formed so as to surround the entrances of the three via holes 22. Accordingly, the entrance portions of the three via holes 22 are close to being exposed in the narrow wiring grooves, so that the diffusion of the etching gas can be suppressed with respect to the entrance portions of the via holes 22.

このように、複数のビアホールが配置される場合には、補正パターン34aが、複数のビアホール22の真上の位置に対応するマスク層33の位置Pを囲むように形成されても良い。   Thus, when a plurality of via holes are arranged, the correction pattern 34 a may be formed so as to surround the position P of the mask layer 33 corresponding to the position directly above the plurality of via holes 22.

図17は、本明細書に開示する半導体装置の製造方法の変型例4を示す図である。   FIG. 17 is a diagram illustrating a fourth modification of the method for manufacturing a semiconductor device disclosed in this specification.

変型例4の図5に示す工程では、複数のビアホール22が形成される。   In the process shown in FIG. 5 of Modification Example 4, a plurality of via holes 22 are formed.

そして、図17に示すように、変型例4の図8に示す工程では、補正パターン34aが、複数のビアホール22の真上の位置に対応するマスク層33の位置Pそれぞれに近接して形成される。また、変型例4の図8に示す工程では、図17に示すように、複数の補正パターン34aが、ビアホール22の真上の位置に対応するマスク層33の位置以外にも、周期的に形成される。   Then, as shown in FIG. 17, in the process shown in FIG. 8 of Modification Example 4, the correction pattern 34 a is formed close to each position P of the mask layer 33 corresponding to the position directly above the plurality of via holes 22. The Further, in the step shown in FIG. 8 of the modified example 4, as shown in FIG. 17, a plurality of correction patterns 34a are periodically formed in addition to the position of the mask layer 33 corresponding to the position directly above the via hole 22. Is done.

変型例4の図11及び図12に示す工程では、補正パターン34aにより形成される凸部20aがビアホール22の入り口に近接して形成されるので、ビアホール22の入り口の部分に対してエッチングガスの拡散をより抑制することができる。   In the process shown in FIGS. 11 and 12 of the modified example 4, since the convex portion 20a formed by the correction pattern 34a is formed close to the entrance of the via hole 22, the etching gas is applied to the entrance portion of the via hole 22. Diffusion can be further suppressed.

また、変型例4の図11及び図12に示す工程では、周期的に配置された補正パターン34aにより形成される凸部20aと凸部20aとによって挟まれた領域のエッチングは、幅の細い配線溝内のエッチング状態に近づく。従って、配線溝内の全体が、幅の細い配線溝内のエッチング条件でエッチングされることになる。   Further, in the process shown in FIGS. 11 and 12 of the modified example 4, the etching of the region sandwiched between the convex portions 20a and the convex portions 20a formed by the periodically arranged correction patterns 34a is performed with a narrow wiring width. It approaches the etching state in the groove. Therefore, the entire wiring trench is etched under the etching conditions in the narrow wiring trench.

このように、補正パターン34aを、ビアホール22の真上の位置に対応するマスク層33の位置以外に形成することにより、配線溝内のエッチング条件を局所的又は全体的に制御することができる。   In this way, by forming the correction pattern 34a other than the position of the mask layer 33 corresponding to the position directly above the via hole 22, the etching conditions in the wiring trench can be controlled locally or entirely.

図18(A)は、本明細書に開示する半導体装置の製造方法の変型例5を用いて形成された半導体装置を示す図であり、図18(B)は、配線の形成に用いられる補正パターンを示す図である。   FIG. 18A is a diagram illustrating a semiconductor device formed by using Modification Example 5 of the semiconductor device manufacturing method disclosed in this specification, and FIG. 18B is a diagram illustrating a correction used for forming a wiring. It is a figure which shows a pattern.

図18(A)に示す半導体装置50は、3つの第1配線層18a、18b、18cを有する。3つの第1配線層18a、18b、18cは、第2絶縁体層16及び第3絶縁体層17内に間隔を空けて配置される。   A semiconductor device 50 shown in FIG. 18A includes three first wiring layers 18a, 18b, and 18c. The three first wiring layers 18 a, 18 b and 18 c are arranged in the second insulator layer 16 and the third insulator layer 17 with a space therebetween.

第1配線層18aは、上述した実施形態と同様に、ビアコンタクト25を介して、第2配線層26と電気的に接続する。   The first wiring layer 18a is electrically connected to the second wiring layer 26 via the via contact 25 as in the above-described embodiment.

第1配線層18cは、ビアコンタクト28を介して、第2配線層26と電気的に接続する。また、第1配線層18cは、プラグ14bを介して、素子層12bと電気的に接続する。   The first wiring layer 18 c is electrically connected to the second wiring layer 26 via the via contact 28. The first wiring layer 18c is electrically connected to the element layer 12b through the plug 14b.

ここで、ビアホール22のテーパ部22aが、図18(A)の実線Tで示すように大きく形成された場合、ビアコンタクト25と第1配線層18bとの距離が近づくので、短絡が生じるおそれがある。ここで、第1配線層18aと第1配線層18bとは、異なる電位で用いられるとする。   Here, when the tapered portion 22a of the via hole 22 is formed large as shown by the solid line T in FIG. 18A, the distance between the via contact 25 and the first wiring layer 18b becomes closer, and thus a short circuit may occur. is there. Here, it is assumed that the first wiring layer 18a and the first wiring layer 18b are used at different potentials.

そこで、図18(B)に示すように、変型例5の図5に示す工程では、ビアホール22の真上の位置に対応するマスク層33の位置Pに近接して、位置Pに対して第1配線層18b側の部分に補正パターン34aが形成される。   Therefore, as shown in FIG. 18B, in the step shown in FIG. 5 of the modified example 5, the position P is close to the position P of the mask layer 33 corresponding to the position directly above the via hole 22. A correction pattern 34a is formed in a portion on the one wiring layer 18b side.

変形例5の図11及び図12に示す工程では、補正パターン34aにより形成される凸部20aが、エッチングガスの拡散を抑制して、ビアホール22のテーパ部22aが大きく形成されることを防止する。   In the process shown in FIGS. 11 and 12 of the modified example 5, the convex portion 20a formed by the correction pattern 34a suppresses the diffusion of the etching gas and prevents the tapered portion 22a of the via hole 22 from being formed large. .

ここで、ビアコンタクト25と第1配線層18bとの短絡を防止するために、補正パターン34aを形成する必要性の有無の判断基準として、ビアホール22と第1配線層18bとの間の距離を用いることができる。   Here, in order to prevent a short circuit between the via contact 25 and the first wiring layer 18b, the distance between the via hole 22 and the first wiring layer 18b is used as a criterion for determining the necessity of forming the correction pattern 34a. Can be used.

図18(B)に示すように、平面視して、ビアホール22と第1配線層18bとの距離をL1とする。この距離L1が所定の基準値よりも小さい場合には、補正パターン34aを形成すると判断する。   As shown in FIG. 18B, the distance between the via hole 22 and the first wiring layer 18b is L1 in plan view. When the distance L1 is smaller than a predetermined reference value, it is determined that the correction pattern 34a is formed.

一方、図18(B)に示すように、ビアホール27と第1配線層18bとの距離L2が、所定の基準値よりも大きい場合には、ビアホール27の真上の位置に対応するマスク層33の位置Qに近接して、位置Qに対して第1配線層18b側の部分に補正パターンを形成しなくて良いと判断する。   On the other hand, as shown in FIG. 18B, when the distance L2 between the via hole 27 and the first wiring layer 18b is larger than a predetermined reference value, the mask layer 33 corresponding to the position directly above the via hole 27. It is determined that it is not necessary to form a correction pattern in a portion on the first wiring layer 18b side of the position Q in the vicinity of the position Q.

本発明では、上述した実施形態の配線及び半導体装置の製造方法は、本発明の趣旨を逸脱しない限り適宜変更が可能である。また、一の実施形態が有する構成要件は、他の実施形態にも適宜適用することができる。   In the present invention, the wiring and the semiconductor device manufacturing method of the above-described embodiments can be appropriately changed without departing from the gist of the present invention. In addition, the configuration requirements of one embodiment can be applied to other embodiments as appropriate.

ここで述べられた全ての例及び条件付きの言葉は、読者が、発明者によって寄与された発明及び概念を技術を深めて理解することを助けるための教育的な目的を意図する。ここで述べられた全ての例及び条件付きの言葉は、そのような具体的に述べられた例及び条件に限定されることなく解釈されるべきである。また、明細書のそのような例示の機構は、本発明の優越性及び劣等性を示すこととは関係しない。本発明の実施形態は詳細に説明されているが、その様々な変更、置き換え又は修正が本発明の精神及び範囲を逸脱しない限り行われ得ることが理解されるべきである。   All examples and conditional words mentioned herein are intended for educational purposes to help the reader deepen and understand the inventions and concepts contributed by the inventor. All examples and conditional words mentioned herein are to be construed without limitation to such specifically stated examples and conditions. Also, such exemplary mechanisms in the specification are not related to showing the superiority and inferiority of the present invention. While embodiments of the present invention have been described in detail, it should be understood that various changes, substitutions or modifications can be made without departing from the spirit and scope of the invention.

10 半導体装置
11 基板
12a、12b 素子層
13 第1絶縁体層
14 プラグ
15 メタル拡散防止層
16 第2絶縁体層
17 第3絶縁体層
18 第1配線層
19 メタル拡散防止層
20 第4絶縁体層
20a 凸部
21 第5絶縁体層
21a 凸部
22 ビアホール(ビア)
22a テーパ部
23 配線溝
24 導電体
25 ビアコンタクト
26 第2配線層
30 BARC層
31 第1レジスト層
32 第2レジスト層(第1レジスト層)
33 マスク層
33a 凸部
34 第3レジスト層(第2レジスト層)
34a 補正パターン
34b 配線パターン
35 開口部
DESCRIPTION OF SYMBOLS 10 Semiconductor device 11 Board | substrate 12a, 12b Element layer 13 1st insulator layer 14 Plug 15 Metal diffusion prevention layer 16 2nd insulator layer 17 3rd insulator layer 18 1st wiring layer 19 Metal diffusion prevention layer 20 4th insulator Layer 20a Convex part 21 Fifth insulator layer 21a Convex part 22 Via hole (via)
22a taper portion 23 wiring groove 24 conductor 25 via contact 26 second wiring layer 30 BARC layer 31 first resist layer 32 second resist layer (first resist layer)
33 mask layer 33a convex portion 34 third resist layer (second resist layer)
34a Correction pattern 34b Wiring pattern 35 Opening

Claims (8)

半導体基板上に形成された導電層上に絶縁体層を形成する工程と、
前記絶縁体層を貫通するビアホールを形成する工程と、
前記ビアホールの内部に第1レジスト層を形成する工程と、
前記絶縁体層及び前記第1レジスト層上に、マスク層を形成する工程と、
前記マスク層上に、第2レジスト層を形成する工程と、
前記第2レジスト層に配線溝を形成するための開口部をパターニングする工程であって、前記ビアホールの真上の位置に近接する補正パターンを形成するように、第2レジスト層をパターニングする工程と、
前記第2レジスト層をマスクとして、前記マスク層をエッチングする工程と、
前記第2レジスト層を除去する工程と、
前記マスク層をマスクとして、前記絶縁体層を深さ方向に途中までエッチングして、前記配線溝を形成する工程であって、前記補正パターンの下に位置していた前記マスク層の部分を除去し、且つ、前記補正パターンの下に位置していた前記絶縁体層の部分を、前記補正パターンの下に位置していない前記絶縁体層の部分よりも浅くエッチングする工程と、
前記ビアホール内部の前記第1レジスト層を除去する工程と、
前記ビアホール及び前記配線溝内に導電体を埋め込んで、前記導電層と接続する埋め込み配線を形成する工程と、
を備えることを特徴とする半導体装置の製造方法。
Forming an insulator layer on a conductive layer formed on a semiconductor substrate;
Forming a via hole penetrating the insulator layer;
Forming a first resist layer inside the via hole;
Forming a mask layer on the insulator layer and the first resist layer;
Forming a second resist layer on the mask layer;
Patterning an opening for forming a wiring groove in the second resist layer, patterning the second resist layer so as to form a correction pattern close to a position directly above the via hole; ,
Etching the mask layer using the second resist layer as a mask;
Removing the second resist layer;
Etching the insulator layer partway in the depth direction using the mask layer as a mask to form the wiring groove, and removing the portion of the mask layer located under the correction pattern And etching the portion of the insulator layer located under the correction pattern shallower than the portion of the insulator layer not located under the correction pattern ;
Removing the first resist layer inside the via hole;
A step of burying a conductor in the via hole and the wiring groove to form a buried wiring connected to the conductive layer;
A method for manufacturing a semiconductor device, comprising:
前記第2レジスト層をパターニングする工程は、前記第2レジスト層の開口部の大きさが所定の寸法以上の場合に、前記補正パターンを形成するように、第2レジスト層をパターニングする
ことを特徴とする請求項1に記載の半導体装置の製造方法。
The step of patterning the second resist layer is characterized by patterning the second resist layer so as to form the correction pattern when the size of the opening of the second resist layer is a predetermined dimension or more. A method for manufacturing a semiconductor device according to claim 1.
前記補正パターンの幅は、前記ビアの直径の0.5〜1.2倍であることを特徴とする請求項1又は2に記載の半導体装置の製造方法。 The width of the correction patterns, a method of manufacturing a semiconductor device according to claim 1 or 2, characterized in that 0.5 to 1.2 times the diameter of the via. 前記補正パターンと、前記ビアホールの真上の位置との距離は、前記ビアホールの直径の半分以下であることを特徴とする請求項1〜の何れか一項に記載の半導体装置の製造方法。 Wherein the correction pattern, the distance between the position just above the via hole, a manufacturing method of a semiconductor device according to any one of claim 1 to 3, characterized in that less than half of the diameter of the via hole. 前記第2レジスト層をパターニングする工程は、前記補正パターンを、前記ビアホール真上の位置を囲むように形成することを特徴とする請求項1〜の何れか一項に記載の半導体装置の製造方法。 Production of the second step of patterning the resist layer, the correction pattern, a semiconductor device according to any one of claim 1 to 4, characterized in that formed so as to surround the position of the via hole directly above Method. 前記ビアホールを形成する工程は、複数の前記ビアホールを形成し、
前記第2レジスト層をパターニングする工程は、前記補正パターンを、複数の前記ビアホールの真上の位置を囲むように形成する請求項1〜の何れか一項に記載の半導体装置の製造方法。
The step of forming the via hole forms a plurality of the via holes,
The second step of patterning the resist layer, the correction pattern, a method of manufacturing a semiconductor device according to any one of claim 1 to 4, formed so as to surround the position directly above the plurality of the via hole.
前記第2レジスト層をパターニングする工程は、前記ビアホールの真上の位置に近接する位置以外にも、前記補正パターンを形成する請求項1〜の何れか一項に記載の半導体装置の製造方法。 The second step of patterning the resist layer, besides a position close to a position directly over the via hole is also a method of manufacturing a semiconductor device according to any one of claim 1 to 6 forming the correction pattern . 前記補正パターンを周期的に形成する請求項に記載の半導体装置の製造方法。 The method for manufacturing a semiconductor device according to claim 7 , wherein the correction pattern is periodically formed.
JP2012201918A 2012-09-13 2012-09-13 Manufacturing method of semiconductor device Active JP5904070B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012201918A JP5904070B2 (en) 2012-09-13 2012-09-13 Manufacturing method of semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012201918A JP5904070B2 (en) 2012-09-13 2012-09-13 Manufacturing method of semiconductor device

Publications (2)

Publication Number Publication Date
JP2014056991A JP2014056991A (en) 2014-03-27
JP5904070B2 true JP5904070B2 (en) 2016-04-13

Family

ID=50614055

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012201918A Active JP5904070B2 (en) 2012-09-13 2012-09-13 Manufacturing method of semiconductor device

Country Status (1)

Country Link
JP (1) JP5904070B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102460076B1 (en) 2017-08-01 2022-10-28 삼성전자주식회사 Semiconductor device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3819670B2 (en) * 2000-04-14 2006-09-13 富士通株式会社 Semiconductor device having damascene wiring
JP2003218115A (en) * 2002-01-23 2003-07-31 Hitachi Ltd Wiring structure provided with via
JP3914493B2 (en) * 2002-11-27 2007-05-16 東京応化工業株式会社 Underlayer film forming material for multilayer resist process and wiring forming method using the same
JP2005191254A (en) * 2003-12-25 2005-07-14 Fujitsu Ltd Method of manufacturing semiconductor device
JP2005203672A (en) * 2004-01-19 2005-07-28 Sony Corp Method of manufacturing semiconductor device
JP4728153B2 (en) * 2006-03-20 2011-07-20 富士通セミコンダクター株式会社 Manufacturing method of semiconductor device
JP5640361B2 (en) * 2009-12-03 2014-12-17 富士通セミコンダクター株式会社 Manufacturing method of semiconductor device

Also Published As

Publication number Publication date
JP2014056991A (en) 2014-03-27

Similar Documents

Publication Publication Date Title
US7470630B1 (en) Approach to reduce parasitic capacitance from dummy fill
US9018092B2 (en) Encapsulated metal interconnect
JP2010080774A (en) Semiconductor device
JP2009135172A (en) Method of manufacturing semiconductor device, and semiconductor device
JP2011204750A (en) Method of manufacturing semiconductor device
KR100739252B1 (en) Method of manufacturing a semiconductor device
US7087350B2 (en) Method for combining via patterns into a single mask
KR100739975B1 (en) Method of manufacturing a semiconductor device
JP4634180B2 (en) Semiconductor device and manufacturing method thereof
JP5904070B2 (en) Manufacturing method of semiconductor device
JP2013046006A (en) Semiconductor device and method of manufacturing the same
KR20100109173A (en) Method for fabricating dual damascene line in semiconductor device
KR100751663B1 (en) Manufacturing method for semiconductor device
KR100528070B1 (en) Method for fabricating contact hole and stack via
KR100685531B1 (en) Method of formming a metal line in semiconductor device
KR100914450B1 (en) Method for fabricating metal line of semiconductor device
KR100835423B1 (en) Method for forming dual damascene pattern in semiconductor manufacturing process
KR101069167B1 (en) Method for forming metal line of semiconductor device
KR20070052071A (en) Method of manufacturing a metal line in a semiconductor device
KR100789612B1 (en) Semiconductor device and the fabricating method thereof
KR100784109B1 (en) Method of forming a metal line in semiconductor device
JP6364762B2 (en) Manufacturing method of electronic device
KR100735479B1 (en) Fabricating method of Metal line in semiconductor device
KR100779793B1 (en) Semiconductor device
KR100546208B1 (en) Manufacturing method of semiconductor device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150526

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151208

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20151210

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160129

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160216

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160229

R150 Certificate of patent (=grant) or registration of utility model

Ref document number: 5904070

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350