JP5893371B2 - Multilayer ceramic capacitor and manufacturing method thereof - Google Patents

Multilayer ceramic capacitor and manufacturing method thereof Download PDF

Info

Publication number
JP5893371B2
JP5893371B2 JP2011267572A JP2011267572A JP5893371B2 JP 5893371 B2 JP5893371 B2 JP 5893371B2 JP 2011267572 A JP2011267572 A JP 2011267572A JP 2011267572 A JP2011267572 A JP 2011267572A JP 5893371 B2 JP5893371 B2 JP 5893371B2
Authority
JP
Japan
Prior art keywords
internal electrode
electrode layer
layer
unfired
ceramic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011267572A
Other languages
Japanese (ja)
Other versions
JP2013120819A (en
Inventor
直樹 大鷹
直樹 大鷹
佐藤 元彦
元彦 佐藤
大塚 淳
淳 大塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Niterra Co Ltd
Original Assignee
NGK Spark Plug Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NGK Spark Plug Co Ltd filed Critical NGK Spark Plug Co Ltd
Priority to JP2011267572A priority Critical patent/JP5893371B2/en
Publication of JP2013120819A publication Critical patent/JP2013120819A/en
Application granted granted Critical
Publication of JP5893371B2 publication Critical patent/JP5893371B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

本発明は、セラミック誘電体層を介して複数の内部電極層が積層配置された構造を有し、セラミック誘電体層及び内部電極層の積層方向に延びて複数の内部電極層に接続されるビア電極が全体としてアレイ状に配置された積層セラミックコンデンサ及びその製造方法に関するものである。   The present invention has a structure in which a plurality of internal electrode layers are stacked via ceramic dielectric layers, and the vias extend in the stacking direction of the ceramic dielectric layers and the internal electrode layers and are connected to the plurality of internal electrode layers. The present invention relates to a multilayer ceramic capacitor in which electrodes are arranged in an array as a whole and a method for manufacturing the same.

コンピュータのマイクロプロセッサ等として使用される半導体集積回路素子(ICチップ)は、近年ますます高速化、高機能化しており、これに付随して端子数が増え、端子間ピッチも狭くなる傾向にある。一般的にICチップの底面には多数の端子が密集してアレイ状に配置されており、このような端子群はマザーボード側の端子群に対してフリップチップの形態で接続される。ただし、ICチップ側の端子群とマザーボード側の端子群とでは端子間ピッチに大きな差があることから、ICチップをマザーボード上に直接的に接続することは困難である。そのため、通常はICチップをICチップ搭載用配線基板上に搭載してなるパッケージを作製し、そのパッケージをマザーボード上に搭載するという手法が採用される。この種のパッケージを構成するICチップ搭載用配線基板においては、ICチップのスイッチングノイズの低減や電源電圧の安定化を図るために、コンデンサ(「キャパシタ」とも言う)を設けることが提案されている。例えば、樹脂コア基板内にコンデンサを埋め込んだ配線基板(例えば特許文献1参照)が従来提案されている。   In recent years, semiconductor integrated circuit elements (IC chips) used as computer microprocessors and the like have become increasingly faster and more functional, with an accompanying increase in the number of terminals and a tendency to narrow the pitch between terminals. . In general, a large number of terminals are densely arranged on the bottom surface of an IC chip, and such a terminal group is connected to a terminal group on the motherboard side in the form of a flip chip. However, it is difficult to connect the IC chip directly on the mother board because there is a large difference in the pitch between the terminals on the IC chip side terminal group and the mother board side terminal group. For this reason, a method is generally employed in which a package is prepared by mounting an IC chip on an IC chip mounting wiring board, and the package is mounted on a motherboard. In a wiring board for mounting an IC chip constituting this type of package, it has been proposed to provide a capacitor (also referred to as a “capacitor”) in order to reduce switching noise of the IC chip and stabilize the power supply voltage. . For example, a wiring board in which a capacitor is embedded in a resin core board (for example, see Patent Document 1) has been proposed.

特許文献1には、配線基板に内蔵されるコンデンサとして、ビアアレイタイプの積層セラミックコンデンサが開示されている。この積層セラミックコンデンサは、複数のセラミック誘電体層と複数の内部電極層とが交互に積層配置された構造を有する。このセラミックコンデンサには、各セラミック誘電体層を貫通して各内部電極層と電気的に接続される複数のビア電極がアレイ状に配置されている。これらビア電極は、内部電極層を流れる電流によって誘起される磁界を互いに相殺するよう配設されており、積層セラミックコンデンサのインダクタンスを低く抑えることができる。このため、積層セラミックコンデンサは、高周波用のICチップの電源端子近傍に接続され、電源ノイズを低減するためのデカップリングコンデンサとして用いられている。   Patent Document 1 discloses a via array type multilayer ceramic capacitor as a capacitor built in a wiring board. This multilayer ceramic capacitor has a structure in which a plurality of ceramic dielectric layers and a plurality of internal electrode layers are alternately stacked. In this ceramic capacitor, a plurality of via electrodes that are electrically connected to the internal electrode layers through the ceramic dielectric layers are arranged in an array. These via electrodes are arranged so as to cancel out magnetic fields induced by currents flowing through the internal electrode layers, and the inductance of the multilayer ceramic capacitor can be kept low. For this reason, the multilayer ceramic capacitor is connected to the vicinity of the power supply terminal of the IC chip for high frequency and is used as a decoupling capacitor for reducing power supply noise.

ビアアレイタイプの積層セラミックコンデンサを製造する場合、先ず、内部電極層となる未焼成導体部とセラミック誘電体層となる未焼成セラミック部とを積層し、それらを積層方向にプレスすることで未焼成セラミック積層体を準備する。さらに、未焼成セラミック積層体をその積層方向に貫通する未焼成ビア導体部を形成した後、焼成工程を行うことで積層セラミックコンデンサが製造されている。   When manufacturing a via array type multilayer ceramic capacitor, first, the unfired conductor part to be an internal electrode layer and the unfired ceramic part to be a ceramic dielectric layer are laminated, and then unfired by pressing them in the laminating direction. A ceramic laminate is prepared. Furthermore, after forming the unsintered via conductor portion that penetrates the unsintered ceramic laminate in the stacking direction, a multi-layer ceramic capacitor is manufactured by performing a firing step.

特開2005−39243号公報JP-A-2005-39243

ところで、上述したビアアレイタイプの積層セラミックコンデンサでは、複数の内部電極層においてビア電極が貫通する領域にクリアランスホールが一層おきに設けられている。このため、クリアランスホールが設けられているビア電極の周囲では、内部電極層の層数が半分になる。また、従来の積層セラミックコンデンサにおいて、複数のクリアランスホールの直径は等しく形成されており、積層方向においてクリアランスホールの端部の位置が揃っている。従って、積層セラミックコンデンサを製造する際に、クリアランスホールの部分については、未焼成セラミック積層体における未焼成導体部の重なりが少なくなるため、プレス時に印加される圧力が均一にならず、密度が低くなりやすい。このため、クリアランスホールの近傍では、密度差が生じてしまう。また、未焼成セラミック積層体の焼成時には、クリアランスホールにおける密度差に加えて、未焼成導体部と未焼成セラミック部とで収縮挙動の差が生じることにより、セラミックコンデンサに反りが生じてしまうおそれがある。特に、ビアアレイタイプの積層セラミックコンデンサでは、上述した収縮挙動の差が生じる箇所(クリアランスホール)がアレイ状に複数存在し、チップコンデンサと比較すると平面サイズも大きくなるため、反りが生じやすくなる。   By the way, in the above-mentioned via array type multilayer ceramic capacitor, clearance holes are provided in every other region in the plurality of internal electrode layers through which the via electrodes penetrate. For this reason, the number of internal electrode layers is halved around the via electrode provided with the clearance hole. In the conventional multilayer ceramic capacitor, the diameters of the plurality of clearance holes are formed to be equal, and the end portions of the clearance holes are aligned in the stacking direction. Therefore, when manufacturing a multilayer ceramic capacitor, the clearance hole portion has less overlap between the unfired conductors in the unfired ceramic laminate, so the pressure applied during pressing is not uniform and the density is low. Prone. For this reason, a density difference occurs in the vicinity of the clearance hole. Further, when firing the unfired ceramic laminate, in addition to the difference in density in the clearance hole, there is a possibility that the ceramic capacitor warps due to a difference in shrinkage behavior between the unfired conductor part and the unfired ceramic part. is there. In particular, a via array type multilayer ceramic capacitor has a plurality of locations (clearance holes) where the difference in shrinkage behavior described above exists in an array, and the planar size is larger than that of a chip capacitor, so that warpage is likely to occur.

さらに、セラミックコンデンサにおいて、内部電極層の端部よりも外側の領域は、セラミック誘電体層のみにて構成される。従って、内部電極層の端部(内部電極層の形成領域とその外側領域との境界)では、セラミックと導体との割合が急激に変わるため、収縮挙動に差が生じてしまう。この収縮挙動の差によっても積層セラミックコンデンサに反りが生じてしまうことが考えられる。   Further, in the ceramic capacitor, the region outside the end portion of the internal electrode layer is constituted only by the ceramic dielectric layer. Therefore, at the end portion of the internal electrode layer (the boundary between the internal electrode layer forming region and the outer region), the ratio between the ceramic and the conductor changes abruptly, which causes a difference in shrinkage behavior. It is conceivable that warpage occurs in the multilayer ceramic capacitor due to this difference in shrinkage behavior.

本発明は上記の課題に鑑みてなされたものであり、その目的は、積層セラミックコンデンサにおける反りを低減することができる積層セラミックコンデンサの製造方法を提供することにある。また別の目的は、反りが少なく接続信頼性に優れた積層セラミックコンデンサを提供することにある。   The present invention has been made in view of the above problems, and an object thereof is to provide a method for manufacturing a multilayer ceramic capacitor capable of reducing warpage in the multilayer ceramic capacitor. Another object is to provide a multilayer ceramic capacitor with less warpage and excellent connection reliability.

そして上記課題を解決するための手段(手段1A)としては、セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサの製造方法(以下、単に「上記基本構成を有する積層セラミックコンデンサの製造方法」と表現する。)であって、前記第1内部電極層及び前記第2内部電極層となる未焼成導体部と、前記セラミック誘電体層となる未焼成セラミック部とを積層し、積層方向にプレスすることで前記未焼成導体部と前記未焼成セラミック部とを一体化した未焼成セラミック積層体を準備する積層体準備工程と、前記未焼成セラミック積層体をその積層方向に貫通する貫通孔を形成するとともにその貫通孔内に前記第1ビア電極及び前記第2ビア電極となる未焼成ビア導体部を形成するビア形成工程と、前記未焼成セラミック積層体を焼結させて、前記セラミック誘電体層、前記内部電極層及び前記ビア電極を形成する焼成工程とを含み、前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層となる前記未焼成導体部について、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成するとともに、前記未焼成セラミック積層体における前記積層方向の上部層と下部層とにおいて、前記クリアランスホールの直径の平均値を等しくしたことを特徴とする積層セラミックコンデンサの製造方法がある
上記課題を解決するための別の手段(手段1B、1C)としては、上記基本構成を有する積層セラミックコンデンサの製造方法であって、前記第1内部電極層及び前記第2内部電極層となる未焼成導体部と、前記セラミック誘電体層となる未焼成セラミック部とを積層し、積層方向にプレスすることで前記未焼成導体部と前記未焼成セラミック部とを一体化した未焼成セラミック積層体を準備する積層体準備工程と、前記未焼成セラミック積層体をその積層方向に貫通する貫通孔を形成するとともにその貫通孔内に前記第1ビア電極及び前記第2ビア電極となる未焼成ビア導体部を形成するビア形成工程と、前記未焼成セラミック積層体を焼結させて、前記セラミック誘電体層、前記内部電極層及び前記ビア電極を形成する焼成工程とを含み、前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層となる前記未焼成導体部について、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成するとともに、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向に規則的に繰り返すように形成した(あるいは、外周部に設けられるクリアランスホールの直径を、中央部に設けられるクリアランスホールの直径よりも大きく形成した)ことを特徴とする積層セラミックコンデンサの製造方法がある。
As means for solving the above problems (means 1A ), the ceramic dielectric layer has a structure in which the first internal electrode layers and the second internal electrode layers are alternately stacked via the ceramic dielectric layer. A first via electrode extending in the stacking direction of the body layer and the internal electrode layer and connected to the plurality of first internal electrode layers; and a first via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers. 2 via electrodes are arranged in an array as a whole, a first clearance hole is provided in the plurality of first internal electrode layers, and the first clearance hole allows the first internal electrode layer, the second via electrode, Are electrically insulated, and a plurality of second internal electrode layers are provided with second clearance holes, and the second clearance holes provide electrical connection between the second internal electrode layer and the first via electrode. A method of manufacturing a multilayer ceramic capacitor that is insulated from each other (hereinafter, simply referred to as “a method of manufacturing a multilayer ceramic capacitor having the above-described basic configuration”) , which includes the first internal electrode layer and the second internal electrode layer; An unfired ceramic laminate in which the unfired conductor portion and the unfired ceramic portion are integrated by laminating the unfired conductor portion and the unfired ceramic portion to be the ceramic dielectric layer and pressing in the laminating direction And a green body via which the first via electrode and the second via electrode are formed in the through hole, and a through hole penetrating the green ceramic laminated body in the laminating direction is formed. A via forming step for forming a conductor part, and sintering the green ceramic laminate to form the ceramic dielectric layer, the internal electrode layer, and the via electrode In the laminated body preparation step, two or more types of clearances having different diameters with respect to the unfired conductor portion serving as at least one internal electrode layer of the first internal electrode layer and the second internal electrode layer are included. A pattern is formed so that holes are arranged in the stacking direction, and an average value of the diameters of the clearance holes is made equal in the upper layer and the lower layer in the stacking direction of the green ceramic laminate. There is a method for manufacturing a multilayer ceramic capacitor .
Another means (means 1B, 1C) for solving the above-described problem is a method for manufacturing a multilayer ceramic capacitor having the above-described basic structure, which is not yet used as the first internal electrode layer and the second internal electrode layer. An unfired ceramic laminate in which the unfired conductor portion and the unfired ceramic portion are integrated by laminating the fired conductor portion and the unfired ceramic portion serving as the ceramic dielectric layer and pressing in the laminating direction. A laminate preparation step to be prepared, and an unfired via conductor portion that forms a through-hole penetrating the unfired ceramic laminate in the laminating direction and serves as the first via electrode and the second via electrode in the through-hole Forming a via, and sintering the green ceramic laminate to form the ceramic dielectric layer, the internal electrode layer, and the via electrode. In the laminate preparation step, two or more types of clearance holes having different diameters are arranged in the stacking direction for the unfired conductor portion serving as at least one of the first internal electrode layer and the second internal electrode layer. A pattern was formed so as to be provided, and clearance holes having different diameters were regularly repeated in the laminating direction in the unfired conductor portions to be the first internal electrode layer and the second internal electrode layer ( Alternatively, there is a method for manufacturing a multilayer ceramic capacitor characterized in that the diameter of the clearance hole provided in the outer peripheral portion is formed larger than the diameter of the clearance hole provided in the central portion.

手段1A〜1Cに記載の発明によると、未焼成導体部において、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成されているので、端部の位置が積層方向で異なった状態で各クリアランスホールが形成される。このため、従来のようにクリアランスホールの端部の位置が積層方向に揃っている場合と比較して、各クリアランスホールの端部にて未焼成導体部の重なる層数が段階的に変化する。従って、未焼成セラミック積層体のプレス時において、クリアランスホールの端部近傍での密度差の急激な変化が緩和される。この結果、未焼成セラミック積層体の焼成時には、密度に応じた収縮挙動の差が少なくなり、積層セラミックコンデンサの反りを低減することができる。 According to the invention described in the means 1A to 1C , since the unfired conductor portion is formed in a pattern so that two or more types of clearance holes having different diameters are arranged in the laminating direction, the position of the end portion is in the laminating direction. Each clearance hole is formed in a different state. For this reason, compared with the case where the positions of the end portions of the clearance holes are aligned in the stacking direction as in the prior art, the number of layers where the unfired conductor portions overlap at the end portions of the clearance holes changes stepwise. Accordingly, when the green ceramic laminate is pressed, a rapid change in density difference near the end of the clearance hole is alleviated. As a result, at the time of firing the unsintered ceramic laminate, the difference in shrinkage behavior according to the density is reduced, and the warp of the multilayer ceramic capacitor can be reduced.

積層体準備工程では、未焼成セラミック積層体における積層方向の上部層と下部層とにおいて、クリアランスホールの直径の平均値を等しくすることが好ましい。また、積層体準備工程では、第1内部電極層及び第2内部電極層となる未焼成導体部において、直径の異なるクリアランスホールを積層方向にそれぞれ等しい層数となるよう形成することがより好ましい。さらに、積層体準備工程では、第1内部電極層及び第2内部電極層となる未焼成導体部において、直径の異なるクリアランスホールを積層方向に規則的に繰り返すように形成することがより好ましい。このようにすると、直径の異なるクリアランスホールが積層方向に偏りなく配置されるため、積層方向に密度差が生じ難くなり、積層セラミックコンデンサの反りを低減することができる。   In the laminate preparation step, it is preferable that the average value of the diameters of the clearance holes is made equal in the upper layer and the lower layer in the stacking direction of the unfired ceramic laminate. In the laminate preparation step, it is more preferable to form clearance holes having different diameters so that the number of layers is the same in the stacking direction in the unfired conductor portions serving as the first internal electrode layer and the second internal electrode layer. Furthermore, in the laminated body preparation step, it is more preferable to form clearance holes having different diameters regularly in the stacking direction in the unfired conductor portions serving as the first internal electrode layer and the second internal electrode layer. In this case, since clearance holes having different diameters are arranged without deviation in the laminating direction, a density difference hardly occurs in the laminating direction, and the warpage of the multilayer ceramic capacitor can be reduced.

積層体準備工程では、第1内部電極層及び第2内部電極層となる未焼成導体部において、外周部に設けられるクリアランスホールの直径を、中央部に設けられるクリアランスホールの直径よりも大きく形成してもよい。この場合、積層セラミックコンデンサにおいて、中央部から外周部に向かって徐々にセラミック誘電体層の割合が増える。このため、内部電極層の端部近傍において、セラミック誘電体層間における電極層の有無に応じた急激な収縮挙動の差が緩和され、積層セラミックコンデンサの反りを低減することができる。   In the laminated body preparation step, the diameter of the clearance hole provided in the outer peripheral portion is formed larger than the diameter of the clearance hole provided in the central portion in the unfired conductor portion to be the first internal electrode layer and the second internal electrode layer. May be. In this case, in the multilayer ceramic capacitor, the ratio of the ceramic dielectric layer gradually increases from the central portion toward the outer peripheral portion. For this reason, in the vicinity of the end portion of the internal electrode layer, the difference in the rapid contraction behavior according to the presence or absence of the electrode layer between the ceramic dielectric layers is alleviated, and the warpage of the multilayer ceramic capacitor can be reduced.

また、上記課題を解決するための別の手段(手段2)としては、セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサであって、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層において、直径が異なる2種類以上の前記クリアランスホールが積層方向に配設されているとともに、前記積層方向の上部層と下部層とにおいて、前記クリアランスホールの直径の平均値を等しくしたことを特徴とする積層セラミックコンデンサがある。 Further, as another means (means 2) for solving the above-described problem, the first internal electrode layer and the second internal electrode layer are alternately stacked via a ceramic dielectric layer, A first via electrode extending in the stacking direction of the ceramic dielectric layer and the internal electrode layer and connected to the plurality of first internal electrode layers; and connected to the plurality of second internal electrode layers extending in the stacking direction. The second via electrodes are arranged in an array as a whole, and a plurality of first internal electrode layers are provided with first clearance holes, and the first clearance holes provide the first internal electrode layers and the second internal electrodes. A plurality of second internal electrode layers are electrically insulated from via electrodes, and second clearance holes are provided in the plurality of second internal electrode layers, and the second clearance holes allow the second internal electrode layers and the first via electrodes to be separated from each other. Electrical The at least one internal electrode layer of the first internal electrode layer and the second internal electrode layer is provided with two or more types of clearance holes having different diameters in the stacking direction. Tei Rutotomoni, in an upper layer and a lower layer of the stacking direction, there is a multilayer ceramic capacitor is characterized in that equal the mean value of the diameters of the clearance hole.

手段2に記載の発明によると、内部電極層において、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるので、クリアランスホールの端部の位置が積層方向で異なる。この場合、クリアランスホールの端部近傍での密度差の急激な変化が緩和され、セラミック焼成時において、密度に応じた収縮挙動の差が少なくなり、セラミックコンデンサの反りを低減することができる。また、直流電圧を印加すると、電歪現象によって各セラミック誘電体層に伸縮が発生する。このとき、クリアランスホールの端部の位置が積層方向で異なっているため、変位ありなしの境界であるクリアランスホールの端部近傍での応力が分散される。従って、直流電圧の印加時において、クラックやデラミネーションが生じ難くなり、積層セラミックコンデンサの製品信頼性が向上する。   According to the invention described in means 2, since two or more types of clearance holes having different diameters are arranged in the stacking direction in the internal electrode layer, the positions of the end portions of the clearance holes differ in the stacking direction. In this case, the rapid change in the density difference near the end of the clearance hole is alleviated, and the difference in shrinkage behavior according to the density is reduced at the time of firing the ceramic, so that the warpage of the ceramic capacitor can be reduced. When a DC voltage is applied, the ceramic dielectric layers expand and contract due to electrostriction. At this time, since the position of the end portion of the clearance hole is different in the stacking direction, the stress in the vicinity of the end portion of the clearance hole, which is a boundary without displacement, is dispersed. Therefore, cracks and delamination hardly occur when a DC voltage is applied, and the product reliability of the multilayer ceramic capacitor is improved.

積層セラミックコンデンサは、長さ8mm以上の辺を含む矩形状かつ反り量が30μm以下であることが好ましい。特に、反り量は20μm以下であることが好ましく、15μm以下であることがより好ましい。このように、比較的サイズが大きな積層セラミックコンデンサにおいて反り量を低く抑えることにより、配線基板の内蔵時における積層セラミックコンデンサの接続信頼性を十分に確保することができる。   The multilayer ceramic capacitor preferably has a rectangular shape including sides with a length of 8 mm or more and a warp amount of 30 μm or less. In particular, the warp amount is preferably 20 μm or less, and more preferably 15 μm or less. Thus, by suppressing the amount of warpage in a multilayer ceramic capacitor having a relatively large size, it is possible to sufficiently ensure the connection reliability of the multilayer ceramic capacitor when the wiring board is built in.

セラミック誘電体層としては、チタン酸バリウム、チタン酸ストロンチウム、チタン酸カルシウム、チタン酸マグネシウム、ジルコン酸バリウム、ジルコン酸カルシウム、酸化チタン、ニオブ酸鉛などのうちの1つまたは2つ以上組み合わせた誘電体セラミックの焼結体を使用することが好ましい。誘電体セラミックの焼結体を使用した場合、静電容量の大きなセラミックコンデンサを実現しやすくなる。また、セラミック誘電体層として、アルミナ、窒化アルミニウム、窒化ホウ素、炭化珪素、窒化珪素などといった高温焼成セラミックの焼結体を使用してもよいし、ホウケイ酸系ガラスやホウケイ酸鉛系ガラスにアルミナ等の無機セラミックフィラーを添加したガラスセラミックのような低温焼成セラミックの焼結体を使用してもよい。   As the ceramic dielectric layer, a dielectric composed of one or more of barium titanate, strontium titanate, calcium titanate, magnesium titanate, barium zirconate, calcium zirconate, titanium oxide, lead niobate, etc. It is preferable to use a sintered body of a body ceramic. When a dielectric ceramic sintered body is used, a ceramic capacitor having a large capacitance can be easily realized. Further, as the ceramic dielectric layer, a sintered body of high-temperature fired ceramic such as alumina, aluminum nitride, boron nitride, silicon carbide, silicon nitride or the like may be used, or alumina may be used for borosilicate glass or lead borosilicate glass. A sintered body of a low-temperature fired ceramic such as a glass ceramic to which an inorganic ceramic filler such as the above is added may be used.

内部電極層、及びビア電極としては、メタライズ導体であることが好ましい。なお、メタライズ導体は、金属粉末を含む導体ペーストを従来周知の手法、例えばメタライズ印刷法で塗布した後に焼成することにより、形成される。同時焼成法によってメタライズ導体及びセラミック誘電体層を形成する場合、メタライズ導体中の金属粉末は、セラミック誘電体層の焼成温度よりも高融点である必要がある。例えば、セラミック誘電体層がいわゆる高温焼成セラミック(例えばチタン酸バリウム等)からなる場合には、メタライズ導体中の金属粉末として、ニッケル(Ni)、コバルト(Co)、タングステン(W)、モリブデン(Mo)、マンガン(Mn)等やそれらの合金が選択可能である。セラミック誘電体層がいわゆる低温焼成セラミック(例えばガラスセラミック等)からなる場合には、メタライズ導体中の金属粉末として、銅(Cu)または銀(Ag)等やそれらの合金が選択可能である。   The internal electrode layer and the via electrode are preferably metallized conductors. The metallized conductor is formed by applying a conductive paste containing metal powder by a conventionally well-known method, for example, a metallized printing method, followed by baking. When the metallized conductor and the ceramic dielectric layer are formed by the co-firing method, the metal powder in the metallized conductor needs to have a melting point higher than the firing temperature of the ceramic dielectric layer. For example, when the ceramic dielectric layer is made of a so-called high-temperature fired ceramic (for example, barium titanate), as the metal powder in the metallized conductor, nickel (Ni), cobalt (Co), tungsten (W), molybdenum (Mo ), Manganese (Mn), and the like and alloys thereof. When the ceramic dielectric layer is made of a so-called low-temperature fired ceramic (for example, glass ceramic), copper (Cu) or silver (Ag) or an alloy thereof can be selected as the metal powder in the metallized conductor.

本実施の形態における積層セラミックコンデンサの概略構成を示す断面図。Sectional drawing which shows schematic structure of the multilayer ceramic capacitor in this Embodiment. 本実施の形態における積層セラミックコンデンサを示す平面図。The top view which shows the multilayer ceramic capacitor in this Embodiment. 電源用内部電極層及び第1クリアランスホールを示す断面図。Sectional drawing which shows the internal electrode layer for power supplies, and a 1st clearance hole. 電源用内部電極層及び第1クリアランスホールを示す断面図。Sectional drawing which shows the internal electrode layer for power supplies, and a 1st clearance hole. グランド用内部電極層及び第2クリアランスホールを示す断面図。Sectional drawing which shows the internal electrode layer for grounds, and a 2nd clearance hole. グランド用内部電極層及び第2クリアランスホールを示す断面図。Sectional drawing which shows the internal electrode layer for grounds, and a 2nd clearance hole. 積層セラミックコンデンサの製造方法における積層体準備工程を示す断面図。Sectional drawing which shows the laminated body preparation process in the manufacturing method of a multilayer ceramic capacitor. 積層セラミックコンデンサの製造方法における積層体準備工程を示す断面図。Sectional drawing which shows the laminated body preparation process in the manufacturing method of a multilayer ceramic capacitor. 積層セラミックコンデンサの製造方法におけるビア形成工程を示す断面図。Sectional drawing which shows the via formation process in the manufacturing method of a multilayer ceramic capacitor. 積層セラミックコンデンサの製造方法における表層電極形成工程を示す断面図。Sectional drawing which shows the surface layer electrode formation process in the manufacturing method of a multilayer ceramic capacitor. コンデンサの反り量の測定ポイントを示す説明図。Explanatory drawing which shows the measurement point of the curvature amount of a capacitor | condenser. 実施例3の積層体準備工程を示す断面図。Sectional drawing which shows the laminated body preparation process of Example 3. FIG. 実施例4〜8の第1内部電極部を示す断面図。Sectional drawing which shows the 1st internal electrode part of Examples 4-8. 実施例4〜8の第2内部電極部を示す断面図。Sectional drawing which shows the 2nd internal electrode part of Examples 4-8. 実施例4〜8の第1内部電極部を示す断面図。Sectional drawing which shows the 1st internal electrode part of Examples 4-8. 実施例4〜8の第2内部電極部を示す断面図。Sectional drawing which shows the 2nd internal electrode part of Examples 4-8.

以下、本発明を積層セラミックコンデンサに具体化した一実施の形態を図面に基づき詳細に説明する。   Hereinafter, an embodiment in which the present invention is embodied in a multilayer ceramic capacitor will be described in detail with reference to the drawings.

図1及び図2に示されるように、本実施の形態における積層セラミックコンデンサ101は、いわゆるビアアレイタイプのコンデンサである。積層セラミックコンデンサ101を構成するセラミック焼結体104は、1つのコンデンサ主面102(図1では上面)、1つのコンデンサ裏面103(図1では下面)、及び、4つのコンデンサ側面106を有している。そのサイズは、例えば、縦10mm×横10mm×厚さ0.8mm程度である。   As shown in FIGS. 1 and 2, the multilayer ceramic capacitor 101 according to the present embodiment is a so-called via array type capacitor. The ceramic sintered body 104 constituting the multilayer ceramic capacitor 101 has one capacitor main surface 102 (upper surface in FIG. 1), one capacitor back surface 103 (lower surface in FIG. 1), and four capacitor side surfaces 106. Yes. The size is, for example, about 10 mm long × 10 mm wide × 0.8 mm thick.

セラミック焼結体104は、電極積層部107とカバー層部108とを備える。電極積層部107は、セラミック誘電体層105を介して電源用内部電極層141A,141B(第1内部電極層)とグランド用内部電極層142A,142B(第2内部電極層)とを交互に積層した構造を有する。なお、電極積層部107において、電源用内部電極層141A,141Bの層数、及びグランド用内部電極層142A,142Bの層数はそれぞれ50層となっている。カバー層部108は、電極積層部107の積層方向の外面を覆うように設けられている。カバー層部108は、複数のセラミック絶縁層150を積層した構造を有している。なお、カバー層部108のセラミック絶縁層150は、電極積層部107におけるセラミック誘電体層105と同じ材料を用いて形成されている。   The ceramic sintered body 104 includes an electrode laminated portion 107 and a cover layer portion 108. The electrode laminated portion 107 alternately laminates power supply internal electrode layers 141A and 141B (first internal electrode layers) and ground internal electrode layers 142A and 142B (second internal electrode layers) via the ceramic dielectric layer 105. Has the structure. In the electrode laminate portion 107, the number of power supply internal electrode layers 141A and 141B and the number of ground internal electrode layers 142A and 142B are 50 layers, respectively. The cover layer portion 108 is provided so as to cover the outer surface of the electrode stack portion 107 in the stacking direction. The cover layer portion 108 has a structure in which a plurality of ceramic insulating layers 150 are stacked. The ceramic insulating layer 150 of the cover layer portion 108 is formed using the same material as the ceramic dielectric layer 105 in the electrode laminate portion 107.

セラミック誘電体層105は、高誘電率セラミックの一種であるチタン酸バリウムの焼結体からなり、電源用内部電極層141A,141B及びグランド用内部電極層142A,142B間の誘電体(絶縁体)として機能する。つまり、電源用内部電極層141A,141Bとグランド用内部電極層142A,142Bとは、セラミック誘電体層105を介して電気的に絶縁されている。電源用内部電極層141A,141B及びグランド用内部電極層142A,142Bは、いずれもニッケルを主成分として形成されたメタライズ導体である。本実施の形態において、各セラミック誘電体層105の厚さは5μm程度であり、各内部電極層141A,141B,142A,142Bの厚さは1.5μm〜1.8μmである。   The ceramic dielectric layer 105 is made of a sintered body of barium titanate, which is a kind of high dielectric constant ceramic, and is a dielectric (insulator) between the internal electrode layers 141A and 141B for power supply and the internal electrode layers 142A and 142B for ground. Function as. That is, the power supply internal electrode layers 141A and 141B and the ground internal electrode layers 142A and 142B are electrically insulated via the ceramic dielectric layer 105. The power supply internal electrode layers 141A and 141B and the ground internal electrode layers 142A and 142B are both metallized conductors formed mainly of nickel. In the present embodiment, the thickness of each ceramic dielectric layer 105 is about 5 μm, and the thickness of each internal electrode layer 141A, 141B, 142A, 142B is 1.5 μm to 1.8 μm.

セラミック焼結体104には、多数のビア130が形成されている。これらのビア130は、セラミック焼結体104をその厚さ方向(積層方向)に貫通するとともに、セラミック焼結体104の全面にわたってアレイ状に配置されている。各ビア130内には、セラミック焼結体104のコンデンサ主面102及びコンデンサ裏面103間を連通する複数のコンデンサ内ビア導体131,132が、ニッケルを主材料として形成されている。なお本実施の形態において、ビア130の直径は約100μmに設定されているため、ビア導体131,132の直径も約100μmに設定されている。また、各ビア導体131,132のアスペクト比は8程度となっている。さらに、各ビア導体131,132のピッチは、400μm程度である。   A large number of vias 130 are formed in the ceramic sintered body 104. These vias 130 penetrate the ceramic sintered body 104 in the thickness direction (stacking direction) and are arranged in an array over the entire surface of the ceramic sintered body 104. In each via 130, a plurality of in-capacitor via conductors 131 and 132 that communicate between the capacitor main surface 102 and the capacitor back surface 103 of the ceramic sintered body 104 are formed using nickel as a main material. In the present embodiment, since the diameter of the via 130 is set to about 100 μm, the diameter of the via conductors 131 and 132 is also set to about 100 μm. The via conductors 131 and 132 have an aspect ratio of about 8. Further, the pitch between the via conductors 131 and 132 is about 400 μm.

各電源用コンデンサ内ビア導体131(第1ビア電極)は、セラミック焼結体104の積層方向に延びて各電源用内部電極層141A,141Bを貫通しており、それら同士を互いに電気的に接続している。各グランド用コンデンサ内ビア導体132(第2ビア電極)は、セラミック焼結体104の積層方向に延びて各グランド用内部電極層142A,142Bを貫通しており、それら同士を互いに電気的に接続している。各電源用コンデンサ内ビア導体131及び各グランド用コンデンサ内ビア導体132は、全体としてアレイ状に配置されている。なお、図1及び図2では、説明の便宜上、コンデンサ内ビア導体131,132を4列×4列で図示したが、実際にはさらに多くの列(本実施の形態では、例えば20列×20列)が存在している。   Each power supply capacitor internal via conductor 131 (first via electrode) extends in the laminating direction of the ceramic sintered body 104 and penetrates each power supply internal electrode layer 141A, 141B, and is electrically connected to each other. doing. Each ground-capacitor via conductor 132 (second via electrode) extends in the stacking direction of the ceramic sintered body 104 and penetrates each ground internal electrode layer 142A, 142B, and is electrically connected to each other. doing. Each power source capacitor via conductor 131 and each ground capacitor inner via conductor 132 are arranged in an array as a whole. In FIG. 1 and FIG. 2, for convenience of explanation, the via conductors 131 and 132 in the capacitor are shown in 4 rows × 4 rows, but actually more rows (in this embodiment, for example, 20 rows × 20 rows). Column) exists.

セラミック焼結体104のコンデンサ主面102となるカバー層部108の上面上には、複数の主面側電源用表層電極111と複数の主面側グランド用表層電極112とが設けられている。主面側電源用表層電極111は、電源用コンデンサ内ビア導体131におけるコンデンサ主面102側の端面に対して直接接続されており、主面側グランド用表層電極112は、グランド用コンデンサ内ビア導体132におけるコンデンサ主面102側の端面に対して直接接続されている。   A plurality of main surface side power surface electrodes 111 and a plurality of main surface side ground surface electrodes 112 are provided on the upper surface of the cover layer portion 108 to be the capacitor main surface 102 of the ceramic sintered body 104. The main surface side power surface layer electrode 111 is directly connected to the end surface of the power source capacitor inner via conductor 131 on the capacitor main surface 102 side, and the main surface side ground surface electrode 112 is connected to the ground inner capacitor via conductor. The capacitor 132 is directly connected to the end surface on the capacitor main surface 102 side.

セラミック焼結体104のコンデンサ裏面103となるカバー層部108の下面上には、複数の裏面側電源用表層電極121と複数の裏面側グランド用表層電極122とが設けられている。裏面側電源用表層電極121は、電源用コンデンサ内ビア導体131におけるコンデンサ裏面103側の端面に対して直接接続されており、裏面側グランド用表層電極122は、グランド用コンデンサ内ビア導体132におけるコンデンサ裏面103側の端面に対して直接接続されている。よって、電源用表層電極111,121は電源用コンデンサ内ビア導体131及び電源用内部電極層141A,141Bに導通しており、グランド用表層電極112,122はグランド用コンデンサ内ビア導体132及びグランド用内部電極層142A,142Bに導通している。   On the lower surface of the cover layer portion 108 to be the capacitor back surface 103 of the ceramic sintered body 104, a plurality of back surface side power surface electrodes 121 and a plurality of back surface ground surface electrodes 122 are provided. The back surface side power surface layer electrode 121 is directly connected to the end surface of the power source capacitor via conductor 131 on the capacitor back surface 103 side, and the back surface ground surface electrode 122 is a capacitor in the ground capacitor internal via conductor 132. It is directly connected to the end surface on the back surface 103 side. Therefore, the power surface layer electrodes 111 and 121 are electrically connected to the power source capacitor via conductor 131 and the power source internal electrode layers 141A and 141B, and the ground surface layer electrodes 112 and 122 are connected to the ground capacitor inner via conductor 132 and the ground. The internal electrode layers 142A and 142B are electrically connected.

各表層電極111,112,121,122は、ニッケルを主材料として形成された円形の島状電極であり、表面が図示しない銅めっき層によって全体的に被覆されている。なお本実施の形態では、各表層電極111,112,121,122の直径が約300μmに設定されている。   Each surface layer electrode 111, 112, 121, 122 is a circular island electrode formed with nickel as a main material, and the surface is entirely covered with a copper plating layer (not shown). In the present embodiment, the diameter of each surface layer electrode 111, 112, 121, 122 is set to about 300 μm.

また、電極積層部107における複数の内部電極層141A,141B,142A,142Bには、各ビア導体131,132が貫通する領域にクリアランスホール133,134が一層おきに設けられている。詳しくは、図1、図3及び図4に示されるように、電源用内部電極層141A,141Bにはグランド用コンデンサ内ビア導体132が貫通する領域に第1クリアランスホール133が形成されており、第1クリアランスホール133によって、電源用内部電極層141A,141Bとグランド用コンデンサ内ビア導体132とが電気的に絶縁されている。図1、図5及び図6に示されるように、グランド用内部電極層142A,142Bには電源用コンデンサ内ビア導体131が貫通する領域に第2クリアランスホール134が形成されており、第2クリアランスホール134によって、グランド用内部電極層142A,142Bと電源用コンデンサ内ビア導体131とが電気的に絶縁される。各クリアランスホール133,134内における内部電極層141A,141B,142A,142Bとビア導体131,132との間には、セラミック誘電体層105が介在している。   Further, in the plurality of internal electrode layers 141A, 141B, 142A, 142B in the electrode laminated portion 107, clearance holes 133, 134 are provided in every other area in the region through which the via conductors 131, 132 penetrate. Specifically, as shown in FIGS. 1, 3, and 4, a first clearance hole 133 is formed in a region through which the via-capacitor via conductor 132 penetrates in the power supply internal electrode layers 141 </ b> A and 141 </ b> B. The first clearance hole 133 electrically insulates the power internal electrode layers 141A and 141B from the ground capacitor internal via conductor 132. As shown in FIGS. 1, 5 and 6, the ground internal electrode layers 142A and 142B are formed with a second clearance hole 134 in a region through which the power-source capacitor via conductor 131 passes, and the second clearance hole 134 is formed. The holes 134 electrically insulate the ground internal electrode layers 142A, 142B from the power supply capacitor via conductors 131. The ceramic dielectric layer 105 is interposed between the internal electrode layers 141A, 141B, 142A, 142B and the via conductors 131, 132 in the clearance holes 133, 134.

なお、図3は、複数の電源用内部電極層141A,141Bにおいて、上方から数えて奇数層となる位置に配置される内部電極層141Aを示しており、図4は、上方から数えて偶数層となる位置に配置される内部電極層141Bを示している。また、図5は、複数のグランド用内部電極層142A,142Bにおいて、上方から数えて奇数層となる位置に配置される内部電極層142Aを示しており、図6は、上方から数えて偶数層となる位置に配置される内部電極層142Bを示している。なお、電源用内部電極層とグランド用内部電極層とをあわせた全ての内部電極層の積層順においては、141A/142A/141B/142Bの順で繰り返し積層されている。   FIG. 3 shows the internal electrode layers 141A arranged at positions that are odd layers counted from above in the plurality of power supply internal electrode layers 141A and 141B, and FIG. 4 shows even layers counted from above. The internal electrode layer 141 </ b> B disposed at the position is shown. FIG. 5 shows the internal electrode layers 142A arranged at positions that are odd layers counted from above in the plurality of ground internal electrode layers 142A and 142B, and FIG. 6 shows even layers counted from above. The internal electrode layer 142 </ b> B disposed at the position is shown. It should be noted that in the stacking order of all the internal electrode layers including the power supply internal electrode layer and the ground internal electrode layer, they are repeatedly stacked in the order of 141A / 142A / 141B / 142B.

図1、図3〜図6に示されるように、本実施の形態の積層セラミックコンデンサ101では、電源用内部電極層とグランド用内部電極層、それぞれにおいて、直径が異なる2種類のクリアランスホール133,134が積層方向に交互に配設されている。また、外周部に設けられるクリアランスホール133,134の直径は、中央部に設けられるクリアランスホール133,134の直径よりも大きくなっている。   As shown in FIGS. 1 and 3 to 6, in the multilayer ceramic capacitor 101 of the present embodiment, two types of clearance holes 133, having different diameters in the power supply internal electrode layer and the ground internal electrode layer, respectively. 134 are alternately arranged in the stacking direction. Moreover, the diameters of the clearance holes 133 and 134 provided in the outer peripheral portion are larger than the diameters of the clearance holes 133 and 134 provided in the central portion.

具体的には、例えば、奇数層の各電源用内部電極層141Aにおいて、外周部に設けられるクリアランスホール133の直径は350μmであり、中央部に設けられるクリアランスホール133の直径は300μmである(図3参照)。また、偶数層の各電源用内部電極層141Bにおいて、外周部に設けられるクリアランスホール133の直径は300μmであり、中央部に設けられるクリアランスホール133の直径は250μmである(図4参照)。一方、奇数層の各グランド用内部電極層142Aにおいて、外周部に設けられるクリアランスホール134の直径は350μmであり、中央部に設けられるクリアランスホール134の直径は300μmである(図5参照)。また、偶数層の各グランド用内部電極層142Bにおいて、外周部に設けられるクリアランスホール134の直径は300μmであり、中央部に設けられるクリアランスホール134の直径は250μmである(図6参照)。   Specifically, for example, in each of the power supply internal electrode layers 141A of the odd-numbered layers, the clearance hole 133 provided in the outer peripheral portion has a diameter of 350 μm, and the clearance hole 133 provided in the central portion has a diameter of 300 μm (see FIG. 3). Further, in each power supply internal electrode layer 141B of the even layer, the diameter of the clearance hole 133 provided in the outer peripheral portion is 300 μm, and the diameter of the clearance hole 133 provided in the central portion is 250 μm (see FIG. 4). On the other hand, in each odd-numbered ground internal electrode layer 142A, the clearance hole 134 provided in the outer peripheral portion has a diameter of 350 μm, and the clearance hole 134 provided in the central portion has a diameter of 300 μm (see FIG. 5). Further, in each ground internal electrode layer 142B of even layers, the diameter of the clearance hole 134 provided in the outer peripheral portion is 300 μm, and the diameter of the clearance hole 134 provided in the central portion is 250 μm (see FIG. 6).

このように、本実施の形態の積層セラミックコンデンサ101では、直径の大きなクリアランスホール133,134と直径の小さなクリアランスホール133,134とが積層方向に交互に規則正しく配置されている。従って、直径の大きなクリアランスホール133,134と直径の小さなクリアランスホール133,134とは積層方向にそれぞれ等しい個数となる。   As described above, in the multilayer ceramic capacitor 101 of the present embodiment, the clearance holes 133 and 134 having large diameters and the clearance holes 133 and 134 having small diameters are regularly arranged alternately in the stacking direction. Therefore, the clearance holes 133 and 134 having a large diameter and the clearance holes 133 and 134 having a small diameter are equal in number in the stacking direction.

本実施の形態のセラミックコンデンサ101は、以下のように作製される。   The ceramic capacitor 101 of the present embodiment is manufactured as follows.

チタン酸バリウム(BaTiO)の粉末を含有するスラリーをキャリアフィルム上に塗布し乾燥させることで、キャリアフィルム上に剥離可能な状態で配置された未焼成セラミックグリーンシートを得る。未焼成セラミックグリーンシートは、厚さが約8μm(焼成後では約5μm)のシートであり、後に所望の形状に裁断されて未焼成セラミック部となる。 A slurry containing barium titanate (BaTiO 3 ) powder is applied onto a carrier film and dried to obtain an unfired ceramic green sheet disposed in a peelable state on the carrier film. The unfired ceramic green sheet is a sheet having a thickness of about 8 μm (about 5 μm after firing), and is later cut into a desired shape to form an unfired ceramic part.

未焼成セラミックグリーンシート上にスクリーンマスクを配置し、内部電極用ペーストをスクリーン印刷して乾燥させ、厚さ2μ〜3μmの内部電極部をパターン形成する。なお、内部電極用ペーストは、導電性粒子としてのニッケル粉末や共素地材料としてのチタン酸バリウム粉末等を含む。   A screen mask is disposed on the unfired ceramic green sheet, and the internal electrode paste is screen-printed and dried to pattern the internal electrode portion having a thickness of 2 μm to 3 μm. The internal electrode paste includes nickel powder as conductive particles, barium titanate powder as a common material, and the like.

具体的には、図7に示されるように、電源用内部電極層141Aとなる未焼成導体部として、直径が大きなクリアランスホール133を形成するパターン1−Aの第1内部電極部161Aを未焼成セラミックグリーンシート160上に形成する。また、電源用内部電極層141Bとなる未焼成導体部として、直径が小さなクリアランスホール133を形成するパターン1−Bの第1内部電極部161Bを未焼成セラミックグリーンシート160上に形成する。さらに、グランド用内部電極層142Aとなる未焼成導体部として、直径が大きなクリアランスホール134を形成するパターン2−Aの第2内部電極部162Aを未焼成セラミックグリーンシート160上に形成する。また、グランド用内部電極層142Bとなる未焼成導体部として、直径が小さなクリアランスホール134を形成するパターン2−Bの第2内部電極部162Bを未焼成セラミックグリーンシート160上に形成する。なお、本実施の形態では、パターン1−A及びパターン1−Bの第1内部電極部161A,161B、パターン2−A及びパターン2−Bの第2内部電極部162A,162Bのそれぞれのパターンを形成した未焼成セラミックグリーンシート160を25枚ずつ、すなわち合計100枚の未焼成セラミックグリーンシート160を用意する。   Specifically, as shown in FIG. 7, the first internal electrode portion 161A of the pattern 1-A that forms a clearance hole 133 having a large diameter is unfired as an unfired conductor portion that becomes the internal electrode layer 141A for power supply. It is formed on the ceramic green sheet 160. Further, a first internal electrode portion 161B having a pattern 1-B that forms a clearance hole 133 having a small diameter is formed on the unfired ceramic green sheet 160 as an unfired conductor portion that becomes the power source internal electrode layer 141B. Further, a second internal electrode portion 162A having a pattern 2-A that forms a clearance hole 134 having a large diameter is formed on the unfired ceramic green sheet 160 as an unfired conductor portion to be the ground internal electrode layer 142A. Further, a second internal electrode portion 162B having a pattern 2-B that forms a clearance hole 134 having a small diameter is formed on the green ceramic green sheet 160 as a green conductor portion to be the ground internal electrode layer 142B. In the present embodiment, the patterns of the first internal electrode portions 161A and 161B of the pattern 1-A and the pattern 1-B, and the second internal electrode portions 162A and 162B of the pattern 2-A and the pattern 2-B, respectively. Twenty-five unfired ceramic green sheets 160 are formed, that is, a total of 100 unfired ceramic green sheets 160 are prepared.

各内部電極部161A,161B,162A,162Bに形成したクリアランスホール133,134は、セラミック焼成時に収縮する。そのため、ここでは焼成時の収縮を考慮して、上記セラミックコンデンサ101におけるクリアランスホール133,134の直径(350μm〜250μm)の1.18倍程度大きなクリアランスホール133,134を各内部電極部161A,161B,162A,162Bに形成している。   The clearance holes 133, 134 formed in the internal electrode portions 161A, 161B, 162A, 162B contract during ceramic firing. Therefore, here, considering the shrinkage at the time of firing, the clearance holes 133 and 134 that are about 1.18 times larger in diameter (350 μm to 250 μm) of the clearance holes 133 and 134 in the ceramic capacitor 101 are formed in the internal electrode portions 161A and 161B. , 162A, 162B.

そして、電極積層部107に対応する部位では、各内部電極部161A,161B,162A,162Bが形成された100枚のグリーンシート160を積層する。本実施の形態では、パターン1−Aの第1内部電極部161Aが形成されたグリーンシート160、パターン2−Aの第2内部電極部162Aが形成されたグリーンシート160、パターン1−Bの第1内部電極部161Bが形成されたグリーンシート160、パターン2−Bの第2内部電極部162Bが形成されたグリーンシート160の順番(図7参照)で規則正しく積層する。また、カバー層部108に対応する部位(積層体の表裏の部分)では、内部電極部161A,161B,162A,162Bが形成されていない3枚のグリーンシート160を積層する。   Then, at the portion corresponding to the electrode stacking portion 107, 100 green sheets 160 on which the internal electrode portions 161A, 161B, 162A, 162B are formed are stacked. In the present embodiment, the green sheet 160 on which the first internal electrode portion 161A of the pattern 1-A is formed, the green sheet 160 on which the second internal electrode portion 162A of the pattern 2-A is formed, and the first of the pattern 1-B. The green sheets 160 on which the first internal electrode portions 161B are formed and the green sheets 160 on which the second internal electrode portions 162B of the pattern 2-B are formed are stacked in order (see FIG. 7). In addition, at a portion corresponding to the cover layer portion 108 (front and back portions of the laminate), three green sheets 160 in which the internal electrode portions 161A, 161B, 162A, and 162B are not formed are laminated.

次いで、ラミネート装置を用い、60℃〜80℃の温度条件で300kgf/cm〜1000kgf/cmの押圧力をシート積層方向に付与することにより、各グリーンシート160を一体化する。この結果、図8に示すようなグリーンシート積層体165(未焼成セラミック積層体)が形成される(積層体準備工程)。なお、グリーンシート積層体165の厚さは約1mmである。 Next, each green sheet 160 is integrated by applying a pressing force of 300 kgf / cm 2 to 1000 kgf / cm 2 in the sheet stacking direction using a laminating apparatus under a temperature condition of 60 ° C. to 80 ° C. As a result, a green sheet laminate 165 (unfired ceramic laminate) as shown in FIG. 8 is formed (laminate preparation step). In addition, the thickness of the green sheet laminated body 165 is about 1 mm.

さらに、レーザー加工機(図示略)を用いて、グリーンシート積層体165をその積層方向に貫通する直径約120μmのビア130(貫通孔)を規則的に穿孔する。その後、図9に示されるように、各ビア130内に、ペースト圧入充填装置(図示略)を用いてビア導体用ペーストを2.0MPa〜7.5MPaの圧力で圧入充填し、未焼成ビア導体部166を形成する(ビア形成工程)。なお、ビア導体用ペーストは、導電性粒子としてのニッケル粉末や共素地材料としてのチタン酸バリウム粉末等を含む。   Further, using a laser processing machine (not shown), vias 130 (through holes) having a diameter of about 120 μm that penetrate the green sheet laminate 165 in the laminating direction are regularly drilled. Thereafter, as shown in FIG. 9, each via 130 is press-filled with a paste for via conductor at a pressure of 2.0 MPa to 7.5 MPa using a paste press-fitting and filling device (not shown), and the unfired via conductor is filled. A portion 166 is formed (via formation step). The via conductor paste includes nickel powder as conductive particles and barium titanate powder as a common material.

次に、グリーンシート積層体165をスクリーン印刷装置(図示略)にセットするとともに、グリーンシート積層体165の上面上にスクリーンマスクを配置し、表層電極用ペーストをスクリーン印刷により印刷、塗布して乾燥させる。この結果、グリーンシート積層体165の上面側に、主面側電源用表層電極111及び主面側グランド用表層電極112となる未焼成表層電極部168をパターン形成する(図10参照)。また同様に、グリーンシート積層体165の下面上にスクリーンマスクを配置し、表層電極用ペーストをスクリーン印刷により印刷、塗布して乾燥させる。この結果、グリーンシート積層体165の下面側に、裏面側電源用表層電極121及び裏面側グランド用表層電極122となる未焼成表層電極部168をパターン形成する(図10参照)。なお、表層電極用ペーストは、導電性粒子としてのニッケル粉末や共素地材料としてのチタン酸バリウム粉末等を含む。   Next, the green sheet laminate 165 is set in a screen printing apparatus (not shown), a screen mask is arranged on the upper surface of the green sheet laminate 165, and the surface electrode paste is printed and applied by screen printing and dried. Let As a result, an unfired surface layer electrode portion 168 to be the main surface side power source surface electrode 111 and the main surface side ground surface layer electrode 112 is formed on the upper surface side of the green sheet laminate 165 (see FIG. 10). Similarly, a screen mask is disposed on the lower surface of the green sheet laminate 165, and the surface electrode paste is printed and applied by screen printing and dried. As a result, an unfired surface layer electrode portion 168 to be the back surface side power supply surface electrode 121 and the back surface side ground surface layer electrode 122 is patterned on the lower surface side of the green sheet laminate 165 (see FIG. 10). The surface electrode paste includes nickel powder as conductive particles, barium titanate powder as a common material, and the like.

そして、例えばレーザー加工によりグリーンシート積層体165にブレーク用の溝を格子状に入れる。その後、グリーンシート積層体165を、大気中250℃〜300℃の温度で10時間〜20時間脱脂し、さらに水蒸気を含む還元雰囲気下にて1280℃の温度で所定時間焼成を行う(焼成工程)。その結果、チタン酸バリウム及びペースト中のニッケルが同時焼結し、セラミック焼結体104となる。具体的には、この焼成工程において、グリーンシート積層体165における各内部電極部161A,161B,162A,162B、各グリーンシート160、未焼成ビア導体部166、未焼成表層電極部168が焼成されて、内部電極層141A,141B,142A,142B、セラミック誘電体層105、ビア導体131,132、表層電極111,112,121,122が形成される。   Then, for example, break grooves are formed in a lattice shape in the green sheet laminate 165 by laser processing. Thereafter, the green sheet laminate 165 is degreased at a temperature of 250 ° C. to 300 ° C. for 10 hours to 20 hours in the air, and further fired for a predetermined time at a temperature of 1280 ° C. in a reducing atmosphere containing water vapor (firing step). . As a result, barium titanate and nickel in the paste are simultaneously sintered to form a ceramic sintered body 104. Specifically, in this firing step, each internal electrode portion 161A, 161B, 162A, 162B, each green sheet 160, the unfired via conductor portion 166, and the unfired surface layer electrode portion 168 in the green sheet laminate 165 are fired. The internal electrode layers 141A, 141B, 142A, 142B, the ceramic dielectric layer 105, the via conductors 131, 132, and the surface layer electrodes 111, 112, 121, 122 are formed.

次に、得られたセラミック焼結体104が有する各表層電極111,112,121,122に対して無電解めっき(厚さ1μm〜50μm)を行う。その結果、各表層電極111,112,121,122の上に銅めっき層が形成される。なおこの状態のものは、セラミックコンデンサ101となるべき製品領域を平面方向に沿って縦横に複数配列した多数個取り用のセラミック焼結体104(パネル状のセラミック焼結体)である。そして、このパネル状のセラミック焼結体104をブレーク用の溝に沿って分割することで、複数のセラミックコンデンサ101が同時に得られる。   Next, electroless plating (thickness 1 μm to 50 μm) is performed on each surface layer electrode 111, 112, 121, 122 included in the obtained ceramic sintered body 104. As a result, a copper plating layer is formed on each surface electrode 111, 112, 121, 122. The product in this state is a multi-piece ceramic sintered body 104 (panel-shaped ceramic sintered body) in which a plurality of product regions to be the ceramic capacitor 101 are arranged vertically and horizontally along the plane direction. A plurality of ceramic capacitors 101 can be obtained at the same time by dividing the panel-shaped ceramic sintered body 104 along the break grooves.

本発明者らは、上記製造方法で製造したセラミックコンデンサ101(実施例1)に対して、積層体準備工程での各内部電極部161A,161B,162A,162Bの形成パターン1−A,2-A,1−B,2−Bや各パターン1−A,2-A,1−B,2−Bの積層方法等を変更し、表1及び表2に示すような実施例2〜実施例8及び従来例の積層セラミックコンデンサ101を作製した。そして、実施例1〜実施例8及び従来例の積層セラミックコンデンサ101における反り量を測定した。その結果を表3に示している。   For the ceramic capacitor 101 (Example 1) manufactured by the above manufacturing method, the present inventors have formed formation patterns 1-A, 2- of the internal electrode portions 161A, 161B, 162A, 162B in the multilayer body preparation step. Example 2 to Example as shown in Table 1 and Table 2 by changing the lamination method of A, 1-B, 2-B and each pattern 1-A, 2-A, 1-B, 2-B, etc. 8 and the conventional multilayer ceramic capacitor 101 were produced. And the curvature amount in the multilayer ceramic capacitor 101 of Examples 1 to 8 and the conventional example was measured. The results are shown in Table 3.

なお、表1におけるクリアランスホール径は、セラミック焼成後におけるセラミックコンデンサ101での数値を示している。また、表3には、積層セラミックコンデンサ101において、上部層及び下部層におけるクリアランスホール133,134の平均径CH1(直径の平均値)と、外周部及び中央部におけるクリアランスホール133,134の平均径CH2(直径の平均値)とを示している。ここで、積層セラミックコンデンサ101における上部層とは積層方向の上から半分の部分(電極積層部107における上から50層分)であり、下部層とは積層方向の下から半分の部分(電極積層部107における下から50層分)である。それら上部層及び下部層において各内部電極部161A,161B,162A,162Bに形成されている全てクリアランスホール133,134について、上部層と下部層とで直径の平均値を求めている。また、積層セラミックコンデンサ101には、20×20=400個のビア導体131,132が形成されている。従って、外周部のビア導体131,132は76個であり、中央部(内部)のビア導体131,132は324個である。そして、外周部のビア導体131,132の周囲に形成される全てのクリアランスホール133,134の直径の平均値と、中央部のビア導体131,132の周囲に形成される全てのクリアランスホール133,134の直径の平均値を求め、その平均値を表3に示している。   In addition, the clearance hole diameter in Table 1 shows a numerical value in the ceramic capacitor 101 after ceramic firing. Table 3 shows that in the multilayer ceramic capacitor 101, the average diameter CH1 (average diameter) of the clearance holes 133 and 134 in the upper layer and the lower layer, and the average diameter of the clearance holes 133 and 134 in the outer peripheral portion and the central portion. CH2 (average diameter) is shown. Here, the upper layer in the multilayer ceramic capacitor 101 is a half portion from the top in the stacking direction (50 layers from the top in the electrode stacking portion 107), and the lower layer is a half portion from the bottom in the stacking direction (electrode stacking). 50 layers from the bottom in the portion 107). With respect to all the clearance holes 133 and 134 formed in the internal electrode portions 161A, 161B, 162A, and 162B in the upper layer and the lower layer, average values of the diameters of the upper layer and the lower layer are obtained. In the multilayer ceramic capacitor 101, 20 × 20 = 400 via conductors 131 and 132 are formed. Accordingly, the number of via conductors 131 and 132 in the outer peripheral portion is 76, and the number of via conductors 131 and 132 in the central portion (inside) is 324. Then, the average value of the diameters of all the clearance holes 133 and 134 formed around the peripheral via conductors 131 and 132, and all the clearance holes 133 formed around the central via conductors 131 and 132, respectively. The average value of 134 diameters was determined, and the average value is shown in Table 3.

また、反り量は、以下の手法で測定した。具体的には、図11に示されるように、積層セラミックコンデンサ101のコンデンサ主面102上において、2.25mmピッチで設定された25個の測定ポイントP1について、それぞれの高さをレーザーで測定する。なお、各測定ポイントP1は、クリアランスホール133,134が形成される領域以外の位置に設定されている。そして、測定した高さから最小二乗平面を算出し、その平面において最も低い位置から最も高い位置までの高さを反り量として算出した。なお、各実施例1〜8及び従来例ともに100個のセラミックコンデンサ101について測定を行い、その平均値を反り量として求めている。

Figure 0005893371
Figure 0005893371
Figure 0005893371
The amount of warpage was measured by the following method. Specifically, as shown in FIG. 11, the height of each of 25 measurement points P1 set at a pitch of 2.25 mm on the capacitor main surface 102 of the multilayer ceramic capacitor 101 is measured with a laser. . Each measurement point P1 is set at a position other than the region where the clearance holes 133 and 134 are formed. Then, the least square plane was calculated from the measured height, and the height from the lowest position to the highest position on the plane was calculated as the amount of warpage. In each of Examples 1 to 8 and the conventional example, measurement was performed on 100 ceramic capacitors 101, and the average value was obtained as the amount of warpage.
Figure 0005893371
Figure 0005893371
Figure 0005893371

表1及び表2に示されるように、実施例1のグリーンシート積層体165では、各第1内部電極部161A,161Bについて、直径が大きなクリアランスホール133(外周部350μm、中央部300μm)を有するパターン1−Aの第1内部電極部161Aと、直径が小さなクリアランスホール133(外周部300μm、中央部250μm)を有するパターン1−Bの第1内部電極部161Bとを交互に配置している。また、各第2内部電極部162A,162Bについて、直径が大きなクリアランスホール134(外周部350μm、中央部300μm)を有するパターン2−Aの第2内部電極部162Aと、直径が小さなクリアランスホール134(外周部300μm、中央部250μm)を有するパターン2−Bの第2内部電極部162Bとを交互に配置している。なお、第一内部電極部と第2内部電極部をあわせた全ての内部電極部の積層順においては、161A/162A/161B/162Bの順で繰り返し積層されている。実施例1のグリーンシート積層体165では、パターン1−Aの第1内部電極部161A、パターン1−Bの第1内部電極部161B、パターン2−Aの第2内部電極部162A、及びパターン2−Bの第2内部電極部162Bのそれぞれのパターンについて25層ずつ配置している。   As shown in Tables 1 and 2, in the green sheet laminate 165 of Example 1, the first internal electrode parts 161A and 161B each have a clearance hole 133 having a large diameter (outer peripheral part 350 μm, central part 300 μm). The first internal electrode portions 161A of the pattern 1-A and the first internal electrode portions 161B of the pattern 1-B having clearance holes 133 having a small diameter (an outer peripheral portion of 300 μm and a central portion of 250 μm) are alternately arranged. Further, for each of the second internal electrode portions 162A and 162B, the second internal electrode portion 162A of the pattern 2-A having a clearance hole 134 having a large diameter (outer peripheral portion 350 μm, central portion 300 μm), and a clearance hole 134 having a small diameter ( The second internal electrode portions 162B of the pattern 2-B having an outer peripheral portion of 300 μm and a central portion of 250 μm are alternately arranged. In addition, in the lamination | stacking order of all the internal electrode parts which combined the 1st internal electrode part and the 2nd internal electrode part, it is repeatedly laminated | stacked in order of 161A / 162A / 161B / 162B. In the green sheet laminate 165 of Example 1, the first internal electrode portion 161A of pattern 1-A, the first internal electrode portion 161B of pattern 1-B, the second internal electrode portion 162A of pattern 2-A, and the pattern 2 25 layers are arranged for each pattern of the -B second internal electrode portion 162B.

実施例2のグリーンシート積層体165では、実施例1と比較して、パターン2−Aの第2内部電極部162A及びパターン2−Bの第2内部電極部162Bにおけるクリアランスホール134を全て300μmの直径に変更している。つまり、第1内部電極部161A、161Bに、直径が異なるクリアランスホール133が設けられている。   In the green sheet laminate 165 of Example 2, all the clearance holes 134 in the second internal electrode part 162A of the pattern 2-A and the second internal electrode part 162B of the pattern 2-B are 300 μm in comparison with the example 1. The diameter has been changed. That is, clearance holes 133 having different diameters are provided in the first internal electrode portions 161A and 161B.

実施例3のグリーンシート積層体165では、直径が大きなクリアランスホール133,134を有するパターン1−A,2−Aの内部電極部161A,162Aを上部層165Aに配置し、直径が小さなクリアランスホール133,134を有するパターン1−B,2−Bの内部電極部161B,162Bを下部層165Bに配置している(図12参照)。なお、各パターン1−A,1−B,2−A,2−Bの各内部電極部161A,161B,162A,162Bには、実施例1と同じ直径のクリアランスホール133,134がそれぞれ形成されている。   In the green sheet laminate 165 of Example 3, the internal electrode portions 161A and 162A of the patterns 1-A and 2-A having the clearance holes 133 and 134 having a large diameter are arranged in the upper layer 165A, and the clearance hole 133 having a small diameter is formed. , 134 and the internal electrode portions 161B, 162B of the patterns 1-B, 2-B are arranged in the lower layer 165B (see FIG. 12). In addition, clearance holes 133 and 134 having the same diameter as in the first embodiment are formed in the internal electrode portions 161A, 161B, 162A, and 162B of the patterns 1-A, 1-B, 2-A, and 2-B, respectively. ing.

実施例4のグリーンシート積層体165では、実施例1と比較して、各パターン1−A,1−B,2−A,2−Bの中央部に設けられるクリアランスホール133,134の直径を外周部のクリアランスホール133,134の直径と等しくしている。つまり、パターン1−A,2-Aの各内部電極部161A,162Aでは、直径が350μmのクリアランスホール133,134(図13及び図14参照)を形成し、パターン1−B,2-Bの各内部電極部161B,162Bでは直径が300μmのクリアランスホール(図15及び図16参照)を形成している。なおこの場合も、実施例1のグリーンシート積層体165と同様に、パターン1−A,2−Aとパターン1−B,2-Bとの各内部電極部161A,162A,161B,162Bを交互に積層配置している。   In the green sheet laminate 165 of Example 4, the diameters of the clearance holes 133 and 134 provided in the central portions of the patterns 1-A, 1-B, 2-A, and 2-B are compared with those of Example 1. It is made equal to the diameter of the clearance holes 133 and 134 in the outer peripheral portion. That is, in each of the internal electrode portions 161A and 162A of the patterns 1-A and 2-A, clearance holes 133 and 134 (see FIGS. 13 and 14) having a diameter of 350 μm are formed, and the patterns 1-B and 2-B. Each internal electrode portion 161B, 162B has a clearance hole (see FIGS. 15 and 16) having a diameter of 300 μm. In this case, as in the green sheet laminate 165 of Example 1, the internal electrode portions 161A, 162A, 161B, 162B of the patterns 1-A, 2-A and the patterns 1-B, 2-B are alternately arranged. Are arranged in layers.

実施例5〜8のグリーンシート積層体165では、各パターン1−A,1−B,2−A,2−Bの各内部電極部161A,161B,162A,162Bに形成されるクリアランスホール133,134(図13〜図16参照)は、実施例4の場合と同じであるが、各パターン1−A,1−B,2−A,2−Bの積層方法が、実施例4の場合と異なっている。   In the green sheet laminate 165 of Examples 5 to 8, the clearance holes 133, formed in the internal electrode portions 161A, 161B, 162A, 162B of the patterns 1-A, 1-B, 2-A, 2-B. 134 (see FIGS. 13 to 16) is the same as in the case of the fourth embodiment, but the lamination method of the patterns 1-A, 1-B, 2-A, and 2-B is the same as that in the fourth embodiment. Is different.

具体的には、実施例5の場合、グリーンシート積層体165の上部層165Aにおいて、パターン1−A,2-Aの内部電極部161A,162A(図13及び図14参照)が上から40層分だけ積層配置されるとともに、パターン1−B,2-Bの内部電極部161B,162B(図15及び図16参照)が下から10層分だけ積層配置される。グリーンシート積層体165の下部層165Bにおいても同様に、パターン1−A,2-Aの内部電極部161A,162Aが上から40層分だけ積層配置されるとともに、パターン1−B,2-Bの内部電極部161B,162Bが下から10層分だけ積層配置される。   Specifically, in the case of Example 5, in the upper layer 165A of the green sheet laminate 165, the internal electrode portions 161A and 162A (see FIGS. 13 and 14) of the patterns 1-A and 2-A are 40 layers from the top. The internal electrode portions 161B and 162B (see FIGS. 15 and 16) of the patterns 1-B and 2-B are stacked and arranged for 10 layers from the bottom. Similarly, in the lower layer 165B of the green sheet laminate 165, the internal electrode portions 161A and 162A of the patterns 1-A and 2-A are stacked and disposed for 40 layers from the top, and the patterns 1-B and 2-B are also arranged. The internal electrode portions 161B and 162B are stacked and arranged for 10 layers from the bottom.

実施例6の場合では、グリーンシート積層体165の上部層165Aにおいて、パターン1−A,2-Aの内部電極部161A,162A(図13及び図14参照)が上から25層分だけ積層配置されるとともに、パターン2−B,1−Bの内部電極部162B,161B(図15及び図16参照)が下から25層分だけ積層配置される。グリーンシート積層体165の下部層165Bにおいても同様に、パターン1−A,2-Aの内部電極部161A,162Aが上から25層分だけ積層配置されるとともに、パターン2−B,1−Bの内部電極部162B,161Bが下から25層分だけ積層配置される。   In the case of Example 6, in the upper layer 165A of the green sheet laminate 165, the internal electrode portions 161A and 162A (see FIGS. 13 and 14) of the patterns 1-A and 2-A are stacked by 25 layers from the top. At the same time, the internal electrode portions 162B and 161B (see FIGS. 15 and 16) of the patterns 2-B and 1-B are stacked and arranged for 25 layers from the bottom. Similarly, in the lower layer 165B of the green sheet laminated body 165, the internal electrode portions 161A and 162A of the patterns 1-A and 2-A are stacked and disposed for 25 layers from the top, and the patterns 2-B and 1-B are arranged. The internal electrode portions 162B and 161B are stacked and arranged for 25 layers from the bottom.

実施例7の場合では、グリーンシート積層体165の上部層165Aにおいて、パターン1−A,2−Aの内部電極部161A,162A(図13及び図14参照)が積層配置されるとともに、下部層165Bにおいて、パターン1−B,2−Bの内部電極部161B,162B(図15及び図16参照)が積層配置されている。   In the case of Example 7, in the upper layer 165A of the green sheet laminate 165, the internal electrode portions 161A and 162A (see FIGS. 13 and 14) of the patterns 1-A and 2-A are laminated and the lower layer In 165B, the internal electrode portions 161B and 162B (see FIGS. 15 and 16) of the patterns 1-B and 2-B are stacked.

実施例8の場合では、グリーンシート積層体165の上部層165Aにおいて、パターン1−B,2-Bの内部電極部161B,162B(図15及び図16参照)が積層配置されるとともに、下部層165Bにおいて、パターン1−A,2−Aの内部電極部161A,162A(図13及び図14参照)が積層配置されている。   In the case of Example 8, in the upper layer 165A of the green sheet laminate 165, the internal electrode portions 161B and 162B (see FIGS. 15 and 16) of the patterns 1-B and 2-B are stacked and the lower layer In 165B, the internal electrode portions 161A and 162A (see FIGS. 13 and 14) of the patterns 1-A and 2-A are stacked.

従来例では、第1内部電極部161A,161B及び第2内部電極部162A,162Bにおいて、全て同一の直径(300μm)を有するクリアランスホール133,134が形成されている。   In the conventional example, clearance holes 133 and 134 having the same diameter (300 μm) are formed in the first internal electrode portions 161A and 161B and the second internal electrode portions 162A and 162B.

実施例1〜8では、直径の異なるクリアランスホール133,134が積層方向に配設されるよう各内部電極部161A,161B,162A,162Bをパターン形成することで、従来例(クリアランスホール133,134の直径が揃っている場合)と比較して反り量が小さくなった。特に、パターン1−A,2-Aとパターン1−B,2−Bとを交互に規則正しく配置した実施例1,2,4については、反り量を小さくすることができた。   In the first to eighth embodiments, the internal electrode portions 161A, 161B, 162A, and 162B are patterned so that clearance holes 133 and 134 having different diameters are arranged in the stacking direction. The amount of warpage was smaller compared to the case where the diameters were uniform. In particular, in Examples 1, 2, and 4 in which the patterns 1-A and 2-A and the patterns 1-B and 2-B are alternately and regularly arranged, the amount of warpage can be reduced.

また、グリーンシート積層体165の上部層165Aと下部層165Bとにおいて、クリアランスホール133,134の直径に偏りがない(平均径が同じ)実施例1,2,4,5,6の場合には、クリアランスホール133,134の直径に偏りがある他の実施例3,7,8と比較して反り量が小さくなった。   In the case of Examples 1, 2, 4, 5, and 6 in which the diameters of the clearance holes 133 and 134 are not biased in the upper layer 165A and the lower layer 165B of the green sheet laminate 165 (the average diameter is the same). The amount of warpage was smaller than in other Examples 3, 7, and 8 in which the diameters of the clearance holes 133 and 134 were biased.

さらに、外周部のクリアランスホール133,134の直径を中央部のクリアランスホール133,134の直径よりも大きくした場合、反り量を低く抑えることができた。具体的には、実施例1と実施例4とを比較する場合、実施例1のセラミックコンデンサ101は、外周部のクリアランスホール133,134の直径を中央部のクリアランスホール133,134よりも大きく形成しており、反り量を実施例4よりも低く抑えることができた。   Further, when the diameters of the clearance holes 133 and 134 in the outer peripheral portion were made larger than the diameters of the clearance holes 133 and 134 in the central portion, the amount of warpage could be suppressed low. Specifically, when comparing Example 1 and Example 4, the ceramic capacitor 101 of Example 1 is formed such that the clearance holes 133 and 134 in the outer peripheral portion are larger in diameter than the clearance holes 133 and 134 in the central portion. As a result, the amount of warpage could be kept lower than that in Example 4.

従って、本実施の形態によれば以下の効果を得ることができる。   Therefore, according to the present embodiment, the following effects can be obtained.

(1)本実施の形態の積層体準備工程では、直径が異なる2種類のクリアランスホール133,134が積層方向に配設されるようパターン形成されているので、端部の位置が積層方向で異なった状態で各クリアランスホール133,134が形成される。このため、従来例のようにクリアランスホール133,134の端部の位置が積層方向に揃っている場合と比較して、各クリアランスホール133,134の端部にて各内部電極部161A,161B,162A,162Bの重なる層数が段階的に変化する。従って、グリーンシート積層体165のプレス時において、クリアランスホール133,134の端部近傍での密度差の急激な変化が緩和される。この結果、グリーンシート積層体165の焼成時には、密度に応じた収縮挙動の差が少なくなり、積層セラミックコンデンサ101の反りを低減することができる。   (1) In the laminate preparation process of the present embodiment, since the two types of clearance holes 133 and 134 having different diameters are formed so as to be arranged in the stacking direction, the positions of the end portions are different in the stacking direction. In this state, the clearance holes 133 and 134 are formed. For this reason, compared with the case where the positions of the end portions of the clearance holes 133, 134 are aligned in the stacking direction as in the conventional example, the internal electrode portions 161A, 161B, The number of layers where 162A and 162B overlap changes stepwise. Therefore, when the green sheet laminate 165 is pressed, a sudden change in density difference near the end portions of the clearance holes 133 and 134 is alleviated. As a result, when the green sheet laminate 165 is fired, the difference in shrinkage behavior according to the density is reduced, and the warpage of the multilayer ceramic capacitor 101 can be reduced.

(2)実施例1,2,4,5,6のグリーンシート積層体165では、積層方向の上部層165Aと下部層165Bとにおいて、各内部電極部161A,161B,162A,162Bのクリアランスホール133,134の直径の平均値を等しくしている。このようにすると、直径の異なるクリアランスホール133,134が積層方向に偏りなく配置されるため、積層方向に密度差が生じ難くなり、積層セラミックコンデンサ101の反りを低減することができる。   (2) In the green sheet laminate 165 of Examples 1, 2, 4, 5, and 6, the clearance holes 133 of the internal electrode portions 161A, 161B, 162A, and 162B are formed in the upper layer 165A and the lower layer 165B in the stacking direction. , 134 are equal in average value. In this way, since the clearance holes 133 and 134 having different diameters are arranged without deviation in the stacking direction, it is difficult for the density difference to occur in the stacking direction, and the warpage of the multilayer ceramic capacitor 101 can be reduced.

(3)実施例1〜4,6〜8のグリーンシート積層体165では、各内部電極部161A,161B,162A,162Bにおいて、直径の異なるクリアランスホール133,134を積層方向にそれぞれ等しい層数となるよう形成している。このようにすると、クリアランスホール端部での内部電極の重なる層数の変化がなだらかになるので、端部近傍での密度差の急激な変化が緩和される。従って、焼成時の密度に応じた収縮挙動の差が少なくなり、積層セラミックコンデンサ101の反りを低減することができる。   (3) In the green sheet laminates 165 of Examples 1 to 4 and 6 to 8, the clearance holes 133 and 134 having different diameters in the internal electrode portions 161A, 161B, 162A, and 162B have the same number of layers in the lamination direction. It is formed to become. By doing so, the change in the number of layers where the internal electrodes overlap at the end of the clearance hole becomes gentle, so that a sudden change in the density difference near the end is alleviated. Therefore, the difference in shrinkage behavior according to the density during firing is reduced, and the warpage of the multilayer ceramic capacitor 101 can be reduced.

(4)実施例1,2,4のグリーンシート積層体165では、各内部電極部161A,161B,162A,162Bにおいて、直径の異なるクリアランスホール133,134を積層方向に規則的に繰り返すように形成している。このようにすると、直径の異なるクリアランスホール133,134が積層方向に偏りなく配置されるため、積層方向に密度差が生じ難くなり、積層セラミックコンデンサ101の反りを低減することができる。   (4) In the green sheet laminate 165 of Examples 1, 2, and 4, the clearance holes 133 and 134 having different diameters are formed in the internal electrode portions 161A, 161B, 162A, and 162B so as to be regularly repeated in the lamination direction. doing. In this way, since the clearance holes 133 and 134 having different diameters are arranged without deviation in the stacking direction, it is difficult for the density difference to occur in the stacking direction, and the warpage of the multilayer ceramic capacitor 101 can be reduced.

(5)実施例1〜3のグリーンシート積層体165では、外周部に設けられるクリアランスホール133,134の直径を、中央部に設けられるクリアランスホール133,134の直径よりも大きく形成している。グリーンシート積層体165において、各グリーンシート160における外周端部には内部電極部161A,161B,162A,162Bが設けられておらずセラミック材料のみにて形成されている(図10等参照)。このため、各内部電極部161A,161B,162A,162Bの外周端近傍では、セラミック材料と導体材料との割合が急激に変化する。従って、実施例1〜3のように、中央部よりも外周部のクリアランスホール133,134の直径を大きくすることにより、積層セラミックコンデンサ101において、中央部から外周部に向かって徐々にセラミック誘電体層105の割合が増える。このため、各内部電極層141A,141B,142A,142Bの端部近傍において、セラミック誘電体層105間における電極層141A,141B,142A,142Bの有無に応じた急激な収縮挙動の差が緩和され、積層セラミックコンデンサ101の反りを低減することができる。   (5) In the green sheet laminated body 165 of Examples 1 to 3, the diameters of the clearance holes 133 and 134 provided in the outer peripheral portion are formed larger than the diameters of the clearance holes 133 and 134 provided in the central portion. In the green sheet laminated body 165, the internal electrode portions 161A, 161B, 162A, 162B are not provided at the outer peripheral end portions of the respective green sheets 160, and the green sheet stack 165 is formed only of a ceramic material (see FIG. 10 and the like). For this reason, in the vicinity of the outer peripheral ends of the internal electrode portions 161A, 161B, 162A, and 162B, the ratio of the ceramic material and the conductor material changes abruptly. Accordingly, as in the first to third embodiments, by increasing the diameter of the clearance holes 133 and 134 in the outer peripheral portion rather than the central portion, in the multilayer ceramic capacitor 101, the ceramic dielectric is gradually increased from the central portion toward the outer peripheral portion. The proportion of layer 105 increases. For this reason, in the vicinity of the end portions of the internal electrode layers 141A, 141B, 142A, 142B, the difference in abrupt contraction behavior depending on the presence or absence of the electrode layers 141A, 141B, 142A, 142B between the ceramic dielectric layers 105 is alleviated. The warpage of the multilayer ceramic capacitor 101 can be reduced.

(6)本実施の形態の積層セラミックコンデンサ101では、反り量を低く抑えることができるため、配線基板内蔵時における積層セラミックコンデンサ101の接続信頼性を十分に確保することができる。また、積層セラミックコンデンサ101に直流電圧を印加すると、電歪現象によって各セラミック誘電体層105に伸縮が発生する。このとき、クリアランスホール133,134の端部の位置が積層方向で異なっているため、変位ありなしの境界であるクリアランスホール133,134の端部近傍での応力が分散される。従って、直流電圧の印加時において、クラックやデラミネーションが生じ難くなり、積層セラミックコンデンサ101の製品信頼性を向上させることができる。   (6) In the multilayer ceramic capacitor 101 of the present embodiment, the amount of warpage can be kept low, so that the connection reliability of the multilayer ceramic capacitor 101 when the wiring board is built-in can be sufficiently ensured. Further, when a DC voltage is applied to the multilayer ceramic capacitor 101, the ceramic dielectric layers 105 expand and contract due to electrostriction. At this time, since the positions of the end portions of the clearance holes 133 and 134 are different in the stacking direction, the stress in the vicinity of the end portions of the clearance holes 133 and 134 that are boundaries without displacement is dispersed. Therefore, cracks and delamination are less likely to occur when a DC voltage is applied, and the product reliability of the multilayer ceramic capacitor 101 can be improved.

(7)本実施の形態の積層セラミックコンデンサ101では、各表層電極111,112,121,122の表面に銅めっき層が施されている。このようにすると、各表層電極111,112,121,122のメタライズ導体に含まれる共素地材料のセラミックが電極表面に露出することがない。この結果、各表層電極111,112,121,122における濡れ性を向上させることができ、積層セラミックコンデンサ101の接続信頼性を十分に確保することができる。   (7) In the multilayer ceramic capacitor 101 of the present embodiment, a copper plating layer is applied to the surface of each surface layer electrode 111, 112, 121, 122. If it does in this way, the ceramic of the common base material contained in the metallized conductor of each surface layer electrode 111,112,121,122 will not be exposed to the electrode surface. As a result, the wettability of the surface layer electrodes 111, 112, 121, 122 can be improved, and the connection reliability of the multilayer ceramic capacitor 101 can be sufficiently ensured.

なお、本発明の実施の形態は以下のように変更してもよい。   In addition, you may change embodiment of this invention as follows.

・上記実施の形態では、直径が異なる2種類のクリアランスホール133,134が積層方向に配置されるよう各内部電極部161A,161B,162A,162Bをパターン形成していたが、直径が異なる3種類以上のクリアランスホールが積層方向に配置されるようにパターン形成してもよい。例えば、クリアランスホール133,134の直径の異なる3種類のパターンA,B,Cの内部電極部を積層する場合、直径の大きい順または小さい順に規則的(A,B,C,…A,B,Cの順)に繰り返すように内部電極部を積層配置してグリーンシート積層体165を形成する。このようにすると、直径の異なるクリアランスホール133,134が積層方向に偏りなく配置されるため、積層方向に密度差が生じ難くなり、積層セラミックコンデンサ101の反りを低減することができる。   In the above embodiment, the internal electrode portions 161A, 161B, 162A, 162B are patterned so that two types of clearance holes 133, 134 having different diameters are arranged in the stacking direction. A pattern may be formed so that the above clearance holes are arranged in the stacking direction. For example, when the internal electrode portions of the three types of patterns A, B, and C having different diameters of the clearance holes 133 and 134 are stacked, they are regularly (A, B, C,... A, B, The green electrode laminate 165 is formed by stacking and arranging the internal electrode portions so as to repeat in the order of C). In this way, since the clearance holes 133 and 134 having different diameters are arranged without deviation in the stacking direction, it is difficult for the density difference to occur in the stacking direction, and the warpage of the multilayer ceramic capacitor 101 can be reduced.

次に、特許請求の範囲に記載された技術的思想のほかに、前述した実施の形態によって把握される技術的思想を以下に列挙する。   Next, in addition to the technical ideas described in the claims, the technical ideas grasped by the embodiments described above are listed below.

(1)セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサであって、前記コンデンサは、長さ8mm以上の辺を含む矩形状かつ反り量が30μm以下であり、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層において、直径が異なる2種類以上の前記クリアランスホールが積層方向に配設されていることを特徴とする積層セラミックコンデンサ。   (1) It has a structure in which the first internal electrode layers and the second internal electrode layers are alternately stacked via ceramic dielectric layers, and extends in the stacking direction of the ceramic dielectric layers and the internal electrode layers. A first via electrode connected to the plurality of first internal electrode layers and a second via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers are arranged in an array as a whole, A first clearance hole is provided in the plurality of first internal electrode layers, and the first clearance electrode is electrically insulated from the first internal electrode layer and the second via electrode, and the plurality of first internal electrode layers are electrically insulated from each other. A multilayer ceramic capacitor in which a second clearance hole is provided in the two internal electrode layers, and the second internal electrode layer and the first via electrode are electrically insulated by the second clearance hole; The capacitor has a rectangular shape including sides with a length of 8 mm or more and a warp amount of 30 μm or less, and at least one of the first internal electrode layer and the second internal electrode layer has two or more different diameters. The multilayer ceramic capacitor is characterized in that the clearance holes are arranged in the stacking direction.

101…積層セラミックコンデンサ
105…セラミック誘電体層
130…貫通孔としてのビア
131…第1ビア電極としての電源用コンデンサ内ビア導体
132…第2ビア電極としてのグランド用コンデンサ内ビア導体
133…第1クリアランスホール
134…第2クリアランスホール
141A,141B…第1内部電極層としての電源用内部電極層
142A,142B…第2内部電極層としてのグランド用内部電極層
160…未焼成セラミック部としての未焼成セラミックグリーンシート
161A,161B…未焼成導体部としての第1内部電極部
162A,162B…未焼成導体部としての第2内部電極部
165…未焼成セラミック積層体としてのグリーンシート積層体
165A…上部層
165B…下部層
166…未焼成ビア導体部
DESCRIPTION OF SYMBOLS 101 ... Multilayer ceramic capacitor 105 ... Ceramic dielectric layer 130 ... Via as a through hole 131 ... Via conductor in capacitor for power supply as first via electrode 132 ... Via conductor in capacitor for ground as second via electrode 133 ... First Clearance hole 134 ... second clearance hole 141A, 141B ... internal electrode layer for power supply as first internal electrode layer 142A, 142B ... internal electrode layer for ground as second internal electrode layer 160 ... unfired as unfired ceramic part Ceramic green sheets 161A, 161B... First internal electrode portions as unfired conductor portions 162A, 162B... Second internal electrode portions as unfired conductor portions 165... Green sheet laminate as unfired ceramic laminate 165A. 165B ... Lower layer 166 ... Unfired via guide Part

Claims (11)

セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサの製造方法であって、
前記第1内部電極層及び前記第2内部電極層となる未焼成導体部と、前記セラミック誘電体層となる未焼成セラミック部とを積層し、積層方向にプレスすることで前記未焼成導体部と前記未焼成セラミック部とを一体化した未焼成セラミック積層体を準備する積層体準備工程と、
前記未焼成セラミック積層体をその積層方向に貫通する貫通孔を形成するとともにその貫通孔内に前記第1ビア電極及び前記第2ビア電極となる未焼成ビア導体部を形成するビア形成工程と、
前記未焼成セラミック積層体を焼結させて、前記セラミック誘電体層、前記内部電極層及び前記ビア電極を形成する焼成工程と
を含み、
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層となる前記未焼成導体部について、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成するとともに、
前記未焼成セラミック積層体における前記積層方向の上部層と下部層とにおいて、前記クリアランスホールの直径の平均値を等しくした
ことを特徴とする積層セラミックコンデンサの製造方法。
The first internal electrode layer and the second internal electrode layer are alternately stacked via a ceramic dielectric layer, and extend in the stacking direction of the ceramic dielectric layer and the internal electrode layer. A first via electrode connected to the first internal electrode layer and a second via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers are arranged in an array as a whole, and A first clearance hole is provided in the first internal electrode layer, and the first internal electrode layer and the second via electrode are electrically insulated by the first clearance hole, and the plurality of second internal electrodes A method of manufacturing a multilayer ceramic capacitor in which a second clearance hole is provided in a layer, and the second internal electrode layer and the first via electrode are electrically insulated by the second clearance hole,
The unfired conductor part to be the first internal electrode layer and the second internal electrode layer and the unfired ceramic part to be the ceramic dielectric layer are laminated and pressed in the laminating direction to A laminate preparation step of preparing an unfired ceramic laminate integrated with the unfired ceramic part;
Forming a through hole penetrating the unfired ceramic laminate in the laminating direction and forming an unfired via conductor portion serving as the first via electrode and the second via electrode in the through hole; and
Sintering the unfired ceramic laminate to form the ceramic dielectric layer, the internal electrode layer, and the via electrode,
In the laminate preparation step, two or more types of clearance holes having different diameters are arranged in the stacking direction for the unfired conductor portion serving as at least one of the first internal electrode layer and the second internal electrode layer. While forming the pattern to be installed ,
The method for manufacturing a multilayer ceramic capacitor , wherein an average value of the diameters of the clearance holes is made equal in an upper layer and a lower layer in the stacking direction of the green ceramic multilayer body .
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向にそれぞれ等しい層数となるよう形成したことを特徴とする請求項に記載の積層セラミックコンデンサの製造方法。 In the laminated body preparing step, clearance holes having different diameters are formed in the unfired conductor portions to be the first internal electrode layer and the second internal electrode layer so as to have the same number of layers in the laminating direction. The method for producing a multilayer ceramic capacitor according to claim 1 , wherein: 前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向に規則的に繰り返すように形成したことを特徴とする請求項1または2に記載の積層セラミックコンデンサの製造方法。 In the laminated body preparing step, clearance holes having different diameters are formed so as to regularly repeat in the laminating direction in the unfired conductor portions to be the first internal electrode layer and the second internal electrode layer. The method for producing a multilayer ceramic capacitor according to claim 1 or 2 . 前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、外周部に設けられるクリアランスホールの直径を、中央部に設けられるクリアランスホールの直径よりも大きく形成したことを特徴とする請求項1乃至のいずれか1項に記載の積層セラミックコンデンサの製造方法。 In the laminate preparation step, the diameter of the clearance hole provided in the outer peripheral portion of the unfired conductor portion serving as the first internal electrode layer and the second internal electrode layer is greater than the diameter of the clearance hole provided in the central portion. method of manufacturing a multilayer ceramic capacitor according to any one of claims 1 to 3, characterized in that also the larger. セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサの製造方法であって、  The first internal electrode layer and the second internal electrode layer are alternately stacked via a ceramic dielectric layer, and extend in the stacking direction of the ceramic dielectric layer and the internal electrode layer. A first via electrode connected to the first internal electrode layer and a second via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers are arranged in an array as a whole, and A first clearance hole is provided in the first internal electrode layer, and the first internal electrode layer and the second via electrode are electrically insulated by the first clearance hole, and the plurality of second internal electrodes A method of manufacturing a multilayer ceramic capacitor in which a second clearance hole is provided in a layer, and the second internal electrode layer and the first via electrode are electrically insulated by the second clearance hole,
前記第1内部電極層及び前記第2内部電極層となる未焼成導体部と、前記セラミック誘電体層となる未焼成セラミック部とを積層し、積層方向にプレスすることで前記未焼成導体部と前記未焼成セラミック部とを一体化した未焼成セラミック積層体を準備する積層体準備工程と、  The unfired conductor part to be the first internal electrode layer and the second internal electrode layer and the unfired ceramic part to be the ceramic dielectric layer are laminated and pressed in the laminating direction to A laminate preparation step of preparing an unfired ceramic laminate integrated with the unfired ceramic part;
前記未焼成セラミック積層体をその積層方向に貫通する貫通孔を形成するとともにその貫通孔内に前記第1ビア電極及び前記第2ビア電極となる未焼成ビア導体部を形成するビア形成工程と、  Forming a through hole penetrating the unfired ceramic laminate in the laminating direction and forming an unfired via conductor portion serving as the first via electrode and the second via electrode in the through hole; and
前記未焼成セラミック積層体を焼結させて、前記セラミック誘電体層、前記内部電極層及び前記ビア電極を形成する焼成工程と  A firing step of sintering the green ceramic laminate to form the ceramic dielectric layer, the internal electrode layer, and the via electrode;
を含み、Including
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層となる前記未焼成導体部について、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成するとともに、  In the laminate preparation step, two or more types of clearance holes having different diameters are arranged in the stacking direction for the unfired conductor portion serving as at least one of the first internal electrode layer and the second internal electrode layer. While forming the pattern to be installed,
前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向に規則的に繰り返すように形成した  In the unsintered conductor portions to be the first internal electrode layer and the second internal electrode layer, clearance holes having different diameters are formed to repeat regularly in the stacking direction.
ことを特徴とする積層セラミックコンデンサの製造方法。A method for producing a monolithic ceramic capacitor.
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向にそれぞれ等しい層数となるよう形成したことを特徴とする請求項5に記載の積層セラミックコンデンサの製造方法。  In the laminated body preparing step, clearance holes having different diameters are formed in the unfired conductor portions to be the first internal electrode layer and the second internal electrode layer so as to have the same number of layers in the laminating direction. The method for producing a multilayer ceramic capacitor according to claim 5, wherein: 前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、外周部に設けられるクリアランスホールの直径を、中央部に設けられるクリアランスホールの直径よりも大きく形成したことを特徴とする請求項5または6に記載の積層セラミックコンデンサの製造方法。  In the laminate preparation step, the diameter of the clearance hole provided in the outer peripheral portion of the unfired conductor portion serving as the first internal electrode layer and the second internal electrode layer is greater than the diameter of the clearance hole provided in the central portion. The method for manufacturing a multilayer ceramic capacitor according to claim 5, wherein the multilayer ceramic capacitor is formed in a large size. セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサの製造方法であって、  The first internal electrode layer and the second internal electrode layer are alternately stacked via a ceramic dielectric layer, and extend in the stacking direction of the ceramic dielectric layer and the internal electrode layer. A first via electrode connected to the first internal electrode layer and a second via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers are arranged in an array as a whole, and A first clearance hole is provided in the first internal electrode layer, and the first internal electrode layer and the second via electrode are electrically insulated by the first clearance hole, and the plurality of second internal electrodes A method of manufacturing a multilayer ceramic capacitor in which a second clearance hole is provided in a layer, and the second internal electrode layer and the first via electrode are electrically insulated by the second clearance hole,
前記第1内部電極層及び前記第2内部電極層となる未焼成導体部と、前記セラミック誘電体層となる未焼成セラミック部とを積層し、積層方向にプレスすることで前記未焼成導体部と前記未焼成セラミック部とを一体化した未焼成セラミック積層体を準備する積層体準備工程と、  The unfired conductor part to be the first internal electrode layer and the second internal electrode layer and the unfired ceramic part to be the ceramic dielectric layer are laminated and pressed in the laminating direction to A laminate preparation step of preparing an unfired ceramic laminate integrated with the unfired ceramic part;
前記未焼成セラミック積層体をその積層方向に貫通する貫通孔を形成するとともにその貫通孔内に前記第1ビア電極及び前記第2ビア電極となる未焼成ビア導体部を形成するビア形成工程と、  Forming a through hole penetrating the unfired ceramic laminate in the laminating direction and forming an unfired via conductor portion serving as the first via electrode and the second via electrode in the through hole; and
前記未焼成セラミック積層体を焼結させて、前記セラミック誘電体層、前記内部電極層及び前記ビア電極を形成する焼成工程と  A firing step of sintering the green ceramic laminate to form the ceramic dielectric layer, the internal electrode layer, and the via electrode;
を含み、Including
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層となる前記未焼成導体部について、直径が異なる2種類以上のクリアランスホールが積層方向に配設されるようパターン形成するとともに、  In the laminate preparation step, two or more types of clearance holes having different diameters are arranged in the stacking direction for the unfired conductor portion serving as at least one of the first internal electrode layer and the second internal electrode layer. While forming the pattern to be installed,
前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、外周部に設けられるクリアランスホールの直径を、中央部に設けられるクリアランスホールの直径よりも大きく形成した  In the unfired conductor portion that becomes the first internal electrode layer and the second internal electrode layer, the diameter of the clearance hole provided in the outer peripheral portion is formed larger than the diameter of the clearance hole provided in the central portion.
ことを特徴とする積層セラミックコンデンサの製造方法。A method for producing a monolithic ceramic capacitor.
前記積層体準備工程では、前記第1内部電極層及び前記第2内部電極層となる前記未焼成導体部において、直径の異なるクリアランスホールを前記積層方向にそれぞれ等しい層数となるよう形成したことを特徴とする請求項8に記載の積層セラミックコンデンサの製造方法。  In the laminated body preparing step, clearance holes having different diameters are formed in the unfired conductor portions to be the first internal electrode layer and the second internal electrode layer so as to have the same number of layers in the laminating direction. The method for producing a multilayer ceramic capacitor according to claim 8. セラミック誘電体層を介して第1内部電極層と第2内部電極層とが交互に積層配置された構造を有し、前記セラミック誘電体層及び前記内部電極層の積層方向に延びて複数の前記第1内部電極層に接続される第1ビア電極と、前記積層方向に延びて複数の前記第2内部電極層に接続される第2ビア電極とが全体としてアレイ状に配置され、前記複数の第1内部電極層に第1クリアランスホールが設けられ、前記第1クリアランスホールによって、前記第1内部電極層と前記第2ビア電極とは電気的に絶縁されるとともに、前記複数の第2内部電極層に第2クリアランスホールが設けられ、前記第2クリアランスホールによって、前記第2内部電極層と前記第1ビア電極とは電気的に絶縁される積層セラミックコンデンサであって、
前記第1内部電極層及び前記第2内部電極層の少なくとも一方の内部電極層において、直径が異なる2種類以上の前記クリアランスホールが積層方向に配設されているとともに、
前記積層方向の上部層と下部層とにおいて、前記クリアランスホールの直径の平均値を等しくした
ことを特徴とする積層セラミックコンデンサ。
The first internal electrode layer and the second internal electrode layer are alternately stacked via a ceramic dielectric layer, and extend in the stacking direction of the ceramic dielectric layer and the internal electrode layer. A first via electrode connected to the first internal electrode layer and a second via electrode extending in the stacking direction and connected to the plurality of second internal electrode layers are arranged in an array as a whole, and A first clearance hole is provided in the first internal electrode layer, and the first internal electrode layer and the second via electrode are electrically insulated by the first clearance hole, and the plurality of second internal electrodes A multilayer ceramic capacitor in which a second clearance hole is provided in the layer, and the second internal electrode layer and the first via electrode are electrically insulated by the second clearance hole;
Wherein the first inner electrode layer and at least one of the inner electrode layer of the second inner electrode layer, two or more of said clearance holes with different diameters are arranged in the stacking direction Rutotomoni,
The average value of the diameter of the clearance hole is made equal in the upper layer and the lower layer in the stacking direction.
A multilayer ceramic capacitor characterized by that.
前記第1内部電極層及び前記第2内部電極層において、直径の異なるクリアランスホールを前記積層方向に規則的に繰り返すように形成したことを特徴とする請求項10に記載の積層セラミックコンデンサ。  11. The multilayer ceramic capacitor according to claim 10, wherein clearance holes having different diameters are regularly formed in the stacking direction in the first internal electrode layer and the second internal electrode layer.
JP2011267572A 2011-12-07 2011-12-07 Multilayer ceramic capacitor and manufacturing method thereof Expired - Fee Related JP5893371B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011267572A JP5893371B2 (en) 2011-12-07 2011-12-07 Multilayer ceramic capacitor and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011267572A JP5893371B2 (en) 2011-12-07 2011-12-07 Multilayer ceramic capacitor and manufacturing method thereof

Publications (2)

Publication Number Publication Date
JP2013120819A JP2013120819A (en) 2013-06-17
JP5893371B2 true JP5893371B2 (en) 2016-03-23

Family

ID=48773335

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011267572A Expired - Fee Related JP5893371B2 (en) 2011-12-07 2011-12-07 Multilayer ceramic capacitor and manufacturing method thereof

Country Status (1)

Country Link
JP (1) JP5893371B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019040864A1 (en) * 2017-08-25 2019-02-28 Sabic Global Technologies B.V. Substrate including polymer and ceramic cold-sintered material
US11373809B2 (en) * 2019-02-13 2022-06-28 KYOCERA AVX Components Corporation Multilayer ceramic capacitor including conductive vias

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08115844A (en) * 1994-10-14 1996-05-07 Tokin Corp Monolithic ceramic capacitor
JP2000124057A (en) * 1998-10-12 2000-04-28 Tdk Corp Multilayer ceramic capacitor
JP2005191562A (en) * 2003-12-05 2005-07-14 Ngk Spark Plug Co Ltd Capacitor and its production method
JP4658576B2 (en) * 2003-12-05 2011-03-23 日本特殊陶業株式会社 Capacitor and its manufacturing method

Also Published As

Publication number Publication date
JP2013120819A (en) 2013-06-17

Similar Documents

Publication Publication Date Title
US11227723B2 (en) Multilayer ceramic capacitor
KR101019323B1 (en) Multi-terminal type laminated capacitor and manufacturing method thereof
JP2020057754A (en) Multilayer ceramic electronic component
CN112309716B (en) Multilayer ceramic capacitor
JP5429376B2 (en) Multilayer ceramic electronic component and manufacturing method thereof
US9230740B2 (en) Multilayer ceramic electronic part to be embedded in board and printed circuit board having multilayer ceramic electronic part embedded therein
JP2015019108A (en) Chip-type coil component
CN112397307B (en) Multilayer ceramic capacitor
CN112185701A (en) Multilayer ceramic capacitor
US11227722B2 (en) Multilayer ceramic capacitor
US11735371B2 (en) Multilayer ceramic capacitor
WO2018042846A1 (en) Electronic device and multilayer ceramic substrate
JP5893371B2 (en) Multilayer ceramic capacitor and manufacturing method thereof
KR20140125111A (en) Multi-layered ceramic electronic part, manufacturing method thereof and board for mounting the same
JP2006222441A (en) Capacitor, wiring board, decoupling circuit, and high-frequency circuit
KR100748238B1 (en) Non-shrinkage ceramic substrate and method of manufacturing the same
JP2009054974A (en) Multilayer capacitor and capacitor mounting substrate
JP2007123505A (en) Stacked capacitor
KR101018100B1 (en) Multilayer ceramic substrate, Method of forming conductive vias having multi-electrode and Method of fabricating multilayer ceramic substrate using the same
JP2012151243A (en) Multilayer ceramic substrate
JP4931329B2 (en) Capacitor, wiring board, decoupling circuit and high frequency circuit
JP2005203623A (en) Capacitor, manufacturing method thereof, wiring board, decoupling circuit, and high frequency circuit
KR102048102B1 (en) Laminated ceramic electronic component
JP2023143583A (en) Multilayer capacitor and board having the same embedded therein
KR100899647B1 (en) Ceramic substrate and method for manufacturing the same

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140829

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150714

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160202

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160224

R150 Certificate of patent or registration of utility model

Ref document number: 5893371

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees