JP5772088B2 - Power module substrate manufacturing method and power module substrate - Google Patents

Power module substrate manufacturing method and power module substrate Download PDF

Info

Publication number
JP5772088B2
JP5772088B2 JP2011053232A JP2011053232A JP5772088B2 JP 5772088 B2 JP5772088 B2 JP 5772088B2 JP 2011053232 A JP2011053232 A JP 2011053232A JP 2011053232 A JP2011053232 A JP 2011053232A JP 5772088 B2 JP5772088 B2 JP 5772088B2
Authority
JP
Japan
Prior art keywords
layer
power module
module substrate
aluminum
circuit layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2011053232A
Other languages
Japanese (ja)
Other versions
JP2012191004A (en
Inventor
丈嗣 北原
丈嗣 北原
長瀬 敏之
敏之 長瀬
慎介 青木
慎介 青木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Materials Corp
Original Assignee
Mitsubishi Materials Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Materials Corp filed Critical Mitsubishi Materials Corp
Priority to JP2011053232A priority Critical patent/JP5772088B2/en
Publication of JP2012191004A publication Critical patent/JP2012191004A/en
Application granted granted Critical
Publication of JP5772088B2 publication Critical patent/JP5772088B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation

Landscapes

  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

本発明は、大電流、高電圧を制御する半導体装置に用いられるパワーモジュール用基板の製造方法及びパワーモジュール用基板に関する。   The present invention relates to a method for manufacturing a power module substrate used in a semiconductor device that controls a large current and a high voltage, and a power module substrate.

半導体素子の中でも電力供給のためのパワー素子は発熱量が比較的高いため、これを搭載する基板としては、例えば特許文献1に示すように、AlN(窒化アルミ)からなるセラミックス基板上に、回路層となるAl(アルミニウム)の金属板がAl−Si系のろう材を介して接合されたパワーモジュール用基板が広く用いられている。
また、例えば特許文献2〜4に示すように、セラミックス基板の上にアルミニウム合金部材を溶湯接合法によって接合して回路層を形成したパワーモジュール用基板が提案されている。
このようなパワーモジュール用基板においては、使用時に熱サイクルの負荷を受けると、セラミックス基板とアルミニウムとの熱膨張係数の差による応力がセラミックス基板と回路層との接合界面に作用し、接合信頼性が低下するおそれがある。そこで、従来は、純度が99.99%以上のアルミニウム等の比較的変形抵抗の小さなアルミニウムで回路層を構成して熱応力を回路層の変形によって吸収することで、接合信頼性の向上を図っている。
Among semiconductor elements, a power element for supplying power has a relatively high calorific value, and as a substrate on which the power element is mounted, for example, as shown in Patent Document 1, a circuit is formed on a ceramic substrate made of AlN (aluminum nitride). 2. Description of the Related Art A power module substrate in which Al (aluminum) metal plates to be layers are joined through an Al—Si brazing material is widely used.
For example, as shown in Patent Documents 2 to 4, there has been proposed a power module substrate in which an aluminum alloy member is bonded onto a ceramic substrate by a molten metal bonding method to form a circuit layer.
In such a power module substrate, when subjected to a thermal cycle load during use, stress due to the difference in thermal expansion coefficient between the ceramic substrate and aluminum acts on the bonding interface between the ceramic substrate and the circuit layer, and bonding reliability May decrease. Therefore, conventionally, the circuit layer is made of aluminum having a relatively low deformation resistance, such as aluminum having a purity of 99.99% or more, and the thermal stress is absorbed by the deformation of the circuit layer, thereby improving the bonding reliability. ing.

特開2005−328087号公報JP 2005-328087 A 特開2002−329814号公報JP 2002-329814 A 特開2005−252136号公報JP 2005-252136 A 特開2007−092150号公報JP 2007-092150 A

ところで、回路層を純度が99.99%以上等の比較的変形抵抗の小さなアルミニウムで構成した場合、熱サイクルの負荷を受けた際に、回路層の表面にうねりやシワが発生してしまうといった問題があった。このように回路層の表面にうねりやシワが発生すると、はんだ層にクラックが発生してしまうため、パワーモジュールの信頼性が低下することになる。
特に、最近では、パワーモジュールの小型化・薄肉化が進められるとともに、その使用環境も厳しくなってきており、半導体素子等の電子部品からの発熱量が大きくなっているため、熱サイクルの温度差が大きく、回路層の表面にうねりやシワが発生するおそれがある。
By the way, when the circuit layer is made of aluminum having a relatively low deformation resistance such as a purity of 99.99% or higher, the surface of the circuit layer may be swelled or wrinkled when subjected to a thermal cycle load. There was a problem. When waviness and wrinkles are generated on the surface of the circuit layer in this way, cracks are generated in the solder layer, which reduces the reliability of the power module.
In particular, recently, power modules have become smaller and thinner, and the usage environment has become harsh, and the amount of heat generated from electronic components such as semiconductor elements has increased. May cause waviness and wrinkles on the surface of the circuit layer.

本発明は、このような事情に鑑みてなされたものであって、熱サイクル負荷を受けた際にも、回路層の表面にうねりやシワ等の塑性変形が発生することを抑制でき、かつ、セラミックス基板と回路層との接合界面に熱応力が作用することを抑制でき、その接合信頼性を向上させたパワーモジュール用基板の製造方法及びパワーモジュール用基板を提供する。   The present invention was made in view of such circumstances, and when subjected to a thermal cycle load, it can suppress the occurrence of plastic deformation such as swells and wrinkles on the surface of the circuit layer, and Provided are a method for manufacturing a power module substrate and a power module substrate, which can suppress thermal stress from acting on a bonding interface between a ceramic substrate and a circuit layer, and have improved bonding reliability.

本発明のパワーモジュール用基板の製造方法は、セラミックス基板の表面に回路層が接合されるとともに、前記セラミックス基板の裏面に純度99.0%以上の純アルミニウムからなる金属層が接合されてなり、前記金属層にヒートシンクが接合されるパワーモジュール用基板の製造方法であって、前記回路層として、電子部品搭載面を構成するアルミニウム純度が質量%で99.0%以上99.95%以下の第1層と、アルミニウム純度99.99%以上の第2層とを含む2以上の層を積層してなるクラッド材を用い、前記クラッド材の前記第2層を前記セラミックス基板に接合することを特徴とする。 In the method for manufacturing a power module substrate of the present invention, a circuit layer is bonded to the surface of the ceramic substrate, and a metal layer made of pure aluminum having a purity of 99.0% or more is bonded to the back surface of the ceramic substrate . A power module substrate manufacturing method in which a heat sink is bonded to the metal layer , wherein the circuit layer has an aluminum purity of 99.0% or more and 99.95% or less in terms of mass%. A clad material formed by laminating two or more layers including one layer and a second layer having an aluminum purity of 99.99% or more is used, and the second layer of the clad material is bonded to the ceramic substrate. And

パワーモジュール用基板におけるろう付け温度は例えば640〜650℃と高いので、回路層のアルミニウムとしては融点の高い純アルミニウムが用いられる。また、この回路層においては、セラミックス基板にろう付けされる第2層はアルミニウム純度が99.99%以上と極めて高純度であるため、ろう付け性が良く、セラミックス基板に強固に接合される。また、高純度のアルミニウムからなるので、変形抵抗が小さく、セラミックス基板との間の熱応力を変形によって吸収することができる。一方、電子部品搭載面を構成する第1層は、アルミニウム純度が比較的低いため、機械的強度、硬度が高く、電子部品搭載面の塑性変形を抑制して、電子部品とのはんだ接合部を健全に維持することができる。この第1層のアルミニウム純度が99.95質量%を超えると塑性変形抑制効果がなく、99.0質量%未満では、硬くなってクラッドすることが難しくなる。これら少なくとも2層のクラッド材によって回路層を形成したことにより、回路層の厚肉化に対応することが可能になる。   Since the brazing temperature in the power module substrate is as high as 640 to 650 ° C., for example, pure aluminum having a high melting point is used as aluminum for the circuit layer. Further, in this circuit layer, the second layer to be brazed to the ceramic substrate has a very high aluminum purity of 99.99% or higher, so that it has a good brazing property and is firmly bonded to the ceramic substrate. Moreover, since it consists of high purity aluminum, a deformation resistance is small and the thermal stress between ceramic substrates can be absorbed by a deformation | transformation. On the other hand, since the first layer constituting the electronic component mounting surface has a relatively low aluminum purity, the mechanical strength and hardness are high, and the plastic deformation of the electronic component mounting surface is suppressed, and the solder joint portion with the electronic component is formed. It can be kept healthy. If the aluminum purity of the first layer exceeds 99.95% by mass, there is no effect of suppressing plastic deformation. By forming the circuit layer with these at least two clad materials, it becomes possible to cope with the thickening of the circuit layer.

本発明のパワーモジュール用基板の製造方法において、前記第1層は100μm以上400μm以下の厚さを有するとよい。
この第1層の電子部品搭載面に生じる塑性変形は、深さ100μmの範囲内に蓄積されるので、第1層の厚さが100μm以上であれば、この塑性変形を抑制することができる。第1層の厚さが400μmを超えるのは電子部品搭載面の塑性変形を抑制する効果には無駄であり、回路層全体の厚肉化を招くので好ましくない。
In the method for manufacturing a power module substrate of the present invention, the first layer may have a thickness of 100 μm or more and 400 μm or less.
Since the plastic deformation generated on the electronic component mounting surface of the first layer is accumulated in a range of a depth of 100 μm, the plastic deformation can be suppressed if the thickness of the first layer is 100 μm or more. If the thickness of the first layer exceeds 400 μm, it is useless for the effect of suppressing plastic deformation of the electronic component mounting surface, and it is not preferable because the entire circuit layer is increased in thickness.

前記第1層がJIS規格品の1000番台のアルミニウムであるとよい。
電子部品がはんだ付けにより搭載された後、そのはんだ接合面に、AlFeなどのAl−Fe系の析出物、Al−Si−Fe系析出物が析出し、これら析出物がはんだ接合面を硬くして、その変形抑制効果を高めることができる
The first layer may be JIS standard product 1000 series aluminum .
After the electronic component is mounted by soldering, Al—Fe-based precipitates such as Al 3 Fe and Al—Si—Fe-based precipitates are deposited on the solder joint surfaces, and these precipitates form the solder joint surfaces. It can be hardened to enhance its deformation suppressing effect .

そして、本発明のパワーモジュール用基板は、上記の製造方法によって製造されたものであり、パワーモジュールは、そのパワーモジュール用基板の回路層の前記第1層の回路搭載面に電子回路がはんだ付けにより接合されていることを特徴とする。   The power module substrate of the present invention is manufactured by the above manufacturing method, and the power module has an electronic circuit soldered to the circuit mounting surface of the first layer of the circuit layer of the power module substrate. It is characterized by being joined by.

本発明によれば、クラッド材からなる回路層のうち、アルミニウム純度が99.99%以上と極めて高い第2層によりセラミックス基板とのろう付けによる接合性を高め、アルミニウム純度が99.0%以上99.95%以下の第1層により、電子回路面の塑性変形を抑制して、電子部品とのはんだ接合部の接合信頼性を高めており、回路層の厚肉化に対応可能で、高出力のパワーモジュールを得ることができる。 According to the present invention, among the circuit layers made of the clad material, the second layer having an extremely high aluminum purity of 99.99% or higher improves the bondability by brazing to the ceramic substrate, and the aluminum purity is 99.0% or more. The first layer of 99.95% or less suppresses plastic deformation of the electronic circuit surface and increases the bonding reliability of the solder joint with the electronic component, and can cope with the thickening of the circuit layer. An output power module can be obtained.

本発明の実施形態の製造方法が適用されるパワーモジュールの全体構成を示す縦断面図である。It is a longitudinal cross-sectional view which shows the whole structure of the power module to which the manufacturing method of embodiment of this invention is applied.

以下、本発明の一実施形態を図面を参照しながら説明する。
図1は、本発明に係るパワーモジュール用基板を用いたパワーモジュールを示している。この図1に示されるパワーモジュール1は、セラミックス等からなるセラミックス基板2を有するパワーモジュール用基板3と、パワーモジュール用基板3の表面に搭載された半導体チップ等の電子部品4と、パワーモジュール用基板3の裏面に接合されたヒートシンク5とから構成されている。
Hereinafter, an embodiment of the present invention will be described with reference to the drawings.
FIG. 1 shows a power module using a power module substrate according to the present invention. A power module 1 shown in FIG. 1 includes a power module substrate 3 having a ceramic substrate 2 made of ceramics, an electronic component 4 such as a semiconductor chip mounted on the surface of the power module substrate 3, and a power module. The heat sink 5 is bonded to the back surface of the substrate 3.

パワーモジュール用基板3は、セラミックス基板2の表面側に回路層7がろう付けにより積層されるとともに、裏面側に放熱のための熱伝達層となる金属層8がろう付けにより積層されており、セラミックス基板2と反対側の回路層7の表面が電子部品搭載面7aとされ、金属層8にヒートシンク5が取り付けられる構成である。
また、セラミックス基板2は、例えばAlN(窒化アルミニウム)、Si(窒化珪素)等の窒化物系セラミックス、若しくはAl(アルミナ)等の酸化物系セラミックスにより形成される。
In the power module substrate 3, a circuit layer 7 is laminated by brazing on the front surface side of the ceramic substrate 2, and a metal layer 8 serving as a heat transfer layer for heat dissipation is laminated by brazing on the back surface side. The surface of the circuit layer 7 opposite to the ceramic substrate 2 is an electronic component mounting surface 7 a, and the heat sink 5 is attached to the metal layer 8.
The ceramic substrate 2 is formed of nitride ceramics such as AlN (aluminum nitride) and Si 3 N 4 (silicon nitride), or oxide ceramics such as Al 2 O 3 (alumina).

回路層7は、アルミニウム純度の異なる第1層11と第2層12との2層のアルミニウムが予めクラッドされたクラッド材が用いられている。これら第1層11及び第2層12は、ろう付け前の組成で、第1層11がアルミニウム純度が質量%で99.0%以上99.95%以下とされ、第2層12がアルミニウム純度99.99%以上とされている。この場合、比較的アルミニウム純度の低い第1層11の不純物成分としては、質量%で、Siが0.01%〜1.0%、Feが0.01%〜1.0%、Cuが0.01%〜0.3%、Mnが0〜0.05%、Znが0〜0.1%、Tiが0〜0.05%の範囲で含まれる。これら不純物成分のうち、特に、Si、Fe及びCuを含有しているのが好ましい。
JIS規格品では、第1層11として1000番台のアルミニウム、第2層12としては1N99を用いることができる。
そして、この第1層11の表面が電子部品搭載面7aとされ、第2層12の表面(図の下面)がセラミックス基板3への接合面とされている。
The circuit layer 7 is made of a clad material in which two layers of aluminum of a first layer 11 and a second layer 12 having different aluminum purities are clad in advance. The first layer 11 and the second layer 12 have a composition before brazing, the first layer 11 has an aluminum purity of 99.0% to 99.95% by mass, and the second layer 12 has an aluminum purity. 99.99% or more. In this case, the impurity component of the first layer 11 having relatively low aluminum purity is, by mass%, Si 0.01% to 1.0%, Fe 0.01% to 1.0%, and Cu 0%. 0.01% to 0.3%, Mn from 0 to 0.05%, Zn from 0 to 0.1%, and Ti from 0 to 0.05%. Among these impurity components, it is particularly preferable to contain Si, Fe and Cu.
In the JIS standard product, aluminum in the 1000s can be used as the first layer 11 and 1N99 can be used as the second layer 12.
The surface of the first layer 11 is the electronic component mounting surface 7a, and the surface of the second layer 12 (the lower surface in the figure) is the bonding surface to the ceramic substrate 3.

一方、金属層8は、ろう付け前の組成でアルミニウム純度99.0%以上の純アルミニウムにより形成されている。
この場合、各層の厚さについて、個々の寸法は限定されるものではないが、セラミックス基板2の厚さは例えば635μm、金属層8の厚さは400μmとされ、回路層7の厚さが600μmとされる。この回路層7は、さらに第1層11が厚さ200μm、第2層12が厚さ400μmとされる。
On the other hand, the metal layer 8 is made of pure aluminum having an aluminum purity of 99.0% or more with a composition before brazing.
In this case, the individual dimensions of the thickness of each layer are not limited, but the thickness of the ceramic substrate 2 is, for example, 635 μm, the thickness of the metal layer 8 is 400 μm, and the thickness of the circuit layer 7 is 600 μm. It is said. In the circuit layer 7, the first layer 11 has a thickness of 200 μm and the second layer 12 has a thickness of 400 μm.

また、これらセラミックス基板2、回路層7、金属層8の相互間は、Al−Si系、Al−Ge系、Al−Cu系、Al−Mg系またはAl−Mn系等のろう材によって接合されている。金属層8とヒートシンク5との間はSn−Ag−Cu系、Zn−Al系若しくはPb−Sn系等のはんだ材やAl−Si−Mg系、Al−Si系等のろう材によって接合され、あるいは、シリコングリースによって密着させた状態でねじによって機械的に固定される。図でははんだ付けした例を示しており、符号13ははんだ接合層を示す。   The ceramic substrate 2, the circuit layer 7, and the metal layer 8 are joined to each other by a brazing material such as Al—Si, Al—Ge, Al—Cu, Al—Mg, or Al—Mn. ing. The metal layer 8 and the heat sink 5 are joined by a solder material such as Sn—Ag—Cu, Zn—Al, or Pb—Sn, or a brazing material such as Al—Si—Mg, Al—Si, Alternatively, it is mechanically fixed with screws in a state of being in close contact with silicon grease. In the figure, an example of soldering is shown, and reference numeral 13 denotes a solder joint layer.

ヒートシンク6は、その形状等は特に限定されないが、アルミニウム合金の押し出し成形によって形成され、パワーモジュール用基板3に接合される筒体15と、筒体15の内部を複数の流路16に区画する縦壁17とが一体に形成された構成とされている。筒体15の天板部15aは、パワーモジュール用基板3の金属層8より大きい四角形状の平面形状を有しており、各縦壁17は、筒体15の幅方向に等間隔で相互に平行に並べられ、筒体15の長さ方向に沿って設けられている。   The shape of the heat sink 6 is not particularly limited. The heat sink 6 is formed by extrusion molding of an aluminum alloy, and the cylinder 15 joined to the power module substrate 3 and the inside of the cylinder 15 are divided into a plurality of flow paths 16. The vertical wall 17 is integrally formed. The top plate portion 15 a of the cylinder 15 has a rectangular planar shape larger than the metal layer 8 of the power module substrate 3, and the vertical walls 17 are mutually spaced at equal intervals in the width direction of the cylinder 15. They are arranged in parallel and are provided along the length direction of the cylindrical body 15.

そして、回路層7の第1層11の電子部品搭載面7a上に、Sn−Ag−Cu系、Zn−Al系若しくはPb−Sn系等のはんだ材によって電子部品4が接合される。図中符号18がそのはんだ接合層を示す。また、電子部品4と回路層7の端子部との間は、アルミニウムからなるボンディングワイヤ(図示略)により接続される。   Then, the electronic component 4 is bonded onto the electronic component mounting surface 7a of the first layer 11 of the circuit layer 7 by a solder material such as Sn—Ag—Cu, Zn—Al, or Pb—Sn. Reference numeral 18 in the drawing indicates the solder joint layer. The electronic component 4 and the terminal portion of the circuit layer 7 are connected by a bonding wire (not shown) made of aluminum.

そして、このような構成のパワーモジュール用基板3を製造するには、セラミックス基板2の各面にろう材箔を介して回路層7及び金属層8を積層し、これら積層体を不活性ガス雰囲気、還元ガス雰囲気又は真空雰囲気において積層方向に加圧した状態で加熱し、ろう材箔を溶融させることによって回路層7及び金属層8をそれぞれセラミックス基板2に接合する。このうち、回路層7は、アルミニウム純度の異なる第1層11と第2層12とを予めクラッド圧延によって積層状態に形成したものが用いられる。また、これら回路層7及び金属層8は、プレス加工により所望の外形に打ち抜いたものをセラミックス基板2に接合するか、あるいは、平板状のものをセラミックス基板2に接合した後に、エッチング加工により所望の外形に形成するか、いずれの方法も採用することができる。
なお、これら回路層7及び金属層8とセラミックス基板2とのろう付け時には、640〜650℃、あるいはそれ以上の温度になるが、回路層7及び金属層8とも融点の高い純アルミニウム或いは高純度アルミニウムを使用しているので、高温での接合により、強固なパワーモジュール用基板3を得ることができる。
And in order to manufacture the board | substrate 3 for power modules of such a structure, the circuit layer 7 and the metal layer 8 are laminated | stacked on each surface of the ceramic substrate 2 via the brazing material foil, and these laminated bodies are made into inert gas atmosphere The circuit layer 7 and the metal layer 8 are bonded to the ceramic substrate 2 by heating in a reducing gas atmosphere or a vacuum atmosphere in a state of being pressurized in the stacking direction and melting the brazing material foil. Among these, the circuit layer 7 is formed by previously forming the first layer 11 and the second layer 12 having different aluminum purity in a laminated state by clad rolling. The circuit layer 7 and the metal layer 8 are bonded to the ceramic substrate 2 by punching into a desired outer shape by pressing, or are bonded to the ceramic substrate 2 by a flat plate and then etched by etching. Either method can be adopted.
When the circuit layer 7 and the metal layer 8 and the ceramic substrate 2 are brazed, the temperature becomes 640 to 650 ° C. or higher, but both the circuit layer 7 and the metal layer 8 are pure aluminum having a high melting point or high purity. Since aluminum is used, a strong power module substrate 3 can be obtained by bonding at a high temperature.

このようにして製造したパワーモジュール用基板3に、その金属層8にヒートシンク5がはんだ付けされるとともに、回路層7の上に電子部品4がはんだ付けされる。これらのはんだ付け作業は窒素と水素を混合した還元ガス雰囲気中で行われる。また、冷却後に、大気中で電子部品4と回路層7との間でワイヤボンディングされる。
この一連の工程によってパワーモジュール1が完成する。
A heat sink 5 is soldered to the metal layer 8 and the electronic component 4 is soldered on the circuit layer 7 to the power module substrate 3 thus manufactured. These soldering operations are performed in a reducing gas atmosphere in which nitrogen and hydrogen are mixed. Further, after cooling, wire bonding is performed between the electronic component 4 and the circuit layer 7 in the atmosphere.
The power module 1 is completed through this series of steps.

このように構成されるパワーモジュール1においては、回路層7が比較的厚肉に形成されているので、電子部品4からの熱が速やかに回路層7に伝達して速やかに放熱することができ、電子部品4の高出力化に対応することが可能である。その場合に、回路層7とセラミックス基板2との間のろう付け接合部においては、回路層7のろう付け接合面がアルミニウム純度の極めて高い第2層12によって形成されているので、ろう付け性が良く、セラミックス基板2に強固に接合される。
この場合、ろう付け時に、回路層7の第2層12にろう材中に含まれるSi等の成分が拡散するが、その拡散層は200μmの深さの範囲に形成されるため、第2層12の厚さとしては少なくとも200μmあるとよい。200μmより薄いと、ろう材が回路層7の側面にしみ出すおそれがある。
また、セラミックス基板2と接合される第2層12が高純度(99.99%)のアルミニウムからなるので、変形抵抗が小さく、セラミックス基板との間の熱応力を変形によって吸収することができる。
In the power module 1 configured as described above, since the circuit layer 7 is formed to be relatively thick, heat from the electronic component 4 can be quickly transferred to the circuit layer 7 and quickly dissipated. It is possible to cope with higher output of the electronic component 4. In that case, in the brazed joint between the circuit layer 7 and the ceramic substrate 2, the brazed joint surface of the circuit layer 7 is formed by the second layer 12 having an extremely high aluminum purity. And is firmly bonded to the ceramic substrate 2.
In this case, at the time of brazing, components such as Si contained in the brazing material diffuse into the second layer 12 of the circuit layer 7, but the diffusion layer is formed in a depth range of 200 μm. The thickness of 12 is preferably at least 200 μm. If it is thinner than 200 μm, the brazing material may ooze out to the side surface of the circuit layer 7.
Further, since the second layer 12 to be joined to the ceramic substrate 2 is made of high purity (99.99%) aluminum, the deformation resistance is small and the thermal stress between the ceramic substrate and the ceramic substrate can be absorbed by deformation.

一方、回路層7と電子部品4とのはんだ接合部においては、回路層7の電子部品搭載面7aがアルミニウム純度の比較的低い第1層11によって形成されており、その機械的強度、硬度が高いので、熱サイクル負荷が作用した際でもうねりやしわ等の塑性変形が生じにくく、電子部品搭載面7aの平坦性を長期的に安定して維持することができ、接合信頼性を大幅に高めることができる。この塑性変形抑制の効果を有効に発揮するために、第1層11のアルミニウム純度は99.90〜99.95質量%が好ましく、99.95質量%を超えると塑性変形抑制効果がなく、99.0質量%未満では、硬くなってクラッドすることが難しくなる。
また特に、第1層11を構成するアルミニウムの不純物成分として、SiやFeを含有している場合、Al−Fe系、あるいはAl−Si−Fe系の析出物が電子部品搭載面7aに析出し、これらの析出物によって電子部品搭載面7aが硬くなり(析出硬化)、その変形抑制効果をより高めることができる。Si及びFeの含有量は、0.01質量%未満では変形抑制効果がなく、1.0質量%を超えると硬くなってクラッドすることが難しくなる。
この第1層11の厚さとしては、電子部品搭載面7aの変形抑制効果を発揮させるために100μm以上とするのが望ましい。
On the other hand, in the solder joint between the circuit layer 7 and the electronic component 4, the electronic component mounting surface 7a of the circuit layer 7 is formed by the first layer 11 having a relatively low aluminum purity, and its mechanical strength and hardness are low. Since it is high, plastic deformation such as waviness and wrinkles is less likely to occur when a thermal cycle load is applied, and the flatness of the electronic component mounting surface 7a can be stably maintained over a long period of time, greatly improving the bonding reliability. be able to. In order to effectively exhibit the effect of suppressing plastic deformation, the aluminum purity of the first layer 11 is preferably 99.90 to 99.95% by mass, and if it exceeds 99.95% by mass, there is no effect of suppressing plastic deformation. If it is less than 0.0% by mass, it becomes hard and it becomes difficult to clad.
In particular, when Si or Fe is contained as an impurity component of aluminum constituting the first layer 11, Al-Fe-based or Al-Si-Fe-based precipitates are deposited on the electronic component mounting surface 7a. The electronic component mounting surface 7a is hardened by these precipitates (precipitation hardening), and the deformation suppressing effect can be further enhanced. When the content of Si and Fe is less than 0.01% by mass, there is no deformation suppressing effect, and when it exceeds 1.0% by mass, it becomes hard and it becomes difficult to clad.
The thickness of the first layer 11 is preferably 100 μm or more in order to exert the effect of suppressing deformation of the electronic component mounting surface 7a.

前述したように、回路層7について、その第1層11は100μm以上、第2層12は200μm以上あればよいが、回路層7全体としては、その上に搭載される電子部品4からの熱を速やかに吸収して放熱する目的のものであり、その目的のためには、アルミニウムとしてはできるだけ高純度の方がよい。したがって、この回路層7を厚肉化する場合、第1層11として少なくとも100μm確保し、残りの厚さ分をアルミニウム純度の高い第2層12とするのが好ましい。回路層7の厚さを600μmにする場合、第1層11と第2層12との厚さ比率を第1層:第2層=1:5〜1:2にするとよい。
また、第1層11としては、アルミニウム純度99.0%以上99.95%以下とされるが、導電層としては、なるべくアルミニウム純度が高いもの(例えば99.90%以上)が好ましい。
As described above, regarding the circuit layer 7, the first layer 11 may be 100 μm or more and the second layer 12 may be 200 μm or more. However, the circuit layer 7 as a whole has a heat from the electronic component 4 mounted thereon. It is intended to quickly absorb and dissipate heat, and for that purpose, aluminum should be as high purity as possible. Therefore, when the circuit layer 7 is thickened, it is preferable to secure at least 100 μm as the first layer 11 and to use the remaining thickness as the second layer 12 with high aluminum purity. When the thickness of the circuit layer 7 is set to 600 μm, the thickness ratio between the first layer 11 and the second layer 12 may be set to the first layer: second layer = 1: 5 to 1: 2.
The first layer 11 has an aluminum purity of 99.0% or more and 99.95% or less, and the conductive layer preferably has a high aluminum purity (for example, 99.90% or more).

本発明の製造方法による効果確認のために、回路層として、アルミニウム純度が99.0%の第1層とアルミニウム純度が99.99%の第2層とのクラッド材を用いたものと、アルミニウム純度が99.99%の単体層によるものとをセラミックス基板にそれぞれろう付けにより接合して、実施例のパワーモジュール用基板と比較例のパワーモジュール用基板とを作製した。回路層としては、実施例のものは第1層が100μm、第2層が500μmとし、比較例のものは600μmとした。これらパワーモジュール用基板の回路層における電子部品搭載面に電子部品として半導体チップをはんだ付けにより接合した後、熱サイクル試験を実施した。熱サイクル試験としては、−40℃から125℃の温度範囲で昇温と冷却とを3000サイクル繰り返した。
試験後、電子部品との接合部を断面観察した結果、実施例のものには特に異常は認められず、平坦な回路層(第1層)により均一にはんだ接合部が形成されていたが、比較例のものは、回路層の電子部品搭載面の一部に皺が認められたものがあった。
In order to confirm the effect by the manufacturing method of the present invention, a circuit layer using a clad material of a first layer having an aluminum purity of 99.0% and a second layer having an aluminum purity of 99.99%, aluminum The power module substrate of the example and the power module substrate of the comparative example were manufactured by joining the single layer having a purity of 99.99% to the ceramic substrate by brazing. As the circuit layer, the first layer was 100 μm, the second layer was 500 μm, and the comparative example was 600 μm. After bonding a semiconductor chip as an electronic component to the electronic component mounting surface in the circuit layer of the power module substrate by soldering, a thermal cycle test was performed. As the thermal cycle test, the temperature increase and cooling were repeated 3000 cycles in the temperature range of −40 ° C. to 125 ° C.
After the test, as a result of cross-sectional observation of the joint with the electronic component, no abnormality was particularly observed in the example, and the solder joint was uniformly formed by the flat circuit layer (first layer). In the comparative example, wrinkles were found on a part of the electronic component mounting surface of the circuit layer.

以上、本発明の実施形態について図面を参照して詳述したが、具体的な構成はこの実施形態に限られるものではなく、本発明の要旨を逸脱しない範囲の設計変更等も含まれる。   As mentioned above, although embodiment of this invention was explained in full detail with reference to drawings, the concrete structure is not restricted to this embodiment, The design change etc. of the range which does not deviate from the summary of this invention are included.

1 パワーモジュール
2 セラミックス基板
3 パワーモジュール用基板
4 電子部品
5 ヒートシンク
7 回路層
7a 電子部品搭載面
8 放熱層
11 第1層
12 第2層
13 はんだ接合層
15 筒体
16 流路
17 縦壁
18 はんだ接合層
DESCRIPTION OF SYMBOLS 1 Power module 2 Ceramic substrate 3 Power module substrate 4 Electronic component 5 Heat sink 7 Circuit layer 7a Electronic component mounting surface 8 Heat radiation layer 11 First layer 12 Second layer 13 Solder joint layer 15 Cylindrical body 16 Channel 17 Vertical wall 18 Solder Bonding layer

Claims (5)

セラミックス基板の表面に回路層が接合されるとともに、前記セラミックス基板の裏面に純度99.0%以上の純アルミニウムからなる金属層が接合されてなり、前記金属層にヒートシンクが接合されるパワーモジュール用基板の製造方法であって、前記回路層として、電子部品搭載面を構成するアルミニウム純度が質量%で99.0%以上99.95%以下の第1層と、アルミニウム純度99.99%以上の第2層とを含む2以上の層を積層してなるクラッド材を用い、前記クラッド材の前記第2層を前記セラミックス基板に接合することを特徴とするパワーモジュール用基板の製造方法。 A circuit layer is bonded to the surface of the ceramic substrate, and a metal layer made of pure aluminum having a purity of 99.0% or more is bonded to the back surface of the ceramic substrate, and a heat sink is bonded to the metal layer . A method for manufacturing a substrate, wherein the circuit layer includes a first layer having an aluminum purity of 99.0% or more and 99.95% or less by mass%, and an aluminum purity of 99.99% or more as the circuit layer. A method for manufacturing a power module substrate, comprising: using a clad material formed by laminating two or more layers including a second layer, and bonding the second layer of the clad material to the ceramic substrate. 前記第1層は100μm以上400μm以下の厚さを有することを特徴とする請求項1記載のパワーモジュール基板の製造方法。   The method for manufacturing a power module substrate according to claim 1, wherein the first layer has a thickness of 100 μm to 400 μm. 前記第1層がJIS規格品の1000番台のアルミニウムであることを特徴とする請求項1又は2に記載のパワーモジュール用基板の製造方法。   3. The method for manufacturing a power module substrate according to claim 1, wherein the first layer is JIS standard product 1000 series aluminum. 4. 請求項1〜3のいずれか一項に記載のパワーモジュール用基板の製造方法によって製造されたパワーモジュール用基板。   The power module substrate manufactured by the manufacturing method of the power module substrate as described in any one of Claims 1-3. 請求項4記載のパワーモジュール用基板の前記回路層の第1層における前記電子部品搭載面に電子部品がはんだ付けにより接合されていることを特徴とするパワーモジュール。   5. The power module according to claim 4, wherein an electronic component is joined to the electronic component mounting surface of the first layer of the circuit layer of the power module substrate according to claim 4 by soldering.
JP2011053232A 2011-03-10 2011-03-10 Power module substrate manufacturing method and power module substrate Active JP5772088B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011053232A JP5772088B2 (en) 2011-03-10 2011-03-10 Power module substrate manufacturing method and power module substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011053232A JP5772088B2 (en) 2011-03-10 2011-03-10 Power module substrate manufacturing method and power module substrate

Publications (2)

Publication Number Publication Date
JP2012191004A JP2012191004A (en) 2012-10-04
JP5772088B2 true JP5772088B2 (en) 2015-09-02

Family

ID=47083848

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011053232A Active JP5772088B2 (en) 2011-03-10 2011-03-10 Power module substrate manufacturing method and power module substrate

Country Status (1)

Country Link
JP (1) JP5772088B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5892281B2 (en) * 2014-04-25 2016-03-23 三菱マテリアル株式会社 Power module substrate with heat sink and power module
DE112014007285B4 (en) 2014-12-26 2024-01-18 Mitsubishi Electric Corporation SEMICONDUCTOR MODULE
JP6638284B2 (en) * 2015-09-28 2020-01-29 三菱マテリアル株式会社 Substrate for power module with heat sink and power module
JP6137267B2 (en) 2015-10-08 2017-05-31 三菱マテリアル株式会社 Power module substrate with heat sink and power module

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4637689B2 (en) * 2005-08-30 2011-02-23 富士フイルム株式会社 Image forming apparatus
JP4759384B2 (en) * 2005-12-20 2011-08-31 昭和電工株式会社 Semiconductor module
JP4629016B2 (en) * 2006-10-27 2011-02-09 三菱マテリアル株式会社 Power module substrate with heat sink, method for manufacturing power module substrate with heat sink, and power module
JP4998404B2 (en) * 2007-08-16 2012-08-15 三菱マテリアル株式会社 Power module substrate, manufacturing method thereof, and power module

Also Published As

Publication number Publication date
JP2012191004A (en) 2012-10-04

Similar Documents

Publication Publication Date Title
KR102300972B1 (en) Substrate unit for power modules, and power module
US10032648B2 (en) Method of manufacturing power-module substrate with heat-sink
JP5892281B2 (en) Power module substrate with heat sink and power module
CN110383468B (en) Substrate with radiating fin for power module
JP4969738B2 (en) Ceramic circuit board and semiconductor module using the same
TWI690041B (en) Substrate for power module with heat sink and power module
KR101188150B1 (en) Cooling device
EP3166140B1 (en) Substrate unit for power modules, and power module
JP5957862B2 (en) Power module substrate
JP6417834B2 (en) Power module substrate with cooler and method for manufacturing power module substrate with cooler
WO2011065457A1 (en) Laminate and manufacturing method for same
JP5772088B2 (en) Power module substrate manufacturing method and power module substrate
WO2018180159A1 (en) Method for producing insulated circuit board with heat sink
JP5914968B2 (en) Power module substrate with heat sink and manufacturing method thereof
JP2005011922A (en) Double-sided copper clad substrate equipped with heat sink, and semiconductor device using it
JP5786569B2 (en) Power module substrate manufacturing method
JP6904094B2 (en) Manufacturing method of insulated circuit board
JP5707896B2 (en) Power module substrate with heat sink, power module, and method of manufacturing power module substrate
JP2010238965A (en) Substrate for power module, method for manufacturing substrate for power module, and power module
JP5614127B2 (en) Power module substrate and manufacturing method thereof
JP5666372B2 (en) Laminated material for insulating substrates
JP5771951B2 (en) Power module substrate manufacturing method
JP6237058B2 (en) Power module substrate with copper plate and method for manufacturing power module substrate with copper plate
JP5939113B2 (en) Power module substrate with heat sink
JP5494271B2 (en) Power module substrate manufacturing method

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130927

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140925

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140930

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150423

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150602

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150615

R150 Certificate of patent or registration of utility model

Ref document number: 5772088

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250