JP5724394B2 - Reception circuit, transmission system, and reception method - Google Patents

Reception circuit, transmission system, and reception method Download PDF

Info

Publication number
JP5724394B2
JP5724394B2 JP2011003293A JP2011003293A JP5724394B2 JP 5724394 B2 JP5724394 B2 JP 5724394B2 JP 2011003293 A JP2011003293 A JP 2011003293A JP 2011003293 A JP2011003293 A JP 2011003293A JP 5724394 B2 JP5724394 B2 JP 5724394B2
Authority
JP
Japan
Prior art keywords
circuit
phase
transmission
clock
reception
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2011003293A
Other languages
Japanese (ja)
Other versions
JP2012147195A (en
Inventor
雅也 木船
雅也 木船
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2011003293A priority Critical patent/JP5724394B2/en
Publication of JP2012147195A publication Critical patent/JP2012147195A/en
Application granted granted Critical
Publication of JP5724394B2 publication Critical patent/JP5724394B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、受信回路、伝送システムおよび受信方法に関する。   The present invention relates to a receiving circuit, a transmission system, and a receiving method.

チップ内の複数の回路ブロック間、LSIチップ間、あるいは回路基板や筐体間で、高速の信号伝送が行われる。伝送される信号は、シリアルデータであり、送信側では、マルチプレクサ(MUX)によりパラレルデータをシリアルデータに変換し、受信側では、デマルチプレクサ(DEMUX)によりシリアルデータをパラレルデータに変換する。   High-speed signal transmission is performed between a plurality of circuit blocks in a chip, between LSI chips, or between a circuit board and a housing. The signal to be transmitted is serial data. On the transmission side, parallel data is converted into serial data by a multiplexer (MUX), and on the reception side, serial data is converted into parallel data by a demultiplexer (DEMUX).

送信側の内部回路は、送信データのボーレート周波数と同じ動作周波数で動作する必要がある。例えば、データレートが10Gbpsの場合、送信側の内部回路は、10GHzで動作する必要がある。しかし、内部回路が、送信データと同じ速度の高速のクロックで動作することは困難であり、また消費電力が大きくなる等の問題が発生する。そのため、一般的には、より低い周波数の多相クロックを用いる。多相クロックは、同一の周波数で位相が所定量ずつ異なるクロックであり、例えば、ボーレート周波数が10Gbpsで8相の多相クロックの場合、1.25GHzのクロックを0.1nsずつずらした8個のクロックである。   The internal circuit on the transmission side needs to operate at the same operating frequency as the baud rate frequency of the transmission data. For example, when the data rate is 10 Gbps, the internal circuit on the transmission side needs to operate at 10 GHz. However, it is difficult for the internal circuit to operate with a high-speed clock having the same speed as the transmission data, and problems such as increased power consumption occur. Therefore, generally, a lower frequency multi-phase clock is used. Multiphase clocks are clocks having the same frequency and different phases by a predetermined amount. For example, in the case of an 8-phase multiphase clock with a baud rate frequency of 10 Gbps, eight 1.25 GHz clocks are shifted by 0.1 ns. It is a clock.

受信回路でも、送信回路と同じ理由で、ボーレート周波数より低い周波数の多相クロックを用いる場合が一般的であり、ラッチ回路からなる取込回路にサンプリングクロックとして多相クロックが入力される。受信回路では、多相クロックと受信信号の位相差を検出して、取込回路で受信信号を適切なタイミングで取り込めるように、位相インターポレータ(Phase Interpolator:PI)やデューティ補正回路などにより、多相クロックの位相を一様に調整する。   In the receiving circuit, for the same reason as that of the transmitting circuit, a multiphase clock having a frequency lower than the baud rate frequency is generally used, and the multiphase clock is input as a sampling clock to a capturing circuit including a latch circuit. In the receiving circuit, the phase interpolator (PI), duty correction circuit, etc. are used so that the phase difference between the multiphase clock and the received signal can be detected and the received signal can be captured at an appropriate timing. The phase of the multiphase clock is adjusted uniformly.

各社から送信回路および/または受信回路を有する多数の製品が供給されている。このような製品間で信号伝送を行う場合、受信回路で正しい受信が行えるように、出力する送信信号の特性等が規定されている。製品の送信回路は、出力する送信信号の特性等が規定され、製品の受信回路はそのような送信信号を受信可能であることが要求される。   There are a number of products from companies that have transmitter and / or receiver circuits. When performing signal transmission between such products, the characteristics of the transmission signal to be output are defined so that the reception circuit can perform correct reception. The transmission circuit of the product defines the characteristics of the transmission signal to be output, and the reception circuit of the product is required to be able to receive such a transmission signal.

しかし、多相クロックの相数については特に規定されておらず、送信回路および受信回路で任意に設定されていた。例えば、A社製の製品の送信回路は、8相の多相クロックを使用して送信信号を生成しているが、B社製の製品の受信回路は、4相の多相クロックを使用して受信信号を取り込むという場合がある。多相クロックの相数は、製品を作る各社の設計仕様に基づいて任意に設定し、送信回路の場合は、規定されている送信信号の特性を満たし、受信回路の場合は、そのような信号を受信できることが求められる。   However, the number of phases of the multiphase clock is not particularly defined, and is arbitrarily set in the transmission circuit and the reception circuit. For example, the transmission circuit of a product manufactured by company A generates a transmission signal using an 8-phase multiphase clock, while the reception circuit of a product manufactured by company B uses a 4-phase multiphase clock. In some cases, the received signal is captured. The number of phases of the multi-phase clock is arbitrarily set based on the design specifications of each company that manufactures the product. In the case of a transmission circuit, the specified transmission signal characteristics are satisfied. Is required to be received.

送信回路では、多相クロックから生成した信号をマルチプレクサ(セレクタ)のセレクタ信号として使用するため、例えば、クロック発生回路で多相クロック間にスキューが発生した場合には、出力波形のアイパタンが劣化する、すなわち一部のアイパタンの幅(開口度)が狭くなるという問題が発生する。アイパタンの開口度が狭くなると、その分受信回路における多相クロックのタイミング調整の余裕度が減少し、調整が難しくなるという問題が発生する。送受信システムの性能は、最も狭いアイパタンの開口度により決まる。この問題は、受信回路における多相クロックのスキューによっても同様に発生する。   Since the transmission circuit uses a signal generated from the multiphase clock as the selector signal of the multiplexer (selector), for example, when a skew occurs between the multiphase clocks in the clock generation circuit, the eye pattern of the output waveform deteriorates. That is, there arises a problem that the width (opening degree) of some of the eye patterns becomes narrow. When the opening degree of the eye pattern is narrowed, the margin for adjusting the timing of the multiphase clock in the receiving circuit is reduced correspondingly, resulting in a problem that adjustment becomes difficult. The performance of the transmission / reception system is determined by the aperture of the narrowest eye pattern. This problem also occurs due to multiphase clock skew in the receiving circuit.

上記のように、製品の送信回路は、規定されている送信信号の特性を満たし、製品の受信回路は、そのような信号を受信できることが必要であるが、温度変動等の規定外の変動があった場合にも、できるだけ安定して伝送が行えることが望まれる。   As described above, the transmission circuit of the product satisfies the characteristics of the specified transmission signal, and the reception circuit of the product needs to be able to receive such a signal. Even in such a case, it is desired that transmission can be performed as stably as possible.

上記のように、送信回路の多相クロックや受信回路の多相クロックにスキュー等がある場合には、その分受信回路における送信信号の取り込みタイミングの調整が難しくなり、伝送エラーの発生率が上昇する。上記のような多相クロックの位相を一様に調整する方法では、送信回路の多相クロックのスキューの影響を十分に調整することはできない。また、送信回路と受信回路の多相クロックの相数が一致しない場合、送信回路の多相クロックの相数に比べ受信回路の多相クロックの相数が偶数倍の関係でなければ、受信信号のスキューの影響を十分に調整することはできない。   As described above, when there is a skew in the multi-phase clock of the transmission circuit or the multi-phase clock of the reception circuit, it is difficult to adjust the timing of capturing the transmission signal in the reception circuit, and the transmission error rate increases. To do. With the method of uniformly adjusting the phase of the multiphase clock as described above, it is not possible to sufficiently adjust the influence of the skew of the multiphase clock of the transmission circuit. Also, if the number of phases of the multiphase clocks of the transmission circuit and the reception circuit do not match, the received signal is not an even multiple of the number of phases of the multiphase clock of the reception circuit compared to the number of phases of the multiphase clock of the transmission circuit. The effect of skew cannot be adjusted sufficiently.

特開平11−215110号公報Japanese Patent Laid-Open No. 11-215110 特開2000−332736号公報JP 2000-332736 A

H. Takauchi et al., “A CMOS Multichannel 10-Gb/s Tranceiver” IEEE J.Solid-State Circuits, vol.38, pp. 2094-2100, Dec. 2003H. Takauchi et al., “A CMOS Multichannel 10-Gb / s Tranceiver” IEEE J. Solid-State Circuits, vol.38, pp. 2094-2100, Dec. 2003

実施形態によれば、ビットエラーレート(BER)を低減した伝送システム、受信回路および受信方法が提供される。   According to the embodiments, a transmission system, a receiving circuit, and a receiving method with a reduced bit error rate (BER) are provided.

発明の第1の観点によれば、所定数の位相の異なる複数のクロックを発生可能で、所定数以下の受信に使用するクロック相数に対応した多相クロックを発生する多相クロック発生回路と、多相クロックで受信信号を取り込む取込回路と、受信信号と多相クロックの位相差を検出する位相検出回路と、検出した位相差に基づいて、受信信号の取り込みに適した多相クロックの位相調整量を抽出する評価回路と、抽出した位相調整量に応じて、多相受信クロックの位相を調整する位相調整回路と、を有する受信回路が提供される。   According to a first aspect of the invention, a multiphase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a multiphase clock corresponding to the number of clock phases used for reception of a predetermined number or less; An acquisition circuit that captures a received signal using a multiphase clock, a phase detection circuit that detects a phase difference between the received signal and the multiphase clock, and a multiphase clock suitable for capturing the received signal based on the detected phase difference. A receiving circuit is provided that includes an evaluation circuit that extracts a phase adjustment amount, and a phase adjustment circuit that adjusts the phase of a multiphase reception clock according to the extracted phase adjustment amount.

発明の第2の観点によれば、送信側回路と、伝送線路と、受信側回路と、を含む伝送システムであって、送信側回路は、位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、調整された前記複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、シリアル送信データを出力するドライバと、を有し、受信側回路は、所定数の位相の異なる複数のクロックを発生可能で、所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、伝送線路を介して送信されたシリアル送信データを、受信多相クロックで受信信号として取り込む取込回路と、受信信号と受信多相クロックの位相差を検出する位相検出回路と、検出した位相差に基づいて、受信信号の取り込みに適した受信多相クロックの位相調整量を抽出する評価回路と、抽出した位相調整量を、伝送線路を介して、送信側回路に送信する送信回路と、を有し、送信側回路の送信位相調整回路は、受信した位相調整量に応じて、複数の送信クロックの位相をそれぞれ調整する伝送システムが提供される。   According to a second aspect of the invention, there is provided a transmission system including a transmission side circuit, a transmission line, and a reception side circuit, wherein the transmission side circuit generates a plurality of transmission clocks having different phases. A clock generation circuit; a transmission phase adjustment circuit that adjusts the phases of a plurality of transmission clocks; a multiplexer that converts parallel transmission data into serial transmission data using the adjusted plurality of transmission clocks; and outputs serial transmission data And a receiving circuit that can generate a plurality of clocks having a predetermined number of different phases, and that generates a reception multiphase clock corresponding to the number of clock phases used for reception of a predetermined number or less. A clock generation circuit, a capture circuit that captures serial transmission data transmitted via a transmission line as a reception signal with a reception multiphase clock, and a reception signal and reception A phase detection circuit that detects the phase difference of the phase clock, an evaluation circuit that extracts the phase adjustment amount of the reception multiphase clock suitable for capturing the received signal based on the detected phase difference, and the extracted phase adjustment amount, A transmission circuit that transmits to the transmission side circuit via the transmission line, and the transmission phase adjustment circuit of the transmission side circuit adjusts the phase of each of the plurality of transmission clocks according to the received phase adjustment amount. A system is provided.

発明の第3の観点によれば、第1送信部と、第1受信部と、を有する第1回路と、第2送信部と、第2受信部と、を有する第2回路と、第1送信部から第2受信部への第1伝送線路と、第2送信部から第1受信部への第2伝送線路と、を含む伝送システムであって、第1および第2送信部は、位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、調整された複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、シリアル送信データを出力するドライバと、を有し、第1および第2受信部は、所定数の位相の異なる複数のクロックを発生可能で、所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、伝送線路を介して送信されたシリアル送信データを、受信多相クロックで受信信号として取り込む取込回路と、受信信号と受信多相クロックの位相差を検出する位相検出回路と、検出した位相差に基づいて、受信信号の取り込みに適した受信多相クロックの位相調整量を抽出する評価回路と、を備え、イニシャライズ時に、第1送信部は、第1伝送線路を介して第2受信部へ、第1受信部が抽出した第2位相調整量を送信し、第2送信部は、第2伝送線路を介して第1受信部へ、第2受信部が抽出した第1位相調整量を送信し、第1送信部の送信位相調整回路は、受信した第1位相調整量に応じて、送信多相クロックの位相をそれぞれ調整し、第2送信部の送信位相調整回路は、受信した第2位相調整量に応じて、受信多相クロックの位相をそれぞれ調整する伝送システムが提供される。   According to a third aspect of the invention, a first circuit having a first transmitter and a first receiver, a second circuit having a second transmitter and a second receiver, A transmission system including a first transmission line from a transmission unit to a second reception unit and a second transmission line from the second transmission unit to the first reception unit, wherein the first and second transmission units have a phase Multi-phase clock generation circuit that generates multiple transmission clocks with different transmission phase, transmission phase adjustment circuit that adjusts the phase of each of the multiple transmission clocks, and parallel transmission data into serial transmission data using the adjusted multiple transmission clocks A multiplexer for converting and a driver for outputting serial transmission data, wherein the first and second receivers can generate a plurality of clocks having a predetermined number of phases different from each other, and are used for reception of a predetermined number or less. Receive polyphase corresponding to the number of phases Receive multi-phase clock generation circuit that generates locks, capture circuit that receives serial transmission data transmitted via the transmission line as a receive signal using the receive multi-phase clock, and phase difference between the receive signal and the receive multi-phase clock A phase detection circuit for detecting, and an evaluation circuit for extracting a phase adjustment amount of a reception multiphase clock suitable for capturing a reception signal based on the detected phase difference. At the time of initialization, the first transmission unit The second phase adjustment amount extracted by the first receiving unit is transmitted to the second receiving unit via the one transmission line, and the second transmitting unit transmits the second receiving amount to the first receiving unit via the second transmission line. The transmission phase adjustment circuit of the first transmission unit adjusts the phase of the transmission multiphase clock according to the received first phase adjustment amount, and the second transmission unit The transmission phase adjustment circuit of the received first Depending on the amount of phase adjustment, the transmission system for adjusting receive multiphase clock phase, respectively, are provided.

発明の第4の観点によれば、発生可能である所定数の位相の異なる複数のクロックのうちで、所定数以下の受信に使用するクロック相数に対応した多相クロックを発生し、選択された多相クロックで受信信号を取り込み、受信信号と多相クロックの位相差を検出し、検出した位相差に基づいて、受信信号の取り込みに適した多相クロックの位相調整量を抽出し、抽出した位相調整量に応じて、多相クロックの位相を調整する受信方法が提供される。   According to a fourth aspect of the invention, a multiphase clock corresponding to the number of clock phases used for reception of a predetermined number or less is generated and selected from a plurality of clocks having a predetermined number of phases that can be generated. Captures the received signal using the multiphase clock, detects the phase difference between the received signal and the multiphase clock, and extracts and extracts the phase adjustment amount of the multiphase clock suitable for capturing the received signal based on the detected phase difference. A receiving method for adjusting the phase of the multiphase clock according to the phase adjustment amount is provided.

上記の観点によれば、多相クロックを使用して受信を行う場合に、受信信号に適した相数で受信動作が行えるため、受信信号が安定した状態で受信信号の取り込みが行え、信号伝送におけるビットエラーレータを低減する。   According to the above viewpoint, when receiving using a multi-phase clock, the receiving operation can be performed with the number of phases suitable for the received signal, so that the received signal can be captured while the received signal is stable, and signal transmission is performed. Reduce bit errorator in

図1は、一般的な高速信号伝送システムの概略構成を示す図である。FIG. 1 is a diagram showing a schematic configuration of a general high-speed signal transmission system. 図2は、図1の高速信号伝送システムの構成をより詳細に示した図である。FIG. 2 is a diagram showing the configuration of the high-speed signal transmission system of FIG. 1 in more detail. 図3は、送信回路の多相クロックの相数が4の場合のクロック間のスキューとアイパタンの劣化の様子を示した図である。FIG. 3 is a diagram illustrating a state of skew between clocks and deterioration of an eye pattern when the number of phases of the multiphase clock of the transmission circuit is four. 図4は、位相調整機能を有する受信回路の一般的な構成およびサンプリングタイミングを示す図である。FIG. 4 is a diagram showing a general configuration and sampling timing of a receiving circuit having a phase adjustment function. 図5は、位相インターポレータ(PI)の基本構成およびPIの動作を説明する波形図である。FIG. 5 is a waveform diagram for explaining the basic configuration of the phase interpolator (PI) and the operation of the PI. 図6は、位相インタポレータ(PI)の実際の回路例を示す図である。FIG. 6 is a diagram illustrating an actual circuit example of the phase interpolator (PI). 図7は、図6のPIにおける重み付け(オフセット)の与え方と、重み付けに応じた入力クロックの位相の順番のローテートを示す図である。FIG. 7 is a diagram showing how to assign weights (offsets) in the PI of FIG. 6 and rotation of the order of the phases of the input clocks according to the weights. 図8は、データセンタクロックが4相の場合のクロックのデューティ補正による多相クロックのスキュー補正を説明する図である。FIG. 8 is a diagram for explaining skew correction of a multiphase clock by correcting the duty of the clock when the data center clock has four phases. 図9は、クロックのデューティを補正するクロックデューティ補正(DCC)回路の構成を示す図である。FIG. 9 is a diagram showing a configuration of a clock duty correction (DCC) circuit for correcting the duty of the clock. 図10は、2個の位相インターポレータ(PI)を有し、多相クロックのスキューに起因する波形劣化を低減する受信回路の構成、および調整動作を示す図である。FIG. 10 is a diagram illustrating a configuration of a receiving circuit that has two phase interpolators (PI) and reduces waveform deterioration due to skew of a multiphase clock, and an adjustment operation. 図11は、受信回路での多相クロックの相数が不足する場合、多相クロックの立ち上がりをバウンダリに一致させられないことを説明する図である。FIG. 11 is a diagram for explaining that when the number of phases of the multiphase clock in the receiving circuit is insufficient, the rise of the multiphase clock cannot be matched with the boundary. 図12は、第1実施形態の受信回路の構成を示す図である。FIG. 12 is a diagram illustrating a configuration of the receiving circuit according to the first embodiment. 図13は、位相検出回路(PD)の動作を説明する図である。FIG. 13 is a diagram for explaining the operation of the phase detection circuit (PD). 図14は、評価回路の構成を示す図である。FIG. 14 is a diagram illustrating a configuration of the evaluation circuit. 図15は、平均値検出器の出力例を示す図である。FIG. 15 is a diagram illustrating an output example of the average value detector. 図16は、第1実施形態の受信回路の初期化動作を示すフローチャートである。FIG. 16 is a flowchart showing the initialization operation of the receiving circuit of the first embodiment. 図17は、第2実施形態の受信回路の構成を示す図である。FIG. 17 is a diagram illustrating a configuration of a receiving circuit according to the second embodiment. 図18は、第2実施形態の評価回路の構成を示す図である。FIG. 18 is a diagram illustrating a configuration of the evaluation circuit of the second embodiment. 図19は、第3実施形態の受信回路の構成を示す図である。FIG. 19 is a diagram illustrating a configuration of a receiving circuit according to the third embodiment. 図20は、第4実施形態の受信回路の構成を示す図である。FIG. 20 is a diagram illustrating a configuration of a receiving circuit according to the fourth embodiment. 図21は、第5実施形態の受信回路の構成を示す図である。FIG. 21 is a diagram illustrating a configuration of a receiving circuit according to the fifth embodiment. 図22は、高速信号伝送システムにおいて、送信回路で発生した多相クロックのスキューの影響を説明する図である。FIG. 22 is a diagram for explaining the influence of the skew of the multiphase clock generated in the transmission circuit in the high-speed signal transmission system. 図23は、第6実施形態の高速信号伝送システムの構成を示す図である。FIG. 23 is a diagram illustrating a configuration of a high-speed signal transmission system according to the sixth embodiment. 図24は、第1の送信回路の構成を示す図である。FIG. 24 is a diagram illustrating a configuration of the first transmission circuit.

以下、本発明の実施形態について、図面を参照して具体的に説明するが、実施形態を説明する前に、実施形態に適用される一般的な高速信号伝送システムの構成について説明する。   Hereinafter, embodiments of the present invention will be specifically described with reference to the drawings. Before describing the embodiments, a configuration of a general high-speed signal transmission system applied to the embodiments will be described.

図1は、一般的な高速信号伝送システムの概略構成を示す図である。   FIG. 1 is a diagram showing a schematic configuration of a general high-speed signal transmission system.

このシステムは、送信回路(Tx)10と、伝送線路18と、受信回路(Rx)20と、を有する。送信回路10は、伝送信号を出力するドライバ11を有する。受信回路20は、アナログ等化(Analog Equlizer)回路21と、取込(Decision Latch)回路22と、クロックデータ再生(Clock Data Recovery:CDR)回路23と、を有する。   This system includes a transmission circuit (Tx) 10, a transmission line 18, and a reception circuit (Rx) 20. The transmission circuit 10 includes a driver 11 that outputs a transmission signal. The reception circuit 20 includes an analog equalizer (Analog Equlizer) circuit 21, a capture (Decision Latch) circuit 22, and a clock data recovery (CDR) circuit 23.

送信回路10から送信されたデータは、伝送線路18を経て、受信回路20に入力される。伝送線路18の周波数特性のため、送信信号波形の高周波成分が失われ、受信回路20の受信波形は劣化する。システムの各部における信号の状態例が、図1の下側に示されている。劣化が大きく正しくデータ受信できない場合には、送信回路10、あるいは受信回路20のアナログ等化回路21にて等化処理を行い信号波形の劣化を補正した後、取込回路22にてデータ判定を行う。取込回路2の出力を元に、クロックデータ再生回路23ではタイミング抽出を行い、適切なタイミングにてサンプルし、データ判定を行う。なお、伝送線路18による波形劣化の程度が小さい場合には、アナログ等化回路21は必ずしも必須ではない。以下の説明では、アナログ等化回路21を設けない場合を例として説明を行う。   Data transmitted from the transmission circuit 10 is input to the reception circuit 20 through the transmission line 18. Due to the frequency characteristics of the transmission line 18, the high frequency component of the transmission signal waveform is lost, and the reception waveform of the reception circuit 20 deteriorates. Examples of signal states at various parts of the system are shown on the lower side of FIG. If the deterioration is so large that data cannot be received correctly, the transmission circuit 10 or the analog equalization circuit 21 of the reception circuit 20 performs equalization processing to correct the signal waveform deterioration, and then the acquisition circuit 22 determines the data. Do. Based on the output of the acquisition circuit 2, the clock data recovery circuit 23 performs timing extraction, samples at an appropriate timing, and performs data determination. Note that when the degree of waveform deterioration due to the transmission line 18 is small, the analog equalization circuit 21 is not necessarily essential. In the following description, a case where the analog equalization circuit 21 is not provided will be described as an example.

図2は、図1の高速信号伝送システムの構成をより詳細に示した図である。上記のように、アナログ等化回路は設けていない。   FIG. 2 is a diagram showing the configuration of the high-speed signal transmission system of FIG. 1 in more detail. As described above, no analog equalization circuit is provided.

送信回路10は、ドライバ11と、多相クロック発生回路12と、マルチプレクサ13と、を有する。受信回路20は、多相クロック発生回路24と、取込回路を形成する複数のラッチ回路25A−25Mと、デマルチプレクサ26と、CDR回路23と、を有する。   The transmission circuit 10 includes a driver 11, a multiphase clock generation circuit 12, and a multiplexer 13. The reception circuit 20 includes a multiphase clock generation circuit 24, a plurality of latch circuits 25A-25M forming a capture circuit, a demultiplexer 26, and a CDR circuit 23.

前述のように、多相クロックを使用した場合、伝送線路18による波形劣化とは別に、送信回路10に起因する波形劣化が生じる場合がある。以下、その理由を説明する。送信回路10の内部回路は送信データと同じ速度(ボーレート周波数、例えば、データレートが10Gbpsならば、10GHz)のクロックで動作することは困難であり、消費電力が大きくなる等の理由から、一般的にはより低い周波数の多相クロックを用いる。この多相クロックから生成した信号をマルチプレクサ(セレクタ)のセレクタ信号として使用するため、多相クロック間にスキューエラーがある場合(例えば、多相クロック発生回路12で発生)には、出力波形のアイパタンに劣化が発生する。   As described above, when a multiphase clock is used, waveform deterioration due to the transmission circuit 10 may occur separately from waveform deterioration due to the transmission line 18. The reason will be described below. The internal circuit of the transmission circuit 10 is generally difficult to operate with a clock having the same speed as the transmission data (baud rate frequency, for example, 10 GHz if the data rate is 10 Gbps), and the power consumption increases. A lower frequency multi-phase clock is used. Since the signal generated from the multiphase clock is used as the selector signal of the multiplexer (selector), when there is a skew error between the multiphase clocks (for example, generated by the multiphase clock generation circuit 12), the output waveform eye pattern Deterioration occurs.

図3は、送信回路10の多相クロックの相数が4の場合に、すなわちCLK0からCLK3が使用される場合に、クロック間のスキューとアイパタンの劣化の様子を示した図である。送信回路10のセレクタ信号は、隣り合うクロック同士を論理演算した信号(例えば、CLK0・/CLK1)(/は反転信号を意味する)を用いる。このため、理想クロックの場合には、図3の(A)に示すように、アイパタンの開口度、すなわちアイパタンの時間幅1UIが等しいことが期待される。しかし、スキューがある場合には、図3の(B)に示すように、開口度が等しくなくなってしまう。アイパタンの開口度、すなわちタイミングの余裕度に関しては、送受信システムの性能は、最も狭いアイパタン開口度により決まる。   FIG. 3 is a diagram illustrating a state of skew between clocks and deterioration of an eye pattern when the number of phases of the multiphase clock of the transmission circuit 10 is 4, that is, when CLK0 to CLK3 are used. As the selector signal of the transmission circuit 10, a signal (for example, CLK0 · / CLK1) (/ means an inverted signal) obtained by performing a logical operation on adjacent clocks is used. Therefore, in the case of an ideal clock, as shown in FIG. 3A, it is expected that the opening degree of the eye pattern, that is, the time width 1 UI of the eye pattern is equal. However, when there is a skew, as shown in FIG. Regarding the eye pattern opening degree, that is, the timing margin, the performance of the transmission / reception system is determined by the narrowest eye pattern opening degree.

受信回路20の内部でも、送信回路10と同じ理由で、ボーレート周波数より低い周波数の多相クロックを用いる場合が一般的であり、多相クロックが、サンプリングクロックとして複数のラッチ回路25A−25Mのそれぞれに入力されるのが一般的である。   Even in the reception circuit 20, for the same reason as the transmission circuit 10, a multiphase clock having a frequency lower than the baud rate frequency is generally used, and the multiphase clock is used as a sampling clock for each of the plurality of latch circuits 25A-25M. Generally, it is input to.

図4の(A)は、位相調整機能を有する受信回路20の一般的な構成を、図4の(B)は、サンプリングタイミングを、それぞれ示す図である。図4に示した例では、4相クロックを使用しており、4相クロックは位相がπ/2ずつずれており、それぞれ位相0、π/2、π、3π/2で表す。位相0およびπのクロックが、入力信号(データ)の変化エッジ(データバウンダリ)に位置している。位相π/2および3π/2のクロックが、入力データの変化エッジの中央(データセンタ)に位置しており、通常は位相π/2および3π/2のクロックがサンプリングクロックとして供給される。   4A shows a general configuration of the receiving circuit 20 having a phase adjustment function, and FIG. 4B shows a sampling timing. In the example shown in FIG. 4, a four-phase clock is used, and the phase of the four-phase clock is shifted by π / 2, which are represented by phases 0, π / 2, π, and 3π / 2, respectively. Phase 0 and π clocks are located at the changing edge (data boundary) of the input signal (data). The clocks of phase π / 2 and 3π / 2 are located at the center (data center) of the change edge of the input data, and usually the clocks of phase π / 2 and 3π / 2 are supplied as sampling clocks.

受信回路20は、4個のラッチを有する取込回路25と、CDR回路23と、位相インターポレータ(PI)27と、を有する。4個のラッチ回路には、位相0、π/2、π、3π/2のクロックが、サンプリングクロックとして供給される。以下、データバウンダリのクロックが供給されるラッチのグループを28Aで表し、データセンタのクロックが供給されるラッチのグループを28Bで表す。   The reception circuit 20 includes a capture circuit 25 having four latches, a CDR circuit 23, and a phase interpolator (PI) 27. The four latch circuits are supplied with clocks having phases 0, π / 2, π, and 3π / 2 as sampling clocks. Hereinafter, a group of latches to which the data boundary clock is supplied is represented by 28A, and a group of latches to which the data center clock is supplied is represented by 28B.

入力データは、ラッチ回路25により1UIのうち2回の頻度でサンプリングされる。言い換えれば、データセンタとデータバウンダリCでサンプリングされる。4個のラッチ回路25の出力データ(DとB)は、デマルチプレクサ(図示せず)により低速化およびパラレル化され、CDR23に出力される。CDR23では、データセンタDおよびデータバウンダリBのデータ値より、受信波形の遷移(バウンダリ)タイミングを位相検出器により検出し、制御信号(位相調整コード)を発生し、位相インターポレータ(PI)27に供給する。この時、複数のUIにおけるデータセンタおよびデータバウンダリの値は、ひとまとめとして計算され、計算された位相出力値がPI27に出力される。PI27は、デジタルで制御された遅延器の一種であり、供給された位相出力値に従って、PLL等から供給された基準クロックθ0−θ3の位相を一様に調整する。   The input data is sampled by the latch circuit 25 twice in one UI. In other words, the data is sampled at the data center and the data boundary C. The output data (D and B) of the four latch circuits 25 are reduced in speed and parallelized by a demultiplexer (not shown) and output to the CDR 23. The CDR 23 detects the transition timing (boundary) of the received waveform from the data values of the data center D and the data boundary B, generates a control signal (phase adjustment code), and generates a phase interpolator (PI) 27. To supply. At this time, the values of the data center and the data boundary in the plurality of UIs are calculated as a whole, and the calculated phase output value is output to the PI 27. The PI 27 is a kind of digitally controlled delay device, and uniformly adjusts the phase of the reference clocks θ0 to θ3 supplied from the PLL or the like according to the supplied phase output value.

図5の(A)は、位相インターポレータ(PI)27の基本構成を示し、図5の(B)は、PI27の動作を説明する波形図である。   5A shows the basic configuration of the phase interpolator (PI) 27, and FIG. 5B is a waveform diagram for explaining the operation of the PI 27.

PI27は、第1のV−I回路28Aと、第2のV−I回路28Bと、容量CAH、CAL、CBH、CBLと、第1重み付け回路29Aと、第2重み付け回路29Bと、コンパレータ30と、を有する。第1のV−I回路28Aは、基準クロックθ0とθ2の差電圧を差動電流信号に変換する。第2のV−I回路28Bは、基準クロックθ1とθ3の差電圧を差動電流信号に変換する。容量CAH、CAL、CBH、CBLは、第1および第2のV−I回路28Aおよび28Bの出力する差動電流信号の高周波成分をカットするローパスフィルタとして動作する。第1重み付け回路29Aは、高周波成分をカットした第1のV−I回路28Aの出力する差動電流信号に重みwを与える(乗算する)。第2重み付け回路29Bは、高周波成分をカットした第2のV−I回路28Bの出力する差動電流信号に重み1−wを与える(乗算する)。第1重み付け回路29Aと第2重み付け回路29Bの差動出力は接続されており、差動出力は加算される。コンパレータ30は、加算された差動出力を比較して2値化する。   The PI 27 includes a first V-I circuit 28A, a second V-I circuit 28B, capacitors CAH, CAL, CBH, and CBL, a first weighting circuit 29A, a second weighting circuit 29B, and a comparator 30. Have. The first V-I circuit 28A converts the differential voltage between the reference clocks θ0 and θ2 into a differential current signal. The second V-I circuit 28B converts the difference voltage between the reference clocks θ1 and θ3 into a differential current signal. Capacitors CAH, CAL, CBH, and CBL operate as low-pass filters that cut high-frequency components of the differential current signals output from the first and second VI circuits 28A and 28B. The first weighting circuit 29A gives (multiplies) a weight w to the differential current signal output from the first VI circuit 28A from which the high-frequency component has been cut. The second weighting circuit 29B gives (multiplies) the weight 1-w to the differential current signal output from the second VI circuit 28B from which the high-frequency component has been cut. The differential outputs of the first weighting circuit 29A and the second weighting circuit 29B are connected, and the differential outputs are added. The comparator 30 compares the added differential outputs and binarizes them.

図5の(B)において、sn(t)は、基準クロックθ0とθ2の差電圧を差動電流信号に変換した後、高周波成分をカットした信号に対応する電圧信号である。また、cs(t)は、基準クロックθ1とθ3の差電圧を差動電流信号に変換した後、高周波成分をカットした信号に対応する電圧信号である。cs(t)は、sn(t)の位相を90°(π/2)変化させた信号である。V(t)は、wで重み付けしたsn(t)と1−wで重み付けしたcs(t)の加算信号であり、V(t)=w*sn(t)+(1−w)*cs(t)である。wの値を1から0の間で変化させることにより、V(t)はsn(t)とcs(t)の間で変化する。すなわち、w=1の時にはsn(t)に、w=0の時にはcs(t)になり、図5の(B)には、wが1と0の間の値の1例が示されている。コンパレータ30により、V(t)の信号を2値化することにより、矩形波形のクロックφ0とその反転信号φ2が得られる。   In FIG. 5B, sn (t) is a voltage signal corresponding to a signal obtained by cutting the high-frequency component after converting the differential voltage between the reference clocks θ0 and θ2 into a differential current signal. Further, cs (t) is a voltage signal corresponding to a signal obtained by converting a differential voltage between the reference clocks θ1 and θ3 into a differential current signal and then cutting a high frequency component. cs (t) is a signal obtained by changing the phase of sn (t) by 90 ° (π / 2). V (t) is an addition signal of sn (t) weighted by w and cs (t) weighted by 1-w, and V (t) = w * sn (t) + (1-w) * cs (T). By changing the value of w between 1 and 0, V (t) changes between sn (t) and cs (t). That is, sn (t) when w = 1, cs (t) when w = 0, and FIG. 5 (B) shows an example of a value between w and 1 and 0. Yes. The comparator 30 binarizes the signal V (t) to obtain a rectangular waveform clock φ0 and its inverted signal φ2.

以上のように、wの値を設定することにより、クロックの位相を0からπ/2の間でシフト(ずらす)することができる。   As described above, by setting the value of w, the phase of the clock can be shifted (shifted) between 0 and π / 2.

図6は、位相インタポレータ(PI)27の実際の回路例を示す図である。図6の(A)に示すように、データバウンダリのグループBのクロック用のPI31Bと、データセンタのグループDのクロック用のPI31Dが設けられる。PI31BおよびPI31Dは同じ回路構成を有し、θ0−θ3として入力される基準信号が異なる。図6の(B)は、PI31BおよびPI31Dの回路構成を示す。   FIG. 6 is a diagram illustrating an actual circuit example of the phase interpolator (PI) 27. As shown in FIG. 6A, a data boundary group B clock PI 31B and a data center group D clock PI 31D are provided. PI 31B and PI 31D have the same circuit configuration, and different reference signals are input as θ0−θ3. FIG. 6B shows a circuit configuration of PI 31B and PI 31D.

図6の(B)の回路は、図5で説明したPIと同様の原理で動作するが、4個のV−I回路を設け、4個のV−I回路の出力にw0、w1、w2、w3の重み付けを行った後加算することにより、入力クロックの位相の順番をローテートさせる。   The circuit in FIG. 6B operates on the same principle as the PI described in FIG. 5, but four V-I circuits are provided, and w0, w1, w2 are output to the outputs of the four VI circuits. , W3 are weighted and then added to rotate the phase order of the input clock.

図6の(B)において、参照符号32Aから32Dが、V−I変換回路に対応し、33がローパスフィルタを形成する容量に対応し、36Aから36Dが重み付け回路に対応し、34がコンパレータに対応し、35Aから35Dが位相調整コードを電流信号に変換する電流DACを示す。PIおよび各回路要素は、広く知られているので、詳しい説明は省略する。   In FIG. 6B, reference numerals 32A to 32D correspond to the VI conversion circuit, 33 corresponds to the capacitor forming the low-pass filter, 36A to 36D correspond to the weighting circuit, and 34 represents the comparator. Correspondingly, 35A to 35D indicate a current DAC for converting the phase adjustment code into a current signal. Since PI and each circuit element are widely known, detailed description is omitted.

図7は、図6のPIにおける重み付け(オフセット)の与え方と、重み付けに応じた入力クロックの位相の順番のローテートを示す図である。   FIG. 7 is a diagram showing how to assign weights (offsets) in the PI of FIG. 6 and rotation of the order of the phases of the input clocks according to the weights.

コンパレータ34の入力に発生する電圧V(t)は、図7の(A)に示すように、V(t)=(w0−w1)sn+(w2−w3)cnで表される。図7の(B)は、w0、w1、w2、w3に対するローテート角度θの変化を示し、下側が(w0−w1)snを、上側が(w2−w3)cnを示す。θを0からπ/2の間で変化させるには、w0を1から0に減少させ、w2を0から1に増加させ、w1およびw3を0に維持する。θをπ/2からπの間で変化させるには、w1を0から1に増加させ、w2を1から0に減少させ、w0およびw3を0に維持する。θをπから3π/2の間で変化させるには、w3を0から1に増加させ、w1を1から0に減少させ、w0およびw2を0に維持する。θを3π/2から2πの間で変化させるには、w0を0から1に増加させ、w3を1から0に減少させ、w1およびw2を0に維持する。   The voltage V (t) generated at the input of the comparator 34 is represented by V (t) = (w0−w1) sn + (w2−w3) cn as shown in FIG. FIG. 7B shows changes in the rotation angle θ with respect to w0, w1, w2, and w3. The lower side shows (w0-w1) sn and the upper side shows (w2-w3) cn. To change θ between 0 and π / 2, w0 is decreased from 1 to 0, w2 is increased from 0 to 1, and w1 and w3 are maintained at 0. To change θ between π / 2 and π, w1 is increased from 0 to 1, w2 is decreased from 1 to 0, and w0 and w3 are maintained at 0. To change θ between π and 3π / 2, increase w3 from 0 to 1, decrease w1 from 1 to 0, and maintain w0 and w2 at 0. To change θ between 3π / 2 and 2π, increase w0 from 0 to 1, decrease w3 from 1 to 0, and maintain w1 and w2 at 0.

図7の(C)は、(w0−w1)および(w2−w3)の符号と、ローテート角度θとの関係を示す図である。図7の(B)に示すように、θを0からπ/2の間では、w0>w1およびw2>w3であり、(w0−w1)は正(+)、(w2−w3)は正(+)であり、図7の(C)の第1象限のsn=+、cn=+と合致する。   (C) of FIG. 7 is a figure which shows the relationship between the code | symbol of (w0-w1) and (w2-w3), and rotation angle (theta). As shown in FIG. 7B, when θ is between 0 and π / 2, w0> w1 and w2> w3, (w0−w1) is positive (+), and (w2−w3) is positive. (+), Which matches sn = + and cn = + in the first quadrant of FIG.

以上説明したように、位相インターポレータ(PI)を用いることにより、クロックの位相を変化させることができる。   As described above, the phase of the clock can be changed by using the phase interpolator (PI).

一般に、送信回路10および受信回路で多相クロックを用いる場合、多相クロックの間の位相差は正確であることを前提としていた。そこで、受信回路では、PIなどの位相調整機構により、多相基準クロック(θ0−θ3)の位相を一様に調整する方法が行われていた。しかし、実際には、多相クロックの各クロック間にもスキューが発生する。   In general, when multiphase clocks are used in the transmission circuit 10 and the reception circuit, it is assumed that the phase difference between the multiphase clocks is accurate. Therefore, in the receiving circuit, a method of uniformly adjusting the phase of the multiphase reference clock (θ0−θ3) using a phase adjusting mechanism such as PI has been performed. However, actually, skew also occurs between the clocks of the multiphase clock.

これまでは、クロックのデューティを補正する方法、またはPIを2段に用いる方法で、多相クロックのスキューに起因する波形劣化を低減していた。   Until now, waveform deterioration due to skew of the multiphase clock has been reduced by a method of correcting the duty of the clock or a method of using PI in two stages.

図8は、データセンタクロックが4相の場合のクロックのデューティ補正による多相クロックのスキュー補正を説明する図であり、図8の(A)が受信信号(データ)を、図8の(B)が多相クロックを示す。上記のように、バウンダリクロックが4相あるので、多層クロックの相数は8である。   FIG. 8 is a diagram for explaining multi-phase clock skew correction by correcting the clock duty when the data center clock has four phases. FIG. 8A shows the received signal (data) and FIG. ) Indicates a multiphase clock. As described above, since the boundary clock has four phases, the number of phases of the multi-layer clock is eight.

送信回路における多相クロックにスキューが発生し、受信信号のバウンダリが図8の(A)に示すように変化した場合を考える。図8において、破線が多相クロックにスキューが無い理想的な場合を、実線がスキューが発生した場合を、示す。多相クロックを調整しない場合には、図8の(B)に示すように、破線の矢印位置で受信信号を取り込む。幅が広がったアイパタンについては、これでも問題はないが、2番目の幅が狭くなったアイパタンについては、破線の矢印位置で受信信号を取り込んだ場合、正しい取り込みが行えないことが予測される。   Consider a case where a skew occurs in the multiphase clock in the transmission circuit and the boundary of the received signal changes as shown in FIG. In FIG. 8, the broken line indicates an ideal case where there is no skew in the multiphase clock, and the solid line indicates a case where skew occurs. When the multiphase clock is not adjusted, as shown in FIG. 8B, the received signal is captured at the position of the broken arrow. There is no problem with the widened eye pattern, but it is predicted that when the received signal is captured at the position of the dashed arrow, correct capture cannot be performed for the second narrowed eye pattern.

そこで、多相クロックのφ0およびφ1の「高(H)」部分のデューティを大きくして、実線の矢印位置で受信信号を取り込むようにする。このデューティ補正により、受信信号の取込タイミングは、狭いアイパタンの中心付近になるので、受信エラーの発生が低減できる。なお、もしφ2およびφ3がφ0およびφ1の反転信号の場合には、「高(H)」部分のデューティは小さくなる。   Therefore, the duty of the “high (H)” portions of φ0 and φ1 of the multiphase clock is increased so that the received signal is captured at the solid arrow position. Due to this duty correction, the reception timing of the reception signal is near the center of the narrow eye pattern, so that the occurrence of reception errors can be reduced. If φ2 and φ3 are inverted signals of φ0 and φ1, the duty of the “high (H)” portion is reduced.

図9は、クロックのデューティを補正するクロックデューティ補正(DCC)回路の構成を示す図であり、図9の(A)は全体構成を、図9の(B)はオフセット調整回路の回路図を示す。図9の(A)に示すように、DCC回路は、オフセット調整回路37と、DAC38と、を有する。位相調整データに応じてDAC38が発生した電圧信号を、オフセット調整回路37のVOSおよび/VOS端子に印加することにより、クロックデューティを調整でき、それにより差動クロックのスキューを実効的に補正できる。オフセット調整回路の構成は知られているので、詳しい説明は省略する。   FIG. 9 is a diagram showing the configuration of a clock duty correction (DCC) circuit that corrects the clock duty. FIG. 9A is an overall configuration, and FIG. 9B is a circuit diagram of an offset adjustment circuit. Show. As shown in FIG. 9A, the DCC circuit includes an offset adjustment circuit 37 and a DAC 38. By applying the voltage signal generated by the DAC 38 in accordance with the phase adjustment data to the VOS and / VOS terminals of the offset adjustment circuit 37, the clock duty can be adjusted, thereby effectively correcting the skew of the differential clock. Since the configuration of the offset adjustment circuit is known, detailed description is omitted.

図10は、2個の位相インターポレータ(PI)を有し、多相クロックのスキューに起因する波形劣化を低減する受信回路の構成、および調整動作を示す図である。   FIG. 10 is a diagram illustrating a configuration of a receiving circuit that has two phase interpolators (PI) and reduces waveform deterioration due to skew of a multiphase clock, and an adjustment operation.

この受信回路20は、PLL41と、第1の位相インターポレータ(PI)42と、1組の第2の位相インターポレータ(PI)43Bおよび43Dと、取込回路を形成する複数のラッチ回路25A−25Mと、デマルチプレクサ(DEMUX)26と、CDR回路23と、を有する。CDR回路23は、複数の位相検出回路44A−44Nと、加算回路45と、位相差算出回路46と、選択回路(Sel)47と、を有する。複数の位相検出回路44A−44Nは、DEMUX26の出力する並列化した受信データから、各受信データ(アイパタン)の位相ずれを検出する。加算回路45は、複数の位相検出回路44A−44Pの出力を所定期間加算した結果を出力する。位相差算出回路46は、加算回路45の出力する結果から、位相差を検出する。   The receiving circuit 20 includes a PLL 41, a first phase interpolator (PI) 42, a pair of second phase interpolators (PI) 43B and 43D, and a plurality of latch circuits forming an acquisition circuit. 25A-25M, a demultiplexer (DEMUX) 26, and a CDR circuit 23. The CDR circuit 23 includes a plurality of phase detection circuits 44A to 44N, an addition circuit 45, a phase difference calculation circuit 46, and a selection circuit (Sel) 47. The plurality of phase detection circuits 44 </ b> A to 44 </ b> N detect a phase shift of each reception data (eye pattern) from the parallel reception data output from the DEMUX 26. The adder circuit 45 outputs the result of adding the outputs of the plurality of phase detection circuits 44A-44P for a predetermined period. The phase difference calculation circuit 46 detects the phase difference from the result output from the addition circuit 45.

PLL41は、受信回路の外部から供給される基準クロックRef.Clkから多相クロックIn0−In3を発生する。ここで、発生された多相クロックIn0−In3は、図10の(B)に示すように、位相が90°(π/2)ずれているとする。第1のPI42は、一方の出力の組Out0およびOut2がIn0とIn1およびIn2とIn3の中間の位相になるように調整する。そして、第2のPI43Bまたは43Dが、他方の出力の組Out1およびOut3がIn1とIn2およびIn3とIn0の中間の位相になるように調整する。以上のように、図10の回路構成によれば、差動クロックのスキューを実効的に補正できる。図10の回路構成は知られているので、詳しい説明は省略する。   The PLL 41 generates multiphase clocks In0-In3 from a reference clock Ref.Clk supplied from the outside of the receiving circuit. Here, it is assumed that the generated multiphase clocks In0-In3 are 90 ° (π / 2) out of phase as shown in FIG. The first PI 42 adjusts so that one output set Out0 and Out2 has an intermediate phase between In0 and In1, and In2 and In3. Then, the second PI 43B or 43D adjusts so that the other output set Out1 and Out3 has an intermediate phase between In1 and In2, and In3 and In0. As described above, according to the circuit configuration of FIG. 10, the skew of the differential clock can be effectively corrected. Since the circuit configuration of FIG. 10 is known, detailed description thereof is omitted.

上記のクロックのデューティを補正する方法およびPIを2段に用いる方法は、両者ともフィードフォワード的なタイミング補正であるため、大きなビットエラーレートの改善は実現できない。   Since both the method for correcting the duty of the clock and the method using PI in two stages are feedforward timing corrections, a large bit error rate improvement cannot be realized.

以上、多相クロックを使用した伝送システムについて説明したが、前述のように、送信回路の多相クロックの相数および受信回路の多相クロックの相数は、それぞれ任意に設定される。そのため、送信回路の多相クロックの相数と受信回路の多相クロックの相数が異なる場合が起こり得る。受信回路のバウンダリ検出用の多相クロックの相数が、送信回路の多相クロックの相数に対して整数倍の関係でない場合には、受信信号の波形の遷移時間(アイパタンのエッジ)に立ち上がりを有する多相クロックを発生させることはできない。   Although the transmission system using the multiphase clock has been described above, as described above, the number of phases of the multiphase clock of the transmission circuit and the number of phases of the multiphase clock of the reception circuit are arbitrarily set. Therefore, there may occur a case where the number of phases of the multiphase clock of the transmission circuit is different from the number of phases of the multiphase clock of the reception circuit. When the number of phases of the multiphase clock for boundary detection of the receiving circuit is not an integer multiple of the number of phases of the multiphase clock of the transmitting circuit, it rises at the waveform transition time (eye pattern edge) of the received signal It is not possible to generate a multi-phase clock having

図11は、上記の関係でない場合に、多相クロックの立ち上がりをバウンダリに一致させられないことを説明する図である。図11では、送信回路のクロックの相数が4に対して、(A)は受信回路のバウンダリ検出用のクロックの相数が2の場合を示している。   FIG. 11 is a diagram for explaining that the rise of the multiphase clock cannot be matched with the boundary when the relationship is not as described above. FIG. 11 shows a case where the number of phases of the clock of the transmission circuit is 4, whereas FIG. 11A shows a case where the number of phases of the boundary detection clock of the reception circuit is 2.

送信回路の多相クロックがずれて、受信信号は図示のようなアイパタンを有するとする。受信回路で、位相がπずれた多相クロック間にずれが発生した場合を仮定する。受信回路のバウンダリ検出用のクロックの相数が2の場合、全てのクロックの立ち上がりと受信波形の遷移時間を合わせることは不可能である。送信回路の多相クロックにランダムなずれが発生した場合、受信信号では4相を1周期として同じアイパタンが繰り返されるが、1周期内のアイパタンのエッジ(バウンダリ)は一定間隔ではない。受信回路の多相クロックは2相であるため、受信信号の1周期内の最初の2相のバウンダリに一致するように調整しても、残りの2相は同じ調整量が繰り返されるため、バウンダリクロックの立ち上がりはアイパタンのバウンダリに一致しない。これは、送信回路のクロックの相数が8で、受信回路のバウンダリ検出用のクロックの相数が2または4の場合なども同様である。さらに、送信回路のクロックの相数が8で、受信回路のバウンダリ検出用のクロックの相数が3または6の場合なども同様であり、逆に送信回路のクロックの相数が3または6で、受信回路のバウンダリ検出用のクロックの相数が4または8の場合なども同様である。   Assume that the multiphase clock of the transmission circuit is shifted and the received signal has an eye pattern as shown in the figure. It is assumed that a shift occurs between multiphase clocks whose phases are shifted by π in the receiving circuit. When the number of phases of the clock for detecting the boundary of the receiving circuit is 2, it is impossible to match the rising time of all clocks with the transition time of the received waveform. When a random shift occurs in the multiphase clock of the transmission circuit, the same eye pattern is repeated with four phases as one period in the received signal, but the edge (boundary) of the eye pattern within one period is not a constant interval. Since the multi-phase clock of the receiving circuit has two phases, even if adjustment is made so as to match the first two-phase boundary within one period of the reception signal, the same adjustment amount is repeated for the remaining two phases. The rising edge of the clock does not coincide with the eye pattern boundary. The same applies to the case where the number of phases of the clock of the transmitting circuit is 8 and the number of phases of the clock for detecting the boundary of the receiving circuit is 2 or 4. The same applies to the case where the number of phases of the clock of the transmission circuit is 8 and the number of phases of the boundary detection clock of the reception circuit is 3 or 6, and conversely, the number of phases of the clock of the transmission circuit is 3 or 6. The same applies to the case where the number of phases of the boundary detection clock of the receiving circuit is 4 or 8.

以上のような場合、CDR23から出力される位相調整コードには、データ遷移の時間的な発生揺らぎにともなって、時間的な変動が生じるため、データセンタの位相調整コードにも時間的な変動が発生してしまう。これは、データセンタのサンプリングクロックにジッタが加わることを意味しており、ビットエラーレートの劣化の原因となる。   In such a case, the phase adjustment code output from the CDR 23 has a temporal variation due to the temporal fluctuation of the data transition, and therefore the temporal variation also occurs in the phase adjustment code of the data center. Will occur. This means that jitter is added to the sampling clock of the data center, which causes deterioration of the bit error rate.

受信回路のバウンダリ検出用の多相クロックの相数が、送信回路の多相クロックの相数に対して整数倍の関係である場合には、受信回路において、全ての多相クロックの立ち上がりと受信波形の遷移時間を合わせることが可能である。ただし、このためには、受信回路において、全ての多相クロックを独立して調整できることが必要である。   When the number of phases of the multi-phase clock for detecting the boundary of the receiving circuit is an integer multiple of the number of phases of the multi-phase clock of the transmitting circuit, all the multi-phase clock rising and receiving are received in the receiving circuit. It is possible to adjust the waveform transition time. However, for this purpose, it is necessary that all multiphase clocks can be adjusted independently in the receiving circuit.

例えば、図11の(B)に示すように、送信回路のクロックの相数が4に対して、受信回路のバウンダリ検出用のクロックの相数が4の場合を考える。この場合、受信信号のすべてのバウンダリに、クロックの立ち上がりを一致させることができる。   For example, as shown in FIG. 11B, consider a case where the number of phases of the clock for detecting the boundary of the receiving circuit is 4 while the number of phases of the clock for the transmitting circuit is 4. In this case, the rising edge of the clock can be matched with all the boundaries of the received signal.

以下、図面を参照して実施形態を説明する。   Hereinafter, embodiments will be described with reference to the drawings.

図12は、第1実施形態の受信回路の構成を示す図である。第1実施形態の受信回路は、図2に示した高速信号伝送システムの受信回路20として使用され、送信回路は多相クロックでパラレルデータをシリアルデータに変換して送信し、受信回路は、多相クロックの相数に関するデータを受けずに動作する。   FIG. 12 is a diagram illustrating a configuration of the receiving circuit according to the first embodiment. The receiving circuit of the first embodiment is used as the receiving circuit 20 of the high-speed signal transmission system shown in FIG. 2, the transmitting circuit converts parallel data into serial data with a multi-phase clock, and transmits the data. Operates without receiving data regarding the number of phases of the phase clock.

第1実施形態の受信回路は、PLL回路41と、多相クロック発生回路51と、2個の位相インターポレータ(PI)52Bおよび52Dと、スキュー調整回路53と、2組のラッチ回路グループ25Bおよび25Dと、デマルチプレクサ(DEMUX)54と、クロックデータ再生回路23と、評価回路56と、乗算器57と、を有する。   The receiving circuit of the first embodiment includes a PLL circuit 41, a multiphase clock generation circuit 51, two phase interpolators (PI) 52B and 52D, a skew adjustment circuit 53, and two sets of latch circuit groups 25B. 25D, a demultiplexer (DEMUX) 54, a clock data recovery circuit 23, an evaluation circuit 56, and a multiplier 57.

PLL回路41は、基準クロックRef. CLKから受信動作の基になる内部クロックを発生する。基準クロックRef. CLKは、水晶発振器等で発生されたクロックを使用する。ここで、内部クロックは、受信信号のアイパタンの幅の平均値の1/2の周期tpを有するとする。   The PLL circuit 41 generates an internal clock that is the basis of the receiving operation from the reference clock Ref. CLK. The reference clock Ref. CLK uses a clock generated by a crystal oscillator or the like. Here, it is assumed that the internal clock has a period tp that is ½ of the average value of the eye pattern width of the received signal.

多相クロック発生回路51は、PLL回路41の発生した内部クロックから、内部クロックの周期tpずつ位相がシフトした2N個の多相クロック(受信クロック)を発生する。したがって、多相クロックは、2N×tpを1周期とし、tpずつ位相がずれたクロックのグループである。多相クロックの相数2Nは、評価回路56の評価した相数Nを乗算器57で2倍にして多相クロック発生回路51に供給される。   The multiphase clock generation circuit 51 generates 2N multiphase clocks (reception clocks) whose phases are shifted from the internal clock generated by the PLL circuit 41 by the period tp of the internal clock. Therefore, the multiphase clock is a group of clocks whose phase is shifted by tp with 2N × tp as one cycle. The number of phases 2N of the multiphase clock is supplied to the multiphase clock generation circuit 51 by multiplying the number N of phases evaluated by the evaluation circuit 56 by a multiplier 57.

多相クロックは、1つおきに2つのグループに分けられ、一方のグループをバウンダリ多相クロックB、他方のグループをデータセンタ多相クロックDとする。したがって、理想的には、バウンダリ多相クロックBは、2tpずつ位相がシフトしたN個のクロックであり、データセンタ多相クロックDは、バウンダリ多相クロックBの各クロックをtpシフトしたN個のクロックである。   The multiphase clocks are divided into two groups every other one, and one group is a boundary multiphase clock B and the other group is a data center multiphase clock D. Therefore, ideally, the boundary multiphase clock B is N clocks whose phases are shifted by 2 tp, and the data center multiphase clock D is N clocks obtained by shifting each clock of the boundary multiphase clock B by tp. It is a clock.

PI52Bは、バウンダリ多相クロックBのN個のクロックを受信信号に同期するように一様に位相調整を行う。PI52Dは、データセンタ多相クロックDのN個のクロックを受信信号に同期するように一様に位相調整を行う。PI52BおよびPI52Dは、図5から図7で説明したPIなどで実現される。なお、図示していないが、PI52BおよびPI52Dは、クロックデータ再生回路23に含まれる位相検出回路PDの1個の出力を利用して位相調整を行ってもよい。   The PI 52B uniformly adjusts the phase so that the N clocks of the boundary multiphase clock B are synchronized with the received signal. The PI 52D uniformly adjusts the phase so that the N clocks of the data center multiphase clock D are synchronized with the received signal. The PI 52B and the PI 52D are realized by the PI described with reference to FIGS. Although not shown, PI 52B and PI 52D may perform phase adjustment using one output of phase detection circuit PD included in clock data recovery circuit 23.

スキュー調整回路53は、バウンダリ多相クロックBおよびデータセンタ多相クロックDに含まれる2N個の多相クロックの位相を、評価回路56の出力する多相クロックそれぞれの位相誤差に応じて、それぞれ独立に調整する。スキュー調整回路53は、所定の個数M(M≧2N)の多相クロックの位相調整が可能であるが、所定数のうちの評価回路56の評価した相数Nに対応した個数2Nのみ動作させ、残りは動作を停止させて消費電力を低減する機能を有する。   The skew adjustment circuit 53 independently determines the phases of 2N multiphase clocks included in the boundary multiphase clock B and the data center multiphase clock D in accordance with the phase errors of the multiphase clocks output from the evaluation circuit 56. Adjust to. The skew adjustment circuit 53 can adjust the phase of a predetermined number M (M ≧ 2N) of multiphase clocks, but only the number 2N corresponding to the number N of phases evaluated by the evaluation circuit 56 is operated. The rest has a function of stopping operation and reducing power consumption.

ラッチ回路グループ25Bおよび25Dは、それぞれM/2個のラッチ回路を有し、受信信号Data Inを取り込む取込回路を形成する。ラッチ回路グループ25Bの各ラッチ回路は、バウンダリ多相クロックBの各多相クロックに応じて受信信号をラッチし、M/2個のラッチデータBi(i=0〜M/2−1)を出力する。ラッチ回路グループ25Dの各ラッチ回路は、データセンタ多相クロックDの各多相クロックに応じて受信信号をラッチし、M/2個のラッチデータDi(i=0〜M/2−1)を出力する。なお、ラッチ回路グループ25Bおよび25Dは、それぞれM/2個のうちのN個のみ動作させ、残りは動作を停止させて消費電力を低減する機能を有する。   Each of the latch circuit groups 25B and 25D has M / 2 latch circuits, and forms a capture circuit that captures the reception signal Data In. Each latch circuit of the latch circuit group 25B latches the received signal in accordance with each multiphase clock of the boundary multiphase clock B, and outputs M / 2 pieces of latch data Bi (i = 0 to M / 2-1). To do. Each latch circuit of the latch circuit group 25D latches the reception signal in accordance with each multiphase clock of the data center multiphase clock D, and receives M / 2 pieces of latch data Di (i = 0 to M / 2-1). Output. Each of the latch circuit groups 25B and 25D has a function of operating only N out of M / 2 and stopping the operation of the rest to reduce power consumption.

DEMUX54は、ラッチ回路グループ25Bおよび25Dの出力するデータをパラレルデータに変換する。DEMUX54は、最大Mビットのパラレルデータを生成可能であるが、評価回路の出力する相数Nに対応した2Nビットのパラレルデータを生成する動作を行う。なお、DEMUX54は、直前のパラレルデータの最後のビット(ラッチ回路グループ25Dの出力)を、次のパラレルデータの最初のビットに付加してM+1ビットのパラレルデータを生成可能とする。同様に、DEMUX54は、2Nビットのパラレルデータを生成する時には、直前のパラレルデータの最後のビットを、次のパラレルデータの最初のビットに付加して2N+1ビットのパラレルデータを生成可能とする。   The DEMUX 54 converts the data output from the latch circuit groups 25B and 25D into parallel data. The DEMUX 54 can generate parallel data of maximum M bits, but performs an operation of generating 2N bits of parallel data corresponding to the number N of phases output from the evaluation circuit. The DEMUX 54 can generate M + 1-bit parallel data by adding the last bit of the previous parallel data (output of the latch circuit group 25D) to the first bit of the next parallel data. Similarly, when generating 2N-bit parallel data, the DEMUX 54 can generate 2N + 1-bit parallel data by adding the last bit of the immediately preceding parallel data to the first bit of the next parallel data.

CDR回路23は、複数の位相検出回路(PD)44A−44Pと、加算回路45と、位相差算出回路46と、選択回路(Sel)47と、を有する。ここでは、P=M/2である。複数のPD44A−44Pは、DEMUX26の出力するパラレルデータから、各受信データ(アイパタン)の位相ずれを検出する。加算回路45は、複数のPD44A−44Pの出力を所定期間加算した結果を出力する。位相差算出回路46は、加算回路45の出力する結果から、位相差を検出する。選択回路(Sel)47は、パラレルデータから出力データData Outとして出力するデータを選択する。   The CDR circuit 23 includes a plurality of phase detection circuits (PD) 44A to 44P, an addition circuit 45, a phase difference calculation circuit 46, and a selection circuit (Sel) 47. Here, P = M / 2. The plurality of PDs 44 </ b> A- 44 </ b> P detect the phase shift of each received data (eye pattern) from the parallel data output from the DEMUX 26. The adder circuit 45 outputs the result of adding the outputs of the plurality of PDs 44A-44P for a predetermined period. The phase difference calculation circuit 46 detects the phase difference from the result output from the addition circuit 45. The selection circuit (Sel) 47 selects data to be output as output data Data Out from the parallel data.

複数のPD44A−44Pは、それぞれ同じ構成を有し、一般的な位相検出回路で構成できる。   The plurality of PDs 44 </ b> A- 44 </ b> P have the same configuration and can be configured by a general phase detection circuit.

図13は、位相検出回路(PD)の動作を説明する図である。図13は、サンプリングクロックが入力信号(データ)のバウンダリ周波数の場合を示している。例えば、10Gbpsのデータに対し、10GHzのサンプリングクロック(Hの状態とLの状態を含む)場合である。PDは、入力データのアイセンタ付近でサンプルしたデータDi−1,Diと、その間の入力データの遷移時間(バウンダリ)でサンプルしたデータBiを元に、サンプリングクロックの位相が入力データの位相に対して、早いか遅いかの判定値“CODE”を出力する。判定ルールを図13の(C)の表に示す。例えば、図13の(A)の場合は、Di−1=0、Bi=1、Di=1またはDi−1=1、Bi=0、Di=0となるので、CODE=−1となる。   FIG. 13 is a diagram for explaining the operation of the phase detection circuit (PD). FIG. 13 shows a case where the sampling clock is the boundary frequency of the input signal (data). For example, this is a case of 10 GHz sampling clock (including H state and L state) for 10 Gbps data. The PD is based on the data Di-1 and Di sampled near the eye center of the input data and the data Bi sampled at the transition time (boundary) of the input data between them, and the phase of the sampling clock is relative to the phase of the input data. The judgment value “CODE” indicating whether it is early or late is output. The determination rule is shown in the table of FIG. For example, in the case of FIG. 13A, Di-1 = 0, Bi = 1, Di = 1 or Di-1 = 1, Bi = 0, Di = 0, so CODE = -1.

なお、ここでは、PDの出力が3値(−1/0/+1出力)であるが、回路規模が大きくなることを避けるために、2値コードを発生するようにしてもよい。   Here, the output of the PD is ternary (-1 / 0 / + 1 output), but a binary code may be generated in order to avoid an increase in circuit scale.

位相検出回路44A−44Pは、それぞれ上記のような動作を行う。位相検出回路44A−44Pは、DEMUX54の出力するM+1ビットのパラレルデータ、すなわちM/2ビットのデータBi(i=0〜M/2−1)と、各Biの両側のデータDi(i=0〜M/2)から、CODEを演算して出力する。位相検出回路44A−44Pは、上記のようにM/2個設けられているが、評価回路56により相数Nが決定された場合には、DEMUS54はNビットのパラレルデータを出力するので、それに応じてN個のみが動作し、残りは消費電力を低減するために動作を停止することが望ましい。   The phase detection circuits 44A-44P perform the operations as described above. The phase detection circuits 44A-44P output M + 1 bit parallel data output from the DEMUX 54, that is, M / 2 bit data Bi (i = 0 to M / 2-1) and data Di (i = 0) on both sides of each Bi. CODE is calculated and output from ~ M / 2). M / 2 phase detection circuits 44A-44P are provided as described above. When the number N of phases is determined by the evaluation circuit 56, the DEMUS 54 outputs N-bit parallel data. Accordingly, it is desirable that only N units are operated and the rest are stopped in order to reduce power consumption.

加算回路45は、複数の位相検出回路44A−44Pの出力を所定期間加算した結果を出力する。位相差算出回路46は、加算回路45の出力する結果から、位相差を検出してPI52Bおよび52Dに出力する。   The adder circuit 45 outputs the result of adding the outputs of the plurality of phase detection circuits 44A-44P for a predetermined period. The phase difference calculation circuit 46 detects the phase difference from the result output from the adder circuit 45 and outputs it to the PIs 52B and 52D.

評価回路56は、位相検出回路44A−44Pの検出した位相差に関するデータ(CODE)から、受信回路で入力信号(データ)を再生するのに最適な相数と、データセンタ多相クロックDを各アイパタンの中心に位置させるのに必要な位相調整量を演算して出力する。   The evaluation circuit 56 determines the optimum number of phases for reproducing the input signal (data) in the receiving circuit from the data (CODE) related to the phase difference detected by the phase detection circuits 44A-44P, and the data center multiphase clock D. Calculates and outputs the phase adjustment amount necessary for positioning at the center of the eye pattern.

図14は、評価回路56の構成を示す図である。   FIG. 14 is a diagram illustrating a configuration of the evaluation circuit 56.

評価回路56は、位相検出回路44A−44Pの検出した位相差に関するデータをそれぞれ所定期間積分する積分器61A−61Pと、積分器61A−61Pの所定期間の平均値を検出する平均値検出器62A−62Pと、演算回路63と、を有する。演算回路63は、平均値検出器62A−62Pの出力からアイパタンの歪みの周期、すなわち受信信号(データ)における多相クロックの相数Nを検出する周期検出部64と、平均値検出器62A−62Pの出力強度を検出する強度検出部65と、を有する。周期検出部64は、相数Nを乗算回路57、スキュー調整回路53、ラッチ回路グループ25Bおよび25D、DEMUX54などに出力する。   The evaluation circuit 56 integrates data relating to the phase difference detected by the phase detection circuits 44A-44P for a predetermined period, and an average value detector 62A for detecting an average value of the integrators 61A-61P for a predetermined period. -62P and an arithmetic circuit 63. The arithmetic circuit 63 includes a period detector 64 for detecting the period of eye pattern distortion, that is, the number N of phases of the multiphase clock in the received signal (data), from the outputs of the average detectors 62A-62P, and an average detector 62A-. And an intensity detector 65 for detecting the output intensity of 62P. The period detection unit 64 outputs the number N of phases to the multiplication circuit 57, the skew adjustment circuit 53, the latch circuit groups 25B and 25D, the DEMUX 54, and the like.

図15は、平均値検出器62A−62Pの出力例を示す図である。パタン1では、平均値検出器の出力が、1、−1の変化を繰り返しており、繰り返し数が2であるから、送信回路における多相クロックの相数は2であることが分かる。パタン2では、平均値検出器の出力が、1、2、−3、0の変化を繰り返しており、繰り返し数が4であるから、送信回路における多相クロックの相数は4であることが分かる。このようにして、評価回路56は、アイパタンの歪みの周期、すなわち受信信号(データ)における多相クロックの相数Nを検出する。   FIG. 15 is a diagram illustrating an output example of the average value detectors 62A to 62P. In pattern 1, since the output of the average value detector repeats changes of 1 and −1 and the number of repetitions is 2, it can be seen that the number of phases of the multiphase clock in the transmission circuit is 2. In pattern 2, the output of the average value detector repeats changes of 1, 2, -3, 0, and the number of repetitions is 4. Therefore, the number of phases of the multiphase clock in the transmission circuit may be 4. I understand. In this way, the evaluation circuit 56 detects the eye pattern distortion period, that is, the number N of phases of the multiphase clock in the received signal (data).

さらに、評価回路56は、平均値検出器62A−62Pの出力強度を検出し、データセンタ多相クロックDを各アイパタンの中心に位置させ、またバウンダリ多相クロックBを受信信号の波形の遷移時間に位置させるのに必要な位相調整量としてスキュー調整回路53にフィードバックする。スキュー調整回路53は、データセンタ多相クロックD、バウンダリ多相クロックBのそれぞれを、フィードバックされた位相調整量だけシフトし、以後そのシフト量を維持する。   Further, the evaluation circuit 56 detects the output intensity of the average value detectors 62A to 62P, positions the data center multiphase clock D at the center of each eye pattern, and sets the boundary multiphase clock B to the waveform transition time of the received signal. Is fed back to the skew adjustment circuit 53 as a phase adjustment amount necessary for positioning at the position. The skew adjustment circuit 53 shifts each of the data center multiphase clock D and the boundary multiphase clock B by the fed back phase adjustment amount, and thereafter maintains the shift amount.

評価回路56における積分器61A−61Pの積分期間および平均値検出器62A−62Pの平均値算出期間は、評価回路の目的が直流(DC)的な位相ずれを検出することであるため、十分長い時間間隔とすれば良い。短すぎる場合には、入力データの位相あるいはサンプリングクロックの位相に重畳する高周波のノイズの影響により、誤差が生じてしまう。なお、長周期のリセット信号を生成するための回路で、分周器等により回路サイズが増加する場合には、CDR23のフィードバックループ帯域に対応する周期程度とすればよい。   The integration period of integrators 61A-61P and the average value calculation period of average value detectors 62A-62P in evaluation circuit 56 are sufficiently long because the purpose of the evaluation circuit is to detect a direct current (DC) phase shift. What is necessary is just a time interval. If it is too short, an error occurs due to the influence of high frequency noise superimposed on the phase of the input data or the phase of the sampling clock. When the circuit size is increased by a frequency divider or the like in a circuit for generating a reset signal having a long period, the period may be set to a period corresponding to the feedback loop band of the CDR 23.

図16は、第1実施形態の受信回路の初期化動作を示すフローチャートである。第1実施形態の受信回路の初期化動作を終了した後、通常の動作状態になる。   FIG. 16 is a flowchart showing the initialization operation of the receiving circuit of the first embodiment. After completing the initialization operation of the receiving circuit of the first embodiment, it enters a normal operation state.

ステップS1では、受信回路の動作を開始する。これに応じて、伝送システムを形成する送信回路は、受信回路の初期化に適した信号を出力することが望ましい。   In step S1, the operation of the receiving circuit is started. In accordance with this, it is desirable that the transmission circuit forming the transmission system outputs a signal suitable for initialization of the reception circuit.

ステップS2では、CDRの初期化を行う。   In step S2, the CDR is initialized.

ステップS3では、評価回路56が、受信信号(データ)の再生に適した多相クロックの相数Nを計算し、乗算回路57、スキュー調整回路53、ラッチ回路グループ25Bおよび25D、DEMUX54などに出力する。   In step S3, the evaluation circuit 56 calculates the number N of phases of the multiphase clock suitable for the reproduction of the received signal (data), and outputs it to the multiplication circuit 57, the skew adjustment circuit 53, the latch circuit groups 25B and 25D, the DEMUX 54, and the like. To do.

ステップS4では、乗算回路57、スキュー調整回路53、ラッチ回路グループ25Bおよび25D、およびDEMUX54などが、通知された相数Nに応じた設定を行う。   In step S4, the multiplier circuit 57, the skew adjustment circuit 53, the latch circuit groups 25B and 25D, the DEMUX 54, and the like make settings according to the notified number of phases N.

ステップS5では、評価回路56が、多相クロックのそれぞれの位相差を計算し、計算結果をスキュー調整回路53に出力する。   In step S <b> 5, the evaluation circuit 56 calculates each phase difference of the multiphase clock and outputs the calculation result to the skew adjustment circuit 53.

ステップS6では、スキュー調整回路53が、多相クロックのそれぞれを、指示された位相量だけシフトするように調整する。   In step S6, the skew adjustment circuit 53 adjusts each of the multiphase clocks so as to shift by the instructed phase amount.

ステップS5とS6は、多相クロックのそれぞれの位相差が所定の閾値以下になるまで繰り返してもよい。   Steps S5 and S6 may be repeated until the respective phase differences of the multiphase clocks are equal to or less than a predetermined threshold.

以上説明したように、第1実施形態の受信回路では、送信回路や受信回路の多相クロックのタイミングエラー(スキュー)に起因したアイパタンの劣化に対応するため、受信回路の多相クロックの相数を送信回路の多相クロックの相数に対して最適化する。そのため、受信回路は、受信信号におけるアイパタンの誤差の繰り返しから受信信号の相数を検出し、受信回路のクロック相数を、送信回路のクロック相数に一致させるか、送信回路のクロック相数の偶数倍に設定する。そして、受信回路は、データセンタ多相クロックを各アイパタンの中心に位置させ、またバウンダリ多相クロックを受信信号の波形の遷移時間に位置するように調整する。   As described above, in the receiving circuit of the first embodiment, the number of phases of the multiphase clock of the receiving circuit is used to cope with the deterioration of the eye pattern due to the timing error (skew) of the multiphase clock of the transmitting circuit and the receiving circuit. Is optimized for the number of phases of the multiphase clock of the transmission circuit. Therefore, the reception circuit detects the number of phases of the reception signal from the repetition of the eye pattern error in the reception signal, and matches the number of clock phases of the reception circuit with the number of clock phases of the transmission circuit or the number of clock phases of the transmission circuit. Set to an even multiple. Then, the receiving circuit adjusts the data center multiphase clock so that it is positioned at the center of each eye pattern, and the boundary multiphase clock is positioned at the transition time of the waveform of the received signal.

図17は、第2実施形態の受信回路の構成を示す図である。第2実施形態の受信回路も、高速信号伝送システムの受信回路20として使用され、送信回路は多相クロックでパラレルデータをシリアルデータに変換して送信し、受信回路は、多相クロックの相数に関するデータを受けずに動作する。   FIG. 17 is a diagram illustrating a configuration of a receiving circuit according to the second embodiment. The receiving circuit of the second embodiment is also used as the receiving circuit 20 of the high-speed signal transmission system, the transmitting circuit converts parallel data into serial data with a multiphase clock and transmits the data, and the receiving circuit has the number of phases of the multiphase clock. Operates without receiving data about.

図17に示すように、第2実施形態の受信回路は、第1実施形態の受信回路と類似の構成を有し、多相クロックの相数の設定および設定した相数の多相クロックの位相調整が、第1実施形態と異なる。   As shown in FIG. 17, the receiving circuit of the second embodiment has a configuration similar to that of the receiving circuit of the first embodiment, and sets the number of phases of the multiphase clock and the phase of the multiphase clock having the set number of phases. Adjustment is different from the first embodiment.

第1実施形態では、評価回路56が、受信信号から多相クロックの相数を決定したのに対して、第2実施形態では、多相クロックの相数を変化させながら、それぞれの相数でスキュー調整回路53による調整を行い、位相誤差(相対位相)が許容値以下になるか判定する。多相クロックの相数の変化は総当り的に全ての相数を試してゆき、許容値以下の相対位相誤差が得られれば、そのクロック相数に設定する。図17に示すように、評価回路56で上記の計算を行うかどうかを選択する切り替え信号、および許容(相対位相)閾値が、外部から評価回路56に与えられる。   In the first embodiment, the evaluation circuit 56 determines the number of phases of the multiphase clock from the received signal. In the second embodiment, the number of phases is changed while changing the number of phases of the multiphase clock. Adjustment by the skew adjustment circuit 53 is performed to determine whether the phase error (relative phase) is less than or equal to an allowable value. For the change of the number of phases of the multiphase clock, all the number of phases are tried, and if a relative phase error less than the allowable value is obtained, the number of clock phases is set. As shown in FIG. 17, a switching signal for selecting whether or not the above-mentioned calculation is performed in the evaluation circuit 56 and an allowable (relative phase) threshold value are given to the evaluation circuit 56 from the outside.

図18は、第2実施形態の評価回路56の構成を示す図である。   FIG. 18 is a diagram illustrating a configuration of the evaluation circuit 56 of the second embodiment.

第2実施形態の評価回路56は、図14に示した第1実施形態の評価回路と類似の構成を有するが、セレクタ66、制御部67、最大値検出回路68および表データメモリ69がさらに設けられていることが異なる。   The evaluation circuit 56 of the second embodiment has a configuration similar to that of the evaluation circuit of the first embodiment shown in FIG. 14, but further includes a selector 66, a control unit 67, a maximum value detection circuit 68, and a table data memory 69. It is different.

最大値検出回路68は、平均値検出器62A−62Pの出力の最大値を検出する。表データメモリ69は、各相数に設定した時に最大値検出回路68が検出する最大値を、相数と対応させて順次記憶する。制御部67は、表データメモリ69に記憶された値で最小のものを検出して、それに対応する相数をセレクタ66に送る。セレクタ66は、切り替え信号が計算を行う場合を示している時には、このようにして決定された相数を選択して出力し、それ以外の時には第1実施形態と同様の相数を出力する。   The maximum value detection circuit 68 detects the maximum value of the outputs of the average value detectors 62A-62P. The table data memory 69 sequentially stores the maximum value detected by the maximum value detection circuit 68 when the number of phases is set in correspondence with the number of phases. The control unit 67 detects the smallest value stored in the table data memory 69 and sends the corresponding number of phases to the selector 66. The selector 66 selects and outputs the number of phases determined in this way when the switching signal indicates a calculation, and outputs the same number of phases as in the first embodiment otherwise.

なお、上記の相数を総当りで探索する途中において、許容閾値を下回る相数が見つかった時点で、その相数を採用するようにしてもよい。この場合には、表データメモリ69は不要である。また、最小値を見つける方法では、許容閾値の設定は不要である。   Note that the number of phases may be adopted when a number of phases below the allowable threshold is found during the search for the number of phases as a whole. In this case, the table data memory 69 is not necessary. In addition, in the method for finding the minimum value, it is not necessary to set an allowable threshold value.

図19は、第3実施形態の受信回路の構成を示す図である。第3実施形態の受信回路も、高速信号伝送システムの受信回路20として使用され、送信回路は多相クロックでパラレルデータをシリアルデータに変換して送信する。送信回路10の多相クロックの相数は既知であり、受信回路は、多相クロックの相数に関するデータを外部から受ける。   FIG. 19 is a diagram illustrating a configuration of a receiving circuit according to the third embodiment. The receiving circuit of the third embodiment is also used as the receiving circuit 20 of the high-speed signal transmission system, and the transmitting circuit converts parallel data into serial data and transmits it with a multiphase clock. The number of phases of the multiphase clock of the transmission circuit 10 is known, and the reception circuit receives data related to the number of phases of the multiphase clock from the outside.

スキュー調整回路53、ラッチ回路グループ25Bおよび25D、DEMUX54は、外部から指示される相数以上の多相クロックで動作可能であり、それぞれの内部を指示された相数に応じた状態に設定する。他の部分は、第1実施形態と同様に動作する。   The skew adjustment circuit 53, the latch circuit groups 25B and 25D, and the DEMUX 54 can be operated with a multiphase clock equal to or greater than the number of phases designated from the outside, and each is set in a state corresponding to the designated number of phases. Other parts operate in the same manner as in the first embodiment.

図20は、第4実施形態の受信回路の構成を示す図である。第4実施形態の受信回路も、高速信号伝送システムの受信回路20として使用され、送信回路は多相クロックでパラレルデータをシリアルデータに変換して送信する。第4実施形態の受信回路は、PLL回路41と、分周回路72と、2個の位相インターポレータ(PI)52Bおよび52Dと、2組のラッチ回路グループ25Bおよび25Dと、デマルチプレクサ(DEMUX)54と、クロックデータ再生回路23と、評価回路56と、減算器71と、を有する。   FIG. 20 is a diagram illustrating a configuration of a receiving circuit according to the fourth embodiment. The receiving circuit of the fourth embodiment is also used as the receiving circuit 20 of the high-speed signal transmission system, and the transmitting circuit converts parallel data into serial data and transmits it with a multiphase clock. The receiving circuit of the fourth embodiment includes a PLL circuit 41, a frequency dividing circuit 72, two phase interpolators (PI) 52B and 52D, two sets of latch circuit groups 25B and 25D, a demultiplexer (DEMUX). ) 54, a clock data recovery circuit 23, an evaluation circuit 56, and a subtractor 71.

送信回路10の多相クロックの相数は既知であり、しかも1相あるいは2相であるのに対して、ラッチ回路グループ25Bおよび25D、DEMUX54は、外部から指示される相数以上の多相クロックで動作可能である。   The number of phases of the multi-phase clock of the transmission circuit 10 is known, and the number of phases is one or two. On the other hand, the latch circuit groups 25B and 25D and the DEMUX 54 are more than the number of phases designated from the outside. It is possible to operate with.

ここで、外部から受信回路10に、相数=4の多相クロックで動作するように指示する。これにより、スキュー調整回路を設けなくても、その役割をPI52Bおよび52Dで行うことが可能である。減算器71は、DF23の出力から評価回路56の出力を減算して、PI52Bに供給する。一方、PI52Dには、DF23の出力が供給される。これにより、PI52Bは、アイパタンの遷移時間(変化エッジ)に一致するように調整される。また、第4実施形態では、PLL41の発振周波数は、受信信号のクロック周波数(アイパタンの変化周波数)よりも高いので、分周回路72によりバウンダリ用多相クロックおよびデータセンタ用多相クロックが発生可能である。この場合、PLL41の発振周波数Fpll、分周比Ndivおよび受信クロック周波数Frxは、以下の関係を満たす必要がある。   Here, the reception circuit 10 is instructed from the outside to operate with a multi-phase clock having the number of phases = 4. Thus, the PI 52B and 52D can perform the role without providing a skew adjustment circuit. The subtracter 71 subtracts the output of the evaluation circuit 56 from the output of the DF 23 and supplies the result to the PI 52B. On the other hand, the output of the DF 23 is supplied to the PI 52D. Thereby, the PI 52B is adjusted to coincide with the eye pattern transition time (change edge). In the fourth embodiment, since the oscillation frequency of the PLL 41 is higher than the clock frequency of the received signal (eye pattern change frequency), the divider circuit 72 can generate the boundary multiphase clock and the data center multiphase clock. It is. In this case, the oscillation frequency Fpll, the frequency division ratio Ndiv, and the reception clock frequency Frx of the PLL 41 need to satisfy the following relationship.

Fpll=Frx×Ndiv
もし、PLL41の発振周波数が受信クロック周波数よりも低い場合には、分周回路72の代わりに逓倍器を設けてPLL41の発振周波数を逓倍した後、PI52Bおよび52Dに供給する。
Fpll = Frx × Ndiv
If the oscillation frequency of the PLL 41 is lower than the reception clock frequency, a multiplier is provided in place of the frequency dividing circuit 72 to multiply the oscillation frequency of the PLL 41 and then supply it to the PIs 52B and 52D.

図21は、第5実施形態の受信回路の構成を示す図である。第5実施形態の受信回路も、高速信号伝送システムの受信回路20として使用され、送信回路は多相クロックでパラレルデータをシリアルデータに変換して送信する。第5実施形態の受信回路は、PLL回路41と、分周回路72と、2個の位相インターポレータ(PI)52Bおよび52Dと、デューティ調整(DCC)回路75と、2組のラッチ回路グループ25Bおよび25Dと、デマルチプレクサ(DEMUX)54と、クロックデータ再生回路23と、評価回路56と、インバータ76と、を有する。   FIG. 21 is a diagram illustrating a configuration of a receiving circuit according to the fifth embodiment. The receiving circuit of the fifth embodiment is also used as the receiving circuit 20 of the high-speed signal transmission system, and the transmitting circuit converts parallel data into serial data and transmits it with a multiphase clock. The receiving circuit of the fifth embodiment includes a PLL circuit 41, a frequency dividing circuit 72, two phase interpolators (PI) 52B and 52D, a duty adjustment (DCC) circuit 75, and two sets of latch circuit groups. 25B and 25D, a demultiplexer (DEMUX) 54, a clock data recovery circuit 23, an evaluation circuit 56, and an inverter 76.

第5実施形態は、送信回路10の多相クロックの相数が1相であることが既知である場合に適用される。ラッチ回路グループ25Bおよび25D、DEMUX54は、外部から指示される相数以上の多相クロックで動作可能である。   The fifth embodiment is applied when it is known that the number of phases of the multiphase clock of the transmission circuit 10 is one. The latch circuit groups 25B and 25D and the DEMUX 54 can be operated with a multi-phase clock that is equal to or more than the number of phases designated from the outside.

ここで、外部から受信回路10に、相数=4の多相クロックで動作するように指示する。これにより、スキュー調整回路を設けなくても、その役割をDCC75で行うことが可能である。DCC75は、PI52Bからのバウンダリ用クロックのデューティを調整する。   Here, the reception circuit 10 is instructed from the outside to operate with a multi-phase clock having the number of phases = 4. Thus, the DCC 75 can perform the role without providing a skew adjustment circuit. The DCC 75 adjusts the duty of the boundary clock from the PI 52B.

図22は、高速信号伝送システムにおいて、送信回路で発生した多相クロックのスキューの影響を説明する図である。   FIG. 22 is a diagram for explaining the influence of the skew of the multiphase clock generated in the transmission circuit in the high-speed signal transmission system.

送信用ドライバ11Aにおける多相クロックにスキューが発生し、出力信号に位相誤差が発生した場合を考える。送信信号は伝送線路18Aを介して受信回路に伝送されるが、伝送線路18Aの特性に応じて受信回路20に到達する信号が劣化し、歪みが発生する。送信信号に位相誤差がある場合には、受信回路20に到達する信号の歪みが拡大される。受信回路20のラッチ(スライサ)回路22Bは、送信された信号を取り込むが、送信信号に位相誤差がある場合一般的には位相誤差が拡大されて取り込まれる。これまで説明した第1から第5実施形態では、CDRおよび評価回路80Bが、このような位相誤差が拡大された受信信号(データ)から、位相誤差を検出して、ラッチ(スライサ)回路22Bにより取込(サンプリング)タイミングを調整した。   Consider a case where a skew occurs in the multiphase clock in the transmission driver 11A and a phase error occurs in the output signal. The transmission signal is transmitted to the reception circuit via the transmission line 18A, but the signal reaching the reception circuit 20 is deteriorated according to the characteristics of the transmission line 18A, and distortion occurs. When there is a phase error in the transmission signal, the distortion of the signal reaching the reception circuit 20 is enlarged. The latch (slicer) circuit 22B of the reception circuit 20 captures the transmitted signal. When the transmission signal has a phase error, the phase error is generally expanded and captured. In the first to fifth embodiments described so far, the CDR and evaluation circuit 80B detects the phase error from the received signal (data) in which the phase error is enlarged, and the latch (slicer) circuit 22B detects the phase error. The sampling (sampling) timing was adjusted.

上記のように、送信回路で発生した多相クロックのスキューによる位相誤差は、受信回路には拡大されて伝送される。大きな位相誤差の補正は、その分電力消費が大きくなる。そこで、受信回路で検出した位相誤差の情報を送信回路に伝えて、送信回路で位相誤差の補正を行えば、電力消費を小さくすることが可能である。ただし、伝送線路により発生する位相歪みを減少させるには、受信回路でのみ補正を行うことが望ましい。   As described above, the phase error caused by the skew of the multiphase clock generated in the transmission circuit is enlarged and transmitted to the reception circuit. The correction of a large phase error increases power consumption accordingly. Therefore, it is possible to reduce the power consumption by transmitting the phase error information detected by the receiving circuit to the transmitting circuit and correcting the phase error by the transmitting circuit. However, in order to reduce the phase distortion generated by the transmission line, it is desirable to perform correction only in the receiving circuit.

図23は、第6実施形態の高速信号伝送システムの構成を示す図である。第6実施形態の伝送システムは、第1の装置(チップ)1Aと、第2の装置(チップ)1Bと、の間に、第1伝送線路18Aおよび第2伝送線路18Bを設けて相互に信号を伝送するシステムである。   FIG. 23 is a diagram illustrating a configuration of a high-speed signal transmission system according to the sixth embodiment. In the transmission system of the sixth embodiment, a first transmission line 18A and a second transmission line 18B are provided between a first device (chip) 1A and a second device (chip) 1B, and signals are transmitted to each other. It is a system that transmits.

第1の装置1Aは、第1の送信回路と、第1の受信回路と、メモリ81Aと、を有し、第2の装置1Bは、第2の送信回路と、第2の受信回路と、メモリ81Bと、を有する。第1の受信回路は、ラッチ(スライサ)回路22Aと、CDRおよび評価回路80Aと、を有する。第2の受信回路は、ラッチ(スライサ)回路22Bと、CDRおよび評価回路80Bと、を有する。第1の送信回路からの送信信号は、第1伝送線路18Aを介して第2の受信回路に伝送され、第2の送信回路からの送信信号は、第2伝送線路18Bを介して第1の受信回路に伝送される。   The first device 1A includes a first transmission circuit, a first reception circuit, and a memory 81A, and the second device 1B includes a second transmission circuit, a second reception circuit, And a memory 81B. The first receiving circuit includes a latch (slicer) circuit 22A and a CDR and evaluation circuit 80A. The second receiving circuit includes a latch (slicer) circuit 22B and a CDR and evaluation circuit 80B. The transmission signal from the first transmission circuit is transmitted to the second reception circuit via the first transmission line 18A, and the transmission signal from the second transmission circuit is transmitted to the first transmission line 18B via the first transmission line 18B. It is transmitted to the receiving circuit.

第6実施形態では、第1および第2の受信回路は、第1から第5実施形態で説明した構成を有することができ、評価回路56が算出した相数および位相調整量などの情報を、メモリ81Aおよび81Bなどに記憶する。   In the sixth embodiment, the first and second receiving circuits can have the configuration described in the first to fifth embodiments, and information such as the number of phases and the phase adjustment amount calculated by the evaluation circuit 56 can be obtained. The data is stored in the memories 81A and 81B.

図24は、第1の送信回路の構成を示す図であり、第2の送信回路も同様の構成を有する。第1の送信回路は、多相クロック発生回路12Aと、スキュー調整回路83Aと、マルチプレクサ(MUX)12Aと、ドライバ11Aと、を有する。これらの要素は、一般的な多相クロックを使用する送信回路と類似しているので説明は省略する。メモリ81Aは、上記のように、第1の受信回路で算出した相数および位相調整量などの情報を記憶すると共に、対向側(第2の装置1B)から送信された対向側で検出した相数および位相調整量を記憶する。メモリ81Aに記憶された対向側で検出した相数および位相調整量は、スキュー調整回路83Aに供給され、多相クロックの相数が一致するかを確認した上で、スキュー調整回路83Aで多相クロックのそれぞれの位相を調整するのに使用される。   FIG. 24 is a diagram showing the configuration of the first transmission circuit, and the second transmission circuit has the same configuration. The first transmission circuit includes a multiphase clock generation circuit 12A, a skew adjustment circuit 83A, a multiplexer (MUX) 12A, and a driver 11A. Since these elements are similar to a transmission circuit using a general multiphase clock, description thereof is omitted. As described above, the memory 81A stores information such as the number of phases and the phase adjustment amount calculated by the first receiving circuit, and also detects the phase detected on the opposite side transmitted from the opposite side (second device 1B). The number and phase adjustment amount are stored. The number of phases and the amount of phase adjustment detected on the opposite side stored in the memory 81A are supplied to the skew adjustment circuit 83A, and after confirming whether the number of phases of the multiphase clock matches, the skew adjustment circuit 83A Used to adjust the phase of each clock.

イニシャルシーケンス時に、各装置1Aおよび1Bのそれぞれの送信回路1Aおよび1Bがテストパターンを送信し、各受信回路がそれぞれの伝送系における送信データタイミングと受信タイミングのずれ情報を検出し、メモリ81Aおよび81Bに記憶する。次に、このメモリ81Aおよび81Bに記憶したデータを、それぞれの伝送系を用いて、対向側に送信し、実動作時に補正する。   During the initial sequence, the transmission circuits 1A and 1B of the respective devices 1A and 1B transmit test patterns, and the respective reception circuits detect transmission data timing and reception timing deviation information in the respective transmission systems, and the memories 81A and 81B. To remember. Next, the data stored in the memories 81A and 81B are transmitted to the opposite side using the respective transmission systems, and are corrected during actual operation.

第6実施形態では、隣接する2対の送受信回路のみを記載しているが、対が複数存在する場合にも、同様の構成を適用して補正が可能である。さらに、第1の装置と第2の装置間で直接補正データをやり取りする場合について説明したが、別の装置を介して補正データをやり取りすることも可能である。   In the sixth embodiment, only two pairs of transmission / reception circuits adjacent to each other are described. However, even when there are a plurality of pairs, correction can be performed by applying the same configuration. Furthermore, although the case where correction data is directly exchanged between the first apparatus and the second apparatus has been described, the correction data can also be exchanged via another apparatus.

以上、実施形態を説明したが、ここに記載したすべての例や条件は、発明および技術に適用する発明の概念の理解を助ける目的で記載されたものであり、特に記載された例や条件は発明の範囲を制限することを意図するものではなく、明細書のそのような例の構成は発明の利点および欠点を示すものではない。発明の実施形態を詳細に記載したが、各種の変更、置き換え、変形が発明の精神および範囲を逸脱することなく行えることが理解されるべきである。   Although the embodiment has been described above, all examples and conditions described herein are described for the purpose of helping understanding of the concept of the invention applied to the invention and the technology. It is not intended to limit the scope of the invention, and the construction of such examples in the specification does not indicate the advantages and disadvantages of the invention. Although embodiments of the invention have been described in detail, it should be understood that various changes, substitutions and modifications can be made without departing from the spirit and scope of the invention.

以下、実施形態に関し、更に以下の付記を開示する。
(付記1)
所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した多相クロックを発生する多相クロック発生回路と、
前記多相クロックで受信信号を取り込む取込回路と、
受信信号と前記多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記多相クロックの位相調整量を抽出する評価回路と、
抽出した前記位相調整量に応じて、前記多相受信クロックの位相を調整する位相調整回路と、を備えることを特徴とする受信回路。
(付記2)
前記多相クロック発生回路は、外部から入力される前記クロック相数に応じて、前記多相クロックを発生する付記1記載の受信回路。
(付記3)
前記評価回路は、前記位相検出回路が検出した前記受信信号と前記多相クロックの前記位相差に基づいて、前記受信信号の取り込みに適したクロック相数を決定し、決定した前記クロック相数を前記多相クロック発生回路に出力する付記1記載の受信回路。
(付記4)
前記位相検出回路は、前記多相クロック発生回路の発生可能な前記所定数の位相の異なる複数のクロックの相数分の複数の位相検出器を備え、
前記評価回路は、前記複数の位相検出器の検出結果から、前記受信信号の各クロックに対する周期性を検出する付記3記載の受信回路。
(付記5)
前記複数の位相検出器は、前記受信信号と前記所定数の位相の異なる複数のクロックのそれぞれとの誤差を検出し、
前記評価回路は、前記複数の位相検出器の検出した位相差が所定値以下となる群を検出し、検出した前記群に含まれる要素数から前記周期性を算出する付記4記載の受信回路。
(付記6)
前記取込回路は、
前記複数のクロックに応じて、前記受信信号を取り込む複数のラッチ回路と、
前記複数のラッチ回路の出力を並列データに変換するデマルチプレクサと、を備え、
前記複数のラッチ回路および前記複数の位相検出器は、受信に使用する前記クロック相数に応じて動作する個数を変化させ、
前記デマルチプレクサは、受信に使用する前記クロック相数に応じて、段数を変化させる付記4に記載の受信回路。
(付記7)
送信側回路と、伝送線路と、受信側回路と、を備える伝送システムであって、
前記送信側回路は、
位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、
前記複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、
調整された前記複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、
前記シリアル送信データを出力するドライバと、を備え、
前記受信側回路は、
所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、
前記伝送線路を介して送信された前記シリアル送信データを、前記受信多相クロックで受信信号として取り込む取込回路と、
前記受信信号と前記受信多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記受信多相クロックの位相調整量を抽出する評価回路と、
抽出した前記位相調整量を、前記伝送線路を介して、前記送信側回路に送信する送信回路と、を備え、
前記送信側回路の前記送信位相調整回路は、受信した前記位相調整量に応じて、前記複数の送信クロックの位相をそれぞれ調整することを特徴とする伝送システム。
(付記8)
第1送信部と、第1受信部と、を備える第1回路と、
第2送信部と、第2受信部と、を備える第2回路と、
前記第1送信部から前記第2受信部への第1伝送線路と、
前記第2送信部から前記第1受信部への第2伝送線路と、を備える伝送システムであって、
前記第1および第2送信部は、
位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、
前記複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、
調整された前記複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、
前記シリアル送信データを出力するドライバと、を備え、
前記第1および第2受信部は、
所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、
前記伝送線路を介して送信された前記シリアル送信データを、前記受信多相クロックで受信信号として取り込む取込回路と、
前記受信信号と前記受信多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記受信多相クロックの位相調整量を抽出する評価回路と、を備え、
イニシャライズ時に、前記第1送信部は、第1伝送線路を介して前記第2受信部へ、前記第1受信部が抽出した第2位相調整量を送信し、前記第2送信部は、第2伝送線路を介して前記第1受信部へ、前記第2受信部が抽出した前記第1位相調整量を送信し、
前記第1送信部の前記送信位相調整回路は、受信した前記第1位相調整量に応じて、前記送信多相クロックの位相をそれぞれ調整し、
前記第2送信部の前記送信位相調整回路は、受信した前記第2位相調整量に応じて、前記送信多相クロックの位相をそれぞれ調整することを特徴とする伝送システム。
(付記9)
発生可能である所定数の位相の異なる複数のクロックのうちで、前記所定数以下の受信に使用するクロック相数に対応した多相クロックを発生し、
選択された前記多相クロックで受信信号を取り込み、
受信信号と前記多相クロックの位相差を検出し、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記多相クロックの位相調整量を抽出し、
抽出した前記位相調整量に応じて、前記多相クロックの位相を調整する、ことを特徴とする受信方法。
(付記10)
検出した前記受信信号と前記多相クロックの前記位相差に基づいて、前記受信信号の取り込みに適したクロック相数を決定することを、備え、
決定した前記クロック相数に基づいて、前記多相クロックを発生する付記9記載の受信方法。
Hereinafter, the following additional notes will be disclosed with respect to the embodiment.
(Appendix 1)
A multi-phase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a multi-phase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures a received signal with the multiphase clock;
A phase detection circuit for detecting a phase difference between the received signal and the multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the multiphase clock suitable for capturing the received signal based on the detected phase difference;
A reception circuit comprising: a phase adjustment circuit that adjusts a phase of the multiphase reception clock according to the extracted phase adjustment amount.
(Appendix 2)
The receiving circuit according to claim 1, wherein the multiphase clock generation circuit generates the multiphase clock according to the number of clock phases input from the outside.
(Appendix 3)
The evaluation circuit determines a clock phase number suitable for capturing the reception signal based on the phase difference between the reception signal detected by the phase detection circuit and the multiphase clock, and determines the determined clock phase number. The receiving circuit according to appendix 1, which is output to the multiphase clock generating circuit.
(Appendix 4)
The phase detection circuit includes a plurality of phase detectors corresponding to the number of phases of the plurality of clocks having different predetermined numbers that can be generated by the multiphase clock generation circuit,
The receiving circuit according to supplementary note 3, wherein the evaluation circuit detects periodicity of each of the received signals with respect to each clock from detection results of the plurality of phase detectors.
(Appendix 5)
The plurality of phase detectors detect an error between the received signal and each of the plurality of clocks having different phases.
The receiving circuit according to claim 4, wherein the evaluation circuit detects a group in which a phase difference detected by the plurality of phase detectors is equal to or less than a predetermined value, and calculates the periodicity from the number of elements included in the detected group.
(Appendix 6)
The capture circuit is:
A plurality of latch circuits for capturing the received signals in response to the plurality of clocks;
A demultiplexer that converts the outputs of the plurality of latch circuits into parallel data, and
The plurality of latch circuits and the plurality of phase detectors change the number of operating according to the number of clock phases used for reception,
The receiving circuit according to appendix 4, wherein the demultiplexer changes the number of stages according to the number of clock phases used for reception.
(Appendix 7)
A transmission system comprising a transmission side circuit, a transmission line, and a reception side circuit,
The transmitting circuit is
A transmission multiphase clock generation circuit for generating a plurality of transmission clocks having different phases;
A transmission phase adjustment circuit for adjusting the phase of each of the plurality of transmission clocks;
A multiplexer for converting parallel transmission data into serial transmission data with the adjusted plurality of transmission clocks;
A driver for outputting the serial transmission data,
The receiving circuit is
A reception multiphase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a reception multiphase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures the serial transmission data transmitted through the transmission line as a reception signal with the reception multiphase clock; and
A phase detection circuit for detecting a phase difference between the received signal and the received multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the reception multiphase clock suitable for capturing the reception signal based on the detected phase difference;
A transmission circuit that transmits the extracted phase adjustment amount to the transmission side circuit via the transmission line; and
The transmission phase adjustment circuit of the transmission side circuit adjusts the phases of the plurality of transmission clocks according to the received phase adjustment amount, respectively.
(Appendix 8)
A first circuit comprising a first transmitter and a first receiver;
A second circuit comprising a second transmitter and a second receiver;
A first transmission line from the first transmitter to the second receiver;
A second transmission line from the second transmitter to the first receiver, and a transmission system comprising:
The first and second transmission units are
A transmission multiphase clock generation circuit for generating a plurality of transmission clocks having different phases;
A transmission phase adjustment circuit for adjusting the phase of each of the plurality of transmission clocks;
A multiplexer for converting parallel transmission data into serial transmission data with the adjusted plurality of transmission clocks;
A driver for outputting the serial transmission data,
The first and second receiving units are
A reception multiphase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a reception multiphase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures the serial transmission data transmitted through the transmission line as a reception signal with the reception multiphase clock; and
A phase detection circuit for detecting a phase difference between the received signal and the received multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the reception multiphase clock suitable for capturing the reception signal based on the detected phase difference; and
At the time of initialization, the first transmitter transmits the second phase adjustment amount extracted by the first receiver to the second receiver via the first transmission line, and the second transmitter Transmitting the first phase adjustment amount extracted by the second receiver to the first receiver via a transmission line;
The transmission phase adjustment circuit of the first transmission unit adjusts the phase of the transmission multiphase clock according to the received first phase adjustment amount, respectively.
The transmission phase adjustment circuit of the second transmission unit adjusts the phase of the transmission multiphase clock according to the received second phase adjustment amount, respectively.
(Appendix 9)
Among a plurality of clocks having different phases that can be generated, a multi-phase clock corresponding to the number of clock phases used for reception of the predetermined number or less is generated,
Capture the received signal with the selected multi-phase clock,
Detect the phase difference between the received signal and the multi-phase clock,
Based on the detected phase difference, extract the phase adjustment amount of the multiphase clock suitable for capturing the received signal,
A receiving method, wherein the phase of the multiphase clock is adjusted according to the extracted phase adjustment amount.
(Appendix 10)
Determining the number of clock phases suitable for capturing the received signal based on the detected phase difference between the received signal and the multiphase clock; and
The receiving method according to appendix 9, wherein the multiphase clock is generated based on the determined number of clock phases.

10 送信回路
18 伝送線路
20 受信回路
23 クロックデータ再生回路(CDR)
25B,25D ラッチ回路グループ(取込回路)
41 PLL
44A−44P 位相検出回路
51 多相クロック発生回路
52B,52D インターポレータ(PI)
53 スキュー調整回路
54 デマルチプレクサ(DEMUX)
56 評価回路
DESCRIPTION OF SYMBOLS 10 Transmission circuit 18 Transmission line 20 Reception circuit 23 Clock data reproduction circuit (CDR)
25B, 25D Latch circuit group (take-in circuit)
41 PLL
44A-44P Phase detection circuit 51 Multiphase clock generation circuit 52B, 52D Interpolator (PI)
53 Skew adjustment circuit 54 Demultiplexer (DEMUX)
56 Evaluation circuit

Claims (4)

所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した多相クロックを発生する多相クロック発生回路と、
前記多相クロックで受信信号を取り込む取込回路と、
受信信号と前記多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記多相クロックの位相調整量を抽出する評価回路と、
抽出した前記位相調整量に応じて、前記多相受信クロックの位相を調整する位相調整回路と、を備え
前記評価回路は、前記位相検出回路の検出した前記受信信号と前記多相受信クロックの前記位相差に基づいて、前記受信信号の取り込みに適したクロック相数を決定し、決定した前記クロック相数を前記多相クロック発生回路に出力することを特徴とする受信回路。
A multi-phase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a multi-phase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures a received signal with the multiphase clock;
A phase detection circuit for detecting a phase difference between the received signal and the multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the multiphase clock suitable for capturing the received signal based on the detected phase difference;
A phase adjustment circuit that adjusts the phase of the multiphase reception clock according to the extracted phase adjustment amount ;
The evaluation circuit determines a clock phase number suitable for capturing the reception signal based on the phase difference between the reception signal detected by the phase detection circuit and the multiphase reception clock, and determines the determined clock phase number Is output to the multiphase clock generation circuit.
送信側回路と、伝送線路と、受信側回路と、を備える伝送システムであって、
前記送信側回路は、
位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、
前記複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、
調整された前記複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、
前記シリアル送信データを出力するドライバと、を備え、
前記受信側回路は、
所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、
前記伝送線路を介して送信された前記シリアル送信データを、前記受信多相クロックで受信信号として取り込む取込回路と、
前記受信信号と前記受信多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記受信多相クロックの位相調整量を抽出する評価回路と、
抽出した前記位相調整量を、前記伝送線路を介して、前記送信側回路に送信する送信回路と、を備え、
前記送信側回路の前記送信位相調整回路は、受信した前記位相調整量に応じて、前記複数の送信クロックの位相をそれぞれ調整することを特徴とする伝送システム。
A transmission system comprising a transmission side circuit, a transmission line, and a reception side circuit,
The transmitting circuit is
A transmission multiphase clock generation circuit for generating a plurality of transmission clocks having different phases;
A transmission phase adjustment circuit for adjusting the phase of each of the plurality of transmission clocks;
A multiplexer for converting parallel transmission data into serial transmission data with the adjusted plurality of transmission clocks;
A driver for outputting the serial transmission data,
The receiving circuit is
A reception multiphase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a reception multiphase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures the serial transmission data transmitted through the transmission line as a reception signal with the reception multiphase clock; and
A phase detection circuit for detecting a phase difference between the received signal and the received multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the reception multiphase clock suitable for capturing the reception signal based on the detected phase difference;
A transmission circuit that transmits the extracted phase adjustment amount to the transmission side circuit via the transmission line; and
The transmission phase adjustment circuit of the transmission side circuit adjusts the phases of the plurality of transmission clocks according to the received phase adjustment amount, respectively.
第1送信部と、第1受信部と、を備える第1回路と、
第2送信部と、第2受信部と、を備える第2回路と、
前記第1送信部から前記第2受信部への第1伝送線路と、
前記第2送信部から前記第1受信部への第2伝送線路と、を備える伝送システムであって、
前記第1および第2送信部は、
位相の異なる複数の送信クロックを発生する送信多相クロック発生回路と、
前記複数の送信クロックの位相をそれぞれ調整する送信位相調整回路と、
調整された前記複数の送信クロックで、パラレル送信データをシリアル送信データに変換するマルチプレクサと、
前記シリアル送信データを出力するドライバと、を備え、
前記第1および第2受信部は、
所定数の位相の異なる複数のクロックを発生可能で、前記所定数以下の受信に使用するクロック相数に対応した受信多相クロックを発生する受信多相クロック発生回路と、
前記伝送線路を介して送信された前記シリアル送信データを、前記受信多相クロックで受信信号として取り込む取込回路と、
前記受信信号と前記受信多相クロックの位相差を検出する位相検出回路と、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記受信多相クロックの位相調整量を抽出する評価回路と、を備え、
イニシャライズ時に、前記第1送信部は、第1伝送線路を介して前記第2受信部へ、前記第1受信部が抽出した第2位相調整量を送信し、前記第2送信部は、第2伝送線路を介して前記第1受信部へ、前記第2受信部が抽出した前記第1位相調整量を送信し、
前記第1送信部の前記送信位相調整回路は、受信した前記第1位相調整量に応じて、前記送信多相クロックの位相をそれぞれ調整し、
前記第2送信部の前記送信位相調整回路は、受信した前記第2位相調整量に応じて、前記送信多相クロックの位相をそれぞれ調整することを特徴とする伝送システム。
A first circuit comprising a first transmitter and a first receiver;
A second circuit comprising a second transmitter and a second receiver;
A first transmission line from the first transmitter to the second receiver;
A second transmission line from the second transmitter to the first receiver, and a transmission system comprising:
The first and second transmission units are
A transmission multiphase clock generation circuit for generating a plurality of transmission clocks having different phases;
A transmission phase adjustment circuit for adjusting the phase of each of the plurality of transmission clocks;
A multiplexer for converting parallel transmission data into serial transmission data with the adjusted plurality of transmission clocks;
A driver for outputting the serial transmission data,
The first and second receiving units are
A reception multiphase clock generation circuit capable of generating a plurality of clocks having a predetermined number of different phases and generating a reception multiphase clock corresponding to the number of clock phases used for reception of the predetermined number or less;
A capture circuit that captures the serial transmission data transmitted through the transmission line as a reception signal with the reception multiphase clock; and
A phase detection circuit for detecting a phase difference between the received signal and the received multiphase clock;
An evaluation circuit that extracts a phase adjustment amount of the reception multiphase clock suitable for capturing the reception signal based on the detected phase difference; and
At the time of initialization, the first transmitter transmits the second phase adjustment amount extracted by the first receiver to the second receiver via the first transmission line, and the second transmitter Transmitting the first phase adjustment amount extracted by the second receiver to the first receiver via a transmission line;
The transmission phase adjustment circuit of the first transmission unit adjusts the phase of the transmission multiphase clock according to the received first phase adjustment amount, respectively.
The transmission phase adjustment circuit of the second transmission unit adjusts the phase of the transmission multiphase clock according to the received second phase adjustment amount, respectively.
発生可能である所定数の位相の異なる複数のクロックのうちで、前記所定数以下の受信に使用するクロック相数に対応した多相クロックを発生し、
選択された前記多相クロックで受信信号を取り込み、
受信信号と前記多相クロックの位相差を検出し、
検出した前記受信信号と前記多相クロックの前記位相差に基づいて、前記受信信号の取り込みに適したクロック相数を決定し、
決定した前記クロック相数に基づいて、前記多相クロックを発生し、
前記多相クロックで受信信号を取り込み、
受信信号と前記多相クロックの位相差を検出し、
検出した前記位相差に基づいて、前記受信信号の取り込みに適した前記多相クロックの位相調整量を抽出し、
抽出した前記位相調整量に応じて、前記多相クロックの位相を調整する、ことを特徴とする受信方法。
Among a plurality of clocks having different phases that can be generated, a multi-phase clock corresponding to the number of clock phases used for reception of the predetermined number or less is generated,
Capture the received signal with the selected multi-phase clock,
Detect the phase difference between the received signal and the multi-phase clock,
Based on the detected phase difference between the received signal and the multiphase clock, determine the number of clock phases suitable for capturing the received signal;
Generating the multi-phase clock based on the determined number of clock phases;
Capture the received signal with the multi-phase clock,
Detect the phase difference between the received signal and the multi-phase clock,
Based on the detected phase difference, extract the phase adjustment amount of the multiphase clock suitable for capturing the received signal,
A receiving method, wherein the phase of the multiphase clock is adjusted according to the extracted phase adjustment amount.
JP2011003293A 2011-01-11 2011-01-11 Reception circuit, transmission system, and reception method Expired - Fee Related JP5724394B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011003293A JP5724394B2 (en) 2011-01-11 2011-01-11 Reception circuit, transmission system, and reception method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011003293A JP5724394B2 (en) 2011-01-11 2011-01-11 Reception circuit, transmission system, and reception method

Publications (2)

Publication Number Publication Date
JP2012147195A JP2012147195A (en) 2012-08-02
JP5724394B2 true JP5724394B2 (en) 2015-05-27

Family

ID=46790324

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011003293A Expired - Fee Related JP5724394B2 (en) 2011-01-11 2011-01-11 Reception circuit, transmission system, and reception method

Country Status (1)

Country Link
JP (1) JP5724394B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2015149669A (en) 2014-02-07 2015-08-20 富士通株式会社 Clock control circuit, receiver, and communication apparatus
JP6447056B2 (en) * 2014-11-27 2019-01-09 富士通株式会社 Reception circuit and control method thereof

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0964858A (en) * 1995-08-22 1997-03-07 Toyo Commun Equip Co Ltd Phase synchronization circuit
JP3802447B2 (en) * 2002-05-17 2006-07-26 Necエレクトロニクス株式会社 Clock and data recovery circuit and clock control method thereof
JP3990319B2 (en) * 2003-06-09 2007-10-10 株式会社アドバンテスト Transmission system, receiving device, test device, and test head
JP4676792B2 (en) * 2005-03-17 2011-04-27 株式会社リコー Data recovery method, data recovery circuit, data transmission / reception device, and information processing device
JP5286845B2 (en) * 2008-03-12 2013-09-11 株式会社リコー Data recovery circuit
JP2010147558A (en) * 2008-12-16 2010-07-01 Renesas Electronics Corp Clock data recovery circuit

Also Published As

Publication number Publication date
JP2012147195A (en) 2012-08-02

Similar Documents

Publication Publication Date Title
US8374305B2 (en) Clock recovery circuit and data recovery circuit
EP3043477B1 (en) Apparatus and methods for clock and data recovery
US7321248B2 (en) Phase adjustment method and circuit for DLL-based serial data link transceivers
US9106399B2 (en) Phase control block for managing multiple clock domains in systems with frequency offsets
US8483579B2 (en) Phase detector circuit for clock and data recovery circuit and optical communication device having the same
US8781054B2 (en) Semiconductor device
CN111512369B (en) Clock data recovery device and method for multi-channel data receiver
JP2018125791A (en) CDR circuit and receiving circuit
US20100283525A1 (en) Phase control device and data communication system using it
KR20160074969A (en) Delay locked loop circuit
JP5086014B2 (en) Data recovery method and data recovery circuit
WO2017141258A1 (en) Method for achieving higher jitter tolerance in a cdr circuit and the cdr circuit thereof
US10756742B1 (en) Clock recovery circuit and receiving device
JP5582140B2 (en) Receiving apparatus and demodulation method
JP5724394B2 (en) Reception circuit, transmission system, and reception method
US20070230646A1 (en) Phase recovery from forward clock
US8472561B2 (en) Receiver circuit
TWI783751B (en) Clock data recovery circuit
JP5338631B2 (en) Signal multiplexing circuit
KR102342830B1 (en) Multi-phase multiplying delaylocked loop based digital clock data recovery apparatus and method for recovery clock data
JP5515920B2 (en) DPLL circuit
Jiang et al. A 6-Gb/s 3X-oversampling-like clock and data recovery in 0.13-µm CMOS technology
KR20080051662A (en) High-speed clock and data recovery circuit using quarter rate clock
JP2015100017A (en) Phase comparison circuit and clock data recovery circuit

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20131007

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140714

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140805

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141002

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150303

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150316

R150 Certificate of patent or registration of utility model

Ref document number: 5724394

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees