JP5338631B2 - Signal multiplexing circuit - Google Patents

Signal multiplexing circuit Download PDF

Info

Publication number
JP5338631B2
JP5338631B2 JP2009263227A JP2009263227A JP5338631B2 JP 5338631 B2 JP5338631 B2 JP 5338631B2 JP 2009263227 A JP2009263227 A JP 2009263227A JP 2009263227 A JP2009263227 A JP 2009263227A JP 5338631 B2 JP5338631 B2 JP 5338631B2
Authority
JP
Japan
Prior art keywords
signal
phase
data
clock
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009263227A
Other languages
Japanese (ja)
Other versions
JP2011109475A (en
Inventor
拓司 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2009263227A priority Critical patent/JP5338631B2/en
Publication of JP2011109475A publication Critical patent/JP2011109475A/en
Application granted granted Critical
Publication of JP5338631B2 publication Critical patent/JP5338631B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

<P>PROBLEM TO BE SOLVED: To provide a signal multiplexing circuit adaptively controlling a phase relationship between a data signal and a clock signal. <P>SOLUTION: This signal multiplexing circuit includes: a selector circuit 15 configured to receive a first data signal D<SB>1</SB>performing data transition synchronized with a first phase position of a first clock signal and a second data signal D<SB>2</SB>performing data transition synchronized with a second phase position shifted in phase by 180&deg; from the first phase position of the first clock signal C<SB>1</SB>to sequentially select and output the first and second data signals in response to a second clock signal C<SB>2</SB>; a phase detector 17 configured to output a phase control signal showing a phase relationship between the second clock signal and the data transition based on the first and second data signals and the first and second clock signals; and a phase interpolator 16 configured to function as a phase controller for controlling the phase relationship in response to the phase control signal. <P>COPYRIGHT: (C)2011,JPO&amp;INPIT

Description

本願開示は、一般に電子回路に関し、詳しくは信号多重化回路に関する。   The present disclosure relates generally to electronic circuits, and more particularly to signal multiplexing circuits.

近年のCMOSプロセスの微細化による動作速度の高速化により、CMOS−ICの適用分野は、10Gbpsを超える光伝送システム等の有線通信や、ミリ波帯(60〜100GHz)を利用した無線通信及びレーダ等へと拡大してきている。このような高速アプリケーションでは、信号送信部に用いられる信号多重化回路において、プロセスばらつきや温度及び電源等の使用環境条件の変動に影響を受けるデータ信号とクロック信号との位相関係を、適応的に制御できることが望ましい。   With the recent increase in operation speed due to the miniaturization of CMOS process, the application fields of CMOS-IC are wire communication such as optical transmission system exceeding 10 Gbps, wireless communication and radar using millimeter wave band (60-100 GHz). And so on. In such a high-speed application, in the signal multiplexing circuit used in the signal transmission unit, the phase relationship between the data signal and the clock signal that are affected by process variations and fluctuations in usage environment conditions such as temperature and power supply is adaptively applied. It is desirable to be able to control.

信号送信部においては、伝送線路を介してデータをシリアル伝送するために、低速で信号処理が行われたデータ信号を多重化する。通常、2:1多重化回路を複数段繋げたツリー構造により、N:1の多重化処理を行う。2:1多重化回路では、入力される2つのデータ信号D1及びD2をラッチ回路により第1のクロック信号に同期させる。このときデータ信号D1はクロック信号の0度位相に同期させ、データ信号D2は第1のクロック信号の180度位相に同期させる。この同期動作により、データ信号D1は0度位相から360度位相までを単位長とする信号となり、データ信号D2は−180度位相から180度位相までを単位長とする信号となる。これらデータ信号D1及びD2は、信号セレクタ回路へと入力され、第1のクロック信号と90度位相がずれた第2のクロック信号のHIGH及びLOWに応じて交互に選択されて出力される。即ち、90度位相から270度位相でデータ信号D1が選択され、−90度位相から90度位相でデータ信号D2が選択される。これにより、データ信号D1及びD2の波形のそれぞれのデータ中心の部分を選択して出力することができる。このような2:1多重化回路の一例が、例えば特許文献1の図7に開示される。   In the signal transmission unit, in order to serially transmit data through the transmission line, the data signal subjected to signal processing at a low speed is multiplexed. Normally, N: 1 multiplexing processing is performed by a tree structure in which a plurality of 2: 1 multiplexing circuits are connected. In the 2: 1 multiplexing circuit, two input data signals D1 and D2 are synchronized with a first clock signal by a latch circuit. At this time, the data signal D1 is synchronized with the 0 degree phase of the clock signal, and the data signal D2 is synchronized with the 180 degree phase of the first clock signal. By this synchronization operation, the data signal D1 becomes a signal having a unit length from the 0 degree phase to the 360 degree phase, and the data signal D2 becomes a signal having a unit length from the -180 degree phase to the 180 degree phase. These data signals D1 and D2 are input to the signal selector circuit, and are alternately selected and output according to HIGH and LOW of the second clock signal that is 90 degrees out of phase with the first clock signal. That is, the data signal D1 is selected from the 90 degree phase to the 270 degree phase, and the data signal D2 is selected from the -90 degree phase to the 90 degree phase. As a result, it is possible to select and output the respective data center portions of the waveforms of the data signals D1 and D2. An example of such a 2: 1 multiplexing circuit is disclosed in FIG.

上記の第2のクロック信号は、信号セレクタ回路入力部分のデータ信号D1及びD2に対して90度位相がずれた信号であること、即ち第1のクロック信号に対して90度位相がずれた信号であることが、信号切り替え動作のマージンの観点から望ましい。このため、内部回路の遅延合わせにより、これら2つのクロック信号が90度の位相差を有するように多重化回路を設計する。しかしながら、微細化された超高速用CMOSプロセスでは、トランジスタ閾値の相対ばらつきなどにより、無視できない遅延差が発生してしまう。またその遅延差は、回路動作時の温度や電源の変動によって変動してしまう。従って、第2のクロック信号と2つのデータ信号との間の位相関係が動作条件に応じて変化してしまうことになり、多重化した出力波形に十分な品質を確保することが困難になる。   The second clock signal is a signal that is 90 degrees out of phase with respect to the data signals D1 and D2 of the signal selector circuit input portion, that is, a signal that is 90 degrees out of phase with respect to the first clock signal. It is desirable from the viewpoint of the margin of the signal switching operation. Therefore, the multiplexing circuit is designed so that these two clock signals have a phase difference of 90 degrees by delay matching of the internal circuit. However, in a miniaturized ultra-high speed CMOS process, a delay difference that cannot be ignored occurs due to relative variations in transistor thresholds. In addition, the delay difference fluctuates due to temperature and power supply fluctuations during circuit operation. Therefore, the phase relationship between the second clock signal and the two data signals will change according to the operating conditions, making it difficult to ensure sufficient quality for the multiplexed output waveform.

特開平11−17636号公報JP-A-11-17636 特開2005−316879号公報JP 2005-316879 A 特開2004−40378号公報JP 2004-40378 A 特開平8−79210号公報JP-A-8-79210 特開平9−55667号公報JP-A-9-55667 特開2005−316879号公報JP 2005-316879 A

以上を鑑みると、データ信号とクロック信号との位相関係を適応的に制御できる信号多重化回路が望まれる。   In view of the above, a signal multiplexing circuit that can adaptively control the phase relationship between the data signal and the clock signal is desired.

信号多重化回路は、第1のクロック信号の第1の位相位置に同期したデータ遷移をする第1のデータ信号と前記第1のクロック信号の前記第1の位相位置から180度位相がずれた第2の位相位置に同期したデータ遷移をする第2のデータ信号とを受け取り、第2のクロック信号に応じて前記第1及び第2のデータ信号を順次選択して出力するセレクタ回路と、前記第1及び第2のデータ信号と前記第1及び第2のクロック信号とに基づいて、前記第2のクロック信号と前記データ遷移との位相関係を示す位相制御信号を出力する位相検出器と、前記位相制御信号に応じて前記位相関係を制御する位相制御器とを含むことを特徴とする。   The signal multiplexing circuit is 180 degrees out of phase from the first phase of the first clock signal and the first data signal that makes a data transition synchronized with the first phase of the first clock signal. A selector circuit that receives a second data signal that makes a data transition in synchronization with a second phase position, and sequentially selects and outputs the first and second data signals according to a second clock signal; A phase detector that outputs a phase control signal indicating a phase relationship between the second clock signal and the data transition based on the first and second data signals and the first and second clock signals; And a phase controller that controls the phase relationship according to the phase control signal.

本願開示の少なくとも1つの実施例によれば、データ信号とクロック信号との位相関係を適応的に制御できる。これにより、プロセスばらつきや回路動作時の温度や電源の変動に対して、安定な信号多重化を実現することができる。   According to at least one embodiment of the present disclosure, it is possible to adaptively control the phase relationship between the data signal and the clock signal. As a result, stable signal multiplexing can be realized against process variations and temperature and power supply fluctuations during circuit operation.

信号多重化回路の構成の一例を示す図である。It is a figure which shows an example of a structure of a signal multiplexing circuit. 信号多重化回路の動作の一例を示すタイムチャートである。It is a time chart which shows an example of operation | movement of a signal multiplexing circuit. 位相検出器の構成の一例を示す図である。It is a figure which shows an example of a structure of a phase detector. 位相検出器の動作の一例を示すタイムチャートである。It is a time chart which shows an example of operation | movement of a phase detector. 位相検出器による位相制御の流れを示すフローチャートである。It is a flowchart which shows the flow of the phase control by a phase detector. コード変換器の入出力関係を示す図である。It is a figure which shows the input / output relationship of a code converter. サーモメータコードの上位2ビット及び下位9ビットと位相との関係を模式的に示す図である。It is a figure which shows typically the relationship between the upper 2 bits and lower 9 bits of a thermometer code, and a phase. 位相補間回路の回路構成の一例を示す図である。It is a figure which shows an example of the circuit structure of a phase interpolation circuit. 位相補間回路の機能構成を示す図である。It is a figure which shows the function structure of a phase interpolation circuit. 位相補間回路の動作を説明する図である。It is a figure explaining operation | movement of a phase interpolation circuit. 信号多重化回路の構成の変形例を示す図である。It is a figure which shows the modification of a structure of a signal multiplexing circuit. 信号多重化回路の構成の変形例を示す図である。It is a figure which shows the modification of a structure of a signal multiplexing circuit. 信号多重化回路の構成の変形例を示す図である。It is a figure which shows the modification of a structure of a signal multiplexing circuit. 信号伝送システムの構成の一例を示す図である。It is a figure which shows an example of a structure of a signal transmission system.

以下に、本発明の実施例を添付の図面を用いて詳細に説明する。   Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

図1は、信号多重化回路の構成の一例を示す図である。図1の信号多重化回路は、4相クロック生成回路11、ラッチ回路(L)12乃至14、セレクタ回路(SEL)15、位相補間器(PI)16、位相検出器17、バッファ18、及びバッファ19を含む。図1の信号多重化回路を含め以下において各実施例で説明する信号多重化回路は、差動構成の回路であってよいし、或いは単相構成の回路であってもよい。以下の説明では、信号多重化回路は差動構成のものであるとするが、説明の便宜上、適宜一方の信号に着目することにより、単相の信号を入出力とする単相構成の回路の場合と同様の説明を行なう。また以下の説明では、信号多重化回路は2つの信号を多重化する構成である場合について説明するが、それ以上の数の信号を多重化する構成であっても構わない。   FIG. 1 is a diagram illustrating an example of a configuration of a signal multiplexing circuit. 1 includes a four-phase clock generation circuit 11, latch circuits (L) 12 to 14, a selector circuit (SEL) 15, a phase interpolator (PI) 16, a phase detector 17, a buffer 18, and a buffer. 19 is included. The signal multiplexing circuit described in each embodiment below including the signal multiplexing circuit of FIG. 1 may be a differential configuration circuit or a single phase configuration circuit. In the following description, the signal multiplexing circuit is assumed to have a differential configuration. However, for convenience of explanation, by focusing attention on one signal as appropriate, a single-phase configuration circuit that inputs and outputs a single-phase signal is used. The same explanation as in the case will be given. In the following description, the signal multiplexing circuit is described as being configured to multiplex two signals, but it may be configured to multiplex more signals.

4相クロック生成回路11は、各位相が0度、90度、180度、270度の4相のクロック信号を生成する。互いに逆位相である0度のクロック信号と180度のクロック信号との一対のクロック信号は、バッファ18を介して、第1のクロック信号Cとしてラッチ回路12乃至14に供給される。ラッチ回路12は、第1のクロック信号Cの180度位相位置(180度のクロック信号の立ち上がりエッジ)に同期してデータ信号Dを取り込む。同様にラッチ回路14は、第1のクロック信号Cの180度位相位置(180度のクロック信号の立ち上がりエッジ)に同期してデータ信号Dを取り込む。またラッチ回路13は、第1のクロック信号Cの0度位相位置(0度のクロック信号の立ち上がりエッジ)に同期してデータ信号Dを取り込む。これによりセレクタ回路15は、第1のクロック信号Cの0度位相位置に同期したデータ遷移をするデータ信号Dと、第1のクロック信号Cの0度位相位置から180度位相がずれた180度位相位置に同期したデータ遷移をするデータ信号Dとを受け取る。セレクタ回路15は、第2のクロック信号Cに応じてデータ信号DとDとを順次選択して出力する。選択対象(多重化対象)の信号数が3つ以上であれば順番に選択して出力することになるが、この例のように選択対象の信号数が2つであれば、2つの信号を交互に選択して出力することになる。 The four-phase clock generation circuit 11 generates a four-phase clock signal whose phases are 0 degrees, 90 degrees, 180 degrees, and 270 degrees. A pair of clock signals with 0 ° of the clock signal and the 180 degree clock signal have opposite phases to each other, via the buffer 18 is supplied to the first latch circuit 12 to 14 as a clock signal C 1. The latch circuit 12 takes in the data signal D 1 in synchronization with the 180 ° phase position of the first clock signal C 1 (the rising edge of the 180 ° clock signal). Similarly latch circuit 14 takes in the data signal D 2 in synchronism with a first 180-degree phase positions of the clock signal C 1 (rising edge of the 180-degree clock signal). The latch circuit 13 takes in the data signal D 2 in synchronism with the first 0-degree phase positions of the clock signal C 1 (rising edge of the 0 degree clock signals). Thus the selector circuit 15, the data signal D 3 that the data transitions synchronized with the first 0-degree phase positions of the clock signals C 1, the first clock signal C 1 of 0 degree 180 degree phase from the phase position deviation and receiving the data signal D 4 for the synchronized data transitions to 180 ° phase position. The selector circuit 15 sequentially selects and outputs the data signal D 3 and D 4 in accordance with the second clock signal C 2. If the number of signals to be selected (multiplexing target) is 3 or more, the signals are selected and output in order. However, if the number of signals to be selected is 2 as in this example, two signals are output. The output is selected alternately.

位相検出器17は、データ信号D及びDと第1及び第2のクロック信号C及びCとに基づいて、第2のクロック信号Cとデータ遷移との位相関係を示す位相制御信号を出力する。位相制御信号は、第2のクロック信号Cの位相を制御する位相制御器として機能する位相補間器16に供給される。 The phase detector 17, based on the data signal D 3 and D 4 and the first and second clock signals C 1 and C 2, the phase control showing the phase relationship between the second clock signal C 2 and the data transitions Output a signal. Phase control signal is supplied to the phase interpolator 16 which functions as a phase controller for controlling the second clock signal C 2 phase.

位相補間器16は、4相クロック生成回路11が生成する0度、90度、180度、270度の4相のクロック信号を受け取り、上記の位相制御信号に応じてこれら4相のクロック信号を重ね合わせることにより、第2のクロック信号Cを生成する。位相補間器16が生成する第2のクロック信号Cは、バッファ19を介してセレクタ回路15に供給される。位相補間器16は、位相制御信号に応じて第2のクロック信号Cの位相を制御することにより、第2のクロック信号Cとデータ遷移との位相関係を制御する。 The phase interpolator 16 receives four-phase clock signals of 0 degrees, 90 degrees, 180 degrees, and 270 degrees generated by the four-phase clock generation circuit 11, and outputs these four-phase clock signals according to the phase control signal. by superposing, for generating a second clock signal C 2. The second clock signal C 2 generated by the phase interpolator 16 is supplied to the selector circuit 15 via the buffer 19. Phase interpolator 16, by controlling the second clock signal C 2 phase according to the phase control signal to control the second phase relation between the clock signal C 2 and the data transition.

図2は、信号多重化回路の動作の一例を示すタイムチャートである。図2に示されるように、データ信号Dを第1のクロック信号Cの0度位相位置(図示の立ち上がりエッジ)に同期してラッチすることにより、第1のクロック信号Cの0度位相位置に同期したデータ遷移をするデータ信号Dが生成される。またデータ信号Dを第1のクロック信号Cの180度位相位置(図示の立ち下がりエッジ)に同期してラッチすることにより、第1のクロック信号Cの180度位相位置に同期したデータ遷移をするデータ信号Dが生成される。 FIG. 2 is a time chart showing an example of the operation of the signal multiplexing circuit. As shown in FIG. 2, by synchronization with the latch to 0 ° phase position of the data signal D 1 a first clock signal C 1 (rising edge shown), a first 0-degree clock signal C 1 data signals D 3 to the synchronized data transitions in the phase position are generated. Also by latching in synchronization with the data signal D 2 to the first 180-degree phase positions of the clock signal C 1 (falling edge illustrated), data synchronized with the first 180-degree phase positions of the clock signal C 1 data signals D 4 to the transition is generated.

データ信号Dは0度位相から360度位相までを単位長とする信号となり、データ信号Dは−180度位相から180度位相までを単位長とする信号となる。これらデータ信号D及びDは、セレクタ回路15へと入力され、第1のクロック信号Cと位相がずれた第2のクロック信号CのHIGH及びLOWに応じて交互に選択されて出力される。この例では、第2のクロック信号CのHIGH期間でデータ信号Dが選択出力され、第2のクロック信号CのLOW期間でデータ信号Dが選択出力される。初期状態では、「C(初期)」として示されるように、第2のクロック信号Cに対するデータ信号D及びDのデータ遷移の位相関係が最適ではない。即ち、データ信号Dのデータ単位の中心位置(隣接データ遷移点間の中間点)に第2のクロック信号CのHIGH期間の中心が位置しておらず、またデータ信号Dのデータ単位の中心位置に第2のクロック信号CのLOW期間の中心が位置していない。この状態で、前述のように位相補間器16が、位相制御信号に応じて第2のクロック信号Cの位相を制御することにより、第2のクロック信号Cとデータ遷移との位相関係を制御する。このフィードバック制御の結果、データ信号D及びDのそれぞれのデータ単位の中心位置に、第2のクロック信号CのHIGH期間の中心及びLOW期間の中心がそれぞれ一致する状態となる。この状態の第2のクロック信号Cが「C(FB後)」として示される。従って、データ信号D及びDの波形のそれぞれのデータ中心の部分を選択して出力し、信号選択切替動作において最大のマージンを確保することができる。 Data signal D 3 is a signal to the 0-degree increments length from the phase to 360 degrees phase, the data signal D 4 is a signal to unit length to 180 degree phase from -180 degree phase. These data signals D 3 and D 4 are input to the selector circuit 15 and are alternately selected and output according to the HIGH and LOW of the second clock signal C 2 out of phase with the first clock signal C 1. Is done. In this example, the second data signal D 3 at the HIGH period of the clock signal C 2 is selected and output, the data signal D 4 is selectively outputted by the second LOW period of the clock signal C 2. In the initial state, as indicated by “C 2 (initial)”, the phase relationship of the data transition of the data signals D 3 and D 4 with respect to the second clock signal C 2 is not optimal. That is, the center of the HIGH period of the second clock signal C 2 is not located at the center position of the data unit of the data signal D 3 (intermediate point between adjacent data transition points), and the data unit of the data signal D 4 the center of the center position of the second clock signal C 2 of LOW period is not located. In this state, as described above, the phase interpolator 16 controls the phase of the second clock signal C 2 in accordance with the phase control signal, so that the phase relationship between the second clock signal C 2 and the data transition is obtained. Control. The result of this feedback control, the center position of each data unit of the data signals D 3 and D 4, a state where the center of the central and LOW period of the second clock signal C 2 of the HIGH period coincide respectively. The second clock signal C 2 in this state is indicated as “C 2 (after FB)”. Therefore, it is possible to select and output the data center portion of each of the waveforms of the data signals D 3 and D 4 , and to secure the maximum margin in the signal selection switching operation.

図3は、位相検出器の構成の一例を示す図である。図4は、位相検出器の動作の一例を示すタイムチャートである。図3の位相検出器17は、ラッチ回路(L)21及び22、EXOR(排他的論理和)回路23及び24、AND回路25及び26、ローパスフィルタ(LPF)27及び28、比較回路29、アップダウンカウンタ30、及びコード変換回路31を含む。ラッチ回路21は、データ信号Dに基づいて第1のクロック信号Cの180度位相位置に同期したデータ遷移をするデータ信号を生成する。この生成されたデータ信号がデータ信号D’として図4に示される。EXOR回路23は、データ信号Dとデータ信号D’との排他的論理和をとることにより、データ遷移のタイミングを示す第1のタイミング信号を生成する。この第1のタイミング信号が信号Aとして図4に示される。データ信号Dとデータ信号D’との排他的論理和をとる対象が同一のデータ値である期間(例えば両データ共にa0である期間)では、第1のタイミング信号Aの値は例外なくLOWとなる。またデータ信号Dとデータ信号D’との排他的論理和をとる対象が隣接するデータ値である期間(例えば一方がa0で他方がa1である期間)については、実際のデータ値に応じて排他的論理和の値が異なる。但し、一般に伝送対象の信号はマーク率が1/2になるように(即ちHIGHの出現確率が1/2となるように)スクランブルがかけられているので、排他的論理和の値がHIGHになる確率は高い。図4では、EXOR回路23の出力である第1のタイミング信号Aは、便宜上、隣接するデータ値の排他的論理和値に対応する部分でHIGHとなる信号として示してある。 FIG. 3 is a diagram illustrating an example of the configuration of the phase detector. FIG. 4 is a time chart showing an example of the operation of the phase detector. The phase detector 17 in FIG. 3 includes latch circuits (L) 21 and 22, EXOR (exclusive OR) circuits 23 and 24, AND circuits 25 and 26, low-pass filters (LPF) 27 and 28, a comparison circuit 29, and an up circuit. A down counter 30 and a code conversion circuit 31 are included. Based on the data signal D 3 , the latch circuit 21 generates a data signal that makes a data transition synchronized with the 180 ° phase position of the first clock signal C 1 . This generated data signal is shown in FIG. 4 as a data signal D 3 ′. The EXOR circuit 23 generates a first timing signal indicating the timing of data transition by taking an exclusive OR of the data signal D 3 and the data signal D 3 ′. This first timing signal is shown in FIG. Period subjects taking the exclusive OR of the data signal D 3 and the data signal D 3 'is the same data value in (period such as a0 to both data sharing), the value of the first timing signal A without exception LOW. Also for the period subjects taking the exclusive OR of the data signal D 3 and the data signal D 3 'is a data value adjacent (e.g. one period other hand a0 is a1), in response to the actual data values The value of exclusive OR is different. However, since the signal to be transmitted is generally scrambled so that the mark rate becomes 1/2 (that is, the appearance probability of HIGH becomes 1/2), the value of the exclusive OR becomes HIGH. The probability of becoming is high. In FIG. 4, the first timing signal A that is the output of the EXOR circuit 23 is shown as a signal that becomes HIGH in the portion corresponding to the exclusive OR value of the adjacent data values for convenience.

ラッチ回路22は、データ信号Dに基づいて第1のクロック信号Cの0度位相位置に同期したデータ遷移をするデータ信号を生成する。この生成されたデータ信号がデータ信号D’として図4に示される。EXOR回路24は、データ信号Dとデータ信号D’との排他的論理和をとることにより、データ遷移のタイミングを示す第2のタイミング信号を生成する。この第2のタイミング信号が信号Bとして図4に示される。データ信号Dとデータ信号D’との排他的論理和をとる際に、同一のデータ値の期間(例えば両データ共にb0である期間)では、第2のタイミング信号Bの値は例外なくLOWとなる。またデータ信号Dとデータ信号D’との排他的論理和をとる対象が隣接するデータ値である期間(例えば一方がb0で他方がb1である期間)については、実際のデータ値に応じて排他的論理和の値が異なる。図4では、EXOR回路24の出力である第2のタイミング信号Bは、便宜上、隣接するデータ値の排他的論理和値に対応する部分でHIGHとなる信号として示してある。 Latch circuit 22 generates a data signal for the synchronized data changes to the first 0-degree phase positions of the clock signal C 1 based on the data signal D 4. This generated data signal is shown in FIG. 4 as a data signal D 4 ′. The EXOR circuit 24 generates a second timing signal indicating the timing of data transition by taking an exclusive OR of the data signal D 4 and the data signal D 4 ′. This second timing signal is shown in FIG. When the exclusive OR of the data signal D 4 and the data signal D 4 ′ is taken, the value of the second timing signal B is without exception in the period of the same data value (for example, the period in which both data are b0). LOW. Also for the period subjects taking the exclusive OR of the data signal D 4 and the data signal D 4 'is the data values adjacent (e.g. period one of which is on the other hand b0 is b1), in response to the actual data values The value of exclusive OR is different. In FIG. 4, the second timing signal B that is the output of the EXOR circuit 24 is shown as a signal that becomes HIGH in a portion corresponding to the exclusive OR value of adjacent data values for convenience.

AND回路25は、第1のタイミング信号Aと第2のクロック信号Cとの論理和をとることにより第1の検出信号(「検出信号1」)を生成する。AND回路26は、第2のタイミング信号Bと第2のクロック信号Cとの論理和をとることにより第2の検出信号(「検出信号2」)を生成する。初期状態においては、「C(初期)」として示されるように、第2のクロック信号Cに対するデータ信号D及びDのデータ遷移の位相関係が最適ではない。この場合、第2のクロック信号Cの同一のHIGHパルスに対応する第1の検出信号と第2の検出信号とは、「検出信号1」と「検出信号2」との斜線でハッチしたパルスに示されるように、互いに異なるパルス長を有する信号となる。それに対して、前述の位相制御完了状態においては、「C(FB後)」として示されるように、第2のクロック信号Cに対するデータ信号D及びDのデータ遷移の位相関係が最適となる。この状態では、図4の最下段に枠で囲った部分においてハッチしたパルスとして示されるように、第2のクロック信号Cの同一のHIGHパルスに対応する第1の検出信号と第2の検出信号とは、互いに略同一のパルス長を有する信号となる。従って、位相制御においては、第1の検出信号の信号値の時間平均値と第2の検出信号の信号値の時間平均値とを比較し、両者が略同一となるようなフィードバック制御を行なえばよい。 AND circuit 25 generates a first detection signal ( "detection signal 1") by taking the first timing signal A logical sum of the second clock signal C 2. AND circuit 26 generates by taking a second timing signal B the logical sum of the second clock signal C 2 second detection signal ( "detection signal 2"). In the initial state, as indicated by “C 2 (initial)”, the phase relationship of the data transition of the data signals D 3 and D 4 with respect to the second clock signal C 2 is not optimal. In this case, the first detection signal and second detection signal corresponding to a second identical HIGH pulse of the clock signal C 2, and hatch hatched "detection signal 1" and the "detection signal 2" pulses As shown in FIG. 4, the signals have different pulse lengths. On the other hand, in the above-described phase control completion state, as shown as “C 2 (after FB)”, the phase relationship of the data transition of the data signals D 3 and D 4 to the second clock signal C 2 is optimal. It becomes. In this state, as shown as pulses hatched in a portion surrounded by a frame at the bottom of FIG. 4, the first detection signal and the second detection corresponding to a second identical HIGH pulse of the clock signal C 2 The signals are signals having substantially the same pulse length. Therefore, in the phase control, the time average value of the signal value of the first detection signal is compared with the time average value of the signal value of the second detection signal, and feedback control is performed so that both are substantially the same. Good.

図5は、位相検出器による位相制御の流れを示すフローチャートである。ステップS1で、上記説明した第1の検出信号と第2の検出信号とを生成する。ステップS2で、第1の検出信号と第2の検出信号とのそれぞれの時間平均値を求める。ステップS3で、第1の検出信号の信号値の時間平均値と第2の検出信号の信号値の時間平均値とを比較する。第1の検出信号の信号値の時間平均値が第2の検出信号の信号値の時間平均値より小さければ、ステップS4で、遅れ位相の状態となっていると判断する(第2のクロック信号Cの位相が適正値より遅い状態)。また第1の検出信号の信号値の時間平均値が第2の検出信号の信号値の時間平均値より大きければ、ステップS5で、進み位相の状態となっていると判断する(第2のクロック信号Cの位相が適正値より早い状態)。ステップS6で、位相状態の判断結果に従って位相を可変に調整する。 FIG. 5 is a flowchart showing the flow of phase control by the phase detector. In step S1, the first detection signal and the second detection signal described above are generated. In step S2, time average values of the first detection signal and the second detection signal are obtained. In step S3, the time average value of the signal value of the first detection signal is compared with the time average value of the signal value of the second detection signal. If the time average value of the signal value of the first detection signal is smaller than the time average value of the signal value of the second detection signal, it is determined in step S4 that the phase is in the delayed phase (second clock signal). phase is slower than the appropriate value state of C 2). If the time average value of the signal value of the first detection signal is larger than the time average value of the signal value of the second detection signal, it is determined in step S5 that the phase is in the advanced phase (second clock). phase is earlier than the proper value state of the signal C 2). In step S6, the phase is variably adjusted according to the determination result of the phase state.

図3のローパスフィルタ27及び28及びその下流にある回路要素は、上記の位相制御を実現するための部分である。図3のローパスフィルタ27は、AND回路25の出力である第1の検出信号の時間平均値を求める。ローパスフィルタ28は、AND回路26の出力である第2の検出信号の時間平均値を求める。比較回路29は、第1の検出信号の信号値の時間平均値と第2の検出信号の信号値の時間平均値とを比較し、何れが大きいかを示す位相制御信号を生成する。例えば第1の検出信号の信号値の時間平均値が第2の検出信号の信号値の時間平均値より大きければ、位相制御信号はHIGHとなる。この場合、第1の検出信号の信号値の時間平均値が第2の検出信号の信号値の時間平均値より小さければ、位相制御信号はLOWとなる。   The low-pass filters 27 and 28 in FIG. 3 and circuit elements downstream thereof are parts for realizing the above-described phase control. The low pass filter 27 in FIG. 3 obtains a time average value of the first detection signal that is the output of the AND circuit 25. The low-pass filter 28 obtains a time average value of the second detection signal that is the output of the AND circuit 26. The comparison circuit 29 compares the time average value of the signal value of the first detection signal and the time average value of the signal value of the second detection signal, and generates a phase control signal indicating which is greater. For example, if the time average value of the signal value of the first detection signal is larger than the time average value of the signal value of the second detection signal, the phase control signal becomes HIGH. In this case, if the time average value of the signal value of the first detection signal is smaller than the time average value of the signal value of the second detection signal, the phase control signal becomes LOW.

アップダウンカウンタ30は、所定のクロック信号に同期してカウントアップ又はカウントダウン動作を行なう。例えば、アップダウンカウンタ30は、位相制御信号がHIGHの時にはクロック信号に同期してカウントアップする(例えばクロック信号の各パルスの立ち上がりに応答して+1だけカウンタ値を増加する)。また例えば、アップダウンカウンタ30は、位相制御信号がLOWの時にはクロック信号に同期してカウントダウンする(例えばクロック信号の各パルスの立ち上がりに応答して−1だけカウンタ値を減少する)。例えば図4の例で「C(初期)」として示されるように第2のクロック信号Cのタイミングが早すぎる場合には、位相制御信号はHIGHとなり、アップダウンカウンタ30のカウント値は増加していく。また逆に第2のクロック信号Cのタイミングが遅すぎる場合には、位相制御信号はLOWとなり、アップダウンカウンタ30のカウント値は減少していく。アップダウンカウンタ30のカウンタ値が減少すると第2のクロック信号Cのタイミングが早まる(位相が進む)ように位相とカウンタ値とを関係付けておけば、適切な位相状態となるように第2のクロック信号Cのタイミングを調整することができる。第2のクロック信号Cが適切な位相状態になると、比較回路29の出力はHIGHとLOWとが略同確率でランダムに現れるデータとなり、アップダウンカウンタ30のカウンタ値は細かく上下しながらも略一定の値となる。これにより、第2のクロック信号Cのタイミングは一定のタイミングに落ち着く。 The up / down counter 30 counts up or down in synchronization with a predetermined clock signal. For example, the up / down counter 30 counts up in synchronization with the clock signal when the phase control signal is HIGH (for example, the counter value is increased by +1 in response to the rise of each pulse of the clock signal). Further, for example, the up / down counter 30 counts down in synchronization with the clock signal when the phase control signal is LOW (for example, the counter value is decreased by −1 in response to the rise of each pulse of the clock signal). If in the example of FIG. 4, "C 2 (initial)" second timing clock signal C 2 as shown as too early, for example, the phase control signal becomes HIGH, the count value of the up-down counter 30 increases I will do it. Also when the second timing of the clock signal C 2 is too late to reverse the phase control signal goes LOW, the count value of the up-down counter 30 decreases. If in relation to the counter value of the up-down counter 30 is decreased and the second clock signal C timing 2 is accelerated (the phase is advanced) phase and the counter value so, so that the appropriate phase states second it is possible to adjust the timing of the clock signal C 2. When the second clock signal C 2 becomes appropriate phase state, the output of the comparator circuit 29 becomes HIGH and LOW and appear randomly in substantially the same probability data, the counter value of the up-down counter 30 is substantially even with detailed vertical It becomes a constant value. Thus, the second timing of the clock signal C 2 is settled at a certain timing.

前述のように、伝送対象の信号であるデータ信号D及びデータ信号Dは、一般に、例えばマーク率が1/2になるようにスクランブルがかけられている。また伝送対象の信号においては、0又は1の一方が連続する期間の最長時間についても規定されている。従って、上記の平均化処理及び比較処理に基づいて第2のクロック信号Cをフィードバック制御することで、第2のクロック信号Cを適切な位相状態に調整することができる。なおマーク率が1/2である必要はなく、データ信号D及びデータ信号Dのマーク率が同等であり且つ0/1分布特性が同等であれば、フィードバック制御により適切な位相状態を実現することができる。 As described above, the data signal D 3 and the data signal D 4 is a signal to be transmitted is generally scrambled as for example the mark ratio is 1/2. In addition, in the signal to be transmitted, the maximum time of a period in which one of 0 and 1 continues is specified. Therefore, by the second clock signal C 2 is feedback controlled based on the averaging processing and comparison processing described above, it is possible to adjust the second clock signal C 2 to the appropriate phase states. The mark ratio does not have to be ½, and if the mark ratios of the data signal D 3 and the data signal D 4 are equal and the 0/1 distribution characteristics are equal, an appropriate phase state is realized by feedback control. can do.

図6は、コード変換器の入出力関係を示す図である。図3に示すように、アップダウンカウンタ30の出力するカウント値は、コード変換回路31によりコード変換されて、位相補間器16に供給される。図6に示すテーブルは、アップダウンカウンタ30の出力するカウント値を入力(Code No.)として、コード変換回路31が出力するサーモメータコードの上位2ビットと下位9ビットを示している。2つの隣り合うカウント値に対応する2つのコード間でのビット変化数が最大でも2ビットであるように、サーモメータコードが各カウント値に対して割り当てられている。このように割り当てられたサーモメータコードを用いることにより、次段の位相補間器16での信号処理を安定して容易に実行することができる。   FIG. 6 is a diagram showing the input / output relationship of the code converter. As shown in FIG. 3, the count value output from the up / down counter 30 is subjected to code conversion by the code conversion circuit 31 and supplied to the phase interpolator 16. The table shown in FIG. 6 shows the upper 2 bits and lower 9 bits of the thermometer code output from the code conversion circuit 31 with the count value output from the up / down counter 30 as an input (Code No.). Thermometer codes are assigned to each count value so that the number of bit changes between two codes corresponding to two adjacent count values is at most 2 bits. By using the thermometer code assigned in this way, signal processing in the phase interpolator 16 at the next stage can be executed stably and easily.

図7は、サーモメータコードの上位2ビット及び下位9ビットと位相との関係を模式的に示す図である。図7に示すように、サーモメータコードの上位2ビットは、位相平面での象限の位置を表している。またサーモメータコードの下位9ビットは、位相平面での単位円上の位置(位相)を表している。カウント値(Code No.)が0,1,2,・・・と大きくなるにつれ、位相が−360°,−360°+(90/16)°,−360°+2×(90/16)°,・・・と徐々に進んで行く。   FIG. 7 is a diagram schematically showing the relationship between the upper 2 bits and lower 9 bits of the thermometer code and the phase. As shown in FIG. 7, the upper 2 bits of the thermometer code represent the position of the quadrant in the phase plane. The lower 9 bits of the thermometer code represent the position (phase) on the unit circle in the phase plane. As the count value (Code No.) increases to 0, 1, 2,..., The phases are −360 °, −360 ° + (90/16) °, −360 ° + 2 × (90/16) °. , ... and gradually proceed.

図8は、位相補間回路の回路構成の一例を示す図である。図8に示す位相補間器16は、差動増幅回路41−1乃至41−4、電流設定回路42−1乃至42−4、DAC(デジタル−アナログ変換器)43、オフセット調整回路44、及び出力バッファ45を含む。DAC43は、コード変換回路31が出力するサーモメータコードの上位2ビットと下位9ビットとを受け取り、サーモメータコードをデジタル−アナログ変換することにより、カウント値に応じた4つのアナログ電流信号を生成する。具体的には、DAC43が含む並列接続された複数のPMOSトランジスタのゲートに上記サーモメータコードに応じた制御電圧を印加し、サーモメータコードに応じた別個の電流量を有する4つの電流を生成する。これら4つの電流はそれぞれ電流設定回路42−1乃至42−4に供給される。これら4つのアナログ電流信号の電流値は、異なる位相を有する多相クロック信号をそれぞれ重み付けして重ね合わせる際の重みを表す値である。   FIG. 8 is a diagram illustrating an example of a circuit configuration of the phase interpolation circuit. The phase interpolator 16 shown in FIG. 8 includes differential amplifier circuits 41-1 to 41-4, current setting circuits 42-1 to 42-4, a DAC (digital-analog converter) 43, an offset adjustment circuit 44, and an output. A buffer 45 is included. The DAC 43 receives the upper 2 bits and the lower 9 bits of the thermometer code output from the code conversion circuit 31, and generates four analog current signals corresponding to the count value by digital-analog conversion of the thermometer code. . Specifically, a control voltage corresponding to the thermometer code is applied to the gates of a plurality of PMOS transistors connected in parallel included in the DAC 43, and four currents having different current amounts corresponding to the thermometer code are generated. . These four currents are supplied to current setting circuits 42-1 to 42-4, respectively. The current values of these four analog current signals are values representing weights when the multiphase clock signals having different phases are weighted and superimposed.

電流設定回路42−1乃至42−4は互いに同一の回路構成となっており、電流設定回路42−1の回路構成が代表として示されている。電流設定回路42−1は、ゲート同士が接続された2つのNMOSトランジスタにより構成されるカレントミラー回路とPMOSトランジスタとを含む。電流設定回路42−1は、DAC43から供給される電流信号に等しい電流量をNMOSトランジスタに流すようなNMOSトランジスタのゲート電圧を生成し、そのゲート電圧を差動増幅回路41−1に供給する。また更に電流設定回路42−1は、DAC43から供給される電流信号に等しい電流量をPMOSトランジスタに流すようなPMOSトランジスタのゲート電圧をノードw0に生成し、そのゲート電圧を差動増幅回路41−1に供給する。同様にして、電流設定回路42−2乃至42−4は、DAC43から供給される電流信号に等しい電流量をNMOSトランジスタ及びPMOSトランジスタに流すようなゲート電圧を生成し、それらゲート電圧を差動増幅回路41−2乃至41−4にそれぞれ供給する。これにより、差動増幅回路41−1乃至41−4には、コード変換回路31からのサーモメータコードに応じた固有の電流量のバイアス電流が流れる。   The current setting circuits 42-1 to 42-4 have the same circuit configuration, and the circuit configuration of the current setting circuit 42-1 is shown as a representative. The current setting circuit 42-1 includes a current mirror circuit composed of two NMOS transistors whose gates are connected to each other and a PMOS transistor. The current setting circuit 42-1 generates a gate voltage of the NMOS transistor so that a current amount equal to the current signal supplied from the DAC 43 flows through the NMOS transistor, and supplies the gate voltage to the differential amplifier circuit 41-1. Further, the current setting circuit 42-1 generates a gate voltage of the PMOS transistor at the node w0 so that a current amount equal to the current signal supplied from the DAC 43 is supplied to the PMOS transistor, and the gate voltage is generated at the differential amplifier circuit 41-. 1 is supplied. Similarly, the current setting circuits 42-2 to 42-4 generate gate voltages that cause the current amount equal to the current signal supplied from the DAC 43 to flow through the NMOS transistor and the PMOS transistor, and differentially amplify the gate voltages. The signals are supplied to the circuits 41-2 to 41-4, respectively. As a result, a bias current having a specific amount of current corresponding to the thermometer code from the code conversion circuit 31 flows through the differential amplifier circuits 41-1 to 41-4.

差動増幅回路41−1乃至41−4は互いに同一の回路構成となっており、差動増幅回路41−1の回路構成が代表として示されている。差動増幅回路41−1は、差動構成のNMOSトランジスタ対とPMOSトランジスタ対とを含む。NMOSトランジスタ対のゲートには、互いに位相が反転したクロック信号θ0及びθ2が印加される。同様に、PMOSトランジスタ対のゲートにも、互いに位相が反転したクロック信号θ0及びθ2が印加される。クロック信号θ0及びθ2はそれぞれ0度位相及び180度位相のクロック信号である。NMOSトランジスタ対及びPMOSトランジスタ対に流れる電流量は、電流設定回路42−1により設定された量となるように制御される。これにより、出力バッファ45から出力される出力クロック信号φ0及びφ2に含まれる0°の位相成分を調整する。同様に差動増幅回路41−2には互いに位相が反転したクロック信号θ1及びθ3が供給される。クロック信号θ1及びθ3はそれぞれ90度位相及び270度位相のクロック信号である。差動増幅回路41−2に流れる電流量は、電流設定回路42−2により設定された量となるように制御される。これにより、出力バッファ45から出力される出力クロック信号φ0及びφ2に含まれる90°の位相成分を調整する。差動増幅回路41−3には互いに位相が反転したクロック信号θ2及びθ0が供給される。差動増幅回路41−3に流れる電流量は、電流設定回路42−3により設定された量となるように制御される。これにより、出力バッファ45から出力される出力クロック信号φ0及びφ2に含まれる180°の位相成分を調整する。また差動増幅回路41−4には互いに位相が反転したクロック信号θ3及びθ1が供給される。差動増幅回路41−4に流れる電流量は、電流設定回路42−4により設定された量となるように制御される。これにより、出力バッファ45から出力される出力クロック信号φ0及びφ2に含まれる270°の位相成分を調整する。   The differential amplifier circuits 41-1 to 41-4 have the same circuit configuration, and the circuit configuration of the differential amplifier circuit 41-1 is shown as a representative. The differential amplifier circuit 41-1 includes an NMOS transistor pair and a PMOS transistor pair having a differential configuration. Clock signals θ0 and θ2 whose phases are reversed from each other are applied to the gates of the NMOS transistor pair. Similarly, clock signals θ0 and θ2 whose phases are inverted from each other are also applied to the gates of the PMOS transistor pair. The clock signals θ0 and θ2 are clock signals having a 0 degree phase and a 180 degree phase, respectively. The amount of current flowing through the NMOS transistor pair and the PMOS transistor pair is controlled to be the amount set by the current setting circuit 42-1. Thus, the phase component of 0 ° included in the output clock signals φ0 and φ2 output from the output buffer 45 is adjusted. Similarly, clock signals θ1 and θ3 whose phases are mutually inverted are supplied to the differential amplifier circuit 41-2. The clock signals θ1 and θ3 are clock signals having a phase of 90 degrees and a phase of 270 degrees, respectively. The amount of current flowing through the differential amplifier circuit 41-2 is controlled to be the amount set by the current setting circuit 42-2. Thus, the 90 ° phase component included in the output clock signals φ0 and φ2 output from the output buffer 45 is adjusted. The differential amplification circuit 41-3 is supplied with clock signals θ2 and θ0 whose phases are inverted from each other. The amount of current flowing through the differential amplifier circuit 41-3 is controlled so as to be the amount set by the current setting circuit 42-3. Thus, the 180 ° phase component included in the output clock signals φ0 and φ2 output from the output buffer 45 is adjusted. The differential amplifier circuit 41-4 is supplied with clock signals θ3 and θ1 whose phases are reversed. The amount of current flowing through the differential amplifier circuit 41-4 is controlled to be the amount set by the current setting circuit 42-4. Thereby, the phase component of 270 ° included in the output clock signals φ0 and φ2 output from the output buffer 45 is adjusted.

オフセット調整回路44は、出力バッファ45の入力信号の平均電圧が所定のオフセット電圧となるように調整する。具体的には、出力バッファ45の入力部分において変化する信号電圧の平均電圧を容量素子により検出し、その平均電圧と所定の閾値電圧とをコンパレータにより比較することにより、出力バッファ45の入力信号の平均電圧を調整する。これにより、出力バッファ45の2つの入力の平均電圧を、互いに等しい所望のオフセット電圧に調整する。   The offset adjustment circuit 44 adjusts so that the average voltage of the input signal of the output buffer 45 becomes a predetermined offset voltage. Specifically, the average voltage of the signal voltage that changes at the input portion of the output buffer 45 is detected by a capacitive element, and the average voltage and a predetermined threshold voltage are compared by a comparator, whereby the input signal of the output buffer 45 is Adjust the average voltage. As a result, the average voltage of the two inputs of the output buffer 45 is adjusted to a desired offset voltage equal to each other.

図9は、位相補間回路の機能構成を示す図である。図8の位相補間器16の機能的な構成は、図9のように示すことができる。重み付け回路51は、それぞれ0度位相及び180度位相のクロック信号θ0及びθ2にx倍の重み付けをして出力する。重み付け回路52は、それぞれ90度位相及び270度位相のクロック信号θ1及びθ3に1−x倍の重み付けをして出力する。出力バッファ53は、x倍の重み付けをされたクロック信号θ0及びθ2と1−x倍の重み付けをされたクロック信号θ1及びθ3とを加算して得られるクロック信号φ0及びφ2を出力する。   FIG. 9 is a diagram illustrating a functional configuration of the phase interpolation circuit. The functional configuration of the phase interpolator 16 in FIG. 8 can be shown as in FIG. The weighting circuit 51 weights the clock signals θ0 and θ2 having a phase of 0 degrees and a phase of 180 degrees by x times and outputs them. The weighting circuit 52 weights the clock signals θ1 and θ3 having a phase of 90 degrees and a phase of 270 degrees, respectively, by 1-x times and outputs the result. The output buffer 53 outputs clock signals φ0 and φ2 obtained by adding the clock signals θ0 and θ2 weighted x times and the clock signals θ1 and θ3 weighted 1-x times.

図10は、位相補間回路の動作を説明する図である。図10において、x倍の重み付けをされたクロック信号θ0及びθ2をcs(t)として示し、1−x倍の重み付けをされたクロック信号θ1及びθ3をsn(t)として示す。これらのx・cs(t)の波形と(1−x)・sn(t)の波形とを加算することにより、点線で示される波形が得られる。この点線で示される波形が、加算して得られるクロック信号φ0及びφ2に相当する。重み付けxの値を調整することにより、クロック信号φ0及びφ2の位相を調整することができる。即ち、図3において、位相検出器17のコード変換回路31から供給されるサーモメータコードに応じて重み付けxの値を調整することにより、位相補間器16から出力される第2のクロック信号Cの位相を調整することができる。 FIG. 10 is a diagram for explaining the operation of the phase interpolation circuit. In FIG. 10, clock signals θ0 and θ2 weighted x times are shown as cs (t), and clock signals θ1 and θ3 weighted 1-x times are shown as sn (t). By adding the waveform of x · cs (t) and the waveform of (1-x) · sn (t), a waveform indicated by a dotted line is obtained. The waveform indicated by the dotted line corresponds to clock signals φ0 and φ2 obtained by addition. By adjusting the value of the weighting x, the phases of the clock signals φ0 and φ2 can be adjusted. That is, in FIG. 3, the second clock signal C 2 output from the phase interpolator 16 is adjusted by adjusting the value of the weighting x in accordance with the thermometer code supplied from the code conversion circuit 31 of the phase detector 17. Can be adjusted.

図11は、信号多重化回路の構成の変形例を示す図である。図11において、図1と同一の構成要素は同一の番号で参照し、その説明は省略する。図11に示す信号多重化回路は、図1に示す信号多重化回路と比較して、4相クロック生成回路11の具体例として4相電圧制御発振器(QuadVCO)11Aが設けられている点が異なる。4相電圧制御発振器11Aは、例えば信号多重化回路が設けられるシステムのクロック信号を生成するPLL回路のVCOであり、印加される制御電圧に応じた周波数の4相のクロック信号を生成する。これら4相のクロック信号の各位相は、0度、90度、180度、270度である。互いに逆位相である0度のクロック信号と180度のクロック信号との一対のクロック信号は、バッファ18を介して、第1のクロック信号Cとしてラッチ回路12乃至14に供給される。また0度、90度、180度、270度の4相のクロック信号は、位相補間器16に供給される。この位相補間器16が、前述のフィードバック制御により、所望の位相の第2のクロック信号Cを生成する。 FIG. 11 is a diagram illustrating a modification of the configuration of the signal multiplexing circuit. In FIG. 11, the same components as those of FIG. 1 are referred to by the same numerals, and a description thereof will be omitted. The signal multiplexing circuit shown in FIG. 11 differs from the signal multiplexing circuit shown in FIG. 1 in that a four-phase voltage controlled oscillator (QuadVCO) 11A is provided as a specific example of the four-phase clock generation circuit 11. . The four-phase voltage controlled oscillator 11A is, for example, a VCO of a PLL circuit that generates a clock signal of a system provided with a signal multiplexing circuit, and generates a four-phase clock signal having a frequency corresponding to an applied control voltage. The phases of these four-phase clock signals are 0 degree, 90 degrees, 180 degrees, and 270 degrees. A pair of clock signals with 0 ° of the clock signal and the 180 degree clock signal have opposite phases to each other, via the buffer 18 is supplied to the first latch circuit 12 to 14 as a clock signal C 1. The four-phase clock signals of 0 degrees, 90 degrees, 180 degrees, and 270 degrees are supplied to the phase interpolator 16. The phase interpolator 16 generates the second clock signal C2 having a desired phase by the feedback control described above.

図12は、信号多重化回路の構成の変形例を示す図である。図12において、図1と同一の構成要素は同一の番号で参照し、その説明は省略する。図12に示す信号多重化回路は、図1に示す信号多重化回路と比較して、位相補間器16の代りに位相補間器16Aが設けられている点が異なる。図1に示す信号多重化回路ではフィードバック制御に基づいて位相補間器16により第2のクロック信号Cの位相を制御するが、図12に示す多重化回路ではフィードバック制御に基づいて位相補間器16Aにより第1のクロック信号Cの位相を制御する。このように第1のクロック信号Cの位相を制御することによっても、第2のクロック信号Cの位相を制御する場合と同様に、第2のクロック信号とデータ信号D及びDのデータ遷移との位相関係を適切な関係に調整することができる。 FIG. 12 is a diagram illustrating a modification of the configuration of the signal multiplexing circuit. 12, the same components as those in FIG. 1 are referred to by the same numerals, and a description thereof will be omitted. The signal multiplexing circuit shown in FIG. 12 is different from the signal multiplexing circuit shown in FIG. 1 in that a phase interpolator 16A is provided instead of the phase interpolator 16. While controlling the second clock signal C 2 of the phase by the phase interpolator 16 on the basis of the feedback control by the signal multiplexing circuit shown in FIG. 1, the phase interpolator 16A based on the feedback control in the multiplexer circuit shown in FIG. 12 controlling the first clock signal C 1 of phase by. By controlling the phase of the first clock signal C 1 in this way, the second clock signal and the data signals D 3 and D 3 are controlled in the same manner as in the case of controlling the phase of the second clock signal C 2 . The phase relationship with the data transition can be adjusted to an appropriate relationship.

図13は、信号多重化回路の構成の変形例を示す図である。図13において、図1と同一の構成要素は同一の番号で参照し、その説明は省略する。図13に示す信号多重化回路は、図1に示す信号多重化回路と比較して、4相クロック生成回路11の具体例として分周器(Div)11B−1及び電圧制御発振器(VCO)11B−2が設けられていることが異なる。電圧制御発振器11B−2は、例えば信号多重化回路が設けられるシステムのクロック信号を生成するPLL回路のVCOであり、印加される制御電圧に応じた周波数のクロック信号を生成する。分周器11B−1は、電圧制御発振器11B−2が発振するクロック信号を分周することにより、例えば周波数が1/4で位相が0度、90度、180度、270度の4相のクロック信号を生成する。   FIG. 13 is a diagram illustrating a modification of the configuration of the signal multiplexing circuit. In FIG. 13, the same components as those in FIG. 1 are referred to by the same numerals, and a description thereof will be omitted. Compared with the signal multiplexing circuit shown in FIG. 1, the signal multiplexing circuit shown in FIG. 13 is a frequency divider (Div) 11B-1 and a voltage controlled oscillator (VCO) 11B as a specific example of the four-phase clock generation circuit 11. -2 is different. The voltage controlled oscillator 11B-2 is, for example, a VCO of a PLL circuit that generates a clock signal of a system provided with a signal multiplexing circuit, and generates a clock signal having a frequency corresponding to an applied control voltage. The frequency divider 11B-1 divides the clock signal oscillated by the voltage controlled oscillator 11B-2, so that, for example, the frequency is 1/4 and the phase is 0, 90, 180, and 270 degrees. Generate a clock signal.

図14は、信号伝送システムの構成の一例を示す図である。図14の信号伝送システムは、光送信機61、光受信機62、光アンプ63、及び光アンプ64を含む。光送信機61が送信する光信号は、光アンプ63により増幅され、光ファイバーを介して伝送される。光ファイバーを介して伝送された光信号は、光アンプ64により増幅され、光受信機62により受信される。   FIG. 14 is a diagram illustrating an example of the configuration of the signal transmission system. The signal transmission system of FIG. 14 includes an optical transmitter 61, an optical receiver 62, an optical amplifier 63, and an optical amplifier 64. The optical signal transmitted from the optical transmitter 61 is amplified by the optical amplifier 63 and transmitted through the optical fiber. The optical signal transmitted through the optical fiber is amplified by the optical amplifier 64 and received by the optical receiver 62.

光送信機61は、x:1のマルチプレクサ(MUX)71、クロックアンプ72、D−フリップフロップ(D−F/F)73、ドライバ74、及び光変調器75を含む。マルチプレクサ71によりx対1に信号を多重化することにより得られるシリアル伝送信号が、クロックアンプ72の生成するクロック信号に同期してD−フリップフロップ73にラッチされる。このD−フリップフロップ73にラッチされたデータ信号に応じて、ドライバ74が光変調器75を駆動し、光信号の変調を行なう。マルチプレクサ71は、2:1多重化回路を複数段繋げたツリー構造により、x:1の多重化処理を行う。この2:1多重化回路として、例えば図1や図11乃至14に示した多重化回路を用いることができる。   The optical transmitter 61 includes an x: 1 multiplexer (MUX) 71, a clock amplifier 72, a D-flip flop (DF / F) 73, a driver 74, and an optical modulator 75. A serial transmission signal obtained by multiplexing signals in a x-to-one manner by the multiplexer 71 is latched in the D-flip flop 73 in synchronization with the clock signal generated by the clock amplifier 72. In response to the data signal latched by the D-flip flop 73, the driver 74 drives the optical modulator 75 to modulate the optical signal. The multiplexer 71 performs x: 1 multiplexing processing by a tree structure in which a plurality of 2: 1 multiplexing circuits are connected. As the 2: 1 multiplexing circuit, for example, the multiplexing circuit shown in FIG. 1 or FIGS. 11 to 14 can be used.

光受信機62は、アンプ81、タイミング抽出器82、クロックアンプ83、識別回路84、及び1:xのデマルチプレクサ(DEMUX)85を含む。アンプ81は、受信した光信号を電気信号に変換して増幅する。タイミング抽出器82は、受信信号のデータ遷移に基づいてクロック信号のタイミングを抽出し、クロック信号を再生する。クロックアンプ83は、再生されたクロック信号を増幅して、識別回路84及びデマルチプレクサ85に供給する。識別回路84は、クロック信号に同期してデータ信号の0及び1を識別する。デマルチプレクサ85は、識別後のシリアル受信データを分離(非多重化)することにより、個々の信号を生成する。   The optical receiver 62 includes an amplifier 81, a timing extractor 82, a clock amplifier 83, an identification circuit 84, and a 1: x demultiplexer (DEMUX) 85. The amplifier 81 converts the received optical signal into an electrical signal and amplifies it. The timing extractor 82 extracts the timing of the clock signal based on the data transition of the received signal and regenerates the clock signal. The clock amplifier 83 amplifies the regenerated clock signal and supplies it to the identification circuit 84 and the demultiplexer 85. The identification circuit 84 identifies 0 and 1 of the data signal in synchronization with the clock signal. The demultiplexer 85 generates individual signals by separating (demultiplexing) the serial reception data after identification.

以上、本発明を実施例に基づいて説明したが、本発明は上記実施例に限定されるものではなく、特許請求の範囲に記載の範囲内で様々な変形が可能である。   As mentioned above, although this invention was demonstrated based on the Example, this invention is not limited to the said Example, A various deformation | transformation is possible within the range as described in a claim.

11 4相クロック生成回路
12,13,14 ラッチ回路
15 セレクタ回路
16 位相補間器
17 位相検出器
18,19 バッファ
11 Four-phase clock generation circuit 12, 13, 14 Latch circuit 15 Selector circuit 16 Phase interpolator 17 Phase detector 18, 19 Buffer

Claims (5)

第1のクロック信号の第1の位相位置に同期したデータ遷移をする第1のデータ信号と前記第1のクロック信号の前記第1の位相位置から180度位相がずれた第2の位相位置に同期したデータ遷移をする第2のデータ信号とを受け取り、第2のクロック信号に応じて前記第1及び第2のデータ信号を順次選択して出力するセレクタ回路と、
前記第1及び第2のデータ信号と前記第1及び第2のクロック信号とに基づいて、前記第2のクロック信号と前記データ遷移との位相関係を示す位相制御信号を出力する位相検出器と、
前記位相制御信号に応じて前記位相関係を制御する位相制御器と
を含むことを特徴とする信号多重化回路。
A first data signal that makes a data transition synchronized with a first phase position of the first clock signal and a second phase position that is 180 degrees out of phase with the first phase position of the first clock signal. A selector circuit that receives a second data signal that performs synchronized data transition, and sequentially selects and outputs the first and second data signals according to a second clock signal;
A phase detector for outputting a phase control signal indicating a phase relationship between the second clock signal and the data transition based on the first and second data signals and the first and second clock signals; ,
And a phase controller that controls the phase relationship in accordance with the phase control signal.
前記位相検出器は、前記第1のデータ信号に基づいて前記第1のクロック信号の前記第2の位相位置に同期したデータ遷移をする第3のデータ信号を生成し、前記第1のデータ信号と前記第3のデータ信号との排他的論理和により前記データ遷移のタイミングを示す第1のタイミング信号を生成し、前記第2のデータ信号に基づいて前記第1のクロック信号の前記第1の位相位置に同期したデータ遷移をする第4のデータ信号を生成し、前記第2のデータ信号と前記第4のデータ信号との排他的論理和により前記データ遷移のタイミングを示す第2のタイミング信号を生成し、前記第1のタイミング信号と前記第2のタイミング信号と前記第2のクロック信号とに応じて前記位相制御信号を生成することを特徴とする請求項1記載の信号多重化回路。   The phase detector generates a third data signal that performs data transition in synchronization with the second phase position of the first clock signal based on the first data signal, and generates the first data signal. And the third data signal to generate a first timing signal indicating the timing of the data transition, and based on the second data signal, the first clock signal of the first clock signal A second timing signal indicating a timing of the data transition by generating a fourth data signal having a data transition synchronized with a phase position and exclusive OR of the second data signal and the fourth data signal; 2. The signal multiplexing according to claim 1, wherein the phase control signal is generated according to the first timing signal, the second timing signal, and the second clock signal. Circuit. 前記位相検出器は、前記第1のタイミング信号と前記第2のクロック信号との論理和をとった信号の時間平均値と前記第2のタイミング信号と前記第2のクロック信号との論理和をとった信号の時間平均値とを比較することにより前記位相制御信号を生成することを特徴とする請求項1又は2記載の信号多重化回路。   The phase detector calculates a logical sum of a time average value of a signal obtained by logically summing the first timing signal and the second clock signal, and the second timing signal and the second clock signal. 3. The signal multiplexing circuit according to claim 1, wherein the phase control signal is generated by comparing a time average value of the taken signal. 前記位相制御器は、前記位相制御信号に応じて前記第2のクロック信号の位相を調整することを特徴とする請求項1乃至3のいずれか一項記載の信号多重化回路。   4. The signal multiplexing circuit according to claim 1, wherein the phase controller adjusts a phase of the second clock signal in accordance with the phase control signal. 5. 前記位相制御器は、前記位相制御信号に応じて前記第1のクロック信号の位相を調整することを特徴とする請求項1乃至3のいずれか一項記載の信号多重化回路。   4. The signal multiplexing circuit according to claim 1, wherein the phase controller adjusts a phase of the first clock signal in accordance with the phase control signal. 5.
JP2009263227A 2009-11-18 2009-11-18 Signal multiplexing circuit Expired - Fee Related JP5338631B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009263227A JP5338631B2 (en) 2009-11-18 2009-11-18 Signal multiplexing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009263227A JP5338631B2 (en) 2009-11-18 2009-11-18 Signal multiplexing circuit

Publications (2)

Publication Number Publication Date
JP2011109475A JP2011109475A (en) 2011-06-02
JP5338631B2 true JP5338631B2 (en) 2013-11-13

Family

ID=44232466

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009263227A Expired - Fee Related JP5338631B2 (en) 2009-11-18 2009-11-18 Signal multiplexing circuit

Country Status (1)

Country Link
JP (1) JP5338631B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9413389B2 (en) * 2012-01-20 2016-08-09 Fujitsu Limited Automatic synchronization of a transmitter
JP6394130B2 (en) * 2014-07-09 2018-09-26 株式会社ソシオネクスト Output circuit

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1117636A (en) * 1997-06-20 1999-01-22 Nec Corp Multiplexer
JP3761844B2 (en) * 2002-07-02 2006-03-29 日本電信電話株式会社 High-speed multiplexing circuit
JP2004147075A (en) * 2002-10-24 2004-05-20 Fujitsu Ltd Signal multiplexing circuit and optical communication system transmitter

Also Published As

Publication number Publication date
JP2011109475A (en) 2011-06-02

Similar Documents

Publication Publication Date Title
KR102599904B1 (en) Multiphase clock duty cycle and skew measurement and correction
US8374305B2 (en) Clock recovery circuit and data recovery circuit
US8781054B2 (en) Semiconductor device
US8803583B2 (en) Polyphase clock generator
CN111512369B (en) Clock data recovery device and method for multi-channel data receiver
US8169247B2 (en) Multiphase clock generation circuit
US20100283525A1 (en) Phase control device and data communication system using it
JP5471509B2 (en) Parallel-serial converter
US7301383B2 (en) Circuit for controlling phase with improved linearity of phase change
US7583118B2 (en) Delay locked loop circuit
JP5338631B2 (en) Signal multiplexing circuit
JP5205517B2 (en) Data judgment / phase comparison circuit
JP4992947B2 (en) Parallel-serial converter and parallel data output device
KR102421295B1 (en) Dynamic Weighted Exclusive OR Gate with Weighted Output Segments for Phase Detection and Phase Interpolation
US20140362962A1 (en) System and Method For Adaptive N-Phase Clock Generation For An N-Phase Receiver
USRE47782E1 (en) Multi-channel transceiver
WO2012131920A1 (en) Phase correction circuit and phase correction method
JP2006101268A (en) Clock data recovery circuit
JP5724394B2 (en) Reception circuit, transmission system, and reception method
US9780797B2 (en) CMOS interpolator for a serializer/deserializer communication application
CN115441865A (en) Phase interpolator and phase interpolation method of clock signal
US8199036B2 (en) Parallel-serial converter
JP5149987B2 (en) Clock generation circuit and signal reproduction circuit having the same
JP5495779B2 (en) Transmitting apparatus and communication system
US20170237443A1 (en) Phase-locked loop and frequency synthesizer

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120720

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130626

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130709

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130722

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees