JP5556086B2 - 二重化システム、及び、二重化方法 - Google Patents
二重化システム、及び、二重化方法 Download PDFInfo
- Publication number
- JP5556086B2 JP5556086B2 JP2009194053A JP2009194053A JP5556086B2 JP 5556086 B2 JP5556086 B2 JP 5556086B2 JP 2009194053 A JP2009194053 A JP 2009194053A JP 2009194053 A JP2009194053 A JP 2009194053A JP 5556086 B2 JP5556086 B2 JP 5556086B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- dma
- cpu
- data link
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Hardware Redundancy (AREA)
Description
前記2つの系のそれぞれは、
CPU(Central Processing Unit)と、
データを記憶するメモリと、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力するDMAコントローラと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリから他系の前記DMAコントローラ又は自系の前記DMAコントローラによりDMA転送される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系の前記CPUにエラーを通知するコンパレータと、
を備え、
前記2つの系が二重化を開始する前、
(a)自系の前記DMAコントローラが、自系の前記メモリに記憶されているデータを当該第1のデータとして自系の前記コンパレータにDMA転送するとともに、当該第1のデータを他系の前記メモリに格納し、
(b)自系の前記DMAコントローラが、前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、他系の前記メモリに格納された当該第1のデータを当該第2のデータとして自系の前記コンパレータにDMA転送する、
ことを特徴とする。
前記2つの系のそれぞれは、
CPU(Central Processing Unit)と、
データを記憶するメモリと、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力するDMAコントローラと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリに記憶される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系の前記CPUにエラーを通知するコンパレータと、
を備え、
前記2つの系が二重化を開始した後、他系の前記DMAコントローラが、
(x)他系の前記メモリに記憶されている第1のデータを他系の前記コンパレータにDMA転送し、
(y)前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、自系の前記メモリに記憶されている第2のデータを他系の前記コンパレータにDMA転送する、
ことを特徴とする。
前記2つの系のそれぞれが、データを記憶するメモリを有し、
前記2つの系のそれぞれにおいて、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力する入力ステップと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリから自系又は他系にDMA転送される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、エラーを通知する通知ステップと、
を備え、
前記2つの系が二重化を開始する前、
(a)自系が、自系の前記メモリに記憶されているデータを当該第1のデータとして自系にDMA転送するとともに、当該第1のデータを他系の前記メモリに格納し、
(b)自系が、前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、他系の前記メモリに格納された当該第1のデータを当該第2のデータとして自系にDMA転送する、
ことを特徴とする。
前記2つの系のそれぞれが、データを記憶するメモリを有し、
前記2つの系のそれぞれにおいて、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力する入力ステップと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリに記憶される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系にエラーを通知する通知ステップと、
を備え、
前記2つの系が二重化を開始した後、他系が、
(x)他系の前記メモリに記憶されている第1のデータを他系内でDMA転送し、
(y)前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、自系の前記メモリに記憶されている第2のデータを自系から他系にDMA転送する、
ことを特徴とする。
図1は、本実施形態に係る二重化システムの構成を示す図である。二重化システムは2つのシステム(それぞれ「系」ともいう。)1A,1Bを二重化した構成である。以下、一方のシステム1Aを“A系システム”と呼び、他方のシステム1Bを“B系システム”と呼ぶ。
データリンクパス15A:A系システム→B系システム方向のアウトバウンド(CPU・メモリ→I/O方向)用データリンクパス。
データリンクパス15B:B系システム→A系システム方向のアウトバウンド(CPU・メモリ→I/O方向)用データリンクパス。
まず、二重化システムの二重化同期動作前におけるデータリンクパス14B,15Aの正常確認処理について、図2と図3を用いて説明する。
次に、二重化システムの二重化同期動作前におけるデータリンクパス15Bの正常確認処理について、図4を用いて説明する。
次に、二重化システムの二重化同期動作前におけるデータリンクパス14Aの正常確認処理について、図5を用いて説明する。
まず、二重化システムの二重化同期動作期間中におけるデータリンクパス15Aの正常確認処理について、図6と図7を用いて説明する。
次に、二重化システムの二重化同期動作期間中におけるデータリンクパス15Bの正常確認処理について、図8を用いて説明する。
次に、二重化システムの二重化同期動作期間中におけるデータリンクパス14Aの正常確認処理について、図9を用いて説明する。
次に、二重化システムの二重化同期動作期間中におけるデータリンクパス14Bの正常確認処理について、図10を用いて説明する。
1B B系システム
2A, 2B 制御LSI
3A, 3B CPU
4A, 4B メインメモリ
5A, 5B CPUコントローラ
6A, 6B メモリコントローラ
7A, 7B ルータ
8A, 8B I/Oコンパレータ
9A, 9B I/Oコントローラ
10A,10B DMAエンジン
11A,11B インバウンド(IB)リンクコントローラ
12A,12B アウトバンド(OB)リンクコントローラ
13A,13B テストコンパレータ
14A,14B,15A,15B データリンクパス
Claims (7)
- 2つの系(以下、それぞれ「自系」、「他系」という。)が複数のデータリンクパスで接続され二重化して構成される二重化システムであって、
前記2つの系のそれぞれは、
CPU(Central Processing Unit)と、
データを記憶するメモリと、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力するDMAコントローラと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリから他系の前記DMAコントローラ又は自系の前記DMAコントローラによりDMA転送される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系の前記CPUにエラーを通知するコンパレータと、
を備え、
前記2つの系が二重化を開始する前、
(a)自系の前記DMAコントローラが、自系の前記メモリに記憶されているデータを当該第1のデータとして自系の前記コンパレータにDMA転送するとともに、当該第1のデータを他系の前記メモリに格納し、
(b)自系の前記DMAコントローラが、前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、他系の前記メモリに格納された当該第1のデータを当該第2のデータとして自系の前記コンパレータにDMA転送する、
ことを特徴とする二重化システム。 - 2つの系(以下、それぞれ「自系」、「他系」という。)が複数のデータリンクパスで接続され二重化して構成される二重化システムであって、
前記2つの系のそれぞれは、
CPU(Central Processing Unit)と、
データを記憶するメモリと、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力するDMAコントローラと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリに記憶される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系の前記CPUにエラーを通知するコンパレータと、
を備え、
前記2つの系が二重化を開始した後、他系の前記DMAコントローラが、
(x)他系の前記メモリに記憶されている第1のデータを他系の前記コンパレータにDMA転送し、
(y)前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、自系の前記メモリに記憶されている第2のデータを他系の前記コンパレータにDMA転送する、
ことを特徴とする二重化システム。 - 前記2つの系が二重化を開始した後、他系の前記DMAコントローラの代わりに、自系の前記DMAコントローラが、
(x’)自系の前記メモリに記憶されている当該第2のデータを自系の前記コンパレータにDMA転送し、
(y’)前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、他系の前記メモリに記憶されている当該第1のデータを自系の前記コンパレータにDMA転送する、
ことを特徴とする、請求項2に記載の二重化システム。 - 他系の前記DMAコントローラが当該第1のデータと当該第2のデータを他系の前記コンパレータにDMA転送する処理と、自系の前記DMAコントローラが当該第1のデータと当該第2のデータを自系の前記コンパレータにDMA転送する処理は、並行して行われる、
ことを特徴とする、請求項3に記載の二重化システム。 - 前記複数のデータリンクパスは、自系から他系の向きにデータを送信する第1のインバウンド用データリンクパス及び第1のアウトバウンド用データリンクパスと、他系から自系の向きにデータを送信する第2のインバウンド用データリンクパス及び第2のアウトバウンド用データリンクパスと、から構成される、
ことを特徴とする、請求項1乃至4のいずれか1項に記載の二重化システム。 - 2つの系(以下、それぞれ「自系」、「他系」という。)が複数のデータリンクパスで接続され二重化して構成される二重化システムにて実行される二重化方法であって、
前記2つの系のそれぞれが、データを記憶するメモリを有し、
前記2つの系のそれぞれにおいて、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力する入力ステップと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリから自系又は他系にDMA転送される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、エラーを通知する通知ステップと、
を備え、
前記2つの系が二重化を開始する前、
(a)自系が、自系の前記メモリに記憶されているデータを当該第1のデータとして自系にDMA転送するとともに、当該第1のデータを他系の前記メモリに格納し、
(b)自系が、前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、他系の前記メモリに格納された当該第1のデータを当該第2のデータとして自系にDMA転送する、
ことを特徴とする二重化方法。 - 2つの系(以下、それぞれ「自系」、「他系」という。)が複数のデータリンクパスで接続され二重化して構成される二重化システムにて実行される二重化方法であって、
前記2つの系のそれぞれが、データを記憶するメモリを有し、
前記2つの系のそれぞれにおいて、
自系の前記メモリに記憶されるデータをDMA(Direct Memory Access)転送により自系又は他系に入力する入力ステップと、
自系の前記メモリに記憶される第1のデータと、他系の前記メモリに記憶される第2のデータと、を取得し、当該取得した第1のデータと当該取得した第2のデータとが一致するか否かを判別し、当該第1のデータと当該第2のデータとが一致しない場合、自系にエラーを通知する通知ステップと、
を備え、
前記2つの系が二重化を開始した後、他系が、
(x)他系の前記メモリに記憶されている第1のデータを他系内でDMA転送し、
(y)前記複数のデータリンクパスのうちいずれか1つのデータリンクパスを経由して、自系の前記メモリに記憶されている第2のデータを自系から他系にDMA転送する、
ことを特徴とする二重化方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009194053A JP5556086B2 (ja) | 2009-08-25 | 2009-08-25 | 二重化システム、及び、二重化方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009194053A JP5556086B2 (ja) | 2009-08-25 | 2009-08-25 | 二重化システム、及び、二重化方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011048441A JP2011048441A (ja) | 2011-03-10 |
JP5556086B2 true JP5556086B2 (ja) | 2014-07-23 |
Family
ID=43834721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009194053A Expired - Fee Related JP5556086B2 (ja) | 2009-08-25 | 2009-08-25 | 二重化システム、及び、二重化方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5556086B2 (ja) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5575086B2 (ja) * | 2011-10-20 | 2014-08-20 | 三菱電機株式会社 | 電子制御装置 |
CN107430590B (zh) | 2015-01-12 | 2020-12-08 | 微福斯有限责任公司 | 用于数据比较的系统和方法 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH083796B2 (ja) * | 1988-06-20 | 1996-01-17 | 富士通株式会社 | 二重化装置内の通信方法 |
JPH0680493B2 (ja) * | 1989-08-10 | 1994-10-12 | 株式会社京三製作所 | 並列2重系の処理装置および運転方法 |
JPH05265789A (ja) * | 1992-03-19 | 1993-10-15 | Fujitsu Ltd | メモリ複写方式 |
JPH11317745A (ja) * | 1998-05-01 | 1999-11-16 | Fujitsu Ltd | ネットワークシステム |
JP2000181736A (ja) * | 1998-12-16 | 2000-06-30 | Nippon Signal Co Ltd:The | フェールセーフ照合装置 |
US6802023B2 (en) * | 2001-03-15 | 2004-10-05 | Hewlett-Packard Development Company, L.P. | Redundant controller data storage system having hot insertion system and method |
JP2005293315A (ja) * | 2004-03-31 | 2005-10-20 | Nec Corp | データミラー型クラスタシステム及びデータミラー型クラスタシステムの同期制御方法 |
JP2006178550A (ja) * | 2004-12-21 | 2006-07-06 | Nec Corp | 二重化同期システム、及び二重化同期システムの動作方法 |
JP2006178636A (ja) * | 2004-12-21 | 2006-07-06 | Nec Corp | フォールトトレラントコンピュータ、およびその制御方法 |
JP5278677B2 (ja) * | 2006-07-06 | 2013-09-04 | 日本電気株式会社 | クラスタシステム、サーバクラスタ、クラスタメンバ、クラスタメンバの冗長化方法、負荷分散方法 |
-
2009
- 2009-08-25 JP JP2009194053A patent/JP5556086B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2011048441A (ja) | 2011-03-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7500139B2 (en) | Securing time for identifying cause of asynchronism in fault-tolerant computer | |
JP5107880B2 (ja) | データ転送処理装置及び方法 | |
JP6029737B2 (ja) | 制御装置 | |
EP1672506A2 (en) | A fault tolerant computer system and a synchronization method for the same | |
US9141485B2 (en) | Storage device, control device and data protection method | |
US9477559B2 (en) | Control device, control method and recording medium storing program thereof | |
US7568054B2 (en) | Duplicate synchronization system and method of operating duplicate synchronization system | |
JP2005293315A (ja) | データミラー型クラスタシステム及びデータミラー型クラスタシステムの同期制御方法 | |
JP6083480B1 (ja) | 監視装置、フォールトトレラントシステムおよび方法 | |
JP5556086B2 (ja) | 二重化システム、及び、二重化方法 | |
JP5186779B2 (ja) | コンピュータシステム、ホストコンピュータ | |
JP2009098988A (ja) | フォルトトレラントコンピュータシステム | |
JPWO2010100757A1 (ja) | 演算処理システム、再同期方法、およびファームプログラム | |
JPWO2008120352A1 (ja) | 情報処理装置、エラー処理方法 | |
JP5748214B2 (ja) | 二重化情報処理システム | |
JP2012123670A (ja) | レプリケーションシステム | |
JP7554924B2 (ja) | 保安装置および保安方法 | |
JP2008250936A (ja) | 二重化制御装置、及びそのトラッキング方法 | |
JP5325032B2 (ja) | 多重系システムの高信頼性制御装置 | |
EP3327521B1 (en) | Duplexing process control device | |
JP2007323190A (ja) | データ通信を行う計算制御システム及びその通信方法 | |
CN114253766A (zh) | 运行冗余的自动化系统的方法 | |
JP2014235503A (ja) | 情報処理装置、情報処理システム、ハードディスク障害検知方法、サービス継続方法、ハードディスク障害検知プログラム、サービス継続プログラム | |
US9323472B2 (en) | Storage controlling device and controlling method | |
JP2006285602A (ja) | メモリシステム、情報処理機器、データ転送方法、プログラム、記録媒体 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120709 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140122 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140212 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140410 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140507 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140520 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5556086 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |