JP5520084B2 - Method for manufacturing field effect transistor - Google Patents

Method for manufacturing field effect transistor Download PDF

Info

Publication number
JP5520084B2
JP5520084B2 JP2010046313A JP2010046313A JP5520084B2 JP 5520084 B2 JP5520084 B2 JP 5520084B2 JP 2010046313 A JP2010046313 A JP 2010046313A JP 2010046313 A JP2010046313 A JP 2010046313A JP 5520084 B2 JP5520084 B2 JP 5520084B2
Authority
JP
Japan
Prior art keywords
igzo
back pressure
film
amorphous oxide
field effect
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2010046313A
Other languages
Japanese (ja)
Other versions
JP2011181801A (en
Inventor
賢一 梅田
文彦 望月
淳 田中
真之 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Corp
Original Assignee
Fujifilm Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujifilm Corp filed Critical Fujifilm Corp
Priority to JP2010046313A priority Critical patent/JP5520084B2/en
Publication of JP2011181801A publication Critical patent/JP2011181801A/en
Application granted granted Critical
Publication of JP5520084B2 publication Critical patent/JP5520084B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Thin Film Transistor (AREA)

Description

本発明は、IGZO系電界効果型トランジスタの製造方法に関するものである。   The present invention relates to a method for manufacturing an IGZO field effect transistor.

電界効果型トランジスタは、半導体メモリ用集積回路の単位素子、高周波信号増幅素子、液晶駆動用素子等に用いられており、特に薄膜化したものは薄膜トランジスタ(TFT)として幅広い分野で用いられている。   Field effect transistors are used for unit elements of semiconductor memory integrated circuits, high frequency signal amplifying elements, liquid crystal driving elements, and the like. Particularly, thinned transistors are used in a wide range of fields as thin film transistors (TFTs).

電界効果型トランジスタを形成する半導体チャネル層(活性層)としては、シリコン半導体やその化合物が多く用いられており、高速動作が必要な高周波増幅素子、集積回路等には単結晶シリコン、低速動作で十分であるが、ディスプレイ用途等大面積化への対応が要求される液晶駆動装置用にはアモルファスシリコンが用いられている。   As a semiconductor channel layer (active layer) for forming a field effect transistor, a silicon semiconductor or a compound thereof is often used. For a high-frequency amplifier element and an integrated circuit that require high-speed operation, single-crystal silicon or low-speed operation is used. Although it is sufficient, amorphous silicon is used for a liquid crystal driving device that is required to cope with a large area such as a display application.

ディスプレイ分野では、近年、軽量かつ曲げられるフレキシブルディスプレイが注目を浴びている。かかるフレキシブルデバイスには、可撓性の高い樹脂基板が主に用いられるが、樹脂基板は、その耐熱温度が通常150〜200℃、耐熱性の高いポリイミド系樹脂でも300℃程度とガラス基板等の無機基板に比して低い。   In the display field, in recent years, flexible displays that are lightweight and bendable have attracted attention. For such a flexible device, a highly flexible resin substrate is mainly used. However, the resin substrate has a heat-resistant temperature of usually 150 to 200 ° C., and even a polyimide resin having high heat resistance is about 300 ° C., such as a glass substrate. Low compared to inorganic substrates.

アモルファスシリコンは、その製造工程において300℃を超える高温の加熱処理が通常必要とされていることから、耐熱性の低い、現在のディスプレイにおけるフレキシブル基板などの支持基板には用いることが難しい。   Since amorphous silicon usually requires high-temperature heat treatment exceeding 300 ° C. in its production process, it is difficult to use it for a supporting substrate such as a flexible substrate in a current display having low heat resistance.

一方、室温にて成膜可能であり、かつアモルファスでも半導体としての性能を出すことが可能なIn-Ga-Zn-O系(IGZO系)の酸化物半導体が東工大細野らにより発見され、次世代ディスプレイ用のTFT材料として有望視されている(非特許文献1、2)。   On the other hand, an In-Ga-Zn-O-based (IGZO-based) oxide semiconductor that can be deposited at room temperature and can exhibit performance as a semiconductor even when amorphous is discovered by Tokyo Tech Hosono et al. It is regarded as a promising TFT material for next-generation displays (Non-Patent Documents 1 and 2).

しかしながら、IGZO系TFTは、その組成や製造条件によって程度は様々であるが、その特性にばらつきがあるという問題がある。このTFT特性のばらつきの一因としては、ソース、ドレイン電極(SD電極)と活性層の間の寄生抵抗が挙げられる。   However, IGZO-based TFTs vary in degree depending on their composition and manufacturing conditions, but have a problem that their characteristics vary. One cause of the variation in TFT characteristics is a parasitic resistance between the source / drain electrode (SD electrode) and the active layer.

従来のSi系TFTでは、この寄生抵抗を低減させるために、電極接触部分の半導体層に不純物をドーピングして低抵抗化させてオーミックコンタクトを得ている。   In the conventional Si-based TFT, in order to reduce the parasitic resistance, an ohmic contact is obtained by doping the semiconductor layer at the electrode contact portion to reduce the resistance.

特許文献2には、IGZO系半導体層のSD電極と接触する領域に、水素又は重水素を拡散させることにより上記寄生抵抗を低減させてオーミックコンタクトを形成したIGZO系TFTが開示されている。   Patent Document 2 discloses an IGZO TFT in which ohmic contact is formed by reducing the parasitic resistance by diffusing hydrogen or deuterium in a region in contact with the SD electrode of the IGZO semiconductor layer.

特開2009−99847号公報JP 2009-99847 A 特許第4332545号公報Japanese Patent No. 4332545

K. Nomura et al, Science, 300 (2003) 1269.K. Nomura et al, Science, 300 (2003) 1269. K. Nomura et al, Nature, 432 (2004) 488K. Nomura et al, Nature, 432 (2004) 488

しかしながら、水素や重水素は軽元素であることから安定性に課題があり、後工程において施される加熱処理(例えばパターニングの際に必要な加熱工程など)や素子として駆動した際の電気的ストレスによってその抵抗値が変化しやすい上、キャリアにもなりうる元素であることからTFT特性に影響を及ぼす可能性がある。   However, since hydrogen and deuterium are light elements, there is a problem in stability. Heat treatment performed in a later process (for example, a heating process necessary for patterning) or electrical stress when driven as an element Therefore, the resistance value of the TFT easily changes, and it is an element that can also serve as a carrier, which may affect the TFT characteristics.

本発明は上記事情に鑑みてなされたものであり、ソース、ドレイン電極と活性層との間の寄生抵抗に起因するトランジスタ特性のばらつきが少なく、電気的ストレス及び熱に対して安定性の良好なIGZO系電界効果型トランジスタの製造方法を提供することを目的とするものである。   The present invention has been made in view of the above circumstances, has little variation in transistor characteristics due to parasitic resistance between the source and drain electrodes and the active layer, and has good stability against electrical stress and heat. An object of the present invention is to provide a method for manufacturing an IGZO-based field effect transistor.

本発明者は、IGZO系アモルファス酸化物薄膜を基板上にスパッタ成膜する際に、スパッタ成膜時の背圧と、スパッタ成膜後のアニール処理温度とを好適化することにより、任意の電気抵抗値を有し、且つ、熱安定性の良好なIGZO系アモルファス酸化物絶縁体薄膜を製造可能であることを見出した。   The present inventor, when sputter-depositing an IGZO-based amorphous oxide thin film on a substrate, optimizes the back pressure at the time of sputter deposition and the annealing treatment temperature after the sputter deposition, so that any electric It has been found that an IGZO-based amorphous oxide insulator thin film having a resistance value and good thermal stability can be produced.

更に、本発明者は、上記知見を基に、SD電極あるいはそのコンタクト層として低抵抗なIGZO系アモルファス酸化物導電膜を備えたIGZO系電界効果型トランジスタを製造可能であることを見出した。   Furthermore, the present inventor has found that an IGZO-based field effect transistor provided with a low-resistance IGZO-based amorphous oxide conductive film as an SD electrode or a contact layer thereof can be manufactured based on the above knowledge.

すなわち、本発明の電界効果型トランジスタの製造方法は、基板上に、IGZO系アモルファス酸化物からなる半導体層、ソース電極、ドレイン電極、ゲート電極およびゲート絶縁膜とを備えてなる電界効果型トランジスタの製造方法であって、
前記半導体層上にIGZO系アモルファス酸化物層をスパッタ成膜により成膜し、その後アニール処理を行って、前記ソース電極および前記ドレイン電極の少なくとも前記半導体層に接触する面側を構成する導電層を形成する工程を含み、
前記スパッタ成膜における背圧を、1×10−5Pa未満とし、
前記アニール処理におけるアニール温度を100℃以上、300℃以下とすることを特徴とするものである。
That is, the field effect transistor manufacturing method of the present invention is a method for manufacturing a field effect transistor comprising a semiconductor layer made of IGZO amorphous oxide, a source electrode, a drain electrode, a gate electrode, and a gate insulating film on a substrate. A manufacturing method comprising:
An IGZO-based amorphous oxide layer is formed on the semiconductor layer by sputtering, and then annealed to form a conductive layer that constitutes at least the surface side of the source electrode and the drain electrode that contacts the semiconductor layer. Including the step of forming,
The back pressure in the sputter deposition is less than 1 × 10 −5 Pa,
The annealing temperature in the annealing treatment is 100 ° C. or more and 300 ° C. or less.

本明細書において、IGZO系アモルファス酸化物薄膜とは、In,Gaを含むアモルファス酸化物薄膜を意味し、好ましくは更にZnを含むアモルファス酸化物薄膜を意味する。これらの金属元素以外に、ドーパントや置換元素等の他の元素を含んでいてもよい。   In this specification, the IGZO-based amorphous oxide thin film means an amorphous oxide thin film containing In and Ga, and preferably means an amorphous oxide thin film containing Zn. In addition to these metal elements, other elements such as dopants and substitution elements may be included.

本明細書において、アニール処理とは、スパッタ成膜後のアニール処理に加え、スパッタ成膜された薄膜が加熱されるすべての処理を含むものとし、例えば、フォトリソグラフィ等のパターニング工程や、積層される膜の成膜工程における加熱処理等を含むものとする。   In this specification, the annealing process includes all processes in which the thin film formed by sputtering is heated in addition to the annealing process after the sputtering film formation. For example, a patterning process such as photolithography or lamination is performed. It includes heat treatment in the film forming process.

ここで、「スパッタ成膜における背圧」とは、スパッタ成膜する際に基板が設置される真空容器(成膜装置)内の到達真空度であり、成膜開始前、すなわち、成膜装置中に成膜ガスを導入する前の成膜装置内の真空度を意味する。   Here, “back pressure in sputter film formation” is an ultimate vacuum in a vacuum container (film formation apparatus) in which a substrate is placed when performing sputter film formation, and before film formation starts, that is, a film formation apparatus. It means the degree of vacuum in the film forming apparatus before introducing the film forming gas into it.

本明細書において、到達真空度(背圧)は、スパッタ成膜装置に設置されているイオンゲージ(電離真空計)の値を読み取った値としている。成膜装置内の到達真空度(背圧)は、成膜装置内の水分量(水分圧)と概ね等価であるため、質量分析計(例えば、アルバック社のQulee CGMシリーズ等)を用いて測定された水分圧から求めた値としてもよい。   In this specification, the ultimate vacuum (back pressure) is a value obtained by reading the value of an ion gauge (ionization vacuum gauge) installed in the sputter deposition apparatus. Since the ultimate vacuum (back pressure) in the film forming apparatus is almost equivalent to the amount of water (water pressure) in the film forming apparatus, it is measured using a mass spectrometer (for example, ULVAC's Qulee CGM series). It is good also as a value calculated from the measured water pressure.

本明細書において、「導電体」は、比抵抗値が100Ω・cm以下のものを意味する。また、「半導体」は、比抵抗値が10〜10Ω・cmの範囲内のものを意味する。また、本明細書において「絶縁体」は、比抵抗値が10Ω・cm以上のものを意味する。 In this specification, the “conductor” means one having a specific resistance value of 100 Ω · cm or less. Further, “semiconductor” means a semiconductor having a specific resistance value in the range of 10 3 to 10 6 Ω · cm. Further, in this specification, “insulator” means a material having a specific resistance value of 10 7 Ω · cm or more.

本発明の電界効果型トランジスタの製造方法において、前記背圧を1×10−5Pa未満の所定値としてIGZO系アモルファス酸化物層をスパッタ成膜し、100℃以上、300℃以下の範囲でアニール処理した場合における、前記IGZO系アモルファス酸化物層の電気抵抗値の前記アニール温度依存性を予め取得しておき、
前記導電層を形成する工程において、前記スパッタ成膜における背圧を、前記所定値とし、前記電気抵抗値の変化率が0となる温度±5℃で、前記アニール処理を行うことが好ましい。
In the field effect transistor manufacturing method of the present invention, an IGZO amorphous oxide layer is formed by sputtering with the back pressure set to a predetermined value of less than 1 × 10 −5 Pa, and annealed in the range of 100 ° C. to 300 ° C. When the annealing temperature dependency of the electrical resistance value of the IGZO-based amorphous oxide layer in the case of treatment is acquired in advance,
In the step of forming the conductive layer, it is preferable that the annealing treatment is performed at a temperature ± 5 ° C. at which the back pressure in the sputtering film formation is the predetermined value and the change rate of the electric resistance value becomes zero.

また、前記背圧を1×10−5Paとして前記アニール温度を150℃±5℃とするか、
前記背圧を6×10−6Paとし、前記アニール温度を250℃±5℃とすることが好ましい。ここで、背圧の値は、±10%の幅を有するものとする。
Also, the back pressure is 1 × 10 −5 Pa and the annealing temperature is 150 ° C. ± 5 ° C.,
It is preferable that the back pressure is 6 × 10 −6 Pa and the annealing temperature is 250 ° C. ± 5 ° C. Here, the value of the back pressure has a width of ± 10%.

本発明の電界効果型トランジスタの製造方法は、前記導電層に接触する金属層を形成する工程を含み、前記導電層および前記金属層からなる前記ソース電極および前記ドレイン電極を形成する構成としてもよい。   The method for producing a field effect transistor of the present invention may include a step of forming a metal layer in contact with the conductive layer, and the source electrode and the drain electrode made of the conductive layer and the metal layer may be formed. .

本発明のIGZO系アモルファス酸化物絶縁膜の製造方法において、前記スパッタ成膜における成膜圧力は、10Pa以下とすることが好ましい。また、前記スパッタ成膜における成膜ガスは、ArとOとを含むものとし、該成膜ガス中のArとOとの流量比はO/Ar≦1/15とすることが好ましい。 In the method for manufacturing an IGZO-based amorphous oxide insulating film of the present invention, it is preferable that the deposition pressure in the sputtering deposition is 10 Pa or less. Further, the film forming gas in the sputtering deposition is intended to include the Ar and O 2, the flow rate ratio between Ar and O 2 of the film forming gas is preferably set to O 2 / Ar ≦ 1/15 .

本発明の電界効果型トランジスタの製造方法によれば、前記基板として、可撓性基板を用いることができる。   According to the method for producing a field effect transistor of the present invention, a flexible substrate can be used as the substrate.

特開2007−109918号公報には、図4(本明細書図7)などにおいて、室温での真空成膜後に半導体膜であったアモルファスIGZO膜に120℃〜250℃のアニール処理(熱処理)を施すと、1桁〜3桁以上低抵抗化することが示されている。通常、スパッタ成膜では、背圧は1×10−6Pa台の真空度で行うことが一般的であり、特開2007−109918号公報では、IGZO系アモルファス酸化物半導体膜をスパッタ成膜後のアニール温度による抵抗値の変化を調べ、高真空条件でのスパッタ成膜において良好な半導体特性を有するIGZO薄膜を得るための成膜条件についての検討を行っている。したがって、特開2007−109918号公報には、低抵抗化してしまったIGZO膜について、電界効果型トランジスタのSD電極や、コンタクト層として用いることについては記載も示唆もされていない。 In Japanese Patent Application Laid-Open No. 2007-109918, in FIG. 4 (FIG. 7 of the present specification) and the like, an annealing process (heat treatment) at 120 ° C. to 250 ° C. is performed on an amorphous IGZO film that was a semiconductor film after vacuum film formation at room temperature. When applied, the resistance is reduced by 1 to 3 digits. Usually, sputter deposition is generally performed at a back pressure of about 1 × 10 −6 Pa, and in Japanese Patent Application Laid-Open No. 2007-109918, an IGZO amorphous oxide semiconductor film is formed after sputtering. The change in the resistance value due to the annealing temperature is examined, and the film formation conditions for obtaining an IGZO thin film having good semiconductor characteristics in the sputter film formation under a high vacuum condition are examined. Therefore, Japanese Patent Application Laid-Open No. 2007-109918 does not describe or suggest the use of the IGZO film whose resistance has been lowered as an SD electrode or a contact layer of a field effect transistor.

更に、特開2007−109918号公報をはじめ、IGZO系酸化物薄膜の電気抵抗値に関する公知文献には、スパッタ成膜時の背圧を変化させるという概念は一切示されていない。従って、IGZO系導電膜を成膜可能な背圧条件とアニール処理温度との組み合わせを好適化して、電界効果型トランジスタのSD電極や、コンタクト層としてIGZO層を適用可能とするという本発明は、上記公知文献から容易に想到しうるものではない。   Furthermore, the concept of changing the back pressure at the time of sputter film formation is not shown at all in publicly known documents concerning the electric resistance value of the IGZO-based oxide thin film, including Japanese Patent Application Laid-Open No. 2007-109918. Therefore, the present invention of optimizing the combination of the back pressure condition capable of forming an IGZO-based conductive film and the annealing temperature, and making it possible to apply the IGZO layer as the SD electrode of the field effect transistor or the contact layer, It is not easily conceivable from the above-mentioned known literature.

本発明のIGZO系電界効果型トランジスタの製造方法は、半導体層上にIGZO系アモルファス酸化物層をスパッタ法により成膜し、その後アニール処理を行って、SD電極の少なくとも半導体層に接触する面側を構成する導電層を形成する工程を有している。かかる方法では、活性層と同じIGZO系酸化物を用いたSD電極又はそのコンタクト層を形成することができるため、SD電極と活性層との間の寄生抵抗が殆ど無く、良好なオーミックコンタクトを形成することができる。従って、本発明によれば、上記寄生抵抗に起因するトランジスタ特性のばらつきの少ない電界効果型トランジスタを製造することができる。   The manufacturing method of the IGZO field effect transistor according to the present invention is a method in which an IGZO amorphous oxide layer is formed on a semiconductor layer by a sputtering method, and then annealed, so that at least the surface side of the SD electrode in contact with the semiconductor layer Forming a conductive layer. In this method, since an SD electrode using the same IGZO-based oxide as the active layer or its contact layer can be formed, there is almost no parasitic resistance between the SD electrode and the active layer, and a good ohmic contact is formed. can do. Therefore, according to the present invention, it is possible to manufacture a field effect transistor with little variation in transistor characteristics due to the parasitic resistance.

また、本発明では、スパッタ成膜における背圧を、1×10−5Pa未満とし、アニール処理におけるアニール温度を100℃以上、300℃以下としている。従って、本発明により成膜されたSD電極又はそのコンタクト層は、成膜後のアニール処理により安定化処理が施されている。従って、本発明によれば、電気的ストレス及び熱に対して安定性の良好なIGZO系電界効果型トランジスタを製造することができる。 In the present invention, the back pressure in the sputter film formation is less than 1 × 10 −5 Pa, and the annealing temperature in the annealing treatment is 100 ° C. or more and 300 ° C. or less. Therefore, the SD electrode formed by the present invention or its contact layer is subjected to stabilization treatment by annealing treatment after the film formation. Therefore, according to the present invention, it is possible to manufacture an IGZO-based field effect transistor having good stability against electrical stress and heat.

スパッタ成膜時に背圧を変化させた時の成膜装置中の水分量と成膜されるIGZO系アモルファス酸化物薄膜中の水分量との関係を模式的に示す図The figure which shows typically the relationship between the moisture content in the film-forming apparatus at the time of changing back pressure at the time of sputtering film-forming, and the moisture content in the IGZO type amorphous oxide thin film formed into a film (a)〜(e)は、本発明に係る一実施形態の電界効果型トランジスタの製造工程を示す断面図(A)-(e) is sectional drawing which shows the manufacturing process of the field effect transistor of one Embodiment which concerns on this invention. 本発明の電界効果型トランジスタの製造方法により製造される、コンタクト層を備えた電界効果型トランジスタの概略構成断面図Schematic configuration cross-sectional view of a field effect transistor having a contact layer manufactured by the method for manufacturing a field effect transistor of the present invention 実施例1において異なる背圧でスパッタ成膜されたIGZO系アモルファス酸化物薄膜の電気抵抗値とアニール処理温度との関係を示す図The figure which shows the relationship between the electrical resistance value of the IGZO type amorphous oxide thin film sputter-deposited by different back pressure in Example 1, and annealing treatment temperature 図4に示されるスパッタ成膜後のIGZO系アモルファス酸化物薄膜表面のOH基のピーク波長付近のIRスペクトルを示す図The figure which shows IR spectrum near the peak wavelength of OH group on the surface of the IGZO amorphous oxide thin film after sputter film formation shown in FIG. 比較例1において異なる酸素流量でスパッタ成膜されたIGZO系アモルファス酸化物薄膜の電気抵抗値とアニール処理温度との関係を示す図The figure which shows the relationship between the electrical resistance value of the IGZO type amorphous oxide thin film sputter-deposited by different oxygen flow volume in the comparative example 1, and annealing treatment temperature 特許文献1の図4FIG. 4 of Patent Document 1

本発明者は、電気的ストレスや熱に対して安定性の良好なIGZO系アモルファス酸化物薄膜を製造する方法について鋭意検討を行った。その結果、成膜装置内の水分量によって成膜されるIGZO系アモルファス酸化物薄膜の電気抵抗値が変化すること、更に、その値は、スパッタ成膜後のアニール処理温度によって変化すること、つまり、成膜装置内の水分量とスパッタ成膜後のアニール処理温度の組み合わせを好適化することにより、導電体領域から絶縁体領域の範囲内の任意の電気抵抗値を有し、且つ、電気的ストレス及び熱に対して安定性の良好なIGZO系アモルファス酸化物薄膜も製造可能であることを見出した。(後記実施例1、図4を参照)。   The inventor has intensively studied a method of manufacturing an IGZO-based amorphous oxide thin film having good stability against electrical stress and heat. As a result, the electrical resistance value of the IGZO-based amorphous oxide thin film formed changes depending on the amount of water in the film forming apparatus, and further, the value changes depending on the annealing temperature after the sputtering film formation. By optimizing the combination of the moisture content in the film forming apparatus and the annealing temperature after the sputter film formation, it has an arbitrary electric resistance value within the range from the conductor region to the insulator region, and is electrically It has been found that an IGZO-based amorphous oxide thin film having good stability against stress and heat can also be produced. (See Example 1 and FIG. 4 below).

本発明では、かかる知見を基に、活性層―SD電極間寄生抵抗に起因するトランジスタ特性のばらつきの少ない、IGZO系電界効果型トランジスタの製造方法を見出した。従って、まず、本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法について詳細を説明する。   In the present invention, based on such knowledge, a method of manufacturing an IGZO-based field effect transistor with less variation in transistor characteristics due to the parasitic resistance between the active layer and the SD electrode has been found. Therefore, first, the details of the manufacturing method of the IGZO amorphous oxide thin film found by the present inventor will be described.

「IGZO系アモルファス酸化物薄膜の製造方法」
スパッタ成膜において、成膜装置内の水含有量(水分圧)は、スパッタ成膜における背圧と相関があることが知られており、背圧が低い、すなわち高真空であるほど水分圧が低くなることが知られている。本発明者は、スパッタ成膜時の背圧を変化させて成膜した電気抵抗値の異なる各IGZO系アモルファス酸化物薄膜についてFT−IR測定による組成分析を実施し、その結果、それぞれの膜において、OH基のピーク面積が異なり、背圧を高くすると、OH基の量が増加すること、つまり、水含有量が増加していることを確認した(後記実施例、図5を参照)。
"Method for manufacturing IGZO amorphous oxide thin film"
In sputter deposition, it is known that the water content (moisture pressure) in the deposition apparatus has a correlation with the back pressure in sputter deposition, and the lower the back pressure, that is, the higher the vacuum, It is known to be lower. The present inventor conducted composition analysis by FT-IR measurement for each IGZO-based amorphous oxide thin film with different electrical resistance values formed by changing the back pressure at the time of sputtering film formation, and as a result, in each film It was confirmed that when the peak area of OH groups was different and the back pressure was increased, the amount of OH groups was increased, that is, the water content was increased (see Examples, FIG. 5 below).

図1は、背圧(成膜装置内の到達真空度)を変化させた時の、成膜装置内の水分量と、成膜されたIGZO系アモルファス酸化物薄膜内の水分量との関係を示すイメージ図である。図示されるように、背圧が高いほど成膜装置内の水分量が多くなる。従って、膜中に取り込まれる水分が多くなり、薄膜の電気抵抗値に影響を及ぼすものと考えられる。   FIG. 1 shows the relationship between the amount of water in the film forming apparatus and the amount of water in the formed IGZO amorphous oxide thin film when the back pressure (the ultimate vacuum in the film forming apparatus) is changed. It is an image figure shown. As shown in the figure, the higher the back pressure, the greater the amount of moisture in the film forming apparatus. Accordingly, it is considered that the amount of moisture taken into the film increases and affects the electric resistance value of the thin film.

図1及び後記実施例図5より、スパッタ成膜直後のIGZO系アモルファス酸化物薄膜中の水分量(OH基量)は、スパッタ成膜時の背圧により変化することが確認できる。そして、図4には、スパッタ成膜時の背圧の違いとその後のアニール温度とにより導電体領域から絶縁体領域までの領域において様々な電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造できることが示されている。   From FIG. 1 and Example 5 described later, it can be confirmed that the amount of water (OH group amount) in the IGZO amorphous oxide thin film immediately after the sputtering film formation varies depending on the back pressure during the sputtering film formation. FIG. 4 shows that an IGZO-based amorphous oxide thin film having various electric resistance values in the region from the conductor region to the insulator region can be manufactured by the difference in the back pressure during the sputtering film formation and the subsequent annealing temperature. It is shown.

成膜装置内の水分量の制御方法は、上記したスパッタ成膜における背圧による制御に限定されるものではなく、例えば、成膜中に水分直接を導入する方法等でも制御することが可能である。「課題を解決するための手段」の項において述べたように、背圧は、成膜ガスを導入する前の成膜装置内の真空度であり、容易に設定変更が可能なファクターであることから、本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法においては、背圧により酸化物薄膜中の水分量を制御することが好ましい。以下、背圧を制御して水分量を制御する方法を例に説明する。   The method for controlling the amount of moisture in the film forming apparatus is not limited to the control by the back pressure in the above-described sputtering film formation, and can be controlled by, for example, a method of directly introducing moisture during film formation. is there. As described in the section “Means for Solving the Problems”, the back pressure is the degree of vacuum in the film forming apparatus before introducing the film forming gas, and is a factor that can be easily changed. Thus, in the method for producing an IGZO amorphous oxide thin film found by the present inventor, it is preferable to control the amount of water in the oxide thin film by back pressure. Hereinafter, a method for controlling the water pressure by controlling the back pressure will be described as an example.

図4には、アニール処理を施していない状態のスパッタ成膜直後のIGZO系アモルファス酸化物薄膜においても、背圧の違いにより異なる電気抵抗値を有するIGZO系アモルファス酸化物薄膜を成膜できることが示されているが、なんらかの安定化処理を施していないスパッタ成膜のみの膜は、素子の駆動等による電気的ストレス信頼性に問題がある。従って本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法では、スパッタ成膜後、安定化処理としてアニール処理を実施する。   FIG. 4 shows that an IGZO amorphous oxide thin film having different electric resistance values can be formed even in an IGZO amorphous oxide thin film immediately after sputter deposition without annealing. However, a film formed only by sputter deposition without any stabilization treatment has a problem in electrical stress reliability due to element driving or the like. Therefore, in the manufacturing method of the IGZO amorphous oxide thin film found by the present inventor, annealing treatment is performed as a stabilization treatment after the sputter film formation.

すなわち、本発明では、スパッタ成膜時に薄膜中に取り込まれる水分量を、成膜装置内の水分量により制御し、その後、その水分量に応じて好適な温度にてアニール処理を施すことにより、導電体から絶縁体の領域で任意の電気抵抗値を有するアモルファス酸化物薄膜を製造する。   That is, in the present invention, the amount of moisture taken into the thin film at the time of sputtering film formation is controlled by the amount of moisture in the film forming apparatus, and then annealed at a suitable temperature according to the amount of moisture, An amorphous oxide thin film having an arbitrary electric resistance value in the region from the conductor to the insulator is manufactured.

上記本発明におけるIGZO系アモルファス酸化物薄膜の製造方法において、水分量とアニール処理の温度の組み合わせのうち、アニール処理の温度を一定とし、水分量を変化させる方が、複数の層を本発明により製造する場合に、同一のアニール処理温度にて実施することができるため好ましい。   In the method for producing an IGZO-based amorphous oxide thin film according to the present invention, among the combinations of the amount of moisture and the temperature of the annealing treatment, the temperature of the annealing treatment is fixed and the amount of moisture is changed according to the present invention. When manufacturing, since it can implement at the same annealing processing temperature, it is preferable.

アニール処理の温度は、アニール処理による安定化効果が得られればよいが、信頼性の高いIGZO系アモルファス酸化物薄膜とするに充分な効果を短時間に得るためには、100℃以上が好ましく、150℃以上がより好ましい。   The temperature of the annealing treatment is not limited as long as the stabilization effect by the annealing treatment can be obtained, but in order to obtain a sufficient effect in a short time for a highly reliable IGZO-based amorphous oxide thin film, 100 ° C. or higher is preferable, 150 degreeC or more is more preferable.

また、上記IGZO系アモルファス酸化物薄膜の製造方法は、樹脂基板等の耐熱性の低い基板に適用可能である。従って、アニール処理の温度も300℃以下の温度であることが好ましい。   Moreover, the manufacturing method of the said IGZO type amorphous oxide thin film is applicable to a board | substrate with low heat resistance, such as a resin substrate. Therefore, it is preferable that the temperature of the annealing process is also 300 ° C. or lower.

アニール処理の方法は特に制限されないが、常圧でのアニールで充分であるため、ホットプレート等での加熱処理が容易な方法である。その他、クリーンオーブンや真空チャンバーを用いてもよい。   The method for the annealing treatment is not particularly limited, but annealing at normal pressure is sufficient, so that the heat treatment using a hot plate or the like is easy. In addition, a clean oven or a vacuum chamber may be used.

上記したように、本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法では、スパッタ法おいては、その背圧を変化させるだけであり、成膜装置内の水分量は、いずれのスパッタ成膜方法を用いても背圧により変化する。従って、本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法において、スパッタ成膜の方法は特に制限されず適用することができる。   As described above, in the method for manufacturing an IGZO-based amorphous oxide thin film found by the present inventor, only the back pressure is changed in the sputtering method. Even if a film forming method is used, it varies depending on the back pressure. Therefore, in the manufacturing method of the IGZO amorphous oxide thin film found by the present inventor, the sputtering film forming method is not particularly limited and can be applied.

スパッタ成膜方法としては、例えば、2極スパッタリング法、3極スパッタリング法、直流スパッタリング法、高周波スパッタリング法(RFスパッタリング法)、ECRスパッタリング法、マグネトロンスパッタリング法、対向ターゲットスパッタリング法、パルススパッタ法、及びイオンビームスパッタリング法等が挙げられる。   Examples of the sputtering film forming method include a bipolar sputtering method, a tripolar sputtering method, a direct current sputtering method, a high frequency sputtering method (RF sputtering method), an ECR sputtering method, a magnetron sputtering method, a counter target sputtering method, a pulse sputtering method, and Examples thereof include an ion beam sputtering method.

また、成膜を行う基板としては特に制限されず、Si基板、ガラス基板、各種フレキシブル基板等、用途に応じて選択すればよい。上記IGZO系アモルファス酸化物薄膜の製造方法は、300℃以下の低温プロセスにより実施することができるので、耐熱性の低い樹脂基板にも好適に適用することができる。従って、上記IGZO系アモルファス酸化物薄膜の製造方法は、フレキシブルディスプレイ等に用いられる薄膜トランジスタ(TFT)の製造にも適用することが可能である。   Moreover, it does not restrict | limit especially as a board | substrate which forms a film, What is necessary is just to select according to uses, such as a Si substrate, a glass substrate, and various flexible substrates. Since the manufacturing method of the said IGZO type amorphous oxide thin film can be implemented by the low temperature process of 300 degrees C or less, it can be applied suitably also to a resin substrate with low heat resistance. Therefore, the manufacturing method of the IGZO amorphous oxide thin film can be applied to the manufacture of a thin film transistor (TFT) used for a flexible display or the like.

フレキシブル基板としては、ポリビニルアルコール系樹脂,ポリカーボネート誘導体(帝人(株):WRF),セルロース誘導体(セルローストリアセテート,セルロースジアセテート),ポリオレフィン系樹脂(日本ゼオン(株):ゼオノア、ゼオネックス),ポリサルホン系樹脂(ポリエーテルサルホン,ポリサルホン),ノルボルネン系樹脂(JSR(株): アートン),ポリエステル系樹脂(PET,PEN,架橋フマル酸ジエステル)ポリイミド系樹脂,ポリアミド系樹脂,ポリアミドイミド系樹脂,ポリアリレート系樹脂,アクリル系樹脂,エポキシ系樹脂,エピスルフィド系樹脂,フッ素系樹脂,シリコーン系樹脂フィルム,ポリベンズアゾ-ル系樹脂,シアネート系樹脂,芳香族エーテル系樹脂(ポリエーテルケトン),マレイミド−オレフィン系樹脂等の樹脂基板、液晶ポリマー基板、
また、これら樹脂基板中に酸化ケイ素粒子,金属ナノ粒子,無機酸化物ナノ粒子,無機窒化物ナノ粒子, 金属系・無機系のナノファイバー又はマイクロファイバー,カーボン繊維,カーボンナノチューブ,ガラスフェレーク,ガラスファイバー,ガラスビーズ,粘土鉱物、雲母派生結晶構造を含んだ複合樹脂基板、
薄いガラスと上記単独有機材料との間に少なくとも1回の接合界面を有する積層プラスチック材料、無機層(ex.SiO2, Al2O3, SiOxNy)と有機層(上記)を交互に積層することで少なくとも1回以上の接合界面を有するバリア性能を有する複合材料、
ステンレス基板、あるいはステンレスと異種金属を積層した金属多層基板、アルミニウム基板、あるいは、表面に酸化処理(例えば、陽極酸化処理)を施すことで、表面の絶縁性を向上してある酸化被膜付きのアルミニウム基板等を挙げることができる。
Flexible substrates include polyvinyl alcohol resins, polycarbonate derivatives (Teijin Limited: WRF), cellulose derivatives (cellulose triacetate, cellulose diacetate), polyolefin resins (Nippon Zeon Co., Ltd .: ZEONOR, ZEONEX), polysulfone resins. (Polyethersulfone, polysulfone), norbornene resin (JSR Corporation: Arton), polyester resin (PET, PEN, cross-linked fumaric acid diester) polyimide resin, polyamide resin, polyamideimide resin, polyarylate resin Resin, acrylic resin, epoxy resin, episulfide resin, fluorine resin, silicone resin film, polybenzazole resin, cyanate resin, aromatic ether resin (polyether ketone), Imide - resin substrate such as olefin resin, liquid crystal polymer substrate,
In these resin substrates, silicon oxide particles, metal nanoparticles, inorganic oxide nanoparticles, inorganic nitride nanoparticles, Metal / inorganic nanofibers or microfibers, carbon fibers, carbon nanotubes, glass ferkes, glass fibers, glass beads, clay minerals, composite resin substrates containing mica-derived crystal structures,
At least once by laminating plastic layers, inorganic layers (ex.SiO2, Al2O3, SiOxNy) and organic layers (above) that have at least one bonding interface between thin glass and the above single organic material. A composite material having the above-mentioned bonding interface and barrier performance,
Stainless steel substrate, metal multilayer substrate in which different metals are laminated with stainless steel, aluminum substrate, or aluminum with an oxide film whose surface insulation is improved by subjecting the surface to oxidation treatment (eg anodizing treatment) A substrate etc. can be mentioned.

IGZO系アモルファス酸化物としては、下記一般式(P1)で表されるInGaZnO(IGZO)等のホモロガス化合物が一例として挙げられる。 Examples of the IGZO-based amorphous oxide include a homologous compound such as InGaZnO 4 (IGZO) represented by the following general formula (P1).

(In2−xGa)O・(ZnO)・・・(P1)
(式中0≦x≦2かつmは自然数)
(In 2-x Ga x) O 3 · (ZnO) m ··· (P1)
(Where 0 ≦ x ≦ 2 and m is a natural number)

電界効果型トランジスタ等に適用する場合、本発明におけるIGZO系アモルファス酸化物薄膜の製造方法は、導電体領域から絶縁体領域の範囲内の任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造することができるので、基板上に、所定の電気抵抗値を有する複数のIGZO系アモルファス酸化物薄膜を、スパッタ成膜において背圧を変化させるだけの簡易な方法で成膜することができ、好ましい。   When applied to a field effect transistor or the like, the method for producing an IGZO amorphous oxide thin film according to the present invention produces an IGZO amorphous oxide thin film having an arbitrary electric resistance value within a range from a conductor region to an insulator region. Therefore, it is possible to form a plurality of IGZO-based amorphous oxide thin films having a predetermined electric resistance value on a substrate by a simple method that only changes the back pressure in sputter deposition. .

例えば、基板上に半導体領域の所定の電気抵抗値を有する第1のIGZO系アモルファス酸化物薄膜を本発明者が見出した製造方法により製造した後、スパッタ成膜における背圧を上げて本発明者が見出した製造方法により、絶縁体領域の所定の電気抵抗値を有する第2のIGZO系アモルファス酸化物薄膜を製造することができる。   For example, after the first IGZO amorphous oxide thin film having a predetermined electric resistance value of the semiconductor region on the substrate is manufactured by the manufacturing method found by the present inventor, the back pressure in the sputter film formation is increased to increase the back pressure. Can produce a second IGZO-based amorphous oxide thin film having a predetermined electrical resistance value in the insulator region.

スパッタ成膜時の背圧は、所望の電気抵抗値が得られれば特に制限されないが、後記実施例1の図4に示されるように、背圧が2×10−3Pa以下であれば、アニール処理の温度を調整することによって、導電体領域から絶縁体領域までの領域の任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造することができる。 The back pressure at the time of sputtering film formation is not particularly limited as long as a desired electric resistance value is obtained, but as shown in FIG. 4 of Example 1 described later, if the back pressure is 2 × 10 −3 Pa or less, By adjusting the temperature of the annealing treatment, an IGZO-based amorphous oxide thin film having an arbitrary electric resistance value in the region from the conductor region to the insulator region can be manufactured.

IGZO系アモルファス酸化物薄膜は、スパッタ成膜において加熱することなく良好な半導体特性を有するものを得ることができる。従って、成膜温度は通常室温とする。ここで、室温で成膜するとは、加熱することなく成膜するとの意であり、例えば、後記実施例1では約25℃にて成膜を実施している。   An IGZO-based amorphous oxide thin film having good semiconductor characteristics can be obtained without heating in sputter deposition. Therefore, the film formation temperature is usually room temperature. Here, film formation at room temperature means that the film is formed without heating. For example, in Example 1 described later, film formation is performed at about 25 ° C.

成膜時の成膜圧力は特に制限されないが、成膜圧力が高すぎると成膜速度が遅くなり生産性が悪くなることから、10Pa以下であることが好ましく、5Pa以下であることがより好ましく、1Pa以下であることが更に好ましい。   The film formation pressure at the time of film formation is not particularly limited. However, if the film formation pressure is too high, the film formation rate becomes slow and the productivity deteriorates, and therefore it is preferably 10 Pa or less, and more preferably 5 Pa or less. More preferably, it is 1 Pa or less.

スパッタ成膜時の成膜ガスは特に制限されないが、ArとOとを含むものが挙げられる。
かかる成膜ガス中のArとOの流量比により、スパッタ成膜される膜の電気抵抗値は変化するので、本発明におけるIGZO系アモルファス酸化物薄膜の製造方法において、背圧に加えてこの流量比も変化させて電気抵抗値を制御してもよいが、酸素分圧を高くすることにより成膜速度が低下する傾向があり、後記比較例1の図6に示されるように、背圧及びアニール処理温度によっては、成膜時の酸素分圧の電気抵抗値への影響はほとんどなくなる場合もある。本発明では、背圧とアニール処理温度を好適化するだけで、導電体領域から絶縁体領域の任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造することができるので、酸素分圧O/Arは1/15以下の一定値とすることが好ましい。
The film formation gas at the time of sputtering film formation is not particularly limited, and examples thereof include those containing Ar and O 2 .
Since the electrical resistance value of the film formed by sputtering changes depending on the flow ratio of Ar and O 2 in the film forming gas, in the method for manufacturing an IGZO amorphous oxide thin film according to the present invention, this is added to the back pressure. Although the electric resistance value may be controlled by changing the flow rate ratio, the film formation rate tends to decrease by increasing the oxygen partial pressure. As shown in FIG. Depending on the annealing temperature, the influence of the oxygen partial pressure during film formation on the electrical resistance value may be almost eliminated. In the present invention, an IGZO amorphous oxide thin film having an arbitrary electrical resistance value from the conductor region to the insulator region can be manufactured only by optimizing the back pressure and the annealing treatment temperature. 2 / Ar is preferably a constant value of 1/15 or less.

後記実施例1では、成膜圧力0.8Pa,投入電力DC50W,Ar:30sccm、O:0.25sccmの条件で、背圧及びアニール処理温度を変化させてIGZO系アモルファス酸化物薄膜を製造した。図4に示されるように、背圧が高い範囲と低い範囲、そしてその中間領域とで、アニール処理温度に対する電気抵抗値(比抵抗値)の変化の仕方が異なる。 In Example 1 described later, an IGZO amorphous oxide thin film was manufactured by changing the back pressure and the annealing temperature under the conditions of a film forming pressure of 0.8 Pa, an input power of DC 50 W, Ar: 30 sccm, and O 2 : 0.25 sccm. . As shown in FIG. 4, the manner in which the electrical resistance value (specific resistance value) changes with respect to the annealing temperature differs between the range where the back pressure is high, the range where it is low, and the intermediate region.

例えば、図4の▲,◇のプロット(背圧6×10−6Pa,1×10−5Pa:背圧の低い領域(高真空))はアニール温度100℃〜300℃の範囲で極小値を有し、その後400℃付近では1×10付近の電気抵抗値まで上昇して、ほぼ一定値を示す傾向がある。ここで、極小値付近の電気抵抗値は導電体領域(電気抵抗値100Ω・cm以下、好ましくは10Ω・cm以下)のものであることから、1×10−5Pa未満の背圧で100℃〜300℃の範囲内の好適な温度でアニール処理をすることにより、導電体領域の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造することができる。 For example, the plots of ▲ and ◇ in FIG. 4 (back pressure 6 × 10 −6 Pa, 1 × 10 −5 Pa: low back pressure region (high vacuum)) are minimum values in the annealing temperature range of 100 ° C. to 300 ° C. After that, in the vicinity of 400 ° C., there is a tendency to increase to an electric resistance value of about 1 × 10 6 and to show a substantially constant value. Here, since the electric resistance value near the minimum value is that of the conductor region (electric resistance value of 100 Ω · cm or less, preferably 10 Ω · cm or less), it is 100 ° C. with a back pressure of less than 1 × 10 −5 Pa. By performing an annealing process at a suitable temperature within a range of ˜300 ° C., an IGZO-based amorphous oxide thin film having an electric resistance value in the conductor region can be manufactured.

更に、極小値付近の温度でのアニール処理は、アニール処理温度の面内均一性が及ぼす電気抵抗値への影響が少なくなるため好ましい。アニール処理温度の面内均一性が及ぼす電気抵抗値への影響が少なければ、アニール処理をホットプレートにより実施する場合など、アニール処理中の薄膜の膜面内に温度分布がある場合であっても、膜面内の電気抵抗値の均一性への影響を小さくすることができる。アニール処理温度は、用いる基板の耐熱温度によって、上限が決まってくるため、基板の耐熱性に応じて、アニール処理温度を決定し、そのアニール処理温度付近に極小値を有するような背圧とすることにより、膜面内の導電性の均一性が高い、信頼性の優れた導電膜を製造することができる。   Further, annealing at a temperature near the minimum value is preferable because the influence of the in-plane uniformity of the annealing temperature on the electrical resistance value is reduced. Even if there is a temperature distribution in the film surface of the thin film during the annealing process, such as when the annealing process is performed with a hot plate, if the effect of the in-plane uniformity of the annealing process temperature on the electrical resistance value is small The influence on the uniformity of the electrical resistance value in the film surface can be reduced. Since the upper limit of the annealing temperature is determined by the heat resistance temperature of the substrate to be used, the annealing temperature is determined according to the heat resistance of the substrate, and the back pressure has a minimum value near the annealing temperature. Thus, a highly reliable conductive film with high uniformity of conductivity within the film surface can be manufactured.

極小値を示すアニール処理温度は、図4に示されるように背圧によって異なると考えられる。従って、極小値を示すアニール処理温度が不明な背圧条件である場合は、背圧を1×10−5Pa未満の所定値としてIGZO系アモルファス酸化物層をスパッタ成膜し、100℃以上、300℃以下の範囲でアニール処理した場合における、IGZO系アモルファス酸化物層の電気抵抗値のアニール処理温度依存性を予め取得し、電気抵抗値の変化率が0となる温度付近(±5℃)でアニール処理を行うことが好ましい。 It is considered that the annealing temperature showing the minimum value varies depending on the back pressure as shown in FIG. Therefore, when the annealing temperature showing the minimum value is an unknown back pressure condition, an IGZO amorphous oxide layer is formed by sputtering with the back pressure set to a predetermined value of less than 1 × 10 −5 Pa, 100 ° C. or more, In the case where annealing is performed in the range of 300 ° C. or lower, the annealing temperature dependency of the electrical resistance value of the IGZO-based amorphous oxide layer is acquired in advance, and around the temperature at which the change rate of the electrical resistance value becomes 0 (± 5 ° C.) It is preferable to perform an annealing process.

それとは逆に、図4の○,●のプロット(背圧5×10−4Pa,2×10−3Pa)はアニール温度100℃〜300℃の範囲で極大値を有しその後400℃付近では1×10−6付近の電気抵抗値まで減少して、ほぼ一定値を示す傾向がある。極大値付近の電気抵抗値は絶縁体領域(電気抵抗値10Ω以上)のものであることから、5×10−4Pa以上の背圧で100℃〜300℃の範囲内の好適な温度でアニール処理をすることにより、絶縁体領域の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造することができる。 On the contrary, the plots of ○ and ● in FIG. 4 (back pressure 5 × 10 −4 Pa, 2 × 10 −3 Pa) have maximum values in the annealing temperature range of 100 ° C. to 300 ° C., and then around 400 ° C. Then, it tends to decrease to an electric resistance value in the vicinity of 1 × 10 −6 and show a substantially constant value. Since the electric resistance value near the maximum value is in the insulator region (electric resistance value of 10 7 Ω or more), a suitable temperature within the range of 100 ° C. to 300 ° C. with a back pressure of 5 × 10 −4 Pa or more. IGZO-based amorphous oxide thin film having the electrical resistance value of the insulator region can be manufactured by performing the annealing process.

極小値と同様、極大値付近の温度でのアニール処理は、アニール処理温度の面内均一性が及ぼす電気抵抗値への影響が少なくなるため好ましい。基板の耐熱性に応じて、アニール処理温度を決定し、そのアニール処理温度付近に極大値を有するような背圧とすることにより、膜面内の絶縁性の均一性が高く、信頼性の優れた絶縁膜を製造することができる。   Similar to the minimum value, annealing treatment at a temperature near the maximum value is preferable because the influence of the in-plane uniformity of the annealing temperature on the electrical resistance value is reduced. By determining the annealing temperature according to the heat resistance of the substrate and setting the back pressure to have a maximum value in the vicinity of the annealing temperature, the uniformity of insulation within the film surface is high and the reliability is excellent. Insulating films can be manufactured.

図4の■,□,◆,△のプロット(背圧1×10−4Pa,6.5×10−5Pa,5×10−5Pa,2×10−5Pa)では、アニール温度を上昇させることで、電気抵抗値が300℃までの領域で連続的に増大している。また、◆のプロットについては、150℃〜250℃のアニール処理温度範囲において、傾きが非常に緩やかになって10〜10Ω・cmの範囲のほぼ一定な値を示す形となっている。 In the plots of ■, □, ◆, and Δ in FIG. 4 (back pressure 1 × 10 −4 Pa, 6.5 × 10 −5 Pa, 5 × 10 −5 Pa, 2 × 10 −5 Pa), By increasing, the electric resistance value continuously increases in the region up to 300 ° C. Further, the plot of ◆ shows a form in which the slope becomes very gentle in the annealing temperature range of 150 ° C. to 250 ° C. and shows a substantially constant value in the range of 10 4 to 10 5 Ω · cm. .

10〜10Ω・cmの電気抵抗値は、一般に良好なON−OFF特性が得られる半導体領域の電気抵抗値10〜10Ω・cmの範囲内の値である。更に、本発明者は電気抵抗値とキャリア密度とは相関があることを確認している。従って、かかる背圧条件及びアニール処理温度範囲とすることにより、膜面内のキャリア密度の均一性が高く、ON−OFF特性の良好な信頼性の優れたIGZO系アモルファス酸化物半導体膜を製造することができる。 The electrical resistance value of 10 4 to 10 5 Ω · cm is a value within the range of electrical resistance values of 10 3 to 10 6 Ω · cm of a semiconductor region in which generally good ON-OFF characteristics are obtained. Furthermore, the present inventor has confirmed that there is a correlation between the electric resistance value and the carrier density. Therefore, by setting the back pressure condition and the annealing temperature range, an IGZO-based amorphous oxide semiconductor film having high uniformity of carrier density in the film surface and good ON-OFF characteristics and excellent reliability is manufactured. be able to.

図4には、背圧1×10−5Pa以上、5×10−4Pa以下、アニール処理温度100℃〜300℃の範囲において、好適な背圧とアニール処理温度との組み合わせを選択することにより、電気抵抗値10〜10Ω・cmの範囲内の良好なON−OFF特性が得られる半導体膜を製造することができることが示されている。 In FIG. 4, a suitable combination of the back pressure and the annealing temperature is selected in the range of the back pressure of 1 × 10 −5 Pa to 5 × 10 −4 Pa and the annealing temperature of 100 ° C. to 300 ° C. Thus, it is shown that a semiconductor film capable of obtaining good ON-OFF characteristics within a range of electric resistance values of 10 3 to 10 6 Ω · cm can be manufactured.

また、背圧5×10−5Paとした場合は、150℃〜250℃のアニール処理温度範囲において、アニール処理温度の面内均一性が及ぼす電気抵抗値への影響が少なく、アニール処理中の薄膜の膜面内の温度分布などによる、膜面内の電気抵抗値の均一性への影響を小さくすることができることも示されている。 Further, when the back pressure is 5 × 10 −5 Pa, in the annealing temperature range of 150 ° C. to 250 ° C., the in-plane uniformity of the annealing temperature has little influence on the electrical resistance value, It is also shown that the influence on the uniformity of the electrical resistance value in the film surface due to the temperature distribution in the film surface of the thin film can be reduced.

更に、図4には、アニール処理温度を400℃以上とすれば、スパッタ成膜時の背圧に関わらず、良好なON−OFF特性が得られる半導体領域の電気抵抗値を有し、膜面内のキャリア密度の均一性が高く、信頼性の優れたIGZO系アモルファス酸化物薄膜を製造できることが示されている。   Furthermore, FIG. 4 shows that when the annealing temperature is set to 400 ° C. or higher, the electrical resistance value of the semiconductor region can be obtained with good ON-OFF characteristics regardless of the back pressure during the sputtering film formation. It is shown that an IGZO-based amorphous oxide thin film having high uniformity of carrier density and excellent reliability can be produced.

以上のように、実施例1では、5種類の背圧にてスパッタ成膜した場合について本発明者が見出した製造方法によりIGZO系アモルファス酸化物膜を製造しており、上述のようなアニール処理温度と薄膜の電気抵抗値との関係を得ることができている。   As described above, in Example 1, the IGZO amorphous oxide film is manufactured by the manufacturing method found by the present inventor when sputtering film formation is performed with five types of back pressure, and the annealing treatment as described above is performed. A relationship between the temperature and the electric resistance value of the thin film can be obtained.

上記した、本発明により半導体膜、絶縁膜、導電膜を製造する際の好適な背圧とアニール処理温度の条件を纏めると、半導体膜は下記式(1)及び(2)を満足する条件で、絶縁膜は下記式(2)及び(3)を満足する条件で、導電膜は下記式(2)及び(4)を満足する条件で製造することが好ましい。また、半導体膜は、更に、下記式(5)を満足する条件で製造することがより好ましい。   Summarizing the above-mentioned conditions of the suitable back pressure and annealing temperature when manufacturing the semiconductor film, insulating film, and conductive film according to the present invention, the semiconductor film satisfies the following expressions (1) and (2). The insulating film is preferably produced under the conditions satisfying the following formulas (2) and (3), and the conductive film is preferably produced under the conditions satisfying the following formulas (2) and (4). Further, it is more preferable that the semiconductor film is manufactured under conditions that satisfy the following formula (5).

図4に示されるように、電気抵抗値10〜10Ω・cmの範囲内の良好なON−OFF特性が得られる半導体膜を、下記式(1)及び(2)、又は、(3)及び(2)を満足する範囲全てにおいて得られるわけではない。図4には、下記式(1)を満足する範囲において背圧が低いほど(高真空に近いほど)、良好なON−OFF特性が得られる半導体膜を製造可能なアニール温度は、下記式(2)を満足する範囲において高くなる傾向が示されている。 As shown in FIG. 4, a semiconductor film capable of obtaining good ON-OFF characteristics within the range of electric resistance values of 10 3 to 10 6 Ω · cm is expressed by the following formulas (1) and (2) or (3 ) And (2) are not necessarily obtained in the entire range. In FIG. 4, the annealing temperature at which a semiconductor film with good ON-OFF characteristics can be manufactured as the back pressure is lower (closer to a higher vacuum) within the range satisfying the following formula (1) is It shows a tendency to increase in the range satisfying 2).

例えば、かかる半導体膜を成膜可能な条件としては、例えば、下記式(6)及び(7)を満足する条件,下記式(8)及び(9)を満足する条件,下記式(10)及び(11)を満足する条件,及び下記式(12)及び(13)を満足する条件が挙げられる(Pは前記背圧、Tは前記アニール処理の温度である。)。下記式(6)〜(13)に示された範囲外であっても、下記式(1)を満足する任意の背圧における(2)式を満足するアニール温度と電気抵抗値との関係を調べ、その結果見出される、背圧とアニール温度との組あわせであれば、良好なON−OFF特性が得られる半導体膜を製造することができる。   For example, the conditions under which such a semiconductor film can be formed include, for example, conditions that satisfy the following formulas (6) and (7), conditions that satisfy the following formulas (8) and (9), formulas (10) and Conditions that satisfy (11) and conditions that satisfy the following expressions (12) and (13) are mentioned (P is the back pressure, and T is the annealing temperature). Even if it is outside the range shown in the following formulas (6) to (13), the relationship between the annealing temperature and the electrical resistance value satisfying the formula (2) at an arbitrary back pressure satisfying the following formula (1) If the combination of the back pressure and the annealing temperature found as a result of the investigation is found, a semiconductor film capable of obtaining good ON-OFF characteristics can be manufactured.

1×10−5≦P(Pa)≦5×10−4 ・・・(1)、
100≦T(℃)≦300 ・・・(2)、
5×10−4≦P(Pa) ・・・(3)、
P(Pa)≦1×10−5 ・・・(4)、
2×10−5≦P(Pa)≦1×10−4 ・・・(5)、
P(Pa)=2×10−5 ・・・(6)、
200≦T(℃)≦300 ・・・(7)、
P(Pa)=5×10−5 ・・・(8)、
120≦T(℃)≦270 ・・・(9)、
P(Pa)=6.5×10−5 ・・・(10)、
100≦T(℃)≦240 ・・・(11)、
P(Pa)=1×10−4 ・・・(12)、
100≦T(℃)≦195 ・・・(13)
1 × 10 −5 ≦ P (Pa) ≦ 5 × 10 −4 (1),
100 ≦ T (° C.) ≦ 300 (2),
5 × 10 −4 ≦ P (Pa) (3),
P (Pa) ≦ 1 × 10 −5 (4),
2 × 10 −5 ≦ P (Pa) ≦ 1 × 10 −4 (5),
P (Pa) = 2 × 10 −5 (6),
200 ≦ T (° C.) ≦ 300 (7),
P (Pa) = 5 × 10 −5 (8),
120 ≦ T (° C.) ≦ 270 (9),
P (Pa) = 6.5 × 10 −5 (10),
100 ≦ T (° C.) ≦ 240 (11),
P (Pa) = 1 × 10 −4 (12),
100 ≦ T (° C.) ≦ 195 (13)

なお、上記式(6),(8),(10),(12)の背圧Pの値は、±10%の幅を有するものとする。   In addition, the value of the back pressure P in the above formulas (6), (8), (10), and (12) is assumed to have a width of ± 10%.

図4の▲,◇のプロット(背圧6.5×10−6Pa,1×10−5Pa)は、通常スパッタ成膜を実施している高真空な状態の背圧であることから、実施例1により、スパッタ成膜時の背圧と、アニール処理温度の組み合わせを好適化することにより、導電体領域から絶縁体領域までの任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造できるとすることができる。 The plots of ▲ and ◇ in FIG. 4 (back pressure 6.5 × 10 −6 Pa, 1 × 10 −5 Pa) are the back pressure in a high vacuum state in which normal sputtering film formation is performed. According to Example 1, an IGZO amorphous oxide thin film having an arbitrary electric resistance value from the conductor region to the insulator region is manufactured by optimizing the combination of the back pressure at the time of sputtering film formation and the annealing temperature. Can be.

更に、通常の高真空による成膜では、アニール処理温度を100℃〜300℃の範囲とすると低抵抗化してしまい、アニール処理は400℃以上の温度で行わなければ良好なON−OFF特性を有する半導体膜を得ることができないことが示されている。このことは比較例1の図6よりも明らかであるが、成膜時の酸素流量を制御し、as-depoの抵抗値を変化させることで、導電膜となる領域を狭くすることは可能である。例えば、比較例1の図6で示すと、成膜時のO流量0.25sccmの場合は、300℃以下の領域であるが、0.33sccm、0.4sccmとすると200℃以上300以下の領域となる。これは、言い換えれば半導体領域として得られる膜のアニール温度領域を広げることが可能となる。 Furthermore, in the normal high-vacuum film formation, if the annealing temperature is in the range of 100 ° C. to 300 ° C., the resistance is lowered, and if the annealing treatment is not performed at a temperature of 400 ° C. or higher, it has good ON-OFF characteristics. It has been shown that a semiconductor film cannot be obtained. This is apparent from FIG. 6 of Comparative Example 1, but it is possible to narrow the region to be a conductive film by controlling the oxygen flow rate during film formation and changing the resistance value of as-depo. is there. For example, as shown in FIG. 6 of Comparative Example 1, when the O 2 flow rate during film formation is 0.25 sccm, it is a region of 300 ° C. or lower, but when 0.33 sccm and 0.4 sccm, it is 200 ° C. or higher and 300 or lower. It becomes an area. In other words, the annealing temperature region of the film obtained as the semiconductor region can be expanded.

このように、スパッタ成膜時の背圧によってアニール処理温度に対する電気抵抗値の変化の仕方が異なることはこれまでに報告された例はなく、本発明によって初めて、良好なON−OFF特性を有するIGZO半導体膜を耐熱温度が300℃以下の樹脂基板等のフレキシブル基板上に成膜することを可能となった。   As described above, there is no example reported so far that the method of changing the electric resistance value with respect to the annealing temperature differs depending on the back pressure at the time of sputtering film formation, and the present invention has a good ON-OFF characteristic for the first time. The IGZO semiconductor film can be formed on a flexible substrate such as a resin substrate having a heat resistant temperature of 300 ° C. or lower.

「背景技術」の項に記載したように、IGZO系TFTは、SD電極と活性層の間の寄生抵抗に起因する特性のばらつきの問題を有しており、SD電極又はそのコンタクト層には、新たな設備投資を必要とせずに容易に形成可能であり、良好で安定したオーミックコンタクトが得られることが必要である。オーミックコンタクトの観点からは、できるだけバンドギャップの少ない物質が好ましい。つまり、同一組成に近い物質により、簡易な方法で電極層又はコンタクト層を製造することができることが好ましい。   As described in the “Background Art” section, the IGZO-based TFT has a problem of variation in characteristics due to the parasitic resistance between the SD electrode and the active layer. It is necessary to be able to form easily without requiring a new capital investment and to obtain a good and stable ohmic contact. From the viewpoint of ohmic contact, a material having as little band gap as possible is preferable. That is, it is preferable that the electrode layer or the contact layer can be manufactured by a simple method using a substance having the same composition.

上記したように、本発明者は、安定性の良好なIGZO系酸化物導電膜を製造可能である背圧とアニール処理温度の条件を見出しており、背圧1×10−5Pa未満、アニール処理温度100℃以上、300℃以下の範囲内であれば、電気的ストレス及び熱に対する安定性の良好なIGZO系導電膜を製造することができるので、半導体装置等の薄膜素子において、他の層のアニール処理条件等にあわせてアニール処理温度を選択し、かかるアニール処理温度において所望の導電性(電気抵抗値)を与える背圧を選択することが可能である。従って、本発明によれば、下地層であるIGZO系アモルファス酸化物半導体層の電気特性に影響を及ぼさずに、寄生抵抗の少ないSD電極又はコンタクト層を形成することができる。 As described above, the present inventor has found the conditions of the back pressure and the annealing temperature that can produce an IGZO-based oxide conductive film with good stability, and the back pressure is less than 1 × 10 −5 Pa, If the processing temperature is in the range of 100 ° C. or more and 300 ° C. or less, an IGZO-based conductive film having good stability against electrical stress and heat can be manufactured. Therefore, in a thin film element such as a semiconductor device, other layers It is possible to select an annealing temperature in accordance with the annealing conditions, and to select a back pressure that gives desired conductivity (electric resistance value) at the annealing temperature. Therefore, according to the present invention, it is possible to form an SD electrode or a contact layer with low parasitic resistance without affecting the electrical characteristics of the IGZO amorphous oxide semiconductor layer that is the underlayer.

「電界効果型トランジスタ(薄膜トランジスタ:TFT)」
上記したように、本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法によれば、スパッタ成膜時の背圧を変化させてスパッタ成膜を行い、その後アニール処理をするだけの簡易な方法により、導電体領域から絶縁体領域の範囲内において信頼性の高いアモルファス酸化物薄膜を製造することができる。かかる製造方法では、アニール処理温度を100℃〜300℃の範囲で、基板の耐熱性や他の層への影響を考慮して、所望の電気抵抗値が得られる背圧とアニール処理温度の組み合わせを選択することができるので、成膜基板として、耐熱温度が300℃以下の樹脂基板を用いることができる。
"Field Effect Transistor (Thin Film Transistor: TFT)"
As described above, according to the method for manufacturing an IGZO-based amorphous oxide thin film found by the present inventor, it is simple to perform sputtering film formation by changing the back pressure during sputtering film formation, and then perform annealing treatment. By the method, a highly reliable amorphous oxide thin film can be manufactured within the range from the conductor region to the insulator region. In such a manufacturing method, the annealing temperature is in the range of 100 ° C. to 300 ° C., taking into account the heat resistance of the substrate and the effect on other layers, and the combination of back pressure and annealing temperature at which a desired electrical resistance value can be obtained. Therefore, a resin substrate having a heat resistant temperature of 300 ° C. or lower can be used as the film formation substrate.

図2(a)〜図2(e)は、本発明に係る一実施形態の電界効果型トランジスタ(TFT)の製造工程図(基板の厚み方向の断面図)である。本実施形態では、ボトムゲート型を例として説明する。視認しやすくするため、構成要素の縮尺は実際のものとは適宜異ならせてある。   FIG. 2A to FIG. 2E are manufacturing process diagrams (cross-sectional views in the thickness direction of the substrate) of the field effect transistor (TFT) of one embodiment according to the present invention. In the present embodiment, a bottom gate type will be described as an example. In order to facilitate visual recognition, the scale of the constituent elements is appropriately changed from the actual one.

図2(d)に示されるように、本実施形態の電界効果型トランジスタ(TFT)2は、基板B上に、IGZO系アモルファス酸化物薄膜1からなる活性層(半導体層)11及びIGZO系アモルファス酸化物導電膜からなる(不可避不純物を含んでもよい)ソース電極22及びドレイン電極23(SD電極22,23)を備えたものである。   As shown in FIG. 2D, the field effect transistor (TFT) 2 of this embodiment includes an active layer (semiconductor layer) 11 composed of an IGZO amorphous oxide thin film 1 and an IGZO amorphous material on a substrate B. A source electrode 22 and a drain electrode 23 (SD electrodes 22, 23) made of an oxide conductive film (which may include inevitable impurities) are provided.

本発明では、IGZO系電界効果型トランジスタの製造方法は、半導体層11上にIGZO系アモルファス酸化物層20をスパッタ成膜により成膜し、その後アニール処理を行って、ソース電極22およびドレイン電極23の少なくとも半導体層11に接触する面側を構成する導電層を形成する工程を含み、スパッタ成膜における背圧を1×10−5Pa未満とし、アニール処理におけるアニール温度Tを100℃以上、300℃以下とすることを特徴としている。 In the present invention, the manufacturing method of the IGZO field effect transistor is such that the IGZO amorphous oxide layer 20 is formed on the semiconductor layer 11 by sputtering, and then annealed to form the source electrode 22 and the drain electrode 23. Including a step of forming a conductive layer that constitutes at least the surface side in contact with the semiconductor layer 11, the back pressure in the sputter film formation is less than 1 × 10 −5 Pa, and the annealing temperature T in the annealing treatment is 100 ° C. or higher and 300 ° C. It is characterized by a temperature of ℃ or less.

図3には、ソース電極22及びドレイン電極23のそれぞれのコンタクト層22C,23CがIGZO系アモルファス酸化物半導体層であり、ソース電極22及びドレイン電極23は、通常用いられる金属電極であるTFT1’の構成を示してある。図3の構成の場合は、半導体層11上にIGZO系アモルファス酸化物層20及びSD電極22,23の金属膜をスパッタ法により成膜し、その後アニール処理を行った後、パターニングを行えばよい。この時、スパッタ成膜における背圧及びアニール処理におけるアニール温度は、図2(d)の構成の時と同様である。
以下に、TFT1の製造方法の詳細について説明する。
In FIG. 3, the contact layers 22C and 23C of the source electrode 22 and the drain electrode 23 are IGZO amorphous oxide semiconductor layers, and the source electrode 22 and the drain electrode 23 of the TFT 1 ′, which is a commonly used metal electrode. The configuration is shown. In the case of the configuration shown in FIG. 3, the IGZO amorphous oxide layer 20 and the metal films of the SD electrodes 22 and 23 are formed on the semiconductor layer 11 by sputtering, followed by annealing, and then patterned. . At this time, the back pressure in the sputter deposition and the annealing temperature in the annealing process are the same as those in the configuration of FIG.
Below, the detail of the manufacturing method of TFT1 is demonstrated.

まず、図2(a)に示すように、基板Bを用意し、nSi等からなるゲート電極21を形成した後、ゲート絶縁膜31を形成する。ゲート絶縁膜31の形成方法は、特に制限されないが、上記本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法において、絶縁膜を形成可能な条件で成膜されたゲート絶縁膜を用いてもよい。基板Bは、上記実施形態で説明したのと同様の基板が使用できる。 First, as shown in FIG. 2A, after preparing the substrate B and forming the gate electrode 21 made of n + Si or the like, the gate insulating film 31 is formed. A method for forming the gate insulating film 31 is not particularly limited, but in the method for manufacturing an IGZO-based amorphous oxide thin film found by the present inventors, a gate insulating film formed under conditions capable of forming an insulating film is used. Also good. As the substrate B, the same substrate as described in the above embodiment can be used.

次いで、図2(b)に示すように、IGZO系アモルファス酸化物薄膜からなる(不可避不純物を含んでもよい)半導体層11(活性層11)を形成する。半導体層11(活性層11)の形成方法は特に制限されないが、プロセスがより容易となるように、ゲート絶縁膜31と同様、上記本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法において、半導体膜を形成可能な条件で成膜することが好ましい。   Next, as shown in FIG. 2B, a semiconductor layer 11 (active layer 11) made of an IGZO-based amorphous oxide thin film (which may include inevitable impurities) is formed. The method for forming the semiconductor layer 11 (active layer 11) is not particularly limited, but in the method for manufacturing an IGZO-based amorphous oxide thin film found by the inventor as in the case of the gate insulating film 31 so that the process becomes easier. It is preferable to form the film under conditions that allow the semiconductor film to be formed.

次に、活性層11上にソース電極22及びドレイン電極23を形成する。ソース電極22及びドレイン電極23は、まず、上記本発明者が見出したIGZO系アモルファス酸化物薄膜の製造方法により、IGZO系アモルファス酸化物導電膜20をベタ成膜した後(図2(c))、パターニングして形成する(図2(d))。   Next, the source electrode 22 and the drain electrode 23 are formed on the active layer 11. The source electrode 22 and the drain electrode 23 are first formed by solid-forming the IGZO amorphous oxide conductive film 20 by the IGZO amorphous oxide thin film manufacturing method found by the inventor (FIG. 2C). Then, patterning is performed (FIG. 2D).

IGZO系アモルファス酸化物導電膜20は、活性層11上に、スパッタ法により成膜された後、アニール処理を施して形成される。スパッタ成膜における背圧及びアニール温度は、背圧1×10−5Pa未満、アニール温度を100℃以上、300℃以下の範囲で、所望の電気抵抗値(導電性)が得られるように、その他の層の耐熱性等を考慮して決定すればよい。 The IGZO-based amorphous oxide conductive film 20 is formed on the active layer 11 by sputtering and then annealed. The back pressure and annealing temperature in the sputter deposition are less than 1 × 10 −5 Pa and the annealing temperature is in the range of 100 ° C. or more and 300 ° C. or less, so that a desired electric resistance value (conductivity) is obtained. It may be determined in consideration of the heat resistance of other layers.

例えば、下地となるIGZO系アモルファス酸化物半導体層の安定化処理を、200℃の加熱処理にて行った場合は、その上部に形成される層のアニール処理温度は200℃以下であることが望ましい。従って、アニール処理温度を200℃以下として、所望の電気抵抗値が得られる背圧を選択することにより、下地層の電気特性へ悪影響を及ぼすことなくIGZO系アモルファス酸化物導電膜20を形成することができる。   For example, when the stabilization treatment of the IGZO-based amorphous oxide semiconductor layer that is the base is performed by heat treatment at 200 ° C., the annealing temperature of the layer formed thereon is desirably 200 ° C. or lower. . Therefore, the annealing temperature is set to 200 ° C. or lower, and the back pressure at which a desired electric resistance value can be obtained is selected to form the IGZO amorphous oxide conductive film 20 without adversely affecting the electrical characteristics of the underlayer. Can do.

このように、本発明により成膜されたSD電極22,23又はそのコンタクト層22C,23Cは、成膜後のアニール処理により安定化処理が施されている。従って、SD電極22,23は、電気的ストレス及び熱に対して安定性の良好なものとなる。   As described above, the SD electrodes 22 and 23 or the contact layers 22C and 23C formed according to the present invention are subjected to the stabilization process by the annealing process after the film formation. Therefore, the SD electrodes 22 and 23 have good stability against electrical stress and heat.

次に、図2(d)に示されるように、IGZO系アモルファス酸化物導電膜20をフォトリソグラフィ等によりパターニングしてSD電極22及び23を形成する。パターニングの方法は常法により実施できるため、詳細の説明及び図面への記載を省略する。   Next, as shown in FIG. 2D, the IGZO amorphous oxide conductive film 20 is patterned by photolithography or the like to form SD electrodes 22 and 23. Since the patterning method can be performed by a conventional method, detailed description and description on the drawings are omitted.

例えば、IGZO系の酸化物導電膜をフォトリソグラフィでパターニングする際には、レジスト塗布後に露光、現像工程を経て、ウエット及びドライエッチングにてパターニングを行う。ウエットエッチングの場合は、酸系(ITOエッチング液やアルミエッチング液)、ドライエッチングはフッ素系ガスを用いて行うことが出来る。   For example, when patterning an IGZO-based oxide conductive film by photolithography, patterning is performed by wet and dry etching after exposure and development processes after resist application. In the case of wet etching, acid-based (ITO etching solution or aluminum etching solution) and dry etching can be performed using a fluorine-based gas.

下層にIGZO系絶縁膜がある場合にはドライエッチングの方が好ましい。ウエットエッチングの場合は下層もエッチングされるため、エッチングレートの制御がドライエッチングより難しい。S/D電極をパターニングする際も同様にドライエッチングの方が制御が容易で有り、好ましい。   Dry etching is preferred when an IGZO insulating film is present in the lower layer. In the case of wet etching, the lower layer is also etched, so that the etching rate is more difficult to control than dry etching. Similarly, when the S / D electrode is patterned, dry etching is preferable because it is easier to control.

最後に、図2(e)に示すように、活性層11、ソース電極22及びドレイン電極23上に保護膜(絶縁膜)32を形成する。
以上の工程により、本実施形態のTFT1が製造される。
Finally, as shown in FIG. 2E, a protective film (insulating film) 32 is formed on the active layer 11, the source electrode 22 and the drain electrode 23.
Through the above steps, the TFT 1 of the present embodiment is manufactured.

本発明のIGZO系電界効果型トランジスタ(TFT)1(1’)の製造方法は、半導体層11上にIGZO系アモルファス酸化物層20をスパッタ成膜により成膜し、その後アニール処理を行って、SD電極22,23の少なくとも半導体層11に接触する面側を構成する導電層を形成する工程を有している。かかる方法では、活性層11と同じIGZO系酸化物を用いたSD電極22,23又はそのコンタクト層22C,23Cを形成することができるため、SD電極22,23と活性層11との間の寄生抵抗を低減させ、良好なオーミックコンタクトを形成することができる。従って、本発明によれば、上記寄生抵抗に起因するトランジスタ特性のばらつきの少ないTFT1(1’)を製造することができる。   In the manufacturing method of the IGZO field effect transistor (TFT) 1 (1 ′) of the present invention, an IGZO amorphous oxide layer 20 is formed on the semiconductor layer 11 by sputtering, and then an annealing process is performed. A step of forming a conductive layer constituting at least a surface side of the SD electrodes 22 and 23 in contact with the semiconductor layer 11 is included. In this method, since the SD electrodes 22 and 23 using the same IGZO-based oxide as the active layer 11 or the contact layers 22C and 23C thereof can be formed, the parasitic between the SD electrodes 22 and 23 and the active layer 11 can be formed. Resistance can be reduced and a good ohmic contact can be formed. Therefore, according to the present invention, it is possible to manufacture a TFT 1 (1 ') with little variation in transistor characteristics due to the parasitic resistance.

また、本発明では、SD電極22,23又はそのコンタクト層22C,23Cの成膜において、スパッタ成膜における背圧を1×10−5Pa未満とし、成膜後100℃以上、300℃以下のアニール処理により安定化処理を施す。従って、本発明によれば、電気的ストレス及び熱に対して安定性の良好なIGZO系TFT1を製造することができる。 In the present invention, when the SD electrodes 22 and 23 or their contact layers 22C and 23C are formed, the back pressure in the sputter film formation is less than 1 × 10 −5 Pa, and is 100 ° C. or more and 300 ° C. or less after the film formation. Stabilization is performed by annealing. Therefore, according to the present invention, it is possible to manufacture the IGZO TFT 1 having good stability against electrical stress and heat.

上記したように、本発明のTFT1の製造方法では、スパッタ成膜時の背圧とその後のアニール処理により良好なオーミックコンタクトを形成することができる。従って、本発明の電界効果型トランジスタの製造方法は、新たな設備投資も不要であり、コスト面においても好ましい。   As described above, in the manufacturing method of the TFT 1 of the present invention, a good ohmic contact can be formed by the back pressure at the time of sputtering film formation and the subsequent annealing treatment. Therefore, the field effect transistor manufacturing method of the present invention does not require new capital investment and is preferable in terms of cost.

上記本発明者らの知見によれば、背圧およびアニール温度の組み合わせを変化させることで、導電体領域から半導体領域の範囲内の任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜も合わせて製造することができるので、基板上に、IGZO系アモルファス酸化物導電膜だけでなく、半導体領域および導電体領域の所定の電気抵抗値を有する複数のIGZO系アモルファス酸化物薄膜を、スパッタ成膜において背圧を変化させるだけの簡易な方法で成膜して電界効果型トランジスタを製造することができ、好ましい。   According to the knowledge of the present inventors, by changing the combination of the back pressure and the annealing temperature, an IGZO amorphous oxide thin film having an arbitrary electric resistance value within the range from the conductor region to the semiconductor region is also combined. Since it can be manufactured, not only the IGZO amorphous oxide conductive film, but also a plurality of IGZO amorphous oxide thin films having predetermined electrical resistance values in the semiconductor region and the conductor region are formed on the substrate by sputtering. A field effect transistor can be manufactured by forming a film by a simple method that only changes the back pressure, which is preferable.

例えば、基板上に絶縁体領域の所定の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を本発明の製造方法により製造した後、スパッタ成膜における背圧を下げて本発明の製造方法により、半導体領域の所定の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造し、その後上記良好なオーミックコンタクトを形成するIGZO系アモルファス酸化物導電膜を成膜することができる。この場合、アニール処理の温度は、全ての層を同じとするか、又は、上層の層のアニール温度の方が、下層の層のアニール温度よりも低い温度となるようにすることが好ましい。   For example, after manufacturing an IGZO-based amorphous oxide thin film having a predetermined electrical resistance value of an insulator region on a substrate by the manufacturing method of the present invention, the back pressure in sputter deposition is lowered and the manufacturing method of the present invention An IGZO amorphous oxide thin film having a predetermined electric resistance value in the region can be manufactured, and then an IGZO amorphous oxide conductive film that forms the good ohmic contact can be formed. In this case, it is preferable that the annealing temperature is the same for all layers, or the annealing temperature for the upper layer is lower than the annealing temperature for the lower layer.

製造プロセスの簡易化の点では、できるだけ多くの層を上記IGZO系アモルファス酸化物薄膜の製造方法により製造することが好ましい。   In terms of simplification of the manufacturing process, it is preferable to manufacture as many layers as possible by the above-described method for manufacturing an IGZO-based amorphous oxide thin film.

上記実施形態では、ボトムゲート型の電界効果型トランジスタについて説明したが、トップゲート型の電界効果型トランジスタにも好適に適用することができる。   Although the bottom gate field effect transistor has been described in the above embodiment, the present invention can also be suitably applied to a top gate field effect transistor.

本発明に係る実施例及び比較例について説明する。
(実施例1)
約1cmの正方形の市販の合成石英基板(1mm厚,T−4040合成石英基板)上に、InGaZnO(at比)多結晶ターゲットを用いて、基板上に膜厚50nmのIGZO膜を成膜した。
Examples and comparative examples according to the present invention will be described.
Example 1
On a commercially available synthetic quartz substrate (1 mm thick, T-4040 synthetic quartz substrate) of about 1 cm 2 , an IGZO film with a film thickness of 50 nm is formed on the substrate using an InGaZnO 4 (at ratio) polycrystalline target. did.

背圧及びアニール処理温度によるIGZO膜の電気抵抗値への影響を調べるために、背圧(成膜前到達真空度)を、それぞれ、6×10−6Pa,1×10−5Pa,2×10−5Pa,5×10−5Pa,6.5×10−5Pa,1×10−4Pa,5×10−4Pa,2×10−3Paとして、それぞれサンプルを用意した。この時、背圧の設定は、スパッタ装置の成膜室を大気解放後に真空排気を開始し、スパッタ装置備え付けイオンゲージにて所望の背圧条件に到達確認後に成膜を開始することで行った。その他の成膜条件は、基板温度Ts=常温、Ar/O混合雰囲気(Ar流量30sccm,O流量0.25sccm)、成膜圧力0.8Pa、基板―ターゲット間距離150mm、ターゲット投入電力DC50W(IGZO)、成膜時間約19分であった。 In order to investigate the influence of the back pressure and the annealing temperature on the electrical resistance value of the IGZO film, the back pressure (the ultimate vacuum before film formation) was 6 × 10 −6 Pa, 1 × 10 −5 Pa, and 2 respectively. Samples were prepared as × 10 −5 Pa, 5 × 10 −5 Pa, 6.5 × 10 −5 Pa, 1 × 10 −4 Pa, 5 × 10 −4 Pa, and 2 × 10 −3 Pa, respectively. At this time, the back pressure was set by starting evacuation after releasing the film formation chamber of the sputtering apparatus to the atmosphere, and starting film formation after confirming that the desired back pressure condition was reached with an ion gauge equipped with the sputtering apparatus. . Other film formation conditions are: substrate temperature Ts = room temperature, Ar / O 2 mixed atmosphere (Ar flow rate 30 sccm, O 2 flow rate 0.25 sccm), film formation pressure 0.8 Pa, substrate-target distance 150 mm, target input power DC 50 W (IGZO), the film formation time was about 19 minutes.

スパッタ成膜後、アニール処理をする前の5種類のサンプルについて膜厚及び組成をXRFにより測定した結果、いずれのサンプルも、In:Ga:Zn=1:0.9:0.7、膜厚約50nmであることを確認した。   As a result of measuring film thickness and composition by XRF for five types of samples after sputtering film formation and before annealing treatment, all samples had In: Ga: Zn = 1: 0.9: 0.7, film thickness. It was confirmed that the thickness was about 50 nm.

次に、上記サンプルに対してホットプレートを用いて、各種アニール処理温度(100℃,150℃,200℃,250℃,300℃,350℃,400℃,450℃,500℃,600℃)にて5分間アニールを施し、ハイレスタ(三菱化学製,MCP−HT450(プローブタイプURS))を用いて電気抵抗値(比抵抗)測定を行った。その結果を図4に示す。   Next, the sample is subjected to various annealing temperatures (100 ° C, 150 ° C, 200 ° C, 250 ° C, 300 ° C, 350 ° C, 400 ° C, 450 ° C, 500 ° C, 600 ° C) using a hot plate. Then, annealing was performed for 5 minutes, and an electric resistance value (specific resistance) was measured using Hiresta (MCP-HT450 (probe type URS) manufactured by Mitsubishi Chemical). The result is shown in FIG.

図4には、例えば、アニール処理温度250℃の場合、電気抵抗値が背圧条件により約9桁変化していることが示されている。図4より、スパッタ成膜時の背圧とアニール処理温度とを好適化することにより、導電体領域〜絶縁体領域において任意の電気抵抗値を有するIGZO系アモルファス酸化物薄膜を製造できることが確認された。   FIG. 4 shows that, for example, when the annealing temperature is 250 ° C., the electrical resistance value changes by about 9 digits depending on the back pressure condition. FIG. 4 confirms that an IGZO-based amorphous oxide thin film having an arbitrary electric resistance value can be manufactured in the conductor region to the insulator region by optimizing the back pressure and the annealing temperature during sputtering film formation. It was.

スパッタ成膜時の背圧が膜特性に与える要因を調べるために、スパッタ成膜後アニール未処理の5種類のサンプル及びリファレンスとして用いた石英基板について表面のFT−IR測定(ThermoFisher製Nicolet4700)をATR法により実施した。その結果を図5に示す。図5に示されるように、いずれのサンプルもOH基の伸縮振動に由来するピーク(2500cm−1〜4000cm−1までの範囲のブロードなピーク)が観測され、背圧が高くなるにつれてそのピーク面積が大きくなることが確認された。 In order to investigate the factors that the back pressure at the time of sputter deposition gives to the film characteristics, surface FT-IR measurement (Nicolet 4700 from ThermoFisher) is performed on five types of samples that have not been annealed after sputter deposition and a quartz substrate used as a reference. Performed by ATR method. The result is shown in FIG. As shown in FIG. 5, one of the samples the peak derived from stretching vibration of OH groups (broad peak ranging 2500cm -1 ~4000cm -1) are observed, the peak area as the back pressure increases Was confirmed to be large.

なお、上記傾向は、ターゲットとして複数のターゲットを用いる共スパッタにおいても同様であることを確認してある。   The above tendency has been confirmed to be the same in co-sputtering using a plurality of targets as targets.

(比較例1)
背圧を1×10−6Paの一定条件とし、成膜ガスの酸素流量を0.25sccm,0.33sccm,0.4sccmと変化させた以外は実施例1と同様としてIGZOアモルファス酸化物薄膜のサンプルを作製し、実施例1と同様のアニール条件でアニールしてそれぞれの電気抵抗値を測定した。その結果を図6に示す。
(Comparative Example 1)
The IGZO amorphous oxide thin film was formed in the same manner as in Example 1 except that the back pressure was set to a constant condition of 1 × 10 −6 Pa and the oxygen flow rate of the deposition gas was changed to 0.25 sccm, 0.33 sccm, and 0.4 sccm. Samples were prepared and annealed under the same annealing conditions as in Example 1, and the respective electrical resistance values were measured. The result is shown in FIG.

図6に示されるように、酸素流量を増加させることにより、スパッタ成膜後のIGZO薄膜の電気抵抗値は高くなっているが、いずれも250℃のアニール処理により極小値となり導電体領域まで低抵抗化していることが確認された。   As shown in FIG. 6, by increasing the oxygen flow rate, the electrical resistance value of the IGZO thin film after sputter deposition is increased, but both are minimized by the annealing process at 250 ° C. and reduced to the conductor region. It was confirmed that it was resisting.

本発明は、液晶ディスプレイや有機ELディスプレイに搭載される電界効果型トランジスタや、X線センサ、アクチュエータの製造に好ましく適用することができる。   The present invention can be preferably applied to the manufacture of field effect transistors, X-ray sensors, and actuators mounted on liquid crystal displays and organic EL displays.

1,1’ IGZO系アモルファス酸化物薄膜(IGZO系アモルファス酸化物薄膜)
2 電界効果型トランジスタ(薄膜トランジスタ:TFT)
11 活性層(半導体層)
21 ゲート電極
22 ソース電極
23 ドレイン電極
22C,23C コンタクト層
31 ゲート絶縁膜
32 保護膜
B 成膜基板
1,1 'IGZO amorphous oxide thin film (IGZO amorphous oxide thin film)
2 Field effect transistor (Thin film transistor: TFT)
11 Active layer (semiconductor layer)
21 gate electrode 22 source electrode 23 drain electrode 22C, 23C contact layer 31 gate insulating film 32 protective film B film formation substrate

Claims (8)

基板上に、IGZO系アモルファス酸化物からなる半導体層、ソース電極、ドレイン電極、ゲート電極およびゲート絶縁膜とを備えてなる電界効果型トランジスタの製造方法であって、
前記半導体層上にIGZO系アモルファス酸化物層をスパッタ成膜により成膜し、その後アニール処理を行って、前記ソース電極および前記ドレイン電極の少なくとも前記半導体層に接触する面側を構成する導電体層を形成する工程を含み、
前記スパッタ成膜における背圧を、1×10−5Pa未満とし、
前記アニール処理におけるアニール温度を100℃以上、300℃以下とすることを特徴とする電界効果型トランジスタの製造方法。
A method of manufacturing a field effect transistor comprising a semiconductor layer made of an IGZO-based amorphous oxide, a source electrode, a drain electrode, a gate electrode, and a gate insulating film on a substrate,
An IGZO-based amorphous oxide layer is formed on the semiconductor layer by sputtering, and then annealed to form a conductor layer that constitutes at least the surface of the source electrode and the drain electrode in contact with the semiconductor layer Including the step of forming
The back pressure in the sputter deposition is less than 1 × 10 −5 Pa,
A method for manufacturing a field effect transistor, characterized in that an annealing temperature in the annealing treatment is set to 100 ° C. or more and 300 ° C. or less.
前記背圧を1×10−5Pa未満の所定値としてIGZO系アモルファス酸化物層をスパッタ成膜し、100℃以上、300℃以下の範囲でアニール処理した場合における、前記IGZO系アモルファス酸化物層の電気抵抗値の前記アニール温度依存性を予め取得しておき、
前記導電体層を形成する工程において、
前記スパッタ成膜における背圧を、前記所定値とし、
前記電気抵抗値の変化率が0となる温度±5℃で、前記アニール処理を行うことを特徴とする請求項1に記載の電界効果型トランジスタの製造方法。
The IGZO amorphous oxide layer when the IGZO amorphous oxide layer is sputter-deposited with the back pressure less than 1 × 10 −5 Pa and annealed in the range of 100 ° C. to 300 ° C. In advance, the annealing temperature dependence of the electrical resistance value of
In the step of forming the conductor layer ,
The back pressure in the sputter deposition is the predetermined value,
2. The method of manufacturing a field effect transistor according to claim 1, wherein the annealing treatment is performed at a temperature of ± 5 ° C. at which the rate of change of the electrical resistance value becomes zero.
前記背圧を1×10−5Paとし、
前記アニール温度を150℃±5℃とすることを特徴とする請求項1に記載の電界効果型トランジスタの製造方法。
The back pressure is 1 × 10 −5 Pa,
2. The method of manufacturing a field effect transistor according to claim 1, wherein the annealing temperature is set to 150 ° C. ± 5 ° C.
前記背圧を6×10−6Paとし、
前記アニール温度を250℃±5℃とすることを特徴とする請求項1に記載の電界効果型トランジスタの製造方法。
The back pressure is 6 × 10 −6 Pa,
2. The method of manufacturing a field effect transistor according to claim 1, wherein the annealing temperature is set to 250 ° C. ± 5 ° C.
前記導電体層に接触する金属層を形成する工程を含み、前記導電体層および前記金属層からなる前記ソース電極および前記ドレイン電極を形成することを特徴とする請求項1〜4のいずれかに電界効果型トランジスタの製造方法。 5. The method according to claim 1, further comprising forming a metal layer in contact with the conductor layer , wherein the source electrode and the drain electrode made of the conductor layer and the metal layer are formed. A method of manufacturing a field effect transistor. 前記スパッタ成膜における成膜圧力を、10Pa以下とすることを特徴とする請求項1〜5のいずれかに記載の電界効果型トランジスタの製造方法。   6. The method of manufacturing a field effect transistor according to claim 1, wherein a film forming pressure in the sputter film forming is set to 10 Pa or less. 前記スパッタ成膜における成膜ガスを、ArとOとを含むものとし、
該成膜ガス中のArとOとの流量比をO/Ar≦1/15とすることを特徴とする請求項1〜6のいずれかに記載の電界効果型トランジスタの製造方法。
A film forming gas in the sputter film forming includes Ar and O 2 .
Method for producing a field effect transistor according to any one of claims 1 to 6, characterized in that the flow rate ratio between Ar and O 2 of the film forming gas and O 2 / Ar ≦ 1/15 .
前記基板として、可撓性基板を用いることを特徴とする請求項1〜7のいずれかに記載の電界効果型トランジスタの製造方法。   The method for manufacturing a field effect transistor according to claim 1, wherein a flexible substrate is used as the substrate.
JP2010046313A 2010-03-03 2010-03-03 Method for manufacturing field effect transistor Active JP5520084B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010046313A JP5520084B2 (en) 2010-03-03 2010-03-03 Method for manufacturing field effect transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010046313A JP5520084B2 (en) 2010-03-03 2010-03-03 Method for manufacturing field effect transistor

Publications (2)

Publication Number Publication Date
JP2011181801A JP2011181801A (en) 2011-09-15
JP5520084B2 true JP5520084B2 (en) 2014-06-11

Family

ID=44692988

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010046313A Active JP5520084B2 (en) 2010-03-03 2010-03-03 Method for manufacturing field effect transistor

Country Status (1)

Country Link
JP (1) JP5520084B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109314133A (en) * 2016-06-30 2019-02-05 英特尔公司 Integrated circuit die with rear road transistor

Families Citing this family (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6017239B2 (en) * 2011-09-23 2016-10-26 Ntn株式会社 Solid lubricated rolling bearing
KR101506303B1 (en) 2011-09-29 2015-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and method for manufacturing the same
US9287405B2 (en) 2011-10-13 2016-03-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor
KR20130043063A (en) 2011-10-19 2013-04-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and manufacturing method thereof
KR101976212B1 (en) 2011-10-24 2019-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and method for manufacturing the same
JP6226518B2 (en) 2011-10-24 2017-11-08 株式会社半導体エネルギー研究所 Semiconductor device
KR102067051B1 (en) 2011-10-24 2020-01-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and method for manufacturing the same
US9082861B2 (en) 2011-11-11 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Transistor with oxide semiconductor channel having protective layer
US8962386B2 (en) 2011-11-25 2015-02-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8951899B2 (en) 2011-11-25 2015-02-10 Semiconductor Energy Laboratory Method for manufacturing semiconductor device
US8772094B2 (en) 2011-11-25 2014-07-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR102072244B1 (en) 2011-11-30 2020-01-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and method for manufacturing the same
JP6050662B2 (en) 2011-12-02 2016-12-21 株式会社半導体エネルギー研究所 Semiconductor device and manufacturing method of semiconductor device
WO2013089115A1 (en) 2011-12-15 2013-06-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2013149953A (en) 2011-12-20 2013-08-01 Semiconductor Energy Lab Co Ltd Semiconductor device and method for manufacturing semiconductor device
US9006733B2 (en) 2012-01-26 2015-04-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing thereof
KR102108248B1 (en) 2012-03-14 2020-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Oxide semiconductor film, transistor, and semiconductor device
JP2013236068A (en) 2012-04-12 2013-11-21 Semiconductor Energy Lab Co Ltd Semiconductor device and manufacturing method therefor
US9006024B2 (en) 2012-04-25 2015-04-14 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP6100071B2 (en) 2012-04-30 2017-03-22 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device
JP6208469B2 (en) 2012-05-31 2017-10-04 株式会社半導体エネルギー研究所 Semiconductor device
JP6204145B2 (en) 2012-10-23 2017-09-27 株式会社半導体エネルギー研究所 Semiconductor device
WO2014065343A1 (en) 2012-10-24 2014-05-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6220641B2 (en) 2012-11-15 2017-10-25 株式会社半導体エネルギー研究所 Semiconductor device
TWI605593B (en) 2012-11-15 2017-11-11 半導體能源研究所股份有限公司 Semiconductor device
US9882058B2 (en) 2013-05-03 2018-01-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP6410496B2 (en) 2013-07-31 2018-10-24 株式会社半導体エネルギー研究所 Multi-gate transistor
US9859439B2 (en) 2013-09-18 2018-01-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9590111B2 (en) 2013-11-06 2017-03-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
EP3087558A4 (en) * 2013-12-26 2017-06-21 Intel Corporation Method and apparatus for flexible electronic communicating device
CN106409919A (en) 2015-07-30 2017-02-15 株式会社半导体能源研究所 Semiconductor device and display device including the semiconductor device

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4620046B2 (en) * 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 Thin film transistor and manufacturing method thereof
JP5105044B2 (en) * 2006-05-09 2012-12-19 株式会社ブリヂストン Oxide transistor and manufacturing method thereof
JP2009099847A (en) * 2007-10-18 2009-05-07 Canon Inc Thin-film transistor, its manufacturing method, and display device
CN103258857B (en) * 2007-12-13 2016-05-11 出光兴产株式会社 Field-effect transistor using oxide semiconductor and method for manufacturing same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109314133A (en) * 2016-06-30 2019-02-05 英特尔公司 Integrated circuit die with rear road transistor

Also Published As

Publication number Publication date
JP2011181801A (en) 2011-09-15

Similar Documents

Publication Publication Date Title
JP5520084B2 (en) Method for manufacturing field effect transistor
KR101549797B1 (en) Method for producing field effect transistor, field effect transistor, display device, image sensor, and x-ray sensor
JP5328414B2 (en) Top gate type field effect transistor, method of manufacturing the same, and display device including the same
JP5615744B2 (en) FIELD EFFECT TRANSISTOR, DISPLAY DEVICE, SENSOR, AND METHOD FOR MANUFACTURING FIELD EFFECT TRANSISTOR
JP5525380B2 (en) Method for manufacturing oxide semiconductor thin film and method for manufacturing thin film transistor
JP5647860B2 (en) Thin film transistor and manufacturing method thereof
JP2011124360A (en) Thin-film transistor and method for manufacturing the same, and device including the same
JP5560064B2 (en) IGZO amorphous oxide thin film manufacturing method and field effect transistor manufacturing method using the same
KR101132989B1 (en) Method for producing thin film transistor and method for producing electronic optical device
JP2013239521A (en) Field effect transistor manufacturing method
JP2012028481A (en) Field-effect transistor and manufacturing method of the same
JP5701539B2 (en) Oxide semiconductor thin film and method for manufacturing the same, thin film transistor, and device including thin film transistor
JP5483704B2 (en) IGZO amorphous oxide semiconductor film manufacturing method and field effect transistor manufacturing method using the same
JP2012049208A (en) Oxide semiconductor thin film, thin film transistor, and device having thin film transistor
TWI518791B (en) Method for producing oxide semiconductor thin film,and oxide semiconductor from the said method,thin film transistor and device with thin film transistor produced
JP5357808B2 (en) IGZO amorphous oxide insulating film manufacturing method and field effect transistor manufacturing method using the same
JP5657434B2 (en) Method for manufacturing oxide semiconductor thin film, field effect transistor, display device, and sensor
TW201207953A (en) Method for producing field-effect transistor, method for producing display device, method for producing X-ray imaging device, and method for producing optical sensor
TWI689622B (en) Method of producing metal oxide film, metal oxide film, thin-film transistor, method of producing thin-film transistor, electronic device and ultra-violet light irradiation apparatus
TW202124741A (en) Oxide semiconductor thin film, thin film transistor, and sputtering target
WO2016035503A1 (en) Thin film transistor

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120702

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131118

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131224

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140221

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140401

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140404

R150 Certificate of patent or registration of utility model

Ref document number: 5520084

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250