JP5481221B2 - 固体撮像装置及びad変換方法 - Google Patents
固体撮像装置及びad変換方法 Download PDFInfo
- Publication number
- JP5481221B2 JP5481221B2 JP2010025396A JP2010025396A JP5481221B2 JP 5481221 B2 JP5481221 B2 JP 5481221B2 JP 2010025396 A JP2010025396 A JP 2010025396A JP 2010025396 A JP2010025396 A JP 2010025396A JP 5481221 B2 JP5481221 B2 JP 5481221B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- transfer
- bit
- unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000003384 imaging method Methods 0.000 title claims description 75
- 238000006243 chemical reaction Methods 0.000 title claims description 35
- 238000000034 method Methods 0.000 title claims description 11
- 238000012546 transfer Methods 0.000 claims description 85
- 230000001629 suppression Effects 0.000 claims description 15
- 239000011159 matrix material Substances 0.000 claims description 6
- 230000015654 memory Effects 0.000 description 15
- 238000010586 diagram Methods 0.000 description 12
- 238000005070 sampling Methods 0.000 description 6
- 230000000875 corresponding effect Effects 0.000 description 5
- 238000012986 modification Methods 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 4
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 230000002596 correlated effect Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000013256 coordination polymer Substances 0.000 description 1
- 238000013481 data capture Methods 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/77—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
- H04N25/772—Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/60—Noise processing, e.g. detecting, correcting, reducing or removing noise
- H04N25/616—Noise processing, e.g. detecting, correcting, reducing or removing noise involving a correlated sampling function, e.g. correlated double sampling [CDS] or triple sampling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/71—Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
- H04N25/75—Circuitry for providing, modifying or processing image signals from the pixel array
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N25/00—Circuitry of solid-state image sensors [SSIS]; Control thereof
- H04N25/70—SSIS architectures; Circuits associated therewith
- H04N25/76—Addressed sensors, e.g. MOS or CMOS sensors
- H04N25/78—Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Description
図1は、本発明の第1の実施形態に係る固体撮像装置の一例を示すブロック回路図である。
このため、本実施形態の固体撮像装置によれば、チップ面積を縮小できる上、信号データの高速転送を実現でき、外部へ出力する信号データの劣化も低減することができる。
図5は、本発明の第2の実施形態に係る固体撮像装置の一例を示すブロック回路図である。
図6は、本発明の第2の実施形態に係る固体撮像装置の変形例を模式的に示すブロック回路図である。
2 垂直信号線
4−1 リセット信号メモリ
4−2 画素信号メモリ
5 比較器
8 転送用DFF
9 参照信号生成部
10 撮像部
11 行走査回路
12 カウンタ用DFF
13 比較器
17 データ選択スイッチ部
18 タイミング制御部
20 カウンタ
31 ラッチ回路
33a、33b ADC
35a、35b 転送部
39a、39b ビット間スキュー抑止ラッチ部
41 第1のラッチ回路
42a、42b チャネル間スキュー抑止ラッチ部
43 第2のラッチ回路
45 インバータ
47 第1のインバータ
49 NOR回路
51 第2のインバータ
Claims (5)
- 光を信号電圧に変換する画素回路を有する画素が行列状に配置された撮像部と、
前記画素の列ごとに設けられ、対応する列に配置された前記画素から読み出された前記信号電圧をnビット(nは正の整数)のデジタル値に変換するAD変換部とを備え、
前記AD変換部は、
前記信号電圧と参照信号とを比較して比較結果信号を出力する比較器と、
前記比較結果信号の信号レベルにより動作が制御されるnビット分の第1のDFFで構成されたカウンタ回路と、前記カウンタ回路のカウント値を一旦保持してから出力するnビット分の第2のDFFで構成された転送回路とを有するカウンタ部とを有し、
複数列に設けられた前記第2のDFF同士が直列に接続されることで転送部が形成され、前記転送部は前記nビットのデジタル値に変換された前記信号電圧を出力し、
前記転送部は、各列に配置され、互いに同じビットを転送する前記第2のDFF同士が直列に接続されてなる回路がnビット分(nは2以上の整数)並列に配置されることで構成されており、
前記転送部を構成する前記第2のDFFのうち、最終列の前記第2のDFFの出力部のそれぞれに接続され、互いに同じパルスによって出力タイミングが揃えられたnビット分のラッチ回路をさらに備えている固体撮像装置。 - 光を信号電圧に変換する画素回路を有する画素が行列状に配置された撮像部と、
前記画素の列ごとに設けられ、対応する列に配置された前記画素から読み出された前記信号電圧をnビット(nは正の整数)のデジタル値に変換するAD変換部とを備え、
前記AD変換部は、
前記信号電圧と参照信号とを比較して比較結果信号を出力する比較器と、
前記比較結果信号の信号レベルにより動作が制御されるnビット分の第1のDFFで構成されたカウンタ回路と、前記カウンタ回路のカウント値を一旦保持してから出力するnビット分の第2のDFFで構成された転送回路とを有するカウンタ部とを有し、
複数列に設けられた前記第2のDFF同士が直列に接続されることで転送部が形成され、前記転送部は前記nビットのデジタル値に変換された前記信号電圧を出力し、
前記AD変換部は複数の異なる領域に分けて配置され、
前記画素から読み出された前記信号電圧は前記画素の列ごとに複数領域に配置された前記AD変換部に振り分けられ、
複数領域に配置された前記転送部は、互いに同じビットを転送する複数列の前記第2のDFFが直列に接続されてなる回路がnビット分(nは2以上の整数)並列に配置されることで構成されており、
前記各転送部を構成する前記第2のDFFのうち、最終列の前記第2のDFFの出力部のそれぞれに接続され、出力タイミングが揃えられたnビット分のラッチ回路を有するビット間スキュー抑止ラッチ部と、
複数の前記ビット間スキュー抑止ラッチ部の出力をそれぞれ受け、出力タイミングが互いに揃えられた複数のチャネル間スキュー抑止ラッチ部とをさらに備えている固体撮像装置。 - 請求項1または2に記載の固体撮像装置において、
前記カウンタ回路はアップカウント動作とダウンカウント動作とを行うことができ、
前記カウンタ回路は、前記画素から読み出された信号電圧を表す前記比較結果信号をアップカウントした後に、リセット状態の前記画素から読み出されたリセットレベルを表す前記比較結果信号をダウンカウントすることにより、ノイズ成分が除去された前記信号電圧を表すカウント値を出力する固体撮像装置。 - 請求項1〜3のうちいずれか1項に記載の固体撮像装置において、
前記カウンタ回路は、リセット回路を介さずにリセット信号を受けることで全ビットのリセット動作を行うことができる固体撮像装置。 - 画素が行列状に配置された撮像部と、前記画素の列ごとに設けられ、比較器と、第1のDFFで構成されたカウンタ回路、及び前記カウンタ回路の出力を受ける第2のDFFで構成された転送回路とを含むカウンタ部とを有するカラムAD変換部とを備え、複数列に設けられた前記第2のDFF同士が互いに直列に接続された転送部を構成する固体撮像装置におけるAD変換方法であって、
前記比較器が、前記画素から読み出された信号電圧と、参照信号とを比較するステップ(a)と、
前記カウンタ回路がクロック信号をカウントし、前記ステップ(a)で前記信号電圧が前記参照信号のレベルと等しくなった時点でカウントを停止するステップ(b)と、
前記ステップ(b)の後に、前記転送回路が前記カウンタ回路から出力されたカウント値を受け、デジタル変換された前記信号電圧として前記カウント値を保持するステップ(c)と、
前記転送回路に保持された前記信号電圧を前記転送部を介して水平方向に転送するステップ(d)とを備え、
前記カラムAD変換部ではnビット(nは2以上の整数)のAD変換が行われ、
前記固体撮像装置は、最終列のnビット分の前記第2のDFFの出力部のそれぞれに接続され、出力タイミングが互いに揃えられたnビット分のラッチ回路をさらに備えており、
前記ステップ(d)で前記転送部から転送された信号電圧を前記ラッチ回路が受け、同一パルスによって前記ラッチ回路からnビットの信号電圧が同時に出力されるステップ(e)をさらに備えているAD変換方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010025396A JP5481221B2 (ja) | 2010-02-08 | 2010-02-08 | 固体撮像装置及びad変換方法 |
CN201080063283.4A CN102754429B (zh) | 2010-02-08 | 2010-08-05 | 固体摄像装置和ad转换方法 |
PCT/JP2010/004927 WO2011096026A1 (ja) | 2010-02-08 | 2010-08-05 | 固体撮像装置及びad変換方法 |
US13/562,062 US8692177B2 (en) | 2010-02-08 | 2012-07-30 | Solid-state imaging device including analog-to-digital converter and analog-to-digital conversion method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010025396A JP5481221B2 (ja) | 2010-02-08 | 2010-02-08 | 固体撮像装置及びad変換方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011166350A JP2011166350A (ja) | 2011-08-25 |
JP5481221B2 true JP5481221B2 (ja) | 2014-04-23 |
Family
ID=44355055
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010025396A Active JP5481221B2 (ja) | 2010-02-08 | 2010-02-08 | 固体撮像装置及びad変換方法 |
Country Status (4)
Country | Link |
---|---|
US (1) | US8692177B2 (ja) |
JP (1) | JP5481221B2 (ja) |
CN (1) | CN102754429B (ja) |
WO (1) | WO2011096026A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11146749B2 (en) | 2018-03-07 | 2021-10-12 | Samsung Electronics Co., Ltd. | Image sensor, electronic system including the same, and method of operating the same |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5980080B2 (ja) * | 2012-10-02 | 2016-08-31 | キヤノン株式会社 | 光電変換装置、撮像システム、光電変換装置の検査方法および撮像システムの製造方法 |
US9813652B2 (en) * | 2013-08-29 | 2017-11-07 | Sony Corporation | CMOS image sensor and imaging method implementing correlated double sampling and compression |
US10547803B2 (en) * | 2016-09-30 | 2020-01-28 | Canon Kabushiki Kaisha | Imaging apparatuses, systems, and moving imaging objects |
JP6735515B2 (ja) * | 2017-03-29 | 2020-08-05 | パナソニックIpマネジメント株式会社 | 固体撮像装置 |
CN111434107B (zh) * | 2017-11-29 | 2023-02-07 | 新唐科技日本株式会社 | 固体摄像装置 |
US11102437B2 (en) | 2018-11-20 | 2021-08-24 | Samsung Electronics Co., Ltd. | Memory circuit and semiconductor device |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5877715A (en) * | 1997-06-12 | 1999-03-02 | International Business Machines Corporation | Correlated double sampling with up/down counter |
US7129883B2 (en) | 2004-02-23 | 2006-10-31 | Sony Corporation | Method and apparatus for AD conversion, semiconductor device for detecting distribution of physical quantity, and electronic apparatus |
JP4470700B2 (ja) | 2004-02-23 | 2010-06-02 | ソニー株式会社 | Ad変換方法およびad変換装置並びに物理量分布検知の半導体装置および電子機器 |
JP4289206B2 (ja) * | 2004-04-26 | 2009-07-01 | ソニー株式会社 | カウンタ回路 |
EP1655840B1 (en) | 2004-11-08 | 2009-03-25 | Sony Corporation | Analog-to-digital conversion method, analog-to-digital converter, semiconductor device for detecting distribution of physical quantity, and electronic apparatus |
KR100830582B1 (ko) * | 2006-11-13 | 2008-05-22 | 삼성전자주식회사 | 디지털 더블 샘플링 방법 및 그것을 수행하는 씨모스이미지 센서 그리고 그것을 포함하는 디지털 카메라 |
JP4893320B2 (ja) * | 2007-01-12 | 2012-03-07 | ソニー株式会社 | 固体撮像装置、撮像装置 |
JP2009159331A (ja) * | 2007-12-26 | 2009-07-16 | Panasonic Corp | 固体撮像装置、その駆動方法およびカメラ |
JP2010103913A (ja) * | 2008-10-27 | 2010-05-06 | Toshiba Corp | A/d変換器、及びそれを備えた固体撮像装置 |
KR101621244B1 (ko) * | 2009-02-13 | 2016-05-16 | 삼성전자주식회사 | 카운터 회로, 이를 포함하는 장치 및 카운팅 방법 |
JP5254140B2 (ja) * | 2009-07-14 | 2013-08-07 | 株式会社東芝 | A/d変換器及びそれを備えた固体撮像装置 |
JP5507309B2 (ja) * | 2010-03-30 | 2014-05-28 | 本田技研工業株式会社 | 信号処理方法及び固体撮像装置 |
-
2010
- 2010-02-08 JP JP2010025396A patent/JP5481221B2/ja active Active
- 2010-08-05 WO PCT/JP2010/004927 patent/WO2011096026A1/ja active Application Filing
- 2010-08-05 CN CN201080063283.4A patent/CN102754429B/zh not_active Expired - Fee Related
-
2012
- 2012-07-30 US US13/562,062 patent/US8692177B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11146749B2 (en) | 2018-03-07 | 2021-10-12 | Samsung Electronics Co., Ltd. | Image sensor, electronic system including the same, and method of operating the same |
Also Published As
Publication number | Publication date |
---|---|
US8692177B2 (en) | 2014-04-08 |
CN102754429B (zh) | 2015-04-22 |
US20120292485A1 (en) | 2012-11-22 |
CN102754429A (zh) | 2012-10-24 |
WO2011096026A1 (ja) | 2011-08-11 |
JP2011166350A (ja) | 2011-08-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5481221B2 (ja) | 固体撮像装置及びad変換方法 | |
EP1742369B1 (en) | Analog-to-digital converter for an active pixel sensor | |
JP5605377B2 (ja) | Ad変換方法およびad変換装置 | |
JP4655500B2 (ja) | Ad変換装置並びに物理量分布検知の半導体装置および電子機器 | |
EP1655840B1 (en) | Analog-to-digital conversion method, analog-to-digital converter, semiconductor device for detecting distribution of physical quantity, and electronic apparatus | |
JP4289206B2 (ja) | カウンタ回路 | |
US8072522B2 (en) | Solid-state imaging device, imaging apparatus, and electronic apparatus | |
JP2005323331A (ja) | Ad変換方法およびad変換装置並びに物理量分布検知の半導体装置および電子機器 | |
JP4743227B2 (ja) | Ad変換方法およびad変換装置、並びに物理量分布検知の半導体装置および電子機器 | |
JP4952498B2 (ja) | データ処理装置、固体撮像装置、撮像装置、電子機器 | |
JP2010103913A (ja) | A/d変換器、及びそれを備えた固体撮像装置 | |
JP6053398B2 (ja) | 撮像装置の駆動方法、撮像システムの駆動方法、撮像装置、撮像システム | |
KR101211082B1 (ko) | 컬럼 고정 패턴 노이즈를 제거하기 위한 adc 및 이를 포함하는 cmos 이미지 센서 | |
JP2010004439A (ja) | 固体撮像装置 | |
JP2013102381A (ja) | Ad変換回路および撮像装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120709 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20120718 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130827 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131021 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140128 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140217 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5481221 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |