JP5477456B2 - 周辺機器、及び、ホスト機器と周辺機器の接続方法 - Google Patents

周辺機器、及び、ホスト機器と周辺機器の接続方法 Download PDF

Info

Publication number
JP5477456B2
JP5477456B2 JP2012265089A JP2012265089A JP5477456B2 JP 5477456 B2 JP5477456 B2 JP 5477456B2 JP 2012265089 A JP2012265089 A JP 2012265089A JP 2012265089 A JP2012265089 A JP 2012265089A JP 5477456 B2 JP5477456 B2 JP 5477456B2
Authority
JP
Japan
Prior art keywords
usb
peripheral device
interface
connection
type
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2012265089A
Other languages
English (en)
Other versions
JP2013047994A (ja
JP2013047994A5 (ja
Inventor
俊 石井
司 伊藤
賢治 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Buffalo Inc
Original Assignee
Buffalo Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Buffalo Inc filed Critical Buffalo Inc
Priority to JP2012265089A priority Critical patent/JP5477456B2/ja
Publication of JP2013047994A publication Critical patent/JP2013047994A/ja
Publication of JP2013047994A5 publication Critical patent/JP2013047994A5/ja
Application granted granted Critical
Publication of JP5477456B2 publication Critical patent/JP5477456B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Description

本発明は、ホスト機器に接続される周辺機器、及び、ホスト機器と周辺機器の接続方法に関する。
パーソナルコンピュータ等のホスト機器と外部記憶装置等の周辺機器は、種々のインターフェースを介して接続されデータ通信が行われる。このようなインターフェースとして、例えばUSBインターフェースが知られている(例えば、特許文献1)。USBインターフェースとして、USB2.0に準拠したインターフェース(単に、「USB2.0インターフェース」とも呼ぶ。)に加え、近年、USB3.0に準拠したインターフェース(以下、「USB3.0インターフェース」とも呼ぶ。)が普及しつつある。
USB2.0とUSB3.0では、通信モード(半二重方式、全二重方式)や信号線の本数等のデータ通信に関する仕様が異なる。このため、USB2.0インターフェースのデータ伝送速度は最大で480Mbpsであるのに対し、USB3.0インターフェースのデータ伝送速度は最大で5Gbpsである。このように、USB3.0インターフェースはUSB2.0インターフェースに比べ高速にデータ通信を行うことができる。一方、USB3.0インターフェースは、ポートの物理的使用は下位互換性を有する。すなわち、USB3.0に準拠した凸型のUSBコネクタ(以下、「USB3.0コネクタ」)に加え、USB2.0に準拠した凸型のUSBコネクタ(以下、「USB2.0コネクタ」とも言う。)も、USB3.0に準拠したUSBポート(以下、「USB3.0ポート」とも言う。)に接続することができる(例えば、非特許文献1、2)。
特開2003−131956号公報
"Universal Serial Bus"、[Online]、[検索日:平成22年4月13日]、インターネット<URL:http://ja.wikipedia.org/wiki/USB> "知っておきたいUSB3.0のまとめ"、[Online]、[検索日:平成22年4月13日]、インターネット<URL:http://monoist.atmarkit.co.jp/feledev/articles/mononews/05/mononews05_a.html>
ホスト機器と周辺機器のUSB3.0ポートにUSB3.0コネクタをそれぞれ差し込んで物理的に両者を接続した場合、USB3.0に準拠した端子間の接触が完全に行われていない状況で、周辺機器とホスト機器との間の論理的な接続処理が完了してしまう場合があった。この場合、ホスト機器は、USB2.0インターフェースを用いたデータ通信を行うUSB2.0デバイスとして周辺機器を認識してしまう。USB3.0インターフェースを用いたデータ通信を行うためには、再度、両者間で論理的な接続処理を行う必要がある。このためには、USB3.0ケーブルをUSB3.0ポートに対して抜き差しすることが考えられる。しかしながら、ケーブルの抜き差し動作は、利用者にとって面倒な動作であり、抜き差し動作を利用者に強いるのは好ましくない。このような問題は、USB2.0インターフェースとUSB3.0インターフェースを利用可能な周辺機器に拘わらず、データ通信に関する仕様が異なる複数種のインターフェースを接続可能な単一の接続部を有する周辺機器に共通する問題である。
従って本発明は、周辺機器において、ホスト機器との間の論理的な接続が形成された場合でも、物理的な接続の脱着を行うことなく、再度、ホスト機器との間で論理的な接続を形成するための処理を行う技術を提供することを目的とする。
本発明は、上記の課題の少なくとも一部を解決するためになされたものであり、以下の形態または適用例として実現することができる。
[形態1]
データ通信に関する仕様が異なる第1種と第2種のインターフェースのいずれかを用いてホスト機器との間でデータ通信を行うことが可能な周辺機器であって、
前記第1種のインターフェースに対応する第1種のコネクタと、前記第2種のインターフェースに対応する第2種のコネクタとを選択的に接続可能な単一の接続部と、
前記第1種と第2種のコネクタのいずれかを用いて、当該周辺機器と前記ホスト機器とが物理的に接続された場合に、前記ホスト機器から送られる信号で開始される初期接続処理であって、前記第1種と第2種のインターフェースのいずれかを用いて前記ホスト機器との間で論理的な接続を形成する初期接続処理を行う制御部と、を備え、
前記制御部は、さらに、
前記物理的な接続を維持した状態において、前記初期接続処理により形成された前記論理的な接続を切断して前記ホスト機器との間で前記論理的な接続を再び形成する、再接続処理を行うことが可能であり、
前記制御部は、
当該周辺機器と前記ホスト機器との前記物理的な接続が、前記第1種と第2種のコネクタのいずれかを用いて行われたかに拘わらず、前記初期接続処理と前記再接続処理の両方の処理を行う、周辺機器。
[形態2]
形態1に記載の周辺機器であって、
前記再接続処理は、前記初期接続処理の後に他の処理を途中にはさむことなく前記初期接続処理の直後に開始される、周辺機器。
[適用例1]データ通信に関する仕様が異なる第1種と第2種のインターフェースのいずれかを用いてホスト機器との間でデータ通信を行うことが可能な周辺機器であって、前記第1種のインターフェースに対応する第1種のコネクタと、前記第2種のインターフェースに対応する第2種のコネクタとを選択的に接続可能な単一の接続部と、前記第1種と第2種のコネクタのいずれかを用いて、当該周辺機器と前記ホスト機器とが物理的に接続された場合に、前記ホスト機器から送られる信号で開始される初期接続処理であって、前記第1種と第2種のインターフェースのいずれかを用いて前記ホスト機器との間で論理的な接続を形成する初期接続処理を行う制御部と、を備え、前記制御部は、さらに、前記物理的な接続を維持した状態において、前記初期接続処理により形成された前記論理的な接続を切断して前記ホスト機器との間で前記論理的な接続を再び形成する、再接続処理を行うことが可能である、周辺機器。
適用例1に記載の周辺機器によれば、物理的な接続を切断する動作をユーザに強いることなく、所望とするインターフェースを用いたデータ通信を行うために、論理的な接続を形成するための処理を再度行うことができる。また、一般に、物理的な接続が行われてから時間が経過した後に論理的な接続を形成するための処理を行った方が、所望とするインターフェースが形成される可能性が高くなる。よって、初期接続処理の後に再接続処理を行うことで、誤ったインターフェースが形成される可能性を低減できる。
[適用例2]適用例1に記載の周辺機器であって、前記第2種のインターフェースは、前記第1種のインターフェースに比べデータ伝送速度が速く、前記制御部は、前記初期接続処理により形成された論理的な接続が、前記第1種のインターフェースを用いた接続であると判別した場合は、前記再接続処理を行い、前記初期接続処理により形成された論理的な接続が、前記第2種のインターフェースを用いた接続であると判別した場合は、前記再接続処理を行わない、周辺機器。
適用例2に記載の周辺機器によれば、データ伝送速度の速いインターフェースを用いたデータ通信を行うために、論理的な接続を形成するための処理を再度行うことができる。
[適用例3]適用例に記載の周辺機器であって、前記制御部は、当該周辺機器と前記ホスト機器との前記物理的な接続が、前記第1種と第2種のコネクタのいずれかを用いて行われたかに拘わらず、前記初期接続処理と前記再接続処理の両方の処理を行う、周辺機器。
適用例3に記載の周辺機器によれば、周辺機器の制御を単純化しつつも、所望とするインターフェースを用いたデータ通信を行うために、論理的な接続を形成するための処理を再度行うことができる。
[適用例4]適用例1乃至適用例3のいずれか1つに記載の周辺機器であって、前記再接続処理は、前記制御部が、前記制御部の状態を初期状態にすることで前記初期接続処理により形成された前記論理的な接続を切断する工程を含む、周辺機器。
適用例4に記載の周辺機器によれば、制御部の状態を初期状態にすることで、ホスト機器との間で形成された論理的な接続を切断することができる。
[適用例5]適用例1乃至適用例3のいずれか1つに記載の周辺機器であって、前記再接続処理は、前記制御部が、前記ホスト機器にバスリセット信号を当該周辺機器に対して送信させることで、前記初期接続処理により形成された論理的な接続を切断する工程を含む、周辺機器。
適用例5に記載の周辺機器によれば、ホスト機器に対してバスリセット信号を送信させることによりホスト機器との間で形成された論理的な接続を切断することができる。これにより、制御部を初期状態から起動させる必要がないため、制御部の状態を初期状態にすることで論理的な接続を切断する場合に比べ、より短時間で再接続処理を実行することができる。
[適用例6]適用例1乃至適用例5のいずれか1つに記載の周辺機器であって、前記第1種のインターフェースは、USB2.0に準拠しており、前記第2種のインターフェースは、USB3.0に準拠している、周辺機器。
適用例6に記載の周辺機器によれば、物理的な接続を切断する動作をユーザに強いることなく、USB2.0インターフェースとUSB3.0インターフェースの論理的な接続を形成するための処理を再度行うことができる。
本発明は、上述した周辺機器としての構成のほか、周辺機器とホスト機器との間のインターフェース接続方法や、周辺機器の制御方法、周辺機器を制御するためのコンピュータプログラムとしても構成することができる。コンピュータプログラムは、コンピュータが読取可能な記録媒体に記録されていてもよい。記録媒体としては、例えば、磁気ディスクや光ディスク、メモリカード、ハードディスク等の種々の媒体を利用することができる。
本発明の第1実施例としての周辺機器の概略構成を説明するための図である。 周辺機器がホスト機器と行う初期接続処理を説明するための図である。 外部記憶装置100がPC200と行う一連の接続処理を説明するための図である。 外部記憶装置100がPC200と行う再接続処理を説明するための図である。 第2実施例における外部記憶装置100がPC200と行う一連の接続処理を説明するための図である。 一連の接続処理の第1変形例を説明するための図である。
次に、本発明の実施の形態を以下の順序で説明する。
A.第1実施例:
B.第2実施例:
C.変形例:
A.実施例:
A−1.周辺機器の概略構成:
図1は、本発明の第1実施例としての周辺機器の概略構成を説明するための図である。図1では、説明の容易のために、周辺機器100とホスト機器200がケーブル300を介して物理的に接続されている状態を示している。第1実施例の周辺機器100には、外付け型の外部記憶装置100を用いている。ホスト機器200には、パーソナルコンピュータ(以下、「PC」ともいう。)200を用いている。
外部記憶装置100は、メインコントローラ20と、ハードディスクドライブ(以下、「HDD」ともいう。)60と、USBポート70とを備えている。
USBポート70は、USB3.0に準拠した形状を有しており、USB2.0に準拠した凸型のコネクタとUSB3.0に準拠した凸型のコネクタとを選択的に接続することができる。具体的には、USBポート70は、USB2.0に準拠したStandard−B(以下、「USB2.0Bコネクタ」ともいう。)と、USB3.0に準拠したStandard−B(以下、「USB3.0Bコネクタ」ともいう。)を選択的に接続できるポートである。ここで、「選択的に接続できる」とは、USB2.0Bコネクタと、USB3.0Bコネクタを同時に接続することはできないが、いずれか一方ずつであれば両者共に接続するできることを指す。
メインコントローラ20は内部に、USB制御回路21と、HDD制御回路30と、ROM40と、RAM45と、CPU50とを備えている。これらは、内部バスを介して相互に接続されている。
USB制御回路21は、USBケーブル300と信号線320を介して論理的に接続されたPC200との間でUSB2.0とUSB3.0のいずれかに準拠したデータ通信を行う。USB制御回路21は、USB2.0物理層回路22と、USB3.0物理層回路24とを備える。USB2.0物理層回路22は、PC200からケーブル300を介して転送されるUSB2.0に準拠する差動信号をデジタル信号に変換する。USB3.0物理層回路24は、PC200からケーブル300を介して転送されるUSB3.0に準拠する差動信号をデジタル信号に変換する。
HDD60は、信号線350を介してメインコントローラ20と接続されている。HDD制御回路30は、HDD60に対するデータの読み出しと書き込みとを制御する回路である。ROM40は、後述するCPU50が実行する各種プログラムを記憶している。外部記憶装置100が起動されると、各種プログラムがROM40からRAM45にロードされる。
CPU50は、ロードした各種プログラムに従って、USB制御回路21を通じたPC200とのデータ通信や、HDD制御回路30を通じたHDD60へのデータの読み書きを制御する。
CPU50は、各種プログラムとして実行される機能として、コマンド変換部52と、リセット部54と、I/F判別部56とを備える。コマンド変換部52は、USBインターフェースの信号からSATAインターフェースの信号への変換や、SATAインターフェースの信号からUSBインターフェースの信号への変換を行う。すなわち、コマンド変換部52は、異なる複数種のインターフェースの信号を、各インターフェースに対応した信号に変換する機能を有する。
リセット部54は、後述する再接続処理の一部の工程を行うために用いられる。なお、再接続処理は、外部記憶装置100がPC200との間で行う論理的な接続を形成するための処理(以下、「初期接続処理」ともいう。)の後に行われる。この詳細は後述する。
I/F判別部56は、外部記憶装置100とPC200間で形成されたインターフェースの種類を判別する。
PC200は、USBポート80と、USB制御回路90とを備える。USBポート80とUSB制御回路90は信号線360により接続されている。USBポート80は、USB3.0に準拠した形状を有しており、USB2.0に準拠した凸型のコネクタとUSB3.0に準拠した凸型のコネクタとを選択的に接続することができる。具体的には、USBポート80は、USB2.0に準拠したStandard−A(以下、「USB2.0Aコネクタ」ともいう。)と、USB3.0に準拠したStandard−A(以下、「USB3.0Aコネクタ」ともいう。)を選択的に接続できるポートである。USB制御回路90は、USBケーブル300と信号線320を介して論理的に接続された外部記憶装置100との間でUSB2.0とUSB3.0のいずれかに準拠したデータ通信を行う。USB制御回路90は、USB2.0物理層回路92と、USB3.0物理層回路94とを備える。各物理層回路92,94は、上述した外部記憶装置100の各物理層回路22,24と同様、USB2.0とUSB3.0に準拠する差動信号をそれぞれデジタル信号に変換する。なお、PC200の内部構成は上述した構成の他にCPUやROM等を備えるが、ここでは、説明に必要な内部構成のみを図示している。
A−2.初期接続処理:
図2は、周辺機器がホスト機器と行う初期接続処理(ステップS1)を説明するための図である。図2(A)は、USB3.0準拠のケーブル300を用いて外部記憶装置100とPC200を物理的に接続したにも拘わらず、初期接続処理の結果、USB2.0インターフェースが形成された場合の図である。図2(B)は、USB3.0準拠のケーブル300を用いて外部記憶装置100とPC200を物理的に接続した場合に、初期接続処理の結果、USB3.0インターフェースが形成された場合の図である。以下に説明する初期接続処理は、外部記憶装置100のメインコントローラ20が、PC200のメインコントローラ(図示せず)との間で行う処理である。ここでは、USBケーブル300の一端側のUSB3.0Bコネクタは、USBポート70に物理的に接続され、USB3.0に準拠したUSBポート70とUSB3.0Bコネクタの各端子が接触している状態で、利用者がケーブル300の他端側のUSB3.0AコネクタをUSBポート80(図1)に差し込んだ場合について説明する。なお、これ以降、物理的な接続を単に「接続」ともいう。
図2(A)に示すように、周辺機器である外部記憶装置100とホスト機器であるPC200とがUSBケーブル300により接続されると、PC200から外部記憶装置100に対してUSB2.0インターフェースを用いた論理的な接続を形成するためのUSB2.0接続要求信号が送信される(ステップS10)。外部記憶装置100がUSB2.0接続要求信号を正常に受け付けた場合、外部記憶装置100はPC200に正常に信号を受け付けたことを示すACK信号を返信する(ステップS12)。これにより、外部記憶装置100とPC200との間で、USB2.0インターフェースを用いた論理的な接続が形成される。USB2.0インターフェースを用いた論理的な接続が形成されることで、外部記憶装置100とPC200間でUSB2.0インターフェースを用いたデータ通信が可能となる。
USB2.0接続要求信号に対するACK信号を受信したPC200は、USB3.0インターフェースを用いた論理的な接続を形成するためのUSB3.0接続要求信号を外部記憶装置100に送信する(ステップS14)。外部記憶装置100がUSB3.0接続要求信号を正常に受け付けなかった場合、外部記憶装置100はPC200に正常に受け付けられなかったことを示すNACK信号を返信する(ステップS16)。これにより、USB3.0インターフェースを用いた論理的な接続が形成されず、USB2.0インターフェースが維持される。すなわち、図2(A)に示す初期接続処理の結果、PC200は、外部記憶装置100をUSB2.0デバイスとして誤って認識したことになる。
一方、図2(B)に示すように、外部記憶装置100がPC200からのUSB3.0接続要求信号を正常に受け付けた場合は、ACK信号をPC200に返信する(ステップS16a)。これにより、USB2.0インターフェースに代えてUSB3.0インターフェースを用いた論理的な接続が形成され、USB3.0インターフェースを用いたデータ通信が行える状態になる。
このように、電気的仕様が異なるUSB2.0コネクタとUSB3.0コネクタを選択的に接続可能な単一のUSBポート70,80を用いた場合に、図2(A)に示すように、誤ったUSBインターフェース(図2(A)の場合、USB2.0インターフェース)を用いたデータ通信が開始される一因について以下に説明する。
ホスト機器であるPC200のUSBポート80に接続されるUSB3.0Aコネクタは、USB2.0で使用される4本の信号線に加え、USB3.0準拠の信号線5本を有する内部構造となっている。このUSB3.0準拠の信号線5本は、USB2.0で使用される4本の信号線よりもUSB3.0Aコネクタの奥側に配置されている。よって、USBポート70にUSB3.0Bコネクタが正常に接続されている状態(すなわち、USBポート70の各端子とUSB3.0Bコネクタの各端子が接触している状態)で、USB3.0AコネクタをPC200が備えるUSBポート80に利用者が差し込んだ場合、USBポート80が有するUSB2.0準拠の各端子とUSB3.0AコネクタのUSB2.0準拠の各端子が先に接続される。すなわち、外部記憶装置100とPC200との間においてUSB2.0準拠の各端子が導通し、USB3.0準拠の各端子が導通していない状態が発生し得る。
一般に、USB2.0準拠の各端子の少なくとも一部が導通した時点で、PC200から外部記憶装置100にUSB2.0接続要求信号が送信され、初期接続処理が開始される。すなわち、USB3.0準拠の各端子が導通していない状態で初期接続処理が完了すると、PC200は、外部記憶装置100をUSB2.0デバイスであると認識する。また、初期接続処理後にUSB3.0準拠の各端子が導通したとしても、データ通信はUSB2.0インターフェースを用いて行われる。
なお、上記のような誤認識は、USBポート80にUSB3.0コネクタが正常に接続されている状態(すなわち、USBポート80の各端子とUSB3.0Aコネクタの各端子が接触している状態)で、USB3.0Bコネクタを外部記憶装置100が備えるUSBポート70に差し込む場合においても発生し得る。利用者がUSB3.0BコネクタをUSBポート70に差し込んだ場合に、利用者がUSB3.0Bコネクタを未だ保持した状態で初期接続処理が開始されると、USB3.0BコネクタのUSB3.0準拠の各端子と、USBポート70のUSB3.0準拠の各端子が安定的に接触していない状態が起こり得るからである。
このように、初期接続処理の結果、PC200が外部記憶装置100をUSB2,0デバイスとして認識すると、初期接続処理の後にUSB3.0準拠の各端子が外部記憶装置100とPC200間で導通したとしても、両者間ではUSB2.0インターフェースを用いたデータ通信が行われることになる。そこで、本実施例の外部記憶装置100はPC200との間で、以下に説明する一連の接続処理を行う。
A−3.一連の接続処理:
図3は、外部記憶装置100がPC200と行う一連の接続処理を説明するための図である。
PC200と行う初期接続処理の後(ステップS1)、外部記憶装置100のI/F判別部56(図1)は、外部記憶装置100とPC200との間で形成されたインターフェースの種類を判別する(ステップS2)。
形成されたインターフェースがUSB3.0インターフェースである場合、外部記憶装置100は、PC200からのUSB2.0接続要求信号を再度送出させることなく、USB3.0インターフェースを用いたデータ通信を行える状態になる(ステップS3)。すなわち、形成されたインターフェースがUSB3.0インターフェースである場合、外部記憶装置100はPC200と後述する再接続処理を行うことなく、接続処理を終了する。
一方、形成されたインターフェースがUSB2.0インターフェースである場合、外部記憶装置100は、リセット部54を用いてPC200に対しUSB2.0接続要求信号を送出させる工程を含む、再接続処理を行う(ステップS4)。この再接続処理において、外部記憶装置100は、PC200と再び論理的な接続を形成する。すなわち、再接続処理(ステップS4)は、初期接続処理(ステップS1)により形成された論理的な接続を一旦切断し、再度、接続処理を行う処理である。この、再接続処理(ステップS4)の詳細は後述する。
再接続処理の後、I/F判別部56は、再接続処理により形成されたインターフェースの種類を判別する(ステップS5)。形成されたインターフェースがUSB3.0インターフェースである場合、USB3.0インターフェースを用いたデータ通信をPC200との間で行うことが可能となる(ステップS6)。一方、形成されたインターフェースがUSB2.0インターフェースである場合、USB2.0インターフェースを用いたデータ通信をPC200との間で行うことが可能となる(ステップS7)。
A−4.再接続処理:
図4は、外部記憶装置100がPC200と行う再接続処理を説明するための図である。この再接続処理は、外部記憶装置100とPC200との間の物理的な接続を切断することなく行われる。すなわち、外部記憶装置100とPC200とを接続するケーブル300を抜き差しすることなく行われる。
ステップS1において形成されたインターフェースがUSB2.0インターフェースである場合、外部記憶装置100のリセット部54は、メインコントローラ20をリセットする(ステップS20)。すなわち、リセット部54は、一旦、メインコントローラ20を初期状態にする。ここで「初期状態」とは、外部記憶装置100の電源がOFFの時のメインコントローラ20の状態をいう。すなわち、「初期状態」とはROM40のプログラムがRAM45にロードされる前の状態であるとも言える。ステップS20により、初期接続処理(ステップS1)により形成された外部記憶装置100とPC200との間の論理的な接続が切断される。
論理的な接続が切断されると、図2(A),(B)で説明した初期接続処理と同様の工程が行われる。すなわち、PC200から外部記憶装置100に対してUSB2.0接続要求信号とUSB3.0接続要求信号が送信され、各信号に対する応答を外部記憶装置100がPC200に行う(ステップS30,32,34,36)。
上記のように、本実施例の外部記憶装置100は、ケーブル300の抜き差しを利用者に強いることなく、一旦形成された論理的な接続を切断して、再度、論理的な接続を形成することができる。また、再接続処理(ステップS4)は、初期接続処理(ステップS1)よりも後に行われる。これにより、再接続処理(ステップS4)を行う際には、初期接続処理(ステップS1)を行う際に比べ、USB3.0準拠の各端子と、USBポート70,80の各端子が安定的に接触している可能性が高い。よって、再接続処理(ステップS4)を行うことで、C200が外部記憶装置100をUSB2.0デバイスであると誤って認識する可能性を低減できる。これにより、データ伝送速度の速い所望とするインターフェース(本実施例の場合、USB3.0インターフェース)を用いて外部記憶装置100はPC200との間でデータ通信を行うことができる。
ここで、USBポート70が課題を解決するための手段に記載の「単一の接続部」に相当し、ホストコントローラ20が課題を解決するための手段に記載の「制御部」に相当する。
B.第2実施例:
図5は、第2実施例における外部記憶装置100がPC200と行う再接続処理を説明するための図である。なお、第1実施例の外部記憶装置100との違いは、リセット部54のソフトウェア上の構成の違いであり、ハードウェア上の構成は第1実施例と同一である。よって、リセット部54のソフトウェア上の構成の違いについて図5を用いて説明する。なお、第1実施例の一連の接続処理と第2実施例の一連の接続処理との違いは、再接続処理で行う処理内容である。
ステップS1(図3)により形成されたインターフェースがUSB2.0インターフェースである場合、リセット部54は、PC200に対してバスリセットコマンドを発行させる処理を行う。初期接続処理(ステップS1、図3)の後に、PC200は、外部記憶装置100の存在を確認するためのコマンド(「テストユニットレディコマンド」ともいう。)を外部記憶装置100に送信する(ステップS24)。これに対し、予め定められた制限時間内に外部記憶装置100が応答を行わないようにリセット部54は外部記憶装置100を制御する(ステップS26)。これにより、PC200はバスリセットコマンドを外部記憶装置100に送信し、バスリセットが行われる。すなわち、バスリセットにより、初期接続処理により形成された論理的な接続が切断される。換言すれば、USBケーブル300を仮想的に抜いた状態と同等の状態となる。論理的な接続が切断されると、第1実施例と同様に、外部記憶装置100は、初期接続処理と同様の工程をPC200との間で行う(ステップS30,32,34,36)。
上記のように、第2実施例の外部記憶装置100のリセット部54は、PC200にバスリセット信号を発行させ、一旦形成された論理的な接続を切断することで、再度、論理的な接続を形成するための処理を外部記憶装置100に行わせている。すなわち、再接続処理の中で、メインコントローラ20を初期状態にする工程を行う必要が無いため、ROMに格納されている各種プログラムをRAM45に再びロードする必要がない。これにより、第2実施例の外部記憶装置100は、第1実施例で奏する効果に加え、より短時間に再接続処理を完了することができるという効果を奏する。
C.変形例:
なお、上記実施例における構成要素の中の、特許請求の範囲の独立項に記載した要素以外の要素は、付加的な要素であり、適宜省略可能である。また、本発明の上記実施例や実施形態に限られるものではなく、その要旨を逸脱しない範囲において種々の形態において実施することが可能であり、例えば次のような変形も可能である。
C−1.第1変形例:
図6は、一連の接続処理の第1変形例を説明するための図である。上記実施例の接続処理(図3)との違いは、ステップS2及びステップS3を行わない点であり、その他の工程については同様の工程が行われるため、同一の工程については同一符号を付すと共に説明を省略する。
第1変形例の一連の接続処理では、初期接続処理(ステップS1)により形成されたインターフェースがUSB3.0インターフェースであるか否かに拘わらず、外部記憶装置100は、PC200との間で再接続処理を行う(ステップS4)。なお、再接続処理は、第2実施例の再接続処理を行っても良い(図5、ステップS4a)。このようにしても、第1変形例は、上記実施例と同様の効果を奏する。さらに、第1変形例の一連の接続処理は、初期接続処理の後に、I/F判別部56が形成されたインターフェースの種類を判別し、判別した種類によって再接続処理を行うか否かをメインコントローラ20に制御させる必要がない。よって、上記実施例に比べ、接続処理の制御を単純化することができる。
C−2.第2変形例:
上記実施例では、本発明の周辺機器としてHDD60を内蔵した外付け型の外部記憶装置100を例に挙げて説明を行ったが、本発明の周辺機器はこれに限られるものではない。例えば、フラッシュメモリや光ディスク等の各種記録媒体を内蔵した外部記憶装置に本発明を適用することができる。更に、外部記憶装置、プリンタ、カメラ、デジタルテレビ用チューナー等の電子機器に本発明を適用するができる。また、ホスト機器はパーソナルコンピュータに限られず、計算機としての各種コンピュータ装置をホスト機器として用いることができる。
C−3.第3変形例:
上記実施例として通信方式が異なる2種類のインターフェースとして、USB2.0インターフェースとUSB3.0インターフェースを用いて説明を行ったが、特にこれに限定されるものではない。すなわち、単一の接続部(ポート)で選択的に利用可能な各種インターフェースを本発明に適用することができる。
C−4.第4変形例:
上記第2実施例の再接続処理ではPC200に対しバスリセットコマンドを送信させるために、リセット部54は所定のコマンドに対し応答しないこととしたが(図5、ステップS24〜S28)、これに限定されるものではない。例えば、リセット部54が、バスリセットコマンドを送信させる信号をPC200へ送信しても良い。このようにしても、上記第2実施例と同様の効果を奏する。
C−5.第5変形例:
上記実施例において、ソフトウェアによって実現されていた構成の一部をハードウェアに置き換えるようにしてもよく、逆に、ハードウェアによって実現されていた構成の一部をソフトウェアに置き換えるようにしてもよい。
20…メインコントローラ
21…USB制御回路
22…USB2.0物理層回路
24…USB3.0物理層回路
30…HDD制御回路
40…ROM
45…RAM
50…CPU
52…コマンド変換部
54…リセット部
56…I/F判別部
70…USBポート
80…USBポート
90…USB制御回路
92…USB2.0物理層回路
94…USB3.0物理層回路
100…外部記憶装置
200…PC
300…ケーブル
320…信号線
350…信号線
360…信号線

Claims (5)

  1. データ通信に関する仕様が異なる第1種と第2種のインターフェースのいずれかを用いてホスト機器との間でデータ通信を行うことが可能な周辺機器であって、
    前記第1種のインターフェースに対応する第1種のコネクタと、前記第2種のインターフェースに対応する第2種のコネクタとを選択的に接続可能な単一の接続部と、
    前記第1種と第2種のコネクタのいずれかを用いて、当該周辺機器と前記ホスト機器とが物理的に接続された場合に、前記ホスト機器から送られる信号で開始される初期接続処理であって、前記第1種と第2種のインターフェースのいずれかを用いて前記ホスト機器との間で論理的な接続を形成する初期接続処理を行う制御部と、を備え、
    前記制御部は、さらに、
    前記物理的な接続を維持した状態において、前記初期接続処理により形成された前記論理的な接続を切断して前記ホスト機器との間で前記論理的な接続を再び形成する、再接続処理を行うことが可能であり、
    前記制御部は、
    当該周辺機器と前記ホスト機器との前記物理的な接続が、前記第1種と第2種のコネクタのいずれかを用いて行われたかに拘わらず、前記初期接続処理と前記再接続処理の両方の処理を行う、周辺機器。
  2. 請求項1に記載の周辺機器であって、
    前記再接続処理は、前記初期接続処理の後に他の処理を途中にはさむことなく前記初期接続処理の直後に開始される、周辺機器。
  3. 請求項1又は請求項2に記載の周辺機器であって、
    前記再接続処理は、
    前記制御部が、前記制御部の状態を初期状態にすることで前記初期接続処理により形成された前記論理的な接続を切断する工程を含む、周辺機器。
  4. 請求項1又は請求項2に記載の周辺機器であって、
    前記再接続処理は、
    前記制御部が、前記ホスト機器にバスリセット信号を当該周辺機器に対して送信させることで、前記初期接続処理により形成された論理的な接続を切断する工程を含む、周辺機器。
  5. 請求項1から請求項4までのいずれか1項に記載の周辺機器であって、
    前記第1種のインターフェースは、USB2.0に準拠しており、
    前記第2種のインターフェースは、USB3.0に準拠している、周辺機器。
JP2012265089A 2012-12-04 2012-12-04 周辺機器、及び、ホスト機器と周辺機器の接続方法 Active JP5477456B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2012265089A JP5477456B2 (ja) 2012-12-04 2012-12-04 周辺機器、及び、ホスト機器と周辺機器の接続方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2012265089A JP5477456B2 (ja) 2012-12-04 2012-12-04 周辺機器、及び、ホスト機器と周辺機器の接続方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010103073A Division JP5153822B2 (ja) 2010-04-28 2010-04-28 周辺機器、及び、ホスト機器と周辺機器の接続方法

Publications (3)

Publication Number Publication Date
JP2013047994A JP2013047994A (ja) 2013-03-07
JP2013047994A5 JP2013047994A5 (ja) 2013-05-16
JP5477456B2 true JP5477456B2 (ja) 2014-04-23

Family

ID=48010914

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2012265089A Active JP5477456B2 (ja) 2012-12-04 2012-12-04 周辺機器、及び、ホスト機器と周辺機器の接続方法

Country Status (1)

Country Link
JP (1) JP5477456B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6884038B2 (ja) * 2017-05-30 2021-06-09 キヤノン株式会社 電子機器及びその制御方法
US11729335B2 (en) 2021-03-17 2023-08-15 Pfu Limited Image reading apparatus to manage transmission destination of input image
US11632476B2 (en) 2021-03-17 2023-04-18 Pfu Limited Image reading apparatus to manage transmission destination of input image

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW357913U (en) * 1994-10-12 1999-05-01 Sega Enterprises Kk Peripheral machinery
JP4504666B2 (ja) * 2003-12-09 2010-07-14 株式会社アイ・オー・データ機器 周辺装置、および再接続プログラム
JP2006277123A (ja) * 2005-03-28 2006-10-12 Canon Inc ネットワーク接続機器
JP4835323B2 (ja) * 2006-08-23 2011-12-14 セイコーエプソン株式会社 情報処理装置、印刷装置、情報処理方法及びプログラム

Also Published As

Publication number Publication date
JP2013047994A (ja) 2013-03-07

Similar Documents

Publication Publication Date Title
JP5153822B2 (ja) 周辺機器、及び、ホスト機器と周辺機器の接続方法
JP5138743B2 (ja) 周辺機器
JP6083672B2 (ja) メモリカードコントローラとそれを備えたホスト機器
US9104821B2 (en) Universal serial bus host to host communications
TWI393009B (zh) 資料共享及傳輸之系統及方法
US10162723B2 (en) Electronic card and detecting method thereof
US8533380B2 (en) Apparatus for peer-to-peer communication over a universal serial bus link
US20090088024A1 (en) High speed connector and receptacle with backward compatibility to usb 2.0
EP2659549B1 (en) Adaptive interconnection scheme for multimedia devices
CN108008980B (zh) 启动usb3.0兼容装置的重列举的方法和设备
US8864527B2 (en) Universal serial bus memory device and method of manufacturing the same
TWI342644B (en) Connector with usb and esata interface
JP2009176152A (ja) 情報処理装置
JP5477456B2 (ja) 周辺機器、及び、ホスト機器と周辺機器の接続方法
CN101520767B (zh) 一种数据传输速度自适应的方法及装置
JP3140192U (ja) E−sata信号と電力を伝送する伝送ケーブル
JP2013047994A5 (ja)
US8972625B2 (en) Electronic apparatus and host determination method
US20090287854A1 (en) Detecting device
TWM438717U (en) Built-in near field communication module connector (2)
JP5743484B2 (ja) 通信制御装置およびその制御方法
US10372645B2 (en) Universal serial bus type C transmission line and transmission device
JP5492844B2 (ja) インターフェースの接続方法およびコンピュータ
JP2013065330A (ja) 周辺機器
US20140082221A1 (en) Interface adapter and interface adapting method thereof

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130401

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20130401

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20131225

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20140114

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20140127

R150 Certificate of patent or registration of utility model

Ref document number: 5477456

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250