JP5355445B2 - Amplification equipment - Google Patents

Amplification equipment Download PDF

Info

Publication number
JP5355445B2
JP5355445B2 JP2010034661A JP2010034661A JP5355445B2 JP 5355445 B2 JP5355445 B2 JP 5355445B2 JP 2010034661 A JP2010034661 A JP 2010034661A JP 2010034661 A JP2010034661 A JP 2010034661A JP 5355445 B2 JP5355445 B2 JP 5355445B2
Authority
JP
Japan
Prior art keywords
voltage
power supply
amplifying apparatus
amplifier
supply voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2010034661A
Other languages
Japanese (ja)
Other versions
JP2011172060A (en
Inventor
直子 松永
健一 堀口
亮司 林
一富 森
諭志 美保
晃 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2010034661A priority Critical patent/JP5355445B2/en
Publication of JP2011172060A publication Critical patent/JP2011172060A/en
Application granted granted Critical
Publication of JP5355445B2 publication Critical patent/JP5355445B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Amplifiers (AREA)

Description

この発明は、入力された信号を増幅して出力する増幅装置に関する。   The present invention relates to an amplifying apparatus that amplifies and outputs an input signal.

従来から、入力された信号を増幅して出力する増幅装置として、入力信号の包絡線成分にほぼ比例した電源電圧を高周波電力増幅器に印加する装置が知られている(例えば、特許文献1参照)。   2. Description of the Related Art Conventionally, as an amplifying apparatus that amplifies and outputs an input signal, an apparatus that applies a power supply voltage substantially proportional to an envelope component of an input signal to a high-frequency power amplifier is known (for example, see Patent Document 1). .

以下、図面を参照しながら、特許文献1に示された従来の増幅装置について説明する。
図6は、従来の増幅装置を示すブロック構成図である。
図6において、この増幅装置は、入力端子51と、出力端子52と、検波回路53と、電圧制御手段54と、高周波電力増幅器55とを備えている。
Hereinafter, a conventional amplifying device disclosed in Patent Document 1 will be described with reference to the drawings.
FIG. 6 is a block diagram showing a conventional amplifying apparatus.
In FIG. 6, the amplifying apparatus includes an input terminal 51, an output terminal 52, a detection circuit 53, a voltage control unit 54, and a high frequency power amplifier 55.

続いて、上記構成の増幅装置の動作について説明する。
入力端子51から入力された高周波の変調波入力信号Pinは、分岐して検波回路53および高周波電力増幅器55にそれぞれ入力される。検波回路53は、変調波入力信号Pinの包絡線成分を検出し、包絡線信号として電圧制御手段54に出力する。
Next, the operation of the amplification device having the above configuration will be described.
Modulated wave input signal P in the high-frequency input from the input terminal 51 are input branches to the detection circuit 53 and the high-frequency power amplifier 55. Detection circuit 53 detects an envelope component of the modulated wave input signal P in, and outputs the voltage control means 54 as the envelope signal.

電圧制御手段54は、包絡線信号にほぼ比例した電源電圧を高周波電力増幅器55に印加する。高周波電力増幅器55は、電圧制御手段54から印加される電源電圧に基づいて、変調波入力信号Pinを増幅する。増幅された変調波入力信号Pinは、変調波出力信号Poutとして出力端子52から出力される。 The voltage control means 54 applies a power supply voltage substantially proportional to the envelope signal to the high frequency power amplifier 55. High-frequency power amplifier 55 based on the power supply voltage applied from the voltage control means 54, to amplify the modulated wave input signal P in. Amplified modulated wave input signal P in is output from the output terminal 52 as a modulated wave output signal P out.

この増幅装置は、変調波入力信号Pinの包絡線成分に応じて、高周波電力増幅器55の電源電圧が変化されるので、特にバックオフの大きな領域において高効率動作が可能となる。 The amplifying device in accordance with the envelope component of the modulated wave input signal P in, the power supply voltage of the RF power amplifier 55 is varied, particularly high efficiency operation can be in a large area of the back-off.

特開昭62−274906号公報JP 62-274906 A

しかしながら、従来技術には、以下のような課題がある。
従来の増幅装置では、高周波電力増幅器の電源電圧を制御した場合の増幅装置全体の利得(増幅装置の利得)が一定ではないので、非線形歪みによって出力信号が大きく歪み、隣接チャネル漏洩電力が劣化するという問題がある。
However, the prior art has the following problems.
In the conventional amplifying apparatus, the gain of the entire amplifying apparatus when the power supply voltage of the high-frequency power amplifier is controlled (a gain of the amplifying apparatus) is not constant. There is a problem.

この発明は、上記のような課題を解決するためになされたものであり、増幅装置の利得を一定にすることにより、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することを目的とする。   The present invention has been made to solve the above-described problems, and by making the gain of the amplifying device constant, it can be operated with high efficiency and can reduce nonlinear distortion of the amplifying device. With the goal.

この発明に係る増幅装置は、入力された信号を増幅して出力する増幅装置であって、印加される電源電圧に基づいて入力信号を増幅する高周波電力増幅器と、入力信号の包絡線成分を検出する包絡線検出手段と、包絡線成分に応じた電源電圧を高周波電力増幅器に印加する電圧印加手段と、高周波電力増幅器の利得が一定となるように、高周波電力増幅器への入力を制御する制御手段とを備え、制御手段は、増幅装置の位相が一定となるように、電源電圧を制御するものである。 An amplifying apparatus according to the present invention is an amplifying apparatus that amplifies an input signal and outputs the amplified signal, and a high-frequency power amplifier that amplifies the input signal based on an applied power supply voltage, and detects an envelope component of the input signal An envelope detecting means for performing the operation, a voltage applying means for applying a power supply voltage corresponding to the envelope component to the high frequency power amplifier, and a control means for controlling the input to the high frequency power amplifier so that the gain of the high frequency power amplifier is constant. The control means controls the power supply voltage so that the phase of the amplifying device is constant .

また、この発明に係る増幅装置は、入力された信号を増幅して出力する増幅装置であって、入力信号をデジタル・アナログ変換する第1デジタル・アナログ変換回路と、印加される電源電圧に基づいて、第1デジタル・アナログ変換回路からの出力を増幅する高周波電力増幅器と、入力信号に応じた制御電圧を生成する制御電圧生成手段と、制御電圧をデジタル・アナログ変換する第2デジタル・アナログ変換回路と、第2デジタル・アナログ変換回路からの出力を電源電圧として高周波電力増幅器に印加する電圧印加手段とを備え、制御電圧生成手段は、高周波電力増幅器の利得が一定となるように制御電圧を生成し、制御電圧生成手段は、増幅装置の位相が一定となるように、制御電圧を制御するものである。 The amplifying apparatus according to the present invention is an amplifying apparatus that amplifies an input signal and outputs the amplified signal, and is based on a first digital-analog conversion circuit that performs digital-analog conversion on the input signal and an applied power supply voltage. A high-frequency power amplifier that amplifies the output from the first digital / analog conversion circuit, a control voltage generation means that generates a control voltage according to the input signal, and a second digital / analog conversion that converts the control voltage from digital to analog And a voltage applying means for applying the output from the second digital / analog converter circuit to the high frequency power amplifier as a power supply voltage, and the control voltage generating means applies the control voltage so that the gain of the high frequency power amplifier is constant. The control voltage generation means generates and controls the control voltage so that the phase of the amplification device is constant .

この発明に係る増幅装置によれば、電圧印加手段は、入力信号の包絡線成分に応じた電源電圧を高周波電力増幅器に印加し、制御手段は、増幅装置の利得が一定となるように、高周波電力増幅器への入力を制御する。
また、この発明に係る増幅装置によれば、入力信号に応じた制御電圧を生成する制御電圧生成手段は、増幅装置の利得が一定となるように制御電圧を生成し、電圧印加手段は、生成された制御電圧を電源電圧として高周波電力増幅器に印加する。
そのため、増幅装置の利得を一定にすることにより、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することができる。
According to the amplifying apparatus of the present invention, the voltage applying means applies a power supply voltage corresponding to the envelope component of the input signal to the high-frequency power amplifier, and the control means is configured so that the gain of the amplifying apparatus is constant. Control the input to the power amplifier.
According to the amplifying device of the present invention, the control voltage generating means for generating the control voltage according to the input signal generates the control voltage so that the gain of the amplifying device is constant, and the voltage applying means The control voltage thus applied is applied to the high frequency power amplifier as a power supply voltage.
Therefore, by making the gain of the amplifying device constant, it is possible to operate with high efficiency and to reduce nonlinear distortion of the amplifying device.

この発明の実施の形態1に係る増幅装置を示すブロック構成図である。It is a block block diagram which shows the amplifier which concerns on Embodiment 1 of this invention. この発明の実施の形態1に係る電圧制御回路を詳細に示す回路図である。It is a circuit diagram which shows in detail the voltage control circuit which concerns on Embodiment 1 of this invention. この発明の実施の形態1に係る電圧制御回路における入力信号と出力信号との関係を示す説明図である。It is explanatory drawing which shows the relationship between the input signal and output signal in the voltage control circuit which concerns on Embodiment 1 of this invention. この発明の実施の形態1に係る増幅装置における変調波出力信号と、増幅装置の利得との関係を示す説明図である。It is explanatory drawing which shows the relationship between the modulation wave output signal in the amplifier which concerns on Embodiment 1 of this invention, and the gain of an amplifier. この発明の実施の形態2に係る増幅装置を示すブロック構成図である。It is a block block diagram which shows the amplifier which concerns on Embodiment 2 of this invention. 従来の増幅装置を示すブロック構成図である。It is a block block diagram which shows the conventional amplifier.

以下、この発明の増幅装置の好適な実施の形態につき図面を用いて説明するが、各図において同一、または相当する部分については、同一符号を付して説明する。   Hereinafter, preferred embodiments of the amplifying device of the present invention will be described with reference to the drawings. In the drawings, the same or corresponding parts will be described with the same reference numerals.

実施の形態1.
図1は、この発明の実施の形態1に係る増幅装置を示すブロック構成図である。
図1において、この増幅装置は、入力された信号を増幅して出力する装置であって、入力端子1、出力端子2、電圧制御回路3(包絡線検出手段、制御手段)、パルス幅変調器4、スイッチング増幅器5、低域通過フィルタ6(以下、「LPF6(Low Pass Filter)」と称する)および高周波電力増幅器7を備えている。
Embodiment 1 FIG.
1 is a block diagram showing an amplifying apparatus according to Embodiment 1 of the present invention.
In FIG. 1, this amplifying apparatus amplifies an input signal and outputs the amplified signal, and includes an input terminal 1, an output terminal 2, a voltage control circuit 3 (envelope detection means, control means), a pulse width modulator. 4, a switching amplifier 5, a low-pass filter 6 (hereinafter referred to as “LPF 6 (Low Pass Filter)”), and a high-frequency power amplifier 7.

電圧制御回路3は、入力端子1から入力された変調波入力信号Pinの包絡線成分を検出するとともに、増幅装置の利得Gが一定となるように、高周波電力増幅器7に印加される電源電圧を制御して、出力電圧信号Voutを出力する。
すなわち、この実施の形態1の特徴は、増幅装置のAM−AM(振幅対振幅)特性を線形化するように電圧制御回路3を構成することにある。これにより、増幅装置の振幅歪みを低減することができる。
Voltage control circuit 3 is configured to detect an envelope component of the modulated wave input signal P in input from the input terminal 1, so that the gain G of the amplifier is constant, the power supply voltage applied to the high-frequency power amplifier 7 To output an output voltage signal Vout .
That is, the feature of the first embodiment is that the voltage control circuit 3 is configured to linearize the AM-AM (amplitude vs. amplitude) characteristics of the amplifier. Thereby, the amplitude distortion of the amplification device can be reduced.

パルス幅変調器4、スイッチング増幅器5およびLPF6は、電圧制御回路3からの出力電圧信号Voutに応じた電源電圧を高周波電力増幅器7に印加する電圧印加手段を構成している。高周波電力増幅器7は、例えばエミッタ接地またはソース接地された半導体増幅器であり、電圧印加手段から印加される電源電圧に基づいて、変調波入力信号Pinを増幅し、変調波出力信号Poutとして出力端子2から出力する。 The pulse width modulator 4, the switching amplifier 5, and the LPF 6 constitute voltage application means for applying a power supply voltage corresponding to the output voltage signal Vout from the voltage control circuit 3 to the high frequency power amplifier 7. RF power amplifier 7 is, for example, a grounded emitter or source grounded semiconductor amplifier, based on the power supply voltage applied from the voltage applying unit, amplifies the modulated wave input signal P in, output as a modulated wave output signal P out Output from terminal 2.

以下、図2を参照しながら、電圧制御回路3の構成について詳細に説明する。
図2は、この発明の実施の形態1に係る電圧制御回路3を詳細に示す回路図である。
図2において、電圧制御回路3は、包絡線検出部31(包絡線検出手段)と、折れ線生成部32(電源電圧制御手段)とを有している。ここで、包絡線検出部31と折れ線生成部32とを一体的に構成することにより、回路の小型化を実現することができる。
Hereinafter, the configuration of the voltage control circuit 3 will be described in detail with reference to FIG.
FIG. 2 is a circuit diagram showing in detail the voltage control circuit 3 according to the first embodiment of the present invention.
In FIG. 2, the voltage control circuit 3 includes an envelope detector 31 (envelope detector) and a broken line generator 32 (power supply voltage controller). Here, the envelope detection unit 31 and the polygonal line generation unit 32 are integrally configured, so that the circuit can be reduced in size.

包絡線検出部31は、入力に対して直列に接続されたダイオードDdetと、ダイオードDdetと並列に接続されたリアクタンスLdet、抵抗RdetおよびキャパシタンスCdetとから構成されている。包絡線検出部31は、変調波入力信号Pinの包絡線成分を検出し、包絡線信号として折れ線生成部32に出力する。具体的には、包絡線検出部31は、変調波入力信号Pinから高周波成分を除去するとともに、直流電圧のみを検出している。 The envelope detection unit 31 includes a diode D det connected in series to the input, and a reactance L det , a resistor R det, and a capacitance C det connected in parallel with the diode D det . Envelope detector 31 detects the envelope component of the modulated wave input signal P in, and outputs the polygonal line generating unit 32 as the envelope signal. Specifically, the envelope detector 31 to remove the high frequency components from the modulated wave input signal P in, is detected only a DC voltage.

折れ線生成部32は、入力に対して直列に接続された抵抗R、オペアンプと、抵抗RA2、直流電圧V以上で導通するダイオードD、抵抗RB0および定電圧源Vccからなる直列回路と、抵抗RA1および直流電圧V以上で導通するダイオードDからなる直列回路とが互いに並列に接続された回路、抵抗Rと並列に接続された抵抗RA0、並びにダイオードDと抵抗RB0との接点から並列に接続された抵抗RB2と抵抗RB1との直列回路から構成されている。 The polygonal line generation unit 32 includes a resistor R S connected in series with an input, an operational amplifier, a resistor R A2 , a diode D 2 that conducts at a DC voltage V 2 or higher, a resistor R B0, and a constant voltage source V cc. A circuit, a series circuit composed of a resistor R A1 and a diode D 1 that conducts at a DC voltage V 1 or higher, connected in parallel to each other, a resistor R A0 connected in parallel to the resistor R S, and a diode D 2 It is composed of a series circuit of a resistor R B2 and a resistor R B1 connected in parallel from a contact point with the resistor R B0 .

折れ線生成部32は、包絡線信号の直流電圧の大きさに応じて導通するダイオードを切り替えることにより、折れ線特性を有する出力電圧信号Voutを出力する。ここで、出力電圧信号Voutは、任意に設定される。
例えば、図2に示した折れ線生成部32において、包絡線信号の直流電圧がV以下の場合、ダイオードD、Dは非導通なので、出力電圧信号Voutは、この直流電圧が抵抗Rと抵抗RA0とにより分圧された値となる。
The polygonal line generator 32 outputs an output voltage signal Vout having a polygonal line characteristic by switching a diode that is turned on according to the magnitude of the DC voltage of the envelope signal. Here, the output voltage signal Vout is arbitrarily set.
For example, in the polygonal line generation unit 32 shown in FIG. 2, when the DC voltage of the envelope signal is V 1 or less, the diodes D 1 and D 2 are non-conductive, so the output voltage signal V out The voltage is divided by s and the resistance R A0 .

また、包絡線信号の直流電圧がV以上V以下の場合、ダイオードDのみが導通するので、出力電圧信号Voutは、この直流電圧が抵抗Rと、抵抗RA0と抵抗RA1との並列合成抵抗(RA0//RA1)とにより分圧された値となる。
また、包絡線信号の直流電圧がV以上V以下の場合、ダイオードD、Dがともに導通するので、出力電圧信号Voutは、この直流電圧が抵抗Rと、抵抗RA0と抵抗RA1と抵抗RA2との並列合成抵抗(RA0//RA1//RA2)とにより分圧された値となる。
In addition, when the DC voltage of the envelope signal is V 1 or more and V 2 or less, only the diode D 1 is conducted, so that the output voltage signal V out has the DC voltage of the resistance R s , the resistance R A0, and the resistance R A1. The voltage is divided by the parallel combined resistance (R A0 // R A1 ).
In addition, when the DC voltage of the envelope signal is V 2 or more and V 3 or less, the diodes D 1 and D 2 are both turned on, so that the output voltage signal V out has the DC voltage of the resistor R s and the resistor R A0 . It is a value divided by the parallel combined resistance (R A0 // R A1 // R A2 ) of the resistance R A1 and the resistance R A2 .

ここで、この発明の実施の形態1に係る電圧制御回路3における入力信号と出力信号との関係(入出力特性)を図3に示す。
図3において、横軸は変調波入力信号Pinを示し、縦軸は出力電圧信号Voutを示している。また、破線は、例えば従来技術のように、包絡線検出部31のみで電圧制御回路3を構成した場合の入出力特性を示し、実線は、包絡線検出部31および折れ線生成部32で電圧制御回路3を構成した場合の入出力特性を示している。
Here, the relationship (input / output characteristics) between the input signal and the output signal in the voltage control circuit 3 according to Embodiment 1 of the present invention is shown in FIG.
3, the horizontal axis represents the modulated wave input signal P in, the vertical axis represents the output voltage signal V out. A broken line indicates input / output characteristics when the voltage control circuit 3 is configured only by the envelope detection unit 31 as in the prior art, for example, and a solid line indicates voltage control by the envelope detection unit 31 and the broken line generation unit 32. The input / output characteristics when the circuit 3 is configured are shown.

なお、図3は、下限電圧Vminおよび上限電圧Vmaxが設定された場合を示しており、図中Pin1、Pin2およびPin3は、それぞれ上述したV、VおよびVと対応している。下限電圧Vminおよび上限電圧Vmaxを設定することにより、所望の利得を得るとともに、所望の効率で高周波電力増幅器7を動作させることができる。 FIG. 3 shows a case where the lower limit voltage V min and the upper limit voltage V max are set. In the figure, P in1 , P in2 and P in3 correspond to the above-described V 1 , V 2 and V 3 , respectively. doing. By setting the lower limit voltage V min and the upper limit voltage V max , it is possible to obtain a desired gain and operate the high-frequency power amplifier 7 with a desired efficiency.

また、この発明の実施の形態1に係る増幅装置における変調波出力信号Poutと、増幅装置の利得Gとの関係(利得特性)を図4に示す。
図4において、横軸は変調波出力信号Poutを示し、縦軸は利得Gを示している。また、破線および実線は、図3の場合と同様である。なお、図中Pout1、Pout2およびPout3は、それぞれ上述したPin1、Pin2およびPin3と対応している。
FIG. 4 shows the relationship (gain characteristic) between the modulated wave output signal Pout and the gain G of the amplifying apparatus in the amplifying apparatus according to Embodiment 1 of the present invention.
In FIG. 4, the horizontal axis indicates the modulated wave output signal P out and the vertical axis indicates the gain G. Further, the broken line and the solid line are the same as those in FIG. In the figure, P out1 , P out2 and P out3 correspond to the above-described P in1 , P in2 and P in3 , respectively.

図3より、従来技術の入出力特性(破線)は、変調波入力信号Pinの大きさが0<Pin<Pin3の範囲において、ほぼ直線で表されている。しかしながら、このような単調な入出力特性の場合、高周波電力増幅器7の特性によっては、図4の破線に示されるように、Pout1において電源電圧が過剰に供給されて利得偏差が大きくなり、その結果、振幅歪みが発生するという問題がある。 From FIG. 3, the input / output characteristics (broken line) of the conventional technique are substantially represented by a straight line when the magnitude of the modulated wave input signal P in is in the range of 0 <P in <P in3 . However, in the case of such a monotonous input / output characteristic, depending on the characteristic of the high-frequency power amplifier 7, as shown by the broken line in FIG. 4, the power supply voltage is excessively supplied at Pout1 , and the gain deviation becomes large. As a result, there is a problem that amplitude distortion occurs.

これに対して、この発明の実施の形態1に係る電圧制御回路3の入出力特性は、図3の実線に示されるように、変調波入力信号Pinの大きさが0<Pin<Pin3の範囲において、A1、A2、A3と折れ線特性を有することが分かる。
これにより、従来発生していた利得偏差(図4の破線参照)を抑制することができる(図4の実線参照)。
In contrast, input-output characteristics of the voltage control circuit 3 according to the first embodiment of the invention, as shown in solid line in FIG. 3, the size of the modulated wave input signal P in is 0 <P in <P It can be seen that in the range of in3 , it has broken line characteristics with A1, A2, and A3.
Thereby, the gain deviation (refer to the broken line in FIG. 4) which has occurred conventionally can be suppressed (see the solid line in FIG. 4).

続いて、上記構成の増幅装置の動作について説明する。
入力端子1から入力された変調波入力信号Pinは、分岐して電圧制御回路3および高周波電力増幅器7にそれぞれ入力される。電圧制御回路3は、上述した包絡線検出部31および折れ線生成部32により、変調波入力信号Pinに応じた出力電圧信号Voutをパルス幅変調器4に出力する。
Next, the operation of the amplification device having the above configuration will be described.
Modulated wave input signal P in input from the input terminal 1 are inputted branches to the voltage control circuit 3 and the high-frequency power amplifier 7. Voltage control circuit 3, the envelope detector 31 and line generator 32 described above, and outputs an output voltage signal V out corresponding to the modulated wave input signal P in the pulse width modulator 4.

出力電圧信号Voutは、パルス幅変調器4でパルス幅変調され、スイッチング増幅器5に出力される。パルス幅変調された出力電圧信号Voutは、スイッチング増幅器5で増幅されてLPF6に出力される。増幅およびパルス幅変調された出力電圧信号Voutは、LPF6で高周波成分が除去され、電源電圧として高周波電力増幅器7に印加される。高周波電力増幅器7は、LPF6から印加される電源電圧に基づいて、変調波入力信号Pinを増幅する。増幅された変調波入力信号Pinは、変調波出力信号Poutとして出力端子2から出力される。 The output voltage signal V out is pulse width modulated by the pulse width modulator 4 and output to the switching amplifier 5. The pulse-width modulated output voltage signal V out is amplified by the switching amplifier 5 and output to the LPF 6. The amplified and pulse width modulated output voltage signal Vout is removed from the high frequency component by the LPF 6 and applied to the high frequency power amplifier 7 as a power supply voltage. RF power amplifier 7, based on the power supply voltage applied from LPF 6, amplifies the modulated wave input signal P in. Amplified modulated wave input signal P in is output from the output terminal 2 as a modulated wave output signal P out.

以上のように、実施の形態1によれば、電圧印加手段は、入力信号の包絡線成分に応じた電源電圧を高周波電力増幅器に印加し、制御手段は、増幅装置の利得を一定とすべく、入出力特性が折れ線特性を有するように出力電圧信号を出力して高周波電力増幅器の電源電圧を制御する。
そのため、増幅装置の利得を一定にすることにより、増幅装置のAM−AM特性を線形化して、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することができる。
As described above, according to the first embodiment, the voltage applying unit applies the power supply voltage corresponding to the envelope component of the input signal to the high-frequency power amplifier, and the control unit sets the gain of the amplifying device to be constant. The output voltage signal is output so that the input / output characteristic has a broken line characteristic, thereby controlling the power supply voltage of the high frequency power amplifier.
Therefore, by making the gain of the amplifying device constant, the AM-AM characteristic of the amplifying device can be linearized and operated with high efficiency, and nonlinear distortion of the amplifying device can be reduced.

なお、上記実施の形態1では、折れ線生成部32が2個のダイオードで構成された場合を例に挙げて説明しているが、これに限定されず、折れ線生成部は、任意の数のダイオードを用いて構成されてもよい。折れ線生成部を構成するダイオードの数が多くなるほど、折れ線を細かく設定することができる。   In the first embodiment, the case where the polygonal line generation unit 32 is configured by two diodes has been described as an example. However, the present invention is not limited to this, and the polygonal line generation unit may include any number of diodes. May be used. As the number of diodes constituting the polygonal line generation unit increases, the polygonal line can be set more finely.

また、上記実施の形態1では、電圧制御回路3が、増幅装置の利得を一定にするように電源電圧を制御しているが、これに限定されず、増幅装置の位相を一定にするように電源電圧を制御してもよい。
この場合には、増幅装置のAM−PM特性を線形化することにより、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することができるという効果を得ることができる。
In the first embodiment, the voltage control circuit 3 controls the power supply voltage so as to make the gain of the amplification device constant. However, the present invention is not limited to this, and the phase of the amplification device is made constant. The power supply voltage may be controlled.
In this case, by linearizing the AM-PM characteristic of the amplifying device, it is possible to operate with high efficiency and to obtain the effect that the nonlinear distortion of the amplifying device can be reduced.

実施の形態2.
図5は、この発明の実施の形態2に係る増幅装置を示すブロック構成図である。
図5において、この増幅装置は、入力された信号を増幅して出力する装置であって、入力端子11、出力端子12、第1デジタル・アナログ変換回路13、制御電圧生成部14(制御電圧生成手段)、第2デジタル・アナログ変換回路15、電圧印加部16(電圧印加手段)、高周波電力増幅器17、減衰器18、アナログ・デジタル変換回路19、信号比較部20および制御電圧更新部21を備えている。
Embodiment 2. FIG.
FIG. 5 is a block diagram showing an amplifying apparatus according to Embodiment 2 of the present invention.
In FIG. 5, this amplifying device amplifies an input signal and outputs it, and includes an input terminal 11, an output terminal 12, a first digital / analog converter circuit 13, and a control voltage generator 14 (control voltage generator 14). Means), a second digital / analog conversion circuit 15, a voltage application unit 16 (voltage application unit), a high frequency power amplifier 17, an attenuator 18, an analog / digital conversion circuit 19, a signal comparison unit 20, and a control voltage update unit 21. ing.

第1デジタル・アナログ変換回路13は、入力端子11から入力された変調波入力信号Pinをデジタル・アナログ変換して高周波電力増幅器17に出力する。制御電圧生成部14は、デジタル回路で構成され、変調波入力信号Pinの包絡線成分に応じて、高周波電力増幅器17の利得Gが一定となるように、出力電圧信号(制御電圧)Vout_dを出力する。 First digital-analog converter circuit 13 outputs a high-frequency power amplifier 17 the modulated wave input signal P in input from the input terminal 11 and a digital-to-analog converter. Control voltage generating unit 14 is constituted by a digital circuit, in response to the envelope component of the modulated wave input signal P in, so that the gain G of the high-frequency power amplifier 17 is constant, the output voltage signal (control voltage) V OUT_D Is output.

第2デジタル・アナログ変換回路15は、制御電圧生成部14からの出力電圧信号Vout_dをデジタル・アナログ変換し、出力電圧信号Vout_aとして電圧印加部16に出力する。電圧印加部16は、第2デジタル・アナログ変換回路15からの出力電圧信号Vout_aに応じた電源電圧を高周波電力増幅器17に印加する。高周波電力増幅器17は、例えばエミッタ接地またはソース接地された半導体増幅器であり、電圧印加部16から印加される電源電圧に基づいて、第1デジタル・アナログ変換回路13からの変調波入力信号Pinを増幅し、変調波出力信号Poutとして出力端子12から出力する。 Second digital-analog converter circuit 15, an output voltage signal V OUT_D from the control voltage generator 14 and digital-to-analog conversion, and outputs to the voltage application unit 16 as an output voltage signal V out_a. The voltage application unit 16 applies a power supply voltage corresponding to the output voltage signal V out_a from the second digital / analog conversion circuit 15 to the high frequency power amplifier 17. High-frequency power amplifier 17 is, for example, a grounded emitter or source grounded semiconductor amplifier, based on the power supply voltage applied from the voltage applying unit 16, a modulated wave input signal P in from the first digital-analog converter circuit 13 Amplified and output from the output terminal 12 as a modulated wave output signal Pout .

減衰器18は、変調波出力信号Poutの一部を所定の電力レベルに減衰させてアナログ・デジタル変換回路19に出力する。アナログ・デジタル変換回路19は、減衰器18で減衰された変調波出力信号Poutをアナログ・デジタル変換し、負帰還信号PFBとして信号比較部20に出力する。信号比較部20は、変調波出力信号Pinと負帰還信号PFBとを比較し、比較結果を制御電圧更新部21に出力する。制御電圧更新部21は、信号比較部20からの比較結果が最小となるように、制御電圧生成部14の出力電圧信号(制御電圧)Vout_dを更新する。 The attenuator 18 attenuates a part of the modulated wave output signal P out to a predetermined power level and outputs the attenuated signal to the analog / digital conversion circuit 19. The analog / digital conversion circuit 19 performs analog / digital conversion on the modulated wave output signal Pout attenuated by the attenuator 18 and outputs the result to the signal comparison unit 20 as a negative feedback signal PFB . Signal comparator 20 compares the modulated wave output signal P in a negative feedback signal P FB, and outputs the comparison result to the control voltage updating unit 21. The control voltage update unit 21 updates the output voltage signal (control voltage) V out_d of the control voltage generation unit 14 so that the comparison result from the signal comparison unit 20 is minimized.

すなわち、この実施の形態2の特徴は、増幅装置のAM−AM(振幅対振幅)特性を線形化するように、デジタル回路の制御電圧生成部14で出力電圧信号(制御電圧)Vout_dを生成し、さらに、高周波電力増幅器17からの変調波出力信号Poutを変調波入力信号Pinに負帰還させることにより、出力電圧信号Vout_dが常に最適化されることにある。これにより、増幅装置に経年劣化が生じた場合や温度変化が生じた場合でも、常に振幅歪みを低減することができる。 That is, the second embodiment is characterized in that the output voltage signal (control voltage) V out_d is generated by the control voltage generation unit 14 of the digital circuit so as to linearize the AM-AM (amplitude versus amplitude) characteristics of the amplifier. and, further, by negatively feeding back the modulated wave output signal P out from the high-frequency power amplifier 17 to the modulated wave input signal P in, it is that the output voltage signal V OUT_D is always optimized. Thereby, even when aged deterioration occurs in the amplifying device or when a temperature change occurs, the amplitude distortion can always be reduced.

続いて、上記構成の増幅装置の動作について説明する。
入力端子11から入力された変調波入力信号Pinは、分岐して第1デジタル・アナログ変換回路13、制御電圧生成部14および信号比較部20にそれぞれ入力される。第1デジタル・アナログ変換回路13に入力された変調波入力信号Pinは、デジタル・アナログ変換されて高周波電力増幅器17に入力される。
Next, the operation of the amplification device having the above configuration will be described.
Modulated wave input signal P in input from the input terminal 11, a first digital-analog converter circuit 13 branches are input to the control voltage generator 14 and the signal comparing unit 20. Modulated wave input signal P in input to the first digital-to-analog conversion circuit 13 is a digital-to-analog converter is input to the RF power amplifier 17.

制御電圧生成部14は、変調波入力信号Pinの包絡線成分に応じて、増幅装置の利得Gが一定となるように、出力電圧信号Vout_dを生成し、第2デジタル・アナログ変換回路15に出力する。第2デジタル・アナログ変換回路15に入力された出力電圧信号Vout_dは、デジタル・アナログ変換され、出力電圧信号Vout_aとして電圧印加部16に入力される。 Control voltage generator 14, in response to the envelope component of the modulated wave input signal P in, as the gain G of the amplifier becomes constant, and generates an output voltage signal V OUT_D, second digital-to-analog converter 15 Output to. The output voltage signal Vout_d input to the second digital / analog conversion circuit 15 is digital / analog converted and input to the voltage application unit 16 as the output voltage signal Vout_a .

電圧印加部16に入力された出力電圧信号Vout_aは、電源電圧として高周波電力増幅器17に印加される。高周波電力増幅器17は、電圧印加部16から印加される電源電圧に基づいて、第1デジタル・アナログ変換回路13からの変調波入力信号Pinを増幅する。増幅された変調波入力信号Pinは、変調波出力信号Poutとして出力端子12から出力される。 The output voltage signal Vout_a input to the voltage application unit 16 is applied to the high frequency power amplifier 17 as a power supply voltage. High-frequency power amplifier 17 based on the power supply voltage applied from the voltage applying unit 16, amplifies the modulated wave input signal P in from the first digital-analog converter circuit 13. Amplified modulated wave input signal P in is output from the output terminal 12 as a modulated wave output signal P out.

変調波出力信号Poutの一部は、減衰器18に入力されて所定の電力レベルに減衰され、アナログ・デジタル変換回路19に入力される。アナログ・デジタル変換回路19に入力された変調波出力信号Poutは、アナログ・デジタル変換され、負帰還信号PFBとして信号比較部20に入力される。信号比較部20に入力された変調波入力信号Pinは、負帰還信号PFBと比較され、比較結果が制御電圧更新部21に入力される。 Part of the modulated wave output signal Pout is input to the attenuator 18 and attenuated to a predetermined power level, and then input to the analog / digital conversion circuit 19. The modulated wave output signal Pout input to the analog / digital conversion circuit 19 is analog / digital converted and input to the signal comparison unit 20 as a negative feedback signal PFB . The modulated wave input signal P in input to the signal comparison unit 20 is compared with the negative feedback signal P FB, and the comparison result is input to the control voltage update unit 21.

制御電圧更新部21は、信号比較部20からの比較結果が最小となるように、制御電圧生成部14の出力電圧信号Vout_dを更新する。制御電圧生成部14は、更新された出力電圧信号Vout_dを第2デジタル・アナログ変換回路15に出力する。
以降、上述した動作を繰り返す。
The control voltage update unit 21 updates the output voltage signal V out_d of the control voltage generation unit 14 so that the comparison result from the signal comparison unit 20 is minimized. The control voltage generation unit 14 outputs the updated output voltage signal Vout_d to the second digital / analog conversion circuit 15.
Thereafter, the above-described operation is repeated.

以上のように、実施の形態2によれば、制御電圧生成手段は、増幅装置の利得が一定となるような制御電圧をデジタル回路で生成する。また、高周波電力増幅器からの出力信号を入力信号に負帰還させることにより、出力信号が常に最適化される。
そのため、増幅装置に経年劣化が生じた場合や温度変化が生じた場合でも、利得を一定にすることにより、増幅装置のAM−AM特性を線形化して、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することができる。
As described above, according to the second embodiment, the control voltage generation unit generates the control voltage with a digital circuit so that the gain of the amplification device is constant. Further, the output signal is always optimized by negatively feeding back the output signal from the high frequency power amplifier to the input signal.
Therefore, even when the amplifying device has deteriorated over time or has undergone a temperature change, by making the gain constant, the AM-AM characteristic of the amplifying device can be linearized and operated with high efficiency. Nonlinear distortion of the amplification device can be reduced.

なお、上記実施の形態2では、制御電圧生成部14が、増幅装置の利得を一定にするように制御電圧を制御しているが、これに限定されず、増幅装置の位相を一定にするように制御電圧を制御してもよい。
この場合には、増幅装置のAM−PM特性を線形化することにより、高効率に動作させることができるとともに、増幅装置の非線形歪みを低減することができるという効果を得ることができる。
In the second embodiment, the control voltage generator 14 controls the control voltage so as to make the gain of the amplifying device constant. However, the present invention is not limited to this, and the phase of the amplifying device is made constant. The control voltage may be controlled.
In this case, by linearizing the AM-PM characteristic of the amplifying device, it is possible to operate with high efficiency and to obtain the effect that the nonlinear distortion of the amplifying device can be reduced.

また、上記実施の形態1、2において、高周波電力増幅器7、17は、例えばA級増幅器、AB級増幅器、B級増幅器またはドハティ増幅器で構成される。
また、上記実施の形態1において、パルス幅変調器4は、例えばデジタルシグマ変調器またはデルタ変調器で構成される。
また、上記実施の形態1において、スイッチング増幅器5は、例えばD級増幅器で構成される。
In the first and second embodiments, the high-frequency power amplifiers 7 and 17 are configured with, for example, a class A amplifier, a class AB amplifier, a class B amplifier, or a Doherty amplifier.
In the first embodiment, the pulse width modulator 4 is constituted by, for example, a digital sigma modulator or a delta modulator.
In the first embodiment, the switching amplifier 5 is constituted by, for example, a class D amplifier.

1 入力端子、2 出力端子、3 電圧制御回路(包絡線検出手段、制御手段)、4 パルス幅変調器(電圧印加手段)、5 スイッチング増幅器(電圧印加手段)、6 LPF(電圧印加手段)、7 高周波電力増幅器、11 入力端子、12 出力端子、13 第1デジタル・アナログ変換回路、14 制御電圧生成部(制御電圧生成手段)、15 第2デジタル・アナログ変換回路、16 電圧印加部(電圧印加手段)、17 高周波電力増幅器、18 減衰器、19 アナログ・デジタル変換回路、20 信号比較部、21 制御電圧更新部、31 包絡線検出部(包絡線検出手段)、32 折れ線生成部(電源電圧制御手段)、51 入力端子、52 出力端子、53 検波回路、54 電圧制御手段、55 高周波電力増幅器。   1 input terminal, 2 output terminal, 3 voltage control circuit (envelope detection means, control means), 4 pulse width modulator (voltage application means), 5 switching amplifier (voltage application means), 6 LPF (voltage application means), 7 High-frequency power amplifier, 11 input terminal, 12 output terminal, 13 first digital / analog conversion circuit, 14 control voltage generation unit (control voltage generation means), 15 second digital / analog conversion circuit, 16 voltage application unit (voltage application) Means), 17 high frequency power amplifier, 18 attenuator, 19 analog / digital conversion circuit, 20 signal comparison unit, 21 control voltage update unit, 31 envelope detection unit (envelope detection unit), 32 polygonal line generation unit (power supply voltage control) Means), 51 input terminal, 52 output terminal, 53 detector circuit, 54 voltage control means, 55 high frequency power amplifier.

Claims (13)

入力された信号を増幅して出力する増幅装置であって、
印加される電源電圧に基づいて前記入力信号を増幅する高周波電力増幅器と、
前記入力信号の包絡線成分を検出する包絡線検出手段と、
前記包絡線成分に応じた電源電圧を前記高周波電力増幅器に印加する電圧印加手段と、
前記増幅装置の利得が一定となるように、前記高周波電力増幅器への入力を制御する制御手段と、
を備え
前記制御手段は、前記増幅装置の位相が一定となるように、前記電源電圧を制御する
ことを特徴とする増幅装置。
An amplifying apparatus that amplifies and outputs an input signal,
A high frequency power amplifier that amplifies the input signal based on an applied power supply voltage;
Envelope detecting means for detecting an envelope component of the input signal;
Voltage application means for applying a power supply voltage corresponding to the envelope component to the high-frequency power amplifier;
Control means for controlling the input to the high-frequency power amplifier so that the gain of the amplification device is constant;
Equipped with a,
The amplifying apparatus, wherein the control means controls the power supply voltage so that a phase of the amplifying apparatus is constant .
前記制御手段は、前記電源電圧を制御する電源電圧制御手段を含むことを特徴とする請求項1に記載の増幅装置。   The amplifying apparatus according to claim 1, wherein the control means includes power supply voltage control means for controlling the power supply voltage. 前記電源電圧制御手段は、入出力特性が折れ線特性を有するように出力電圧信号を出力することを特徴とする請求項2に記載の増幅装置。   3. The amplifying apparatus according to claim 2, wherein the power supply voltage control means outputs an output voltage signal so that an input / output characteristic has a polygonal line characteristic. 前記電源電圧制御手段は、導通電圧が互いに異なる複数のダイオードおよび複数の抵抗から構成されることを特徴とする請求項3に記載の増幅装置。   4. The amplifying apparatus according to claim 3, wherein the power supply voltage control means includes a plurality of diodes and a plurality of resistors having different conduction voltages. 前記電源電圧制御手段は、前記電源電圧に対して所定の下限電圧を設定することを特徴とする請求項2から請求項4までの何れか1項に記載の増幅装置。   The amplifying apparatus according to any one of claims 2 to 4, wherein the power supply voltage control means sets a predetermined lower limit voltage for the power supply voltage. 前記電源電圧制御手段は、前記電源電圧に対して所定の上限電圧を設定することを特徴とする請求項2から請求項5までの何れか1項に記載の増幅装置。   The amplifying apparatus according to claim 2, wherein the power supply voltage control unit sets a predetermined upper limit voltage for the power supply voltage. 前記電源電圧制御手段は、前記包絡線検出手段と一体的に構成されることを特徴とする請求項2から請求項6までの何れか1項に記載の増幅装置。   The amplifying apparatus according to claim 2, wherein the power supply voltage control unit is configured integrally with the envelope detection unit. 前記電圧印加手段は、
前記包絡線検出手段からの出力をパルス幅変調するパルス幅変調器と、
前記パルス幅変調器からの出力を増幅するスイッチング増幅器と、
前記スイッチング増幅器からの出力を帯域制限する低域通過フィルタと、
を有することを特徴とする請求項1から請求項7までの何れか1項に記載の増幅装置。
The voltage applying means includes
A pulse width modulator for pulse width modulating the output from the envelope detection means;
A switching amplifier for amplifying the output from the pulse width modulator;
A low-pass filter for band-limiting the output from the switching amplifier;
The amplifying apparatus according to claim 1, comprising:
前記パルス幅変調器は、デジタルシグマ変調器またはデルタ変調器で構成されることを特徴とする請求項8に記載の増幅装置。   The amplifying apparatus according to claim 8, wherein the pulse width modulator includes a digital sigma modulator or a delta modulator. 前記スイッチング増幅器は、D級増幅器で構成されることを特徴とする請求項8または請求項9に記載の増幅装置。   The amplifying apparatus according to claim 8 or 9, wherein the switching amplifier includes a class D amplifier. 入力された信号を増幅して出力する増幅装置であって、
前記入力信号をデジタル・アナログ変換する第1デジタル・アナログ変換回路と、
印加される電源電圧に基づいて、前記第1デジタル・アナログ変換回路からの出力を増幅する高周波電力増幅器と、
前記入力信号に応じた制御電圧を生成する制御電圧生成手段と、
前記制御電圧をデジタル・アナログ変換する第2デジタル・アナログ変換回路と、
前記第2デジタル・アナログ変換回路からの出力を電源電圧として前記高周波電力増幅器に印加する電圧印加手段と、を備え、
前記制御電圧生成手段は、前記増幅装置の利得が一定となるように、前記制御電圧を生成し、
前記制御電圧生成手段は、前記増幅装置の位相が一定となるように、前記制御電圧を制御する
ことを特徴とする増幅装置。
An amplifying apparatus that amplifies and outputs an input signal,
A first digital / analog conversion circuit for digital / analog conversion of the input signal;
A high-frequency power amplifier that amplifies an output from the first digital-to-analog converter circuit based on an applied power supply voltage;
Control voltage generating means for generating a control voltage according to the input signal;
A second digital / analog conversion circuit for digital / analog conversion of the control voltage;
Voltage application means for applying the output from the second digital-analog converter circuit as a power supply voltage to the high-frequency power amplifier,
The control voltage generation means generates the control voltage so that the gain of the amplification device is constant ,
The amplifying apparatus, wherein the control voltage generating means controls the control voltage so that a phase of the amplifying apparatus is constant .
前記制御電圧は、前記高周波電力増幅器の入出力信号に基づいて更新されることを特徴とする請求項11に記載の増幅装置。   The amplifying apparatus according to claim 11, wherein the control voltage is updated based on an input / output signal of the high-frequency power amplifier. 前記高周波電力増幅器は、A級増幅器、AB級増幅器、B級増幅器またはドハティ増幅器で構成されることを特徴とする請求項1から請求項12までの何れか1項に記載の増幅装置。   The amplification device according to any one of claims 1 to 12, wherein the high-frequency power amplifier includes a class A amplifier, a class AB amplifier, a class B amplifier, or a Doherty amplifier.
JP2010034661A 2010-02-19 2010-02-19 Amplification equipment Expired - Fee Related JP5355445B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2010034661A JP5355445B2 (en) 2010-02-19 2010-02-19 Amplification equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2010034661A JP5355445B2 (en) 2010-02-19 2010-02-19 Amplification equipment

Publications (2)

Publication Number Publication Date
JP2011172060A JP2011172060A (en) 2011-09-01
JP5355445B2 true JP5355445B2 (en) 2013-11-27

Family

ID=44685707

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2010034661A Expired - Fee Related JP5355445B2 (en) 2010-02-19 2010-02-19 Amplification equipment

Country Status (1)

Country Link
JP (1) JP5355445B2 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102879625B (en) * 2012-09-07 2014-08-06 清华大学 Envelope detector with graphene transistor
JP6490541B2 (en) * 2015-08-26 2019-03-27 株式会社東芝 High frequency semiconductor device
CN112865729B (en) * 2021-02-01 2023-02-28 展讯通信(上海)有限公司 Amplifier circuit and electronic device

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0656960B2 (en) * 1990-01-29 1994-07-27 日本電信電話株式会社 Linear transmitter
JPH03174810A (en) * 1989-09-29 1991-07-30 Nippon Telegr & Teleph Corp <Ntt> Linear transmitter
US7761066B2 (en) * 2006-01-27 2010-07-20 Marvell World Trade Ltd. Variable power adaptive transmitter
US7965140B2 (en) * 2007-01-24 2011-06-21 Nec Corporation Power amplifier
JP5131200B2 (en) * 2007-01-24 2013-01-30 日本電気株式会社 Power amplifier

Also Published As

Publication number Publication date
JP2011172060A (en) 2011-09-01

Similar Documents

Publication Publication Date Title
US7965140B2 (en) Power amplifier
KR100831149B1 (en) Power control and modulation of switched-mode power amplifiers with one or more stages
US9160287B2 (en) Linearization circuits and methods for multilevel power amplifier systems
JP6580488B2 (en) Linearization circuit and method for a multi-level power amplifier system
JP6474697B2 (en) Switching power amplifier
JP5131200B2 (en) Power amplifier
US6937175B1 (en) Amplifier linearization using delta-sigma predistortion
JP5355445B2 (en) Amplification equipment
JPWO2011040507A1 (en) Power amplifier, wireless communication device, and power amplification method
US7135918B1 (en) Linear power amplifier circuit with a modulated power supply signal
US6771121B2 (en) Linearization of a PDM Class-D amplifier
JP2011120142A (en) High-frequency power amplifier device
JP4536468B2 (en) Class E amplifier and EER modulation amplifier
KR101358096B1 (en) Power amplifier
JP5523210B2 (en) High frequency amplifier
CN1254911C (en) Linearised radio transmitter
JP2005184273A (en) High output amplifier
US9590566B2 (en) Pre-distortion based power control
JP4722384B2 (en) Multistage high power amplifier
US7889001B2 (en) Systems and methods of reduced distortion in a class D amplifier
JP5276428B2 (en) Power circuit
JP2018064225A (en) Current-voltage conversion circuit
JPH02164113A (en) Power amplifier
JP2014110575A (en) Distortion compensation circuit and amplifier module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120823

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130501

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130521

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130712

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130730

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130827

R150 Certificate of patent or registration of utility model

Ref document number: 5355445

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees