JP5310397B2 - 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体 - Google Patents

動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体 Download PDF

Info

Publication number
JP5310397B2
JP5310397B2 JP2009199813A JP2009199813A JP5310397B2 JP 5310397 B2 JP5310397 B2 JP 5310397B2 JP 2009199813 A JP2009199813 A JP 2009199813A JP 2009199813 A JP2009199813 A JP 2009199813A JP 5310397 B2 JP5310397 B2 JP 5310397B2
Authority
JP
Japan
Prior art keywords
information
parameter
test
verification
dut
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009199813A
Other languages
English (en)
Other versions
JP2011053764A (ja
Inventor
篤 萩原
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2009199813A priority Critical patent/JP5310397B2/ja
Publication of JP2011053764A publication Critical patent/JP2011053764A/ja
Application granted granted Critical
Publication of JP5310397B2 publication Critical patent/JP5310397B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

本発明は、動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体に関する。
従来、画像処理アルゴリズムを動作合成可能な記述へ変更した場合は、ハードウェア固有の記述も考慮したうえで生成されたモデルの検証を行なう必要がある。この際、ハードウェア固有の情報を含んだテスト環境を作るのは多くの時間を要する。
また近年の機能集約化による回路規模の増大により、検証環境もより複雑化し、人手によって検証環境を作成することによるバグの混入や、テストの漏れ、テストミスが問題視されてきている。
また従来のようなHDL(ハードウェア記述言語)で作成された回路は、実際のハードウェア構成を直接記述するため、検証する際もどこを検証するべきかを容易に判断できたが、動作合成の場合は、ツールそのものまたはツールの最適化機能により生成される回路が異なるため、従来のような検証するべき場所を特定することが困難である。
この主の問題を解決するための種々の提案がなされている(例えば、特許文献1、2参照。)。
特許文献1には、インターフェースに関する回路を自動生成しならが、自動生成した際のタイミング情報から入力タイミングを考慮したテストベンチを作成することでテストの効率化を図ることが開示されている。
また、特許文献2には、動作アルゴリズムから動作合成時に生成されるマルチプレクサのセレクト信号を利用して、テストベンチを自動で生成することでテストの効率化を図ることが開示されている。
しかしながら、特許文献1、2に記載の技術では動作記述から情報を取得し、テストを作るという性質上、対象の動作記述が複雑になればなるほどテスト数が増大し、検証そのものの時間がかかってしまい、効率的な検証を行なうことができず、また動作記述からテストベクタを生成するため、動作アルゴリズムを記述した設計者の仕様誤認による不具合を発見できないおそれがある。
そこで、本発明の目的は、バグの混入や設定ミス、設定漏れの発生を抑えた動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体を提供することにある。
上記課題を解決するため、請求項1記載の発明は、外部から設定可能なパラメータと、画像を走査するための副走査方向への処理ループと、主走査方向への処理ループと、を有する画像処理アルゴリズムについて、前記パラメータがレジスタであることを示すレジスタ情報を追加する追加手段と、追加された前記レジスタ情報を抽出する抽出手段と、ハードウェア化時に利用するインターフェース情報を入力する利用インターフェース情報、アルゴリズムの主走査ループ処理及び副走査ループ処理を検出し、記述変換ルールに従い、抽出されたレジスタ情報を用いて前記画像処理アルゴリズムの記述変換を行なう記述変換手段と、を備えた回路設計補助装置によって得られた回路を検証する環境を生成する装置であって、設計仕様書と検証手法DBの情報から検証の目的に応じたテストベクタを自動で生成するテストベクタ自動生成手段と検証すべきパラメータ値を決定するための情報が蓄えられている検証手法DBと生成されたDUTと、テストベクタ自動生成手段から生成されたテストベクタと任意のタイミングでDUTへの入出力が行なうことができるバスモデルと入力及び期待値データを生成バスモデルを制御するテストベンチと、前記DUTと前記バスモデルとの接続を行なうテストベンチトップを含むテスト環境を生成するテスト環境自動生成手段と、を備えたことを特徴とする。
本発明によれば、設計仕様書と検証手法DB(Data Base)とを用いて、テストベクタを含む検証環境を自動で生成することにより、ヒューマンエラーの混入を防ぎながら検証精度の高い検証環境を提供することができ、従ってバグの混入や設定ミス、設定漏れの発生を抑えた動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体の提供を実現することができる。
本発明に係る動作合成検証補助方法の一実施の形態を示すフローである。 本発明に係る動作合成検証補助装置の概要を示すハードウェア構成図である。 本発明に係る動作合成検証補助装置の構成図の一例である。 図1に示した動作合成検証補助装置における自動生成のフローの一例である。 図1に示した動作合成検証補助装置におけるテスタベクタの生成方法を説明するためのフローの一例である。 図1に示した動作合成検証補助装置におけるパラメータファイルの一例である。 図1に示した動作合成検証補助装置における制約ファイルの一例である。 図1に示した動作合成検証補助装置におけるテストベクタの一例である。
本願発明は、本出願人による特願2008−314112の改良発明である。
特願2008−314112は、「ハードウェア化構成検討」から「機能モデル作成」までの作業を補助するための発明であり、本願発明は、「機能モデル検証」及び「RTL機能・性能検証」を行なうための環境作成の補助を行なうための発明である。
従って、「追加手段」、「抽出手段」、及び「記述変換手段」については、特願2008−314112の明細書(特に段落「0018」)を参照されたい。
本発明の実施の形態について図面を参照して説明する。
図1は、本発明に係る動作合成検証補助方法の一実施の形態を示すフローである。
はじめに図1を参照して動作合成について述べる。
フローは大きく分けて、「アルゴリズム開発フェーズ」(フェーズP1-1)と「動作合成フェーズ」(フェーズP1-2)との二つに分けられる。
「アルゴリズム開発フェーズ」では、アルゴリズムの開発を行なう(ステップS1-1-1,S1-1-2)。アルゴリズムはソフトウェアとして開発される。その後、ハードウェア化を行なうか否かの判断がなされ(ステップS1-1-3)、ハードウェア化を行なう場合(YES)は動作合成フェーズへ移行する。ハードウェア化されない場合(NO)は、そのままソフトウェアとして実装される(ステップS1-1-4)。
「動作合成フェーズ」は、ソフトウェアで実装されたアルゴリズムをハードウェア化するフェーズである。「動作合成フェーズ」は「ハードウェア化構成検討」(ステップS1-2-1)、「機能モデル作成」(ステップS1-2-2)、「機能モデル検証」(ステップS1-2-3)、「RTL(Resister Transistor Logic:抵抗トランジスタ論理)回路生成」(ステップS1-2-4)、「RTL機能、性能検証」(ステップS1-2-5)から構成される。
「ハードウェア化構成検討」(ステップS1-2-1)では、RAM(Random Access Memory)容量やスループット、レイテンシ、パイプラインを考慮したアルゴリズムの書き換え方の検討を行なう。
尚、「スループット」とは、コンピュータの単位時間当たりの処理量である。「レイテンシ」とは、データの転送要求などのリクエストを発してから、リクエストの要求が返ってくるまでにかかる遅延時間のことである。「パイプライン」とは、コンピュータにおける処理要素を直列に連結したものである。
「機能モデル作成」(ステップS1-2-2)では、「ハードウェア化構成検討」で検討された内容にしたがい、機能モデルの作成を行なう。
「機能モデル検証」(ステップS1-2-3)では、「機能モデル作成」で作成した機能モデルが「ハードウェア化構成検討」で検討された結果を満たす否か、また、書き換えによりアルゴリズムの機能に不具合が混入していないか否かを確認する。
「RTL回路生成」(ステップS1-2-4)では、作成された機能モデルからRTLを生成する。動作合成ツールといわれるものはこの部分を行なうものである。
「RTL機能・性能検証」(ステップS1-2-5)では、「RTL回路生成」で生成されたRTLが要求された機能を満たすか否かを確認する。動作モデルが関数の呼び出しによりデータを受け渡す(untimed simulation)のに対し、RTL回路は信号レベルでのデータ受け渡しを行なう(timed simulation)ことになる。よって「RTL機能・性能検証」では信号レベルの受け渡しタイミングの変化により、動作・性能に影響がないかを確かめている。
図2は、本発明に係る動作合成検証補助装置の概要を示すハードウェア構成図である。
10は、検証環境自動生成プログラムを実行するCPU(Central Processing Unit:中央演算処理装置)である。
11は、プログラムへの実行命令およびプログラムの実行結果を出力(表示)する入出力装置である。
12は、検証環境自動生成プログラム実行時に利用するメモリである。
13は、検証手法DBおよび出力される検証環境を保存するHDDである。
14は、検証手法DBである。検証手法DB(14)については、実際の動作説明で詳細を説明する。
15は、出力結果を表示するモニタである。
16は、インターネット接続するためのネットワークである。
検証手法DB(14)や検証環境自動生成プログラム自体もネットワーク上に存在していても良い。
図3は、本発明に係る動作合成検証補助装置の構成図の一例である。
テストベンチトップ(5-14)で囲まれている部分が生成された機能モデル及びRTL回路の機能検証、機能・性能検証を行なう環境であり、今回自動で生成するテスト環境である。
「DUT(Device Under Test)」(5-10)は「機能モデル作成」で作られた機能モデル及び動作合成ツールにより出力されたRTL回路を指す。
「バスモデル」(5-9,5-11)は、DUTの機能や性能を検証するためにDUTとのデータ通信を行なうモデルである。
「テストベンチ」(5-15)は、DUTの機能や性能を検証するための環境である。「テストベンチ」は、「入力データ」(5-5)、「期待値データ」(5-7)、「テストシナリオ」(5-6)、「パラメータ」(5-8)、及び「Cアルゴ(アルゴリズム開発フェーズで作成したアルゴリズムのこと)」(5-4)から構成される。
「入力データ」(5-5)はDUTに対してバスモデル(5-9,5-11)が与えるデータを保持するデータベースである。
「期待値データ」(5-7)はDUTから出力されると予測されるデータを保持するデータベースである。
バスモデル(5-9,5-11)はDUTから出力されたデータと期待値データを比較して、予測通りにデータが出力されたか否かを確認する。
「パラメータ」(5-8)はDUTやバスモデル(5-9,5-11)に対して動作内容の指示を行なうためのデータ群である。
「テストシナリオ」(5-6)は、DUTの動作やバスモデル(5-9,5-11)の動作を指示するテストのためのシナリオである。
「Cアルゴ」(5-4)は、アルゴリズム開発フェーズで作成されたソフトウェアであり、入力データから期待値データを作成する。斜線部分が本動作合成検証補助装置における自動生成プログラム部分である。
「検証手法DB」(5-1)は、検証手法を登録してあるDBである。レジスタの種類やI/F(インターフェース)の種類、FIFO(First In First Out:先入れ先出し)の段数やバス幅をキーとして、効果のある検証手法を引き出すことが可能である。
テストベクタ自動生成手段としての「テストベクタ自動生成装置」(5-2)は、DUTやバスモデル(5-9,5-11)へ与える制御パラメータの組み合わせをテスト仕様書に従い、自動で生成する装置である。詳細は、「変換フロー」で説明する。
「テスト環境自動生成装置」(5-3)は、テストベンチ構成と、テストベンチとDUT、バスモデルの接続を記述するテストベンチトップとを生成する。
「DUT自動生成装置」(5-4)は、設計仕様書およびCアルゴからハードウェアを考慮したC++記述を自動で生成する装置である。
ここで、設計仕様書には「端子情報(回路端子の入出力方向やバス幅)」、「インターフェース情報(回路信号のタイミング情報)」、「レジスタ情報(名前、属性、ビット幅、最小値、最大値、初期値)」が含まれる。
図4は、図1に示した動作合成検証補助装置における自動生成のフローの一例である。
図4を参照して、自動生成のフローを説明する。
初めに、与えられたCアルゴリズム(画像処理アルゴリズム、もしくはC言語で記述されたソースコード)と設計情報とからDUTの生成を行なう(ステップS6-1)。
次に、DUT生成時に抽出された端子情報、パラメータ情報を利用し、テスト環境の自動生成を行なう。はじめに設計仕様からテストを行なうパラメータを抽出する(ステップS6-2)。
パラメータ情報には少なくともパラメータ名、パラメータ属性、ビット幅、最小値、最大値の項目が含まれる。それぞれの情報の詳細は図5で説明する。また、DUTの生成から得られるインターフェース情報を元に検証手法DBからテストパラメータを取得する(ステップS6-3)。
インターフェース情報には、起動トリガ、起動タイミングの情報が含まれる。また、そのインターフェースをテストするためのバスモデルを同時に取得しておく(S6-4)。
次にステップS6-2,S6-3で得られた情報からテストベクタの生成を行う(ステップS6-5)。
テストベクタは機能モデル検証用とRTL機能・性能検証用の少なくとも2種類のテストベクタが生成される。詳細な説明は、図5で行なう。
次に生成されたDUT、取得したバスモデルの接続とシミュレーションを制御するテストベンチの生成を行なう(ステップS6-6)。
バスモデルとDUTとの接続はインターフェースが既知のため接続は容易である。また、バスモデルは入力データや出力データを保持するバッファと接続される。これはソフトウェア上で接続されるため、接続は容易である。また、これらの接続方法がわかれば、テストベンチおよびテストベンチトップ等のテスト環境を構築するのも容易である。最後にテストベクタの組み込みを行なう(ステップS6-8)。
テストベクタの組み込み時は、機能モデル検証とRTL機能・性能検証の両方で利用できるようにフラグを用意する。このフラグは、利用するテストベクタおよびバスモデルの切り替えを行なう。
テストベクタの生成方法について図5を参照して説明する。
図5は、図1に示した動作合成検証補助装置におけるテスタベクタの生成方法を説明するためのフローの一例である。図6は、図1に示した動作合成検証補助装置におけるパラメータファイルの一例である。
はじめにパラメータ情報を利用してパラメータ設定値情報の生成を行なう(ステップS7-1)。
パラメータ情報には図6のようにパラメータ名、属性、ビット幅、初期値、最小値、最大値、分割方法が含まれる。パラメータ名はパラメータの名前である。属性はそのパラメータがどのように使われるかを表す。
設計によりさまざまな種類のパラメータが得られるが、機能の動作モードを設定するパラメータにはそれを示すフラグ(図6でのMODE)、動作を制御するパラメータにはそれを示すフラグ(図6でのPARAM)を指定する。
ビット幅はそのパラメータの持つビット幅である。初期値はそのパラメータがリセット時にセットされる値である。最小値はそのパラメータに設定可能である最小値である。最大値はそのパラメータに設定可能である最大値である。分割方法は、そのパラメータをテストするためにどのような方法でパラメータを設定するかを指定する。これは一般に境界値分析や同値分割などが一般的である。
また、この分割方法はFIFOの段数等のハードウェアの構成に適した分割方法や画像処理アルゴリズムの種類によって必要な分割方法を決定しておくことで、より精度の高いテストベクタを生成することが可能である(ステップS7-2)。
次にパラメータ展開方法について説明する。
はじめに、パラメータ分割方法が記述されているかを確認する。パラメータ分割方法が記述されている場合は、その分割方法に従いパラメータ値の決定を行なう。パラメータ分割方法が記述されていない場合は、パラメータの属性を利用して、検証手法DBから分割方法を取得する。
属性情報をより詳細に決めることで精度の高いテストベクタを生成することが可能である。また、生成したDUTのインターフェース情報からそのインターフェースの検証に必要なパラメータを取得する。これは主にインターフェースの信号間のタイミング情報である。タイミング情報として、複数インターフェースを持つ場合のインターフェース間のタイミング情報やデータ入力とデータ出力のタイミング情報を付加することでさらに精度の高いテストベクタを生成することが可能である。得られたパラメータ設定値情報およびタイミング情報からテストベクタの生成を行なう。このとき、テストベクタを機能検証用テストベクタとRTL機能・パフォーマンス検証用テストベクタの2つのテストベクタの生成を行なう。
機能検証用テストベクタ生成時には、パラメータ設定値情報からパラメータ間の組み合わせを行ない、テストベクタの生成を行なう。
また、RTL・パフォーマンス検証用のテストベクタ生成時はパラメータの属性がMODEであるものと、タイミング情報からアルゴリズムの組み合わせを生成する(ステップS7-3)。
組み合わせの生成方法にはpair-wise法やHAYST法といった一般的な方法から、タイミング情報やパラメータの属性を利用して組み合わせを生成しても良く、必要に応じて最適な組み合わせ生成アルゴリズムを選択するとよい。このとき、効率よいテストベクタを生成するためにパラメータ間の制約条件を付加するとよい。
制約はパラメータ間での成り立たない条件、または必ず成り立つ条件を指定する。たとえば、図7に示すように2パラメータ間の条件を式として記述し、パラメータ設定情報で設定された値をこの制約式に代入することで成り立たない組み合わせを調べることが可能となり、組み合わせの作成時にパターンを減らすことが可能となる。尚、図7は、図1に示した動作合成検証補助装置における制約ファイルの一例である。
また、関連の強い複数のパラメータによりパラメータグループを生成し、組み合わせをグループ内の組み合わせとグループ間の組み合わせからテストベクタを生成することで、関連の強いパラメータ間での検証精度をあげることも可能である。
すなわち、制約展開を行い(ステップS7-3-1)、固定値組合せを解除し(ステップS7-3-2)、グループ組合せ番号を追加し(ステップS7-3-3)、組合せアルゴリズムを作成することで(S7-3-4)、データマージが得られる(ステップS7-3-5)。
このようにして図8に示すようなテストベクタを生成する。図8において、横軸はパラメータ名となり、縦軸はテストベクタとなる。尚、図8は、図1に示した動作合成検証補助装置におけるテストベクタの一例である。
<プログラム>
以上で説明した本発明にかかる動作合成検証補助装置は、コンピュータで処理を実行させるプログラムによって実現されている。コンピュータとしては、例えばパーソナルコンピュータやワークステーションなどの汎用的なものが挙げられるが、本発明はこれに限定されるものではない。よって、一例として、プログラムにより本発明を実現する場合の説明を以下で行う。
外部から設定可能なパラメータと、画像を走査するための副走査方向への処理ループと、主走査方向への処理ループと、を有する画像処理アルゴリズムについて、パラメータがレジスタであることを示す情報を追加する追加手段と、
設定されたレジスタ情報を抽出する抽出手段と、
ハードウェア化時に利用するインターフェース情報を入力する利用インターフェース情報、アルゴリズムの主走査ループ処理及び副走査ループ処理を検出し、記述変換ルールに従い画像処理アルゴリズムの記述変換を行なう記述変換手段と、
を備えた回路設計補助方法によって得られた回路を検証する環境を生成する装置を制御するためのプログラムであって、
コンピュータを、
(A) 設計仕様書と検証手法DBの情報から検証の目的に応じたテストベクタを自動で生成するテストベクタ自動生成装置と検証すべきパラメータ値を決定するための情報が蓄えられている検証手法DBと生成されたDUTと、テストベクタ自動生成手段から生成されたテストベクタと任意のタイミングでDUTへの入出力が行なうことができるバスモデルと入力・期待値データを生成する手段、
(B) バスモデルを制御するテストベンチとそれらの接続を行なうテストベンチトップを含むテスト環境を生成する手段、
として機能させるためのプログラムが挙げられる。
これにより、プログラムが実行可能なコンピュータ環境さえあれば、どこにおいても本発明にかかる動作合成検証補助装置を実現することができる。
このようなプログラムは、コンピュータに読み取り可能な記憶媒体に記憶されていてもよい。
<記憶媒体>
ここで、記憶媒体としては、例えば、CD-ROM(Compact Disc Read Only Memory)、フレキシブルディスク(FD)、CD-R(CD Recordable)などのコンピュータで読み取り可能な記憶媒体、フラッシュメモリ、RAM(Random Access Memory)、ROM(Read Only Memory)、FeRAM(強誘電体メモリ)等の半導体メモリやHDD(Hard Disc Drive)が挙げられる。
<効 果>
本実施形態によれば、設計仕様書と検証手法DBを用いて、テストベクタを含む検証環境を自動で生成しているので、ヒューマンエラーの混入を防ぎながら検証精度の高い検証環境を提供できる。
また、本実施形態によれば、パラメータ情報および生成されたDUTのインターフェース情報を利用してテストベクタを自動生成するのでCのアルゴリズムだけでなく、DUTの検証環境としても利用できる検証環境を提供できる。
また、本実施形態によれば、検証目的に応じたテストベクタを生成するので、ヒューマンエラーの混入を防ぎながら検証を効率的に進めることができる検証環境を提供できる。
また、本実施形態によれば、機能検証用テストベクタとして、パラメータ情報のみでテストベクタを生成することで、ヒューマンエラーの混入を防ぎながら検証目的に応じた証環境を提供できる。
また、本実施形態によれば、RTL・性能検証用テストベクタとして、パラメータ情報のパラメータ属性およびインターフェース情報からテストベクタを生成しているので、ヒューマンエラーの混入を防ぎながら検証目的に応じた証環境を提供できる。
また、本実施形態によれば、パラメータ属性に応じたパラメータ値決定方法、インターフェースのタイミング情報、複数インターフェースを持つ場合のインターフェース間のタイミング情報を持っているので、パラメータの振り方やタイミングに関して担当者の違いによるテストベクタの違いが軽減され、検証すべきことが行なわれている精度の高い検証環境を提供できる。
なお、上述した実施の形態は、本発明の好適な実施の形態の一例を示すものであり、本発明はそれに限定されることなく、その要旨を逸脱しない範囲内において、種々変形実施が可能である。
5−1、14 検証手法DB
5−2 テストベクタ自動生成装置
5−3 テスト環境自動生成装置
5−4、5−13 Cアルゴ
5−5 入力データ
5−6 テストシナリオ
5−7 期待値データ
5−8 パラメータ
5−9、5−11 バスモデル
5−10 DUT
5−12 DUT自動生成装置
5−14 テストベンチトップ
5−15 テストベンチ
10 CPU
11 入出力装置
12 メモリ
13 HDD
15 モニタ
16 ネットワーク
特開2008−186252号公報 特開2005−78402号公報

Claims (9)

  1. 外部から設定可能なパラメータと、画像を走査するための副走査方向への処理ループと、主走査方向への処理ループと、を有する画像処理アルゴリズムについて、前記パラメータがレジスタであることを示すレジスタ情報を追加する追加手段と、
    追加された前記レジスタ情報を抽出する抽出手段と、
    ハードウェア化時に利用するインターフェース情報を入力する利用インターフェース情報、アルゴリズムの主走査ループ処理及び副走査ループ処理を検出し、記述変換ルールに従い、抽出されたレジスタ情報を用いて前記画像処理アルゴリズムの記述変換を行なう記述変換手段と、
    を備えた回路設計補助装置によって得られた回路を検証する環境を生成する装置であって、
    設計仕様書と検証手法DBの情報から検証の目的に応じたテストベクタを自動で生成するテストベクタ自動生成手段と、
    検証すべきパラメータ値を決定するための情報が蓄えられている検証手法DBと、
    生成されたDUTと、テストベクタ自動生成手段から生成されたテストベクタと、任意のタイミングでDUTへの入出力が行なうことができるバスモデルと、入力及び期待値データを生成しバスモデルを制御するテストベンチと、前記DUTと前記バスモデルとの接続を行なうテストベンチトップとを含むテスト環境を生成するテスト環境自動生成手段と、
    を備えたことを特徴とする動作合成検証補助装置。
  2. 前記テストベクタ自動生成手段は、設計仕様書からのパラメータ情報および生成されたDUTのインターフェース情報を用いてテストベクタを生成することを特徴とする請求項1記載の動作合成検証補助装置。
  3. 設計仕様の情報を元にCアルゴリズムの機能部分に特化したテストベクタとRTL回路でのタイミングを考慮したテストベクタを区別して検証環境を出力することを特徴とする請求項2記載の動作合成検証補助装置。
  4. Cアルゴリズムの機能部分に特化したテストベクタを生成する場合は、入力されるパラメータ情報は、少なくとも、パラメータ名、パラメータ属性、ビット幅、最小値、及び最大値の項目を持ち、テストパラメータ自動生成手段は、パラメータ属性、ビット幅、最小値、最大値により、テストパラメータの生成方法を変更することを特徴とする請求項3記載の動作合成検証補助装置。
  5. テストパラメータ自動生成手段において、RTL回路でのタイミングを考慮したテストベクタを生成する場合は、入力されるパラメータ情報は、少なくとも、パラメータ名、ビット幅、初期値、最小値、及び最大値の項目を持ち、インターフェース情報はインターフェース信号間のタイミング情報を持ち、テストパラメータ自動生成手段は、パラメータ情報からはパラメータ属性、インターフェース情報からはインターフェース信号間のタイミング情報を用いて、テストパラメータを自動生成することを特徴とする請求項3記載の動作合成検証補助装置。
  6. パラメータ属性に対するパラメータ値の決定方法をパラメータ情報と、DUTのインターフェースから各インターフェース信号間のタイミング情報と、複数インターフェースがあった場合のインターフェース間のタイミング情報を持つことを特徴とする請求項1記載の動作合成検証補助装置。
  7. 外部から設定可能なパラメータと、画像を走査するための副走査方向への処理ループと、主走査方向への処理ループと、を有する画像処理アルゴリズムについて、前記パラメータがレジスタであることを示すレジスタ情報を追加する追加し、
    追加されたレジスタ情報を抽出し、
    ハードウェア化時に利用するインターフェース情報を入力する利用インターフェース情報、アルゴリズムの主走査ループ処理及び副走査ループ処理を検出し、記述変換ルールに従い、抽出されたレジスタ情報を用いて前記画像処理アルゴリズムの記述変換を行なう回路設計補助方法によって得られた回路を検証する環境を生成する方法であって、
    検証すべきパラメータ値を決定するための情報が蓄えられている検証手法DBと、設計仕様書との情報から検証の目的に応じたテストベクタを自動で生成し
    生成されたDUTと、テストベクタ自動生成手段から生成されたテストベクタと、任意のタイミングでDUTへの入出力が行なうことができるバスモデルと、入力及び期待値データを生成し、バスモデルを制御するテストベンチと、前記DUTと前記バスモデルとの接続を行なうテストベンチトップとを含むテスト環境を生成することを特徴とするコンピュータによる動作合成検証補助方法。
  8. 外部から設定可能なパラメータと、画像を走査するための副走査方向への処理ループと、主走査方向への処理ループと、を有する画像処理アルゴリズムについて、前記パラメータがレジスタであることを示すレジスタ情報を追加する追加手段と、
    追加されたレジスタ情報を抽出する抽出手段と、
    ハードウェア化時に利用するインターフェース情報を入力する利用インターフェース情報、アルゴリズムの主走査ループ処理及び副走査ループ処理を検出し、記述変換ルールに従い、抽出されたレジスタ情報を用いて前記画像処理アルゴリズムの記述変換を行なう記述変換手段と、
    を備えた回路設計補助方法によって得られた回路を検証する環境を生成する装置を制御するためのプログラムであって、
    コンピュータを、
    設計仕様書と検証手法DBの情報から検証の目的に応じたテストベクタを自動で生成するテストベクタ自動生成手段と、
    検証すべきパラメータ値を決定するための情報が蓄えられている検証手法DBと、
    生成されたDUTと、テストベクタ自動生成手段から生成されたテストベクタと、任意のタイミングでDUTへの入出力が行なうことができるバスモデルと、入力及び期待値データを生成バスモデルを制御するテストベンチと、前記DUTと前記バスモデルとの接続を行なうテストベンチトップとを含むテスト環境を生成する手段、
    として機能させるためのプログラム。
  9. 請求項8記載のプログラムを記録したことを特徴とする記録媒体。
JP2009199813A 2009-08-31 2009-08-31 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体 Expired - Fee Related JP5310397B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009199813A JP5310397B2 (ja) 2009-08-31 2009-08-31 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009199813A JP5310397B2 (ja) 2009-08-31 2009-08-31 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体

Publications (2)

Publication Number Publication Date
JP2011053764A JP2011053764A (ja) 2011-03-17
JP5310397B2 true JP5310397B2 (ja) 2013-10-09

Family

ID=43942733

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009199813A Expired - Fee Related JP5310397B2 (ja) 2009-08-31 2009-08-31 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体

Country Status (1)

Country Link
JP (1) JP5310397B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112612718A (zh) * 2020-12-30 2021-04-06 上海中通吉网络技术有限公司 秒杀测试平台
CN115452383B (zh) * 2022-09-20 2024-01-23 广州汽车集团股份有限公司 发动机台架自动测试方法、装置、电子设备及存储介质

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5223639B2 (ja) * 2008-12-10 2013-06-26 株式会社リコー 回路設計補助方法、プログラム、及び記録媒体

Also Published As

Publication number Publication date
JP2011053764A (ja) 2011-03-17

Similar Documents

Publication Publication Date Title
US8161440B2 (en) Highly specialized scenarios in random test generation
US8578309B2 (en) Format conversion from value change dump (VCD) to universal verification methodology (UVM)
JP2006244073A (ja) 半導体設計装置
JP2006024006A (ja) テストケース生成装置、テストケース生成プログラム、モデルベース開発プログラム、ソースコード生成妥当性診断装置、ソースコード生成妥当性診断プログラム、およびモデルベース開発方法。
JP4492803B2 (ja) 動作合成装置及びプログラム
US20070061641A1 (en) Apparatus and method for generating test driver
US8762907B2 (en) Hierarchical equivalence checking and efficient handling of equivalence checks when engineering change orders are in an unsharable register transfer level
US10592703B1 (en) Method and system for processing verification tests for testing a design under test
CN111480150A (zh) 用于控制引擎调试、测试、校准和调节的软件环境
JP4140917B2 (ja) 検証作業支援システム及びその方法
JP2000207440A (ja) 半導体集積回路の設計検証装置、方法及び記憶媒体
JP2003141206A (ja) Lsiテスト・データのタイミング検証方法およびlsiテスト・データのタイミング検証プログラム
JP5310397B2 (ja) 動作合成検証補助装置、動作合成検証補助方法、プログラム、及び記録媒体
JP6787045B2 (ja) 検証支援プログラム、検証支援方法、および情報処理装置
US10192013B1 (en) Test logic at register transfer level in an integrated circuit design
JP7045921B2 (ja) 半導体lsi設計装置および設計方法
JP2010267209A (ja) 検証支援プログラム、検証支援装置および検証支援方法
JP2009517759A (ja) Ic設計方法およびic設計ツール
US7962796B2 (en) State testing device and methods thereof
JPWO2006025412A1 (ja) 論理検証方法、論理モジュールデータ、デバイスデータおよび論理検証装置
US10936776B1 (en) Analyzing waveform data generated for simulated circuit design
JP2006268165A (ja) 集積回路のタイミング解析装置、集積回路のタイミング最適化装置、集積回路のタイミング解析方法、集積回路のタイミング最適化方法、集積回路基板の製造方法、制御プログラムおよび可読記録媒体
JP2021117666A (ja) コード検査ツール、コード検査方法
US9183331B1 (en) Formalizing IP driver interface
US9710581B1 (en) VIP assisted method and apparatus to enable SOC integration and software development

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120612

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130306

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130312

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130401

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130430

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20130509

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130604

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130617

R151 Written notification of patent or utility model registration

Ref document number: 5310397

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

LAPS Cancellation because of no payment of annual fees