JP5203643B2 - ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 - Google Patents
ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 Download PDFInfo
- Publication number
- JP5203643B2 JP5203643B2 JP2007176466A JP2007176466A JP5203643B2 JP 5203643 B2 JP5203643 B2 JP 5203643B2 JP 2007176466 A JP2007176466 A JP 2007176466A JP 2007176466 A JP2007176466 A JP 2007176466A JP 5203643 B2 JP5203643 B2 JP 5203643B2
- Authority
- JP
- Japan
- Prior art keywords
- zero
- voltage
- circuit
- line
- cross detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Description
図1は、本発明の実施形態1のゼロクロス検知回路202を含む構成例を示す図である。
図3は、本発明の実施形態2のゼロクロス検知回路203を含む構成例を示す図である。なお、実施形態1で説明した項目には、同様の符号を付し、説明を省略する。
図4は、本発明の実施形態3のゼロクロス検知回路を含む構成例を示す図である。なお、実施形態1で説明した項目には、同様の符号を付し、説明を省略する。
図5は、本発明の実施形態4のゼロクロス検知回路205を含むの構成例を示す図である。なお、実施形態2で説明した項目には、同様の符号を付し、説明を省略する。
図6は、実施形態4のCPUからRL1のコイルへの省電力信号PSAVEの供給を、フォトサイリスタSSR1を用いて、LINE1とゼロクロス検知回路の接続を遮断するようにした実施形態5のゼロクロス検知回路205'の構成例である。この場合、SSR1内のサイリスタに整流作用があるから、図5の構成にあったD5が不要となる。
図7は、実施形態1のゼロクロス検知回路202において、スイッチング素子としてpnp型のトランジスタQ2'を使用したゼロクロス検知回路202'の構成例である。
図9は、実施形態2のゼロクロス検知回路203において、スイッチング素子をn型のFETQ2"に置き換えたゼロクロス検知回路203'の構成例を示す図である。
上記実施形態1乃至7には、本発明を実施する数例を説明した。しかしながら、本発明は上記実施形態1乃至7に限定されない。その回路の構成や素子の置き換えが可能であり、これらも本発明に含まれる。例えば、スイッチング素子は、p型FETであってもよく、又、トランジスタのゲート端子−エミッタ端子間の電位差を抵抗R1の両端としたが、抵抗R2の両端としても同様の効果が得られる。更に、他の適切なスイッチング素子が使用されてもよい。
Claims (12)
- トランスと、前記トランスの一次側に設けられ、第一のラインと第二のラインを介して供給される交流電圧を整流した電圧を前記トランスの一次巻線に供給する整流回路と、前記整流回路の低電圧出力側に接続される容量素子とを備えた電源に接続され、前記交流電圧の位相が零度となるタイミングを検出するゼロクロス検知回路であって、
前記第一のラインと前記第二のラインとの間の電位差に応じてスイッチングするスイッチング手段と、
前記第一のラインと前記第二のラインとに接続され、前記スイッチング手段のスイッチングに応じてゼロクロス検知信号を出力する出力回路と、
前記トランスの一次側の補助巻線からの電圧を定電圧源として生成する定電圧回路と、を備え、
前記第二のラインに前記定電圧回路を接続したことを特徴とするゼロクロス検知回路。 - 更に、前記ゼロクロス検知回路と、前記第一のラインと前記第二のラインの少なくとも一方のラインとの接続を切るオフ手段を有し、
前記タイミングの検知が不要な場合に、前記オフ手段によって、前記第一のラインと前記第二のラインの少なくとも一方のラインとの接続を切ることを特徴とする請求項1に記載のゼロクロス検知回路。 - 前記オフ手段は、リレー、トランジスタ、FET、サイリスタ、トライアックのいずれかを含むことを特徴とする請求項2に記載のゼロクロス検知回路。
- 第一のラインと第二のラインを介して供給される交流電圧を変換して出力する電源であって、
一次巻線と二次巻線と補助巻線を有するトランスと、
前記交流電圧を整流し、整流した電圧を前記一次巻線に供給する整流回路と、
前記整流回路の低電圧出力側に接続される容量素子と、
前記トランスの一次側に設けられ、前記交流電圧の位相が零度となるタイミングを検出するゼロクロス検出回路と、を有し、
前記ゼロクロス検知回路は、前記第一のラインと前記第二のラインとの間の電位差に応じてスイッチングするスイッチング手段と、前記第一のラインと前記第二のラインとに接続され、前記スイッチング手段のスイッチングに応じてゼロクロス検知信号を出力する出力回路と、前記トランスの補助巻線からの電圧を定電圧源として生成する定電圧回路と、を備え、前記第二のラインに前記定電圧回路を接続したことを特徴とする電源。 - 更に、前記ゼロクロス検知回路と、前記第一のラインと前記第二のラインの少なくとも一方のラインとの接続を切るオフ手段を有し、
前記タイミングの検知が不要な場合に、前記オフ手段によって、前記第一のラインと前記第二のラインの少なくとも一方のラインとの接続を切ることを特徴とする請求項4に記載の電源。 - 前記オフ手段は、リレー、トランジスタ、FET、サイリスタ、トライアックのいずれかを含むことを特徴とする請求項5に記載の電源。
- 入力される交流電圧を整流し、整流した電圧をトランスに供給するための整流回路と、前記整流回路の低電圧出力側に接続される容量素子とを備えた電源に接続され、前記交流電圧のゼロクロスタイミングに応じた信号を出力するゼロクロス信号出力回路であって、
前記交流電圧が入力される二つのラインの間の電位差に応じてスイッチングするスイッチング手段と、
前記スイッチング手段のスイッチングに応じて前記信号を出力する出力回路と、
前記二つのラインの間に接続され、前記入力される交流電圧を整流して定電圧化する定電圧回路と、を備えたことを特徴とするゼロクロス信号出力回路。 - 更に、前記ゼロクロス信号出力回路と、前記二つのラインのうちの少なくとも一つのラインとの接続を切るオフ手段を有し、
前記信号の出力が不要な場合に、前記オフ手段によって、前記二つのラインのうちの少なくとも一つのラインとの接続を切ることを特徴とする請求項7に記載のゼロクロス信号出力回路。 - 前記オフ手段は、リレー、トランジスタ、FET、サイリスタ、トライアックのいずれかを含むことを特徴とする請求項8に記載のゼロクロス信号出力回路。
- 入力される交流電圧を変換して出力する電源であって、
トランスと、
前記交流電圧を整流し、整流した電圧を前記トランスに供給する整流回路と、
前記整流回路の低電圧出力側に接続される容量素子と、
前記交流電圧のゼロクロスタイミングに応じた信号を出力するゼロクロス信号出力回路と、を備え、
前記ゼロクロス信号出力回路は、前記交流電圧が入力される二つのラインの間の電位差に応じてスイッチングするスイッチング手段と、前記スイッチング手段のスイッチングに応じて前記信号を出力する出力回路と、前記二つのラインの間に接続され、前記前記入力される交流電圧を整流して定電圧化する定電圧回路と、を備えたことを特徴とする電源。 - 更に、前記ゼロクロス信号出力回路と、前記二つのラインのうちの少なくとも一つのラインとの接続を切るオフ手段を有し、
前記信号の出力が不要な場合に、前記オフ手段によって、前記二つのラインのうちの少なくとも一つのラインとの接続を切ることを特徴とする請求項10に記載の電源。 - 前記オフ手段は、リレー、トランジスタ、FET、サイリスタ、トライアックのいずれかを含むことを特徴とする請求項11に記載の電源。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007176466A JP5203643B2 (ja) | 2007-07-04 | 2007-07-04 | ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007176466A JP5203643B2 (ja) | 2007-07-04 | 2007-07-04 | ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009017678A JP2009017678A (ja) | 2009-01-22 |
JP2009017678A5 JP2009017678A5 (ja) | 2010-08-12 |
JP5203643B2 true JP5203643B2 (ja) | 2013-06-05 |
Family
ID=40357898
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007176466A Active JP5203643B2 (ja) | 2007-07-04 | 2007-07-04 | ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5203643B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5424663B2 (ja) * | 2009-01-30 | 2014-02-26 | キヤノン株式会社 | 電源装置及び画像形成装置 |
JP6566688B2 (ja) * | 2015-03-31 | 2019-08-28 | キヤノン株式会社 | ゼロクロス検知回路、電源装置、及び画像形成装置 |
CN109639109A (zh) * | 2018-12-18 | 2019-04-16 | 上海南芯半导体科技有限公司 | 一种用于dc-dc中输出线阻补偿的控制电路及实现方法 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3430107B2 (ja) * | 2000-02-23 | 2003-07-28 | エヌイーシ−カスタムテクニカ株式会社 | 漏洩電流抑制回路およびそれを使用した電源装置 |
JP3829087B2 (ja) * | 2001-11-20 | 2006-10-04 | 三菱電機株式会社 | 力率改善装置 |
JP2003199336A (ja) * | 2001-12-25 | 2003-07-11 | Sharp Corp | 電源装置,画像形成装置 |
JP3728245B2 (ja) * | 2001-12-28 | 2005-12-21 | キヤノン株式会社 | ゼロクロス検知回路 |
JP2005304099A (ja) * | 2004-04-06 | 2005-10-27 | Canon Inc | 全波整流回路 |
-
2007
- 2007-07-04 JP JP2007176466A patent/JP5203643B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2009017678A (ja) | 2009-01-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6125046A (en) | Switching power supply having a high efficiency starting circuit | |
TWI608690B (zh) | 操作於邊界導通模式之無橋式升壓功因修正轉換器所用之升壓電感器去磁化偵測 | |
US7638902B2 (en) | Dual-power supplying system with circuit loop switching control circuit | |
KR100692567B1 (ko) | 스위칭모드 전원공급장치 및 절전모드 구현방법 | |
US9893546B2 (en) | Direct current power supply circuit | |
KR101365100B1 (ko) | 동적 스위칭을 이용한 저전력 소모 시동 회로 | |
KR100692557B1 (ko) | 에너지 절감형 스위칭 전원장치 및 그의 에너지 절감방법 | |
JP5056395B2 (ja) | スイッチング電源装置 | |
JP2008048515A (ja) | スイッチング電源装置 | |
JP5230182B2 (ja) | スイッチング電源装置 | |
JP2010166729A (ja) | スイッチング電源装置 | |
JP2002186258A (ja) | 並列電源システム | |
JP5203643B2 (ja) | ゼロクロス検知回路、ゼロクロス信号出力回路及び電源 | |
US10418906B2 (en) | High efficiency primary and secondary bias flyback converter with dual outputs | |
JP5126967B2 (ja) | スイッチング電源装置 | |
JP2000245150A (ja) | スイッチング電源回路およびスイッチング電源用デバイス | |
US8094471B1 (en) | Power supply using double latch circuit for automatic input voltage range programming | |
CN110401347B (zh) | 直流电源装置 | |
US9665744B2 (en) | Input front-end circuit for switching power supply control integrated circuit and switching power supply controller having the same | |
US11075585B2 (en) | Synchronous rectification circuit and display device | |
JP4844151B2 (ja) | スイッチング電源装置 | |
JP2004015901A (ja) | 電力変換装置 | |
JP6566688B2 (ja) | ゼロクロス検知回路、電源装置、及び画像形成装置 | |
KR102334524B1 (ko) | 스위칭 모드 전력 공급 장치 | |
JP7110142B2 (ja) | 電圧レギュレータ装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100629 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100629 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120418 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120521 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120719 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130118 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130214 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5203643 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160222 Year of fee payment: 3 |