JP5109684B2 - Detection device and electronic device - Google Patents
Detection device and electronic device Download PDFInfo
- Publication number
- JP5109684B2 JP5109684B2 JP2008018646A JP2008018646A JP5109684B2 JP 5109684 B2 JP5109684 B2 JP 5109684B2 JP 2008018646 A JP2008018646 A JP 2008018646A JP 2008018646 A JP2008018646 A JP 2008018646A JP 5109684 B2 JP5109684 B2 JP 5109684B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- detection
- line
- power supply
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Measurement Of Radiation (AREA)
Description
本発明は、検出装置、及び当該検出装置を搭載した電子機器に関する。 The present invention relates to a detection device and an electronic apparatus equipped with the detection device.
2次元センサ、イメージセンサ、光学式タッチセンサなどに用いられる検出装置の1つとして、次のようなものが知られている。すなわち、検出素子としての光電変換素子と、この光電変換素子の受光量に応じて蓄積電荷量が変化する容量素子と、トランジスタとを備え、トランジスタのオン・オフ動作により、容量素子での電荷蓄積量を読み出す構成の検出装置である(例えば、特許文献1参照)。 The following is known as one of detection devices used for a two-dimensional sensor, an image sensor, an optical touch sensor, and the like. That is, a photoelectric conversion element as a detection element, a capacitive element whose stored charge amount changes according to the amount of light received by the photoelectric conversion element, and a transistor, and charge storage in the capacitive element by on / off operation of the transistor This is a detection device configured to read the amount (see, for example, Patent Document 1).
また、上記において光電変換素子を蓄積容量に置き換えると、上記容量素子の蓄積電荷量は、当該蓄積容量の外的要因による増減に応じて変化する。検出装置としては、このように検出素子として蓄積容量を用いた構成とすることもできる。 In addition, when the photoelectric conversion element is replaced with a storage capacitor in the above, the amount of charge stored in the capacitor changes according to an increase or decrease caused by an external factor of the storage capacitor. The detection device can also be configured to use a storage capacitor as the detection element.
上記のような検出装置は、検出素子を高密度に配置するほど検出分解能が向上する。しかしながら、トランジスタや、トランジスタの端子に接続される配線をはじめとする各種構成要素を高密度に配置しようとすると、トランジスタの特性が悪化したり、特性ばらつきが大きくなったりするという課題がある。あるいは、配線構造が複雑になることに起因して信号遅延が生じたり、歩留りが低下したりするという課題がある。 In the detection apparatus as described above, the detection resolution is improved as the detection elements are arranged at higher density. However, when various components such as transistors and wirings connected to the terminals of the transistors are arranged at a high density, there are problems that the characteristics of the transistors are deteriorated and the characteristics are increased. Alternatively, there is a problem that signal delay occurs due to the complicated wiring structure, and the yield decreases.
本発明は、上記課題の少なくとも一部を解決するためになされたものであり、以下の形態又は適用例として実現することが可能である。 SUMMARY An advantage of some aspects of the invention is to solve at least a part of the problems described above, and the invention can be implemented as the following forms or application examples.
[適用例1]基板と、前記基板上に配置された、複数の走査線と、複数の検出線と、複数の第1電源線と、複数の第2電源線と、前記走査線と前記検出線との交差に対応して設けられた複数の単位回路と、を備え、前記単位回路は、第1端子が前記検出線に接続されるとともに第2端子が前記第1電源線に接続され、ゲート電極の電位に応じた検出信号を前記検出線に供給する第1トランジスタと、前記第1トランジスタのゲート電極と接続され、外的要因に応じて前記第1トランジスタのゲート電位を変化させる検出素子と、第1端子が前記第1トランジスタのゲート電極に接続されるとともに第2端子が前記第2電源線に接続され、かつゲート電極が前記走査線に接続された第2トランジスタと、前記第1トランジスタのゲート電位を保持する第1容量素子と、を有しており、前記第1トランジスタは、チャネル長の方向が、前記第2トランジスタのチャネル長の方向に沿っている検出装置。 Application Example 1 Substrate, a plurality of scanning lines, a plurality of detection lines, a plurality of first power supply lines, a plurality of second power supply lines, the scanning lines, and the detection arranged on the substrate A plurality of unit circuits provided corresponding to the intersection with the line, the unit circuit having a first terminal connected to the detection line and a second terminal connected to the first power supply line, A first transistor that supplies a detection signal corresponding to the potential of the gate electrode to the detection line, and a detection element that is connected to the gate electrode of the first transistor and changes the gate potential of the first transistor according to an external factor A second transistor having a first terminal connected to the gate electrode of the first transistor, a second terminal connected to the second power supply line, and a gate electrode connected to the scan line; Maintain the gate potential of the transistor A first capacitive element that has a first transistor, the direction of the channel length, and are detection device along the direction of the channel length of the second transistor.
このような構成によれば、第1トランジスタは外的要因に応じた大きさの電流を検出線に出力するため、走査線により選択された単位回路についての上記電流を順次検出することで、外的要因を検出することができる。ここで、第1トランジスタのチャネル長の方向は、第2トランジスタのチャネル長の方向に沿っているため、第1のトランジスタのチャネル領域及び第2のトランジスタのチャネル領域を最も小さな領域にまとめて配置することができる。ここで、チャネル長とは、チャネル領域のうちトランジスタの第1端子から第2端子へ向かう方向に沿った長さを指す。これにより、第1トランジスタと第2トランジスタとを高密度に配置することが可能となる。また、上記構成においては、第1電源線と第2電源線とは、電気的に接続されていてもよい。すなわち、第1電源線と第2電源線とは、共用化されていてもよい。このようにすれば、検出装置の回路構成を簡略化することができる。また、単位回路の層構造を簡略化すること、及び単位回路を高密度化することが可能となる。 According to such a configuration, since the first transistor outputs a current having a magnitude corresponding to an external factor to the detection line, the current for the unit circuit selected by the scanning line is sequentially detected, so that Can be detected. Here, since the channel length direction of the first transistor is along the channel length direction of the second transistor, the channel region of the first transistor and the channel region of the second transistor are arranged together in the smallest region. can do. Here, the channel length refers to the length of the channel region along the direction from the first terminal to the second terminal of the transistor. As a result, the first transistor and the second transistor can be arranged with high density. In the above configuration, the first power supply line and the second power supply line may be electrically connected. That is, the first power supply line and the second power supply line may be shared. In this way, the circuit configuration of the detection device can be simplified. In addition, it is possible to simplify the layer structure of the unit circuit and increase the density of the unit circuit.
[適用例2]上記検出装置であって、前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向及び前記検出線の延在方向と交差するように配置されている検出装置。 Application Example 2 In the detection device, the first transistor and the second transistor have a channel length direction that intersects the extending direction of the scanning line and the extending direction of the detection line in plan view. The detection device is arranged as follows.
このような構成によれば、第1トランジスタ及び第2トランジスタのチャネル領域の配置ピッチを小さくすることができるため、単位回路の配置ピッチを低減することができる。これにより、検出装置の解像度を向上させることができる。上記において「平面視で」とは、「基板の法線方向から見て」の意味である。 According to such a configuration, since the arrangement pitch of the channel regions of the first transistor and the second transistor can be reduced, the arrangement pitch of the unit circuits can be reduced. Thereby, the resolution of a detection apparatus can be improved. In the above description, “in plan view” means “as viewed from the normal direction of the substrate”.
[適用例3]上記検出装置であって、前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなすように配置されている検出装置。 Application Example 3 In the detection device, the first transistor and the second transistor have a channel length direction with respect to an extension direction of the scanning line and an extension direction of the detection line in plan view. A detection device arranged to form an angle of 45 degrees.
このような構成によれば、第1トランジスタ及び第2トランジスタのチャネル領域の配置ピッチを走査線の延在方向、検出線の延在方向のいずれにおいても小さくすることができるため、これらの方向についての単位回路の配置ピッチを低減することができる。これにより、検出装置の解像度を向上させることができる。 According to such a configuration, the arrangement pitch of the channel regions of the first transistor and the second transistor can be reduced in both the scanning line extending direction and the detecting line extending direction. It is possible to reduce the arrangement pitch of the unit circuits. Thereby, the resolution of a detection apparatus can be improved.
[適用例4]上記検出装置であって、平面視で前記走査線の延在方向及び前記検出線の延在方向と交差する方向に沿って、前記第1トランジスタの第1端子及び第2端子が配置され、平面視で前記走査線の延在方向及び前記検出線の延在方向と交差する方向に沿って、前記第2トランジスタの第1端子及び第2端子が配置されている検出装置。 Application Example 4 In the detection device, the first terminal and the second terminal of the first transistor along a direction intersecting the extending direction of the scanning line and the extending direction of the detection line in a plan view. And a first terminal and a second terminal of the second transistor are arranged along a direction intersecting the extending direction of the scanning line and the extending direction of the detection line in plan view.
このような構成によれば、各トランジスタの第1端子と第2端子とを互いに離れた状態で配置することができる。また、走査線又は検出線の延在方向に沿って配線を配置するに際して、第1トランジスタ及び第2トランジスタに重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, the first terminal and the second terminal of each transistor can be arranged in a state of being separated from each other. Further, when the wiring is arranged along the extending direction of the scanning line or the detection line, the wiring can be arranged in a straight line while minimizing a region overlapping with the first transistor and the second transistor. For this reason, signal delay due to complicated wiring can be prevented.
[適用例5]上記検出装置であって、平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなす方向に沿って、前記第1トランジスタの第1端子及び第2端子が配置され、平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなす方向に沿って、前記第2トランジスタの第1端子及び第2端子が配置されている検出装置。 Application Example 5 In the detection device, the first transistor of the first transistor extends in a direction that forms an angle of 45 degrees with respect to the extending direction of the scanning line and the extending direction of the detection line in plan view. 1 terminal and 2nd terminal are arrange | positioned, and the 1st terminal of the said 2nd transistor is along the direction which makes an angle of 45 degree | times with respect to the extending direction of the said scanning line and the extending direction of the said detection line in planar view And a detection device in which the second terminal is arranged.
このような構成によれば、各トランジスタの第1端子と第2端子とを互いに離れた状態で配置することができる。また、走査線又は検出線の延在方向に沿って配線を配置するに際して、第1トランジスタ及び第2トランジスタに重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, the first terminal and the second terminal of each transistor can be arranged in a state of being separated from each other. Further, when the wiring is arranged along the extending direction of the scanning line or the detection line, the wiring can be arranged in a straight line while minimizing a region overlapping with the first transistor and the second transistor. For this reason, signal delay due to complicated wiring can be prevented.
[適用例6]上記検出装置であって、前記単位回路において、前記第1トランジスタ及び前記第2トランジスタは、平面視で前記検出線と前記第2電源線との間に配置されている検出装置。 Application Example 6 In the detection device described above, in the unit circuit, the first transistor and the second transistor are arranged between the detection line and the second power supply line in a plan view. .
このような構成によれば、第2電源線及び検出線を直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, the second power supply line and the detection line can be arranged linearly. For this reason, signal delay due to complicated wiring can be prevented.
[適用例7]上記検出装置であって、平面視で前記走査線の延在方向に沿って前記第1トランジスタの第1端子と前記第2トランジスタの第1端子とが配置され、平面視で前記走査線の延在方向に沿って前記第1トランジスタの第2端子と前記第2トランジスタの第2端子とが配置されている検出装置。 Application Example 7 In the detection device, the first terminal of the first transistor and the first terminal of the second transistor are arranged along the extending direction of the scanning line in plan view, and in plan view. A detection device in which a second terminal of the first transistor and a second terminal of the second transistor are arranged along an extending direction of the scanning line.
このような構成によれば、走査線に沿った方向に延在する配線を直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, the wiring extending in the direction along the scanning line can be arranged linearly. For this reason, signal delay due to complicated wiring can be prevented.
[適用例8]上記検出装置であって、前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向と垂直である検出装置。 Application Example 8 In the detection device, the first transistor and the second transistor have a channel length direction perpendicular to the scanning line extending direction in a plan view.
このような構成によれば、走査線と垂直な方向に延在する配線と第1トランジスタ、第2トランジスタとを重ねることができ、これらの構成要素を高密度に配置することができる。 According to such a configuration, the wiring extending in the direction perpendicular to the scanning line can be overlapped with the first transistor and the second transistor, and these components can be arranged at high density.
[適用例9]上記検出装置であって、平面視で前記走査線の延在方向と垂直な方向に沿って前記第1トランジスタの第1端子と第2端子とが配置され、平面視で前記走査線の延在方向と垂直な方向に沿って前記第2トランジスタの第1端子と第2端子とが配置されている検出装置。 Application Example 9 In the detection device, the first terminal and the second terminal of the first transistor are arranged along a direction perpendicular to the extending direction of the scanning line in plan view, and the plan view A detection device in which a first terminal and a second terminal of the second transistor are arranged along a direction perpendicular to an extending direction of a scanning line.
このような構成によれば、走査線に沿った方向に延在する配線の配置に際し、第1トランジスタ及び第2トランジスタに重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, when the wiring extending in the direction along the scanning line is arranged, the wiring can be arranged linearly while minimizing a region overlapping the first transistor and the second transistor. For this reason, signal delay due to complicated wiring can be prevented.
[適用例10]上記検出装置であって、平面視で前記走査線の延在方向に対して一定の角度をなす方向に沿って前記第1トランジスタのチャネル領域と前記第2トランジスタのチャネル領域とが配置されている検出装置。 Application Example 10 In the detection device, the channel region of the first transistor and the channel region of the second transistor are arranged along a direction forming a certain angle with respect to the extending direction of the scanning line in plan view. Is a detection device.
このような構成によれば、走査線に平行な方向に延在する配線を、第1トランジスタ又は第2トランジスタのチャネル領域に接続する際に、当該配線を複雑に曲げる必要がなく、直線状に配置することができる。これにより、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, when the wiring extending in the direction parallel to the scanning line is connected to the channel region of the first transistor or the second transistor, it is not necessary to bend the wiring in a complicated manner, and the wiring is linear. Can be arranged. Thereby, signal delay due to complicated wiring can be prevented.
[適用例11]上記検出装置であって、前記第1トランジスタのゲート電極は、平面視で前記走査線の延在方向に沿って配置されている検出装置。 Application Example 11 In the detection device, the gate electrode of the first transistor is arranged along the extending direction of the scanning line in plan view.
このような構成によれば、第1トランジスタのゲート電極を直線状に配置することができる。また、当該ゲート電極以外の配線も、走査線に沿った方向に直線状に配置しやすくなる。これにより、配線が複雑になることによる信号遅延を防止することができる。 According to such a configuration, the gate electrode of the first transistor can be arranged linearly. In addition, wiring other than the gate electrode can be easily arranged in a straight line in the direction along the scanning line. Thereby, signal delay due to complicated wiring can be prevented.
[適用例12]上記検出装置であって、前記検出素子は、光エネルギーを電気エネルギーに変換する光電変換素子である検出装置。 Application Example 12 In the detection apparatus, the detection element is a photoelectric conversion element that converts light energy into electric energy.
このような構成によれば、外的要因としての外光を検出することができる。 According to such a configuration, it is possible to detect external light as an external factor.
[適用例13]上記検出装置であって、前記検出素子は、変形によって容量が変化する第2容量素子である検出装置。 Application Example 13 In the detection device, the detection element is a second capacitance element whose capacitance changes due to deformation.
このような構成によれば、外的要因としての、検出素子に印加される外力を検出することができる。 According to such a configuration, an external force applied to the detection element as an external factor can be detected.
[適用例14]基板と、前記基板上に配置された、複数の走査線と、複数の検出線と、複数の電源線と、前記走査線と前記検出線との交差に対応して設けられた複数の単位回路と、を備え、前記単位回路は、第1端子が前記検出線に接続されるとともに第2端子が前記電源線に接続され、ゲート電極の電位に応じた検出信号を前記検出線に供給する第1トランジスタと、前記第1トランジスタのゲート電極と接続され、外的要因に応じて前記第1トランジスタのゲート電位を変化させる検出素子と、第1端子が前記第1トランジスタのゲート電極に接続されるとともに第2端子が前記電源線に接続され、かつゲート電極が前記走査線に接続された第2トランジスタと、前記第1トランジスタのゲート電位を保持する第1容量素子と、を有しており、前記第1トランジスタは、チャネル長の方向が、前記第2トランジスタのチャネル長の方向に沿っている検出装置。 Application Example 14 Provided corresponding to the intersection of a substrate, a plurality of scanning lines, a plurality of detection lines, a plurality of power supply lines, and the scanning lines and the detection lines disposed on the substrate. A plurality of unit circuits, wherein the unit circuit has a first terminal connected to the detection line and a second terminal connected to the power supply line, and detects the detection signal corresponding to the potential of the gate electrode. A first transistor supplied to the line; a detection element connected to the gate electrode of the first transistor and changing the gate potential of the first transistor according to an external factor; and a first terminal serving as the gate of the first transistor. A second transistor having a second terminal connected to the power source line and a gate electrode connected to the scanning line; and a first capacitor element that holds a gate potential of the first transistor. Have Ri, the first transistor, the direction of the channel length, and are detection device along the direction of the channel length of the second transistor.
このような構成によれば、第1トランジスタは外的要因に応じた大きさの電流を検出線に出力するため、走査線により選択された単位回路についての上記電流を順次検出することで、外的要因を検出することができる。ここで、第1トランジスタのチャネル長の方向は、第2トランジスタのチャネル長の方向に沿っているため、第1のトランジスタのチャネル領域及び第2のトランジスタのチャネル領域を最も小さな領域にまとめて配置することができる。これにより、第1トランジスタと第2トランジスタとを高密度に配置することが可能となる。また、各単位回路は単一の電源線を有する構成とすることが可能なため、複数の電源線を有する構成と比較して検出装置の回路構成を簡略化することができる。また、電源線を異なる層に複数形成する必要がないため、単位回路の層構造を簡略化することができる。さらに、電源線の配置面積を低減させることができ、単位回路をより高密度に構成することができる。 According to such a configuration, since the first transistor outputs a current having a magnitude corresponding to an external factor to the detection line, the current for the unit circuit selected by the scanning line is sequentially detected, so that Can be detected. Here, since the channel length direction of the first transistor is along the channel length direction of the second transistor, the channel region of the first transistor and the channel region of the second transistor are arranged together in the smallest region. can do. As a result, the first transistor and the second transistor can be arranged with high density. In addition, since each unit circuit can have a configuration having a single power supply line, the circuit configuration of the detection device can be simplified as compared with a configuration having a plurality of power supply lines. In addition, since it is not necessary to form a plurality of power supply lines in different layers, the layer structure of the unit circuit can be simplified. Furthermore, the arrangement area of the power supply lines can be reduced, and the unit circuits can be configured with higher density.
[適用例15]上記検出装置を備えた電子機器。 Application Example 15 Electronic equipment including the detection device.
このような構成によれば、高検出感度の入力インターフェースを備える電子機器を実現することができる。 According to such a configuration, it is possible to realize an electronic device including an input interface with high detection sensitivity.
以下、図面を参照し、検出装置及び電子機器の実施形態について説明する。なお、以下に示す各図においては、各構成要素を図面上で認識され得る程度の大きさとするため、各構成要素の寸法や比率を実際のものとは適宜に異ならせてある。 Hereinafter, embodiments of a detection device and an electronic device will be described with reference to the drawings. In the drawings shown below, the dimensions and ratios of the components are appropriately different from the actual ones in order to make the components large enough to be recognized on the drawings.
<第1の実施形態>
(A.回路の構成と動作)
図1に、第1の実施形態に係る検出装置の構成を示す。同図に示されるように、検出装置1は、画素領域A、Yドライバ100、第1Xドライバ200A、第2Xドライバ200B、制御回路300を備える。このうち画素領域Aには、X方向に延在するm本の走査線10と、各走査線10に対をなしてX方向に延在するm本の第1電源線11と、X方向に直交するY方向に延在するn本の第2電源線12と、各第2電源線12に対をなしてY方向に延在するn本の検出線14とが形成されている。走査線10と第2電源線12との各交差に対応する位置には画素回路40(単位回路)が配置される。したがって、これらの画素回路40は、縦m行×横n列のマトリクス状に配列する。
<First Embodiment>
(A. Circuit configuration and operation)
FIG. 1 shows the configuration of the detection apparatus according to the first embodiment. As shown in the figure, the
Yドライバ100は、画素領域Aに配列する各画素回路40を水平走査期間ごとに行単位で選択して、走査信号Y1〜Ymを各走査線10に出力する。第1Xドライバ200Aは、n本の検出線14から供給される検出信号X1〜Xnをサンプルホールドし、サンプルホールドの結果に基づいて統合検出信号VIDを生成する。また、第2Xドライバ200Bは、第2電源線12に電源電圧RSLを供給する。電源電圧RSLは第1電源電位VDD又は第2電源電位VSSの一方となる。さらに、第1Xドライバ200Aは、各検出線14を所定のタイミングで第2電源電位VSSにプリチャージする。後述するように第1電源線11の電位が第1電源電位VDDのとき、各画素回路40から入射光の光量に応じた大きさの検出信号X1〜Xnが出力される。なお、検出信号X1〜Xnの各々には、列方向に並ぶm個の画素回路40から出力される信号が時分割多重される。制御回路300は、クロック信号など各種の制御信号をYドライバ100、第1Xドライバ200A及び第2Xドライバ200Bに供給する。
The
図2に画素回路40の構成を示す。この画素回路40はi(iは1≦i≦mの整数)行j(jは1≦j≦nの整数)列目に配置されるが、他の画素回路40も同様に構成されている。画素回路40は、検出素子としてのフォトダイオード47を備える。フォトダイオード47は入射光の光量に応じた大きさの電流を出力するものであって、光エネルギーを電気エネルギーに変換する光電変換素子である。フォトダイオード47の陽極は固定電位に接続されており、その陰極は第1トランジスタとしての増幅トランジスタ45のゲートに接続されている。また、増幅トランジスタ45のゲートと第1電源線11との間には、増幅トランジスタ45のゲート電位を保持する第1容量素子43が設けられている。この第1容量素子43にフォトダイオード47から出力される電荷が蓄積される。増幅トランジスタ45のゲートと第2電源線12との間には第2トランジスタとしてのリセットトランジスタ41が設けられている。このリセットトランジスタ41はスイッチング素子として機能し、走査信号Yiが選択電位になるとオン状態となり、非選択電位になるとオフ状態となる。リセットトランジスタ41がオン状態のとき、第2電源線12の電位が増幅トランジスタ45のゲートに供給される。さらに、増幅トランジスタ45のドレインは第1電源線11と電気的に接続される一方、そのソースは検出線14と電気的に接続される。なお、増幅トランジスタ45におけるドレインとソースの関係は、電位が高い方をドレイン、電位が低い方をソースと定義するので、バイアスによってはドレインとソースとが逆転することがある。
FIG. 2 shows the configuration of the
図3に、第1Xドライバ200Aのブロック図を示す。第1Xドライバ200Aはn本の検出線14に各々対応する処理ユニットUa1〜Uanを備える。ここでは、処理ユニットUa1について説明するが、他の処理ユニットも同様に構成されている。トランスファーゲート20、容量素子21及び容量素子22は、サンプルホールド回路として機能する。トランスファーゲート20はサンプリング信号SHGがハイレベルの場合、オン状態となり、ローレベルの場合、オフ状態となる。これにより、検出信号X1が取り込まれ保持される。また、インバータ23は増幅回路として機能する。トランスファーゲート24は、インバータ23の入力を中間電位にバイアスするために用いられる。すなわち、制御信号AMGがハイレベルになるとインバータ23の入力と出力とが短絡され、入力電位が中間電位にバイアスされる。インバータ23の出力端子はスイッチングトランジスタ25を介して配線Lに接続されている。スイッチングトランジスタ25のゲートにはシフトレジスタ26の出力信号が供給される。シフトレジスタ26は、転送開始パルスDXをXクロック信号XCKに従って順次転送して出力信号を生成する。この出力信号によって各処理ユニットUa1〜Uanは排他的に検出信号を配線Lに供給し、配線Lで検出信号が合成され、バッファBを介して統合検出信号VIDとして出力される。なお、サンプリング信号SHG、制御信号AMG、転送開始パルスDX、及びXクロック信号XCKは、制御回路300から供給される。
FIG. 3 shows a block diagram of the
図4は、第2Xドライバ200Bの構成を示すブロック図である。第2Xドライバ200Bはn列に各々対応する処理ユニットUb1〜Ubnを備える。ここでは、処理ユニットUb1について説明するが、他の処理ユニットも同様に構成されている。トランジスタ27とトランジスタ28とは制御信号SG1及び制御信号SG2によってオン・オフが制御される。ここで制御信号SG2は制御信号SG1を反転したものである。したがって、トランジスタ27とトランジスタ28とは排他的にオン状態となり、第2電源線12に第1電源電位VDD又は第2電源電位VSSを供給する。また、トランジスタ29は制御信号RGがハイレベルになるとオン状態となり、検出線14に第2電源電位VSSを供給する。これにより、検出線14をプリチャージすることが可能となる。
FIG. 4 is a block diagram showing a configuration of the
次に、検出装置1の動作を説明する。図5は、検出装置1の各部の信号波形を示すタイミングチャートである。走査信号Y1〜Ymは各水平走査期間の一部の期間で順次ハイレベルとなる。この図に示すようにi番目の水平走査期間は、リセット期間Trest、初期化期間Tini、検出期間Tdet、及び読出期間Treadから構成される。
Next, the operation of the
まず、リセット期間Trestにおいては、増幅トランジスタ45のゲート電位を第2電源電位VSSに設定する。図5に示すように当該期間では、走査信号Yiがハイレベルとなるので、リセットトランジスタ41がオン状態となる。このとき、制御信号SG1がローレベルとなる一方、制御信号SG2がハイレベルとなるので、トランジスタ28がオン状態となって、第2電源電位VSSが第2電源線12を介して増幅トランジスタ45のゲートに供給される。さらに、制御信号RGがハイレベルとなるので、トランジスタ29がオン状態となり検出線14に第2電源電位VSSがプリチャージされる。m=n=3の場合、図6に示すようにすべての画素回路40において増幅トランジスタ45のゲート電位が第2電源電位VSSに設定される。
First, in the reset period Trest, the gate potential of the
次に、初期化期間Tiniでは、制御信号SG1がハイレベルとなりトランジスタ27がオン状態となり、第1電源電位VDDが第2電源線12及びリセットトランジスタ41を介して増幅トランジスタ45のゲートに供給される。図7に示されるように、初期化期間Tiniにおいて、第1電源電位VDDが供給されるのは、走査信号Y1〜Ymがハイレベルとなる行に限られる。図7に示す例では第2行である。その他の行の画素回路40においては、リセット期間Trestで書き込まれた第2電源電位VSSが第1容量素子43によって保持される。また、初期化期間Tiniでは、サンプリング信号SHG及び制御信号AMGがハイレベルとなるので、トランスファーゲート20及び24がオン状態となる。このとき、検出線14には第2電源電位VSSが供給されるので、容量素子21の一方の端子の電位は第2電源電位VSSとなり、他方の端子の電位は中間電位に設定される。これにより、容量素子21の電位が初期化される。
Next, in the initialization period Tini, the control signal SG1 becomes high level, the
次に、検出期間Tdetにおいては、図5に示すように電源信号GPiの電位が第1電源電位VDDとなる。また、制御信号RGがローレベルとなるので、トランジスタ29はオフ状態となり、検出線14には第2電源電位VSSが供給されない。図8に示されるように、検出期間Tdetでは、選択された行(この例では、第2行)の画素回路40から検出信号X1〜X3が出力される。
Next, in the detection period Tdet, as shown in FIG. 5, the potential of the power supply signal GPi becomes the first power supply potential VDD. Further, since the control signal RG is at a low level, the
図9に、選択された第2行第2列の画素回路40のバイアスを示す。この図に示すように増幅トランジスタ45のゲート電位Vgは、フォトダイオード47の電圧をVpdとすれば、Vg=VDD−Vpdとなる。電圧Vpdは、フォトダイオード47への入射光の光量に応じて変化する。すなわち、フォトダイオード47は、外的要因としての入射光の光量に応じて増幅トランジスタ45のゲート電位を変化させる。そして、ゲート電位に応じて定まる電流が検出信号X2として検出線14に出力される。換言すれば、増幅トランジスタ45は、ゲート電極の電位に応じた検出信号X2を検出線14に供給する。
FIG. 9 shows the bias of the selected
検出線14の電位をVsenseとすると、電位Vsenseは図10に示すように変化する。ここで、特性Q1は入射光の光量が小さく暗い場合を示し、特性Q2は入射光の光量が大きく明るい場合を示す。すなわち、暗い場合には、フォトダイオード47の電圧Vpdが小さいので、ゲート電位Vgが高い。このため、大きな電流が増幅トランジスタ45のソースから流れ出し、検出線14の電位Vsenseが急速に上昇する。一方、明るい場合にはフォトダイオード47の電圧Vpdが大きいのでゲート電位Vgが低い。このため、増幅トランジスタ45のソースから流れ出す電流が小さいので、検出線14の電位Vsenseは緩やかに上昇する。そして、Vsense=Vg−Vthとなると、増幅トランジスタ45がオフ状態となる。このように入射光の光量に応じて検出線14に流れ出る電荷量が相違するので、これを上述した処理ユニットUa2において電圧として検出する。
When the potential of the
(B.画素回路の詳細な構成)
続いて、画素回路40の詳細な構成について説明する。図11は、検出装置1の、複数の画素回路40を含む領域における平面図であり、図12は画素回路40の拡大平面図である。画素回路40は、複数の行及び列に沿ってマトリクス状に配置されている。以下においては、画素回路40の行又は列のことを単に「行」又は「列」とも呼ぶ。図19、図20は、それぞれ図11中のB−B線、C−C線に沿った検出装置1の断面図である。図19、図20に示すように、画素回路40は、半導体層41a,45aを含む第1層と、ゲート電極41g,45gを含む第2層と、第2電源線12及び検出線14等を含む第3層と、走査線10及び第1電源線11b等を含む第4層と、第1電源線11a等を含む第5層とを有している。図13は、図11に示した構成要素のうち、第1層及び第3層の構成要素を抽出して示す平面図である。図14は、図11に示した構成要素のうち、第1層、第2層及び第4層の構成要素を抽出して示す平面図である。図15は、図11に示した構成要素のうち、第1層及び第5層の構成要素を抽出して示す平面図である。
(B. Detailed configuration of pixel circuit)
Next, a detailed configuration of the
まず、図19の断面図を参照しながら画素回路40の構成について説明する。基板5上には、酸化シリコン等からなる下地絶縁膜51が形成されている。基板5としては、石英基板やガラス基板等を用いることができる。下地絶縁膜51上には半導体層41a,45aを含む第1層が形成されている。第1層の上には、酸化シリコン等からなるゲート絶縁膜52が形成され、その上にはゲート電極41g,45gを含む第2層が形成されている。
First, the configuration of the
半導体層41aは、例えばシリコン膜としてのポリシリコン膜からなり、ゲート電極41gからの電界によりチャネルが形成されるチャネル領域41c、第1端子としてのドレイン領域41d、第2端子としてのソース領域41sを備えている。半導体層45aも同様にポリシリコン膜からなり、ゲート電極45gからの電界によりチャネルが形成されるチャネル領域45c、第1端子としてのドレイン領域45d、第2端子としてのソース領域45sを備えている。半導体層41a,45aは、LDD(Lightly Doped Drain)構造としてもよい。例えば、チャネル領域41c(45c)とドレイン領域41d(45d)との間に低濃度ドレイン領域を設けるとともに、チャネル領域41c(45c)とソース領域41s(45s)との間に低濃度ソース領域を設ける構成としてもよい。
The
ゲート電極41g,45gは、例えばTi(チタン)、Cr(クロム)、W(タングステン)、Ta(タンタル)、Mo(モリブデン)等の高融点金属のうちの少なくとも一つを含む、金属単体、合金、金属シリサイド、ポリシリサイド、これらを積層したもの、あるいは導電性ポリシリコン等から構成することができる。ゲート電極41g,45gは、それぞれ平面視でチャネル領域41c,45cと重なる領域に少なくとも形成されている。ここで「平面視で」とは、「基板5の法線方向から見て」の意味である(以下同様)。
The
図14に示すように、半導体層41aと半導体層45aとは、互いに平行となるように配置されている。すなわち、半導体層41aは、半導体層45aの延在方向に沿って設けられている。このため、チャネル領域41cのチャネル長の方向は、チャネル領域45cのチャネル長の方向に沿った方向となっている。又は、チャネル領域41cのチャネル長の方向は、チャネル領域45cのチャネル長の方向と平行であってもよい。ここで、チャネル領域41c(45c)は、半導体層41a(45a)のうちゲート電極41g(45g)と重なった領域であり、チャネル長とは、チャネル領域41c(45c)のうちドレイン領域41d(45d)からソース領域41s(45s)へ向かう方向に沿った長さを指す。このような構成によれば、チャネル領域41cとチャネル領域45cとを最も小さな領域にまとめて配置することができるので、増幅トランジスタ45とリセットトランジスタ41とを高密度に配置することが可能となる。また、半導体層41a,45aがレーザーアニール処理を経て形成された低温ポリシリコンである場合には、チャネル領域41c,45cのサイズでトランジスタ特性を制御することができるという利点を有する。さらに、特に半導体層41a,45aが低温ポリシリコンの場合には、増幅トランジスタ45及びリセットトランジスタ41の電流特性を揃えることができ、例えばオン電流やオフ電流を同様にすることができる。検出装置1において、ある画素回路40を動作させない場合には、増幅トランジスタ45及びリセットトランジスタ41をともに確実にオフ状態としなければならないが、上記構成によればこの動作を行いやすい。
As shown in FIG. 14, the
より詳しくは、増幅トランジスタ45は、画素回路40を動作させる際に、閾値領域付近でゲート電位に対する出力電流の感度を敏感にさせる必要がある。また、動作させない場合には、動作させる画素回路40についての検出信号XnのS/N比をとるため、確実にオフさせる必要がある。また、リセットトランジスタ41は、走査線10の電位がローレベルとなることに対応して確実にオフ状態とすることにより、光検出時の増幅トランジスタ45のゲート電位を確実に保持させることができ、検出信号XnのS/N比を向上させることができる。上記のようにチャネル領域41cのチャネル長の方向がチャネル領域45cのチャネル長に沿った方向となるように配置されることにより、これらの動作が行いやすくなる。
More specifically, the
また、図11に示すように、チャネル領域41c,45cのチャネル長は、平面視での延在方向が、走査線10の延在方向及び検出線14の延在方向と交差するように配置されている。又は、上記チャネル長の延在方向が、画素回路40の対角方向に沿った方向となるように配置されていてもよい。又は、上記チャネル長の延在方向は、走査線10の延在方向及び検出線14の延在方向に対して45度の角度をなすように配置されていてもよい。同様に、第1電源線11a,11b、第2電源線12に対して交差するか、又は45度の角度をなしていてもよい。なお、本実施形態において、走査線10、第1電源線11a,11bは、図の横方向(行方向)に沿って配置され、第2電源線12、検出線14は、図の縦方向(列方向)に沿って配置されている。このような構成によれば、図11の縦方向及び横方向についてチャネル領域41c,45cの配置ピッチ、ひいては半導体層41a,45aの配置ピッチを小さくすることができるため、画素回路40の大きさを低減することができる。これにより、検出装置1の解像度を向上させることができる。
As shown in FIG. 11, the channel lengths of the
ここで、半導体層41a,45aがレーザーアニールを経て形成される低温ポリシリコンである場合には、チャネル領域41c,45cは、アニール用レーザーの光束の長手方向に対して45度の角度をなすように配置されることが望ましい。このようにすれば、半導体層41a,45aに対して、少ない数のレーザー照射でアニールを完了することができる。このため、レーザーアニールによる特性ばらつきを低減させることができる。
Here, when the semiconductor layers 41a and 45a are low-temperature polysilicon formed through laser annealing, the
また、図11に示すように、増幅トランジスタ45は、ドレイン領域45d(第1端子)とソース領域45s(第2端子)とが、平面視で走査線10、第1電源線11a,11b、第2電源線12、検出線14の延在方向に対して交差する方向に沿って配置されている。又は、ドレイン領域45dとソース領域45sとが、画素回路40の対角方向に沿って配置されていてもよい。又は、ドレイン領域45dとソース領域45sとが走査線10に対して45度の角度をなす方向に沿って配置されていてもよい。同様に、リセットトランジスタ41は、ドレイン領域41d(第1端子)とソース領域41s(第2端子)とが、平面視で走査線10、第1電源線11a,11b、第2電源線12、検出線14の延在方向に対して交差する方向に沿って配置されている。又は、ドレイン領域41dとソース領域41sとが、画素回路40の対角方向に沿って配置されていてもよい。又は、ドレイン領域41dとソース領域41sとが走査線10に対して45度の角度をなす方向に沿って配置されていてもよい。このような構成によれば、各トランジスタの第1端子と第2端子とを互いに離れた状態で配置することができる。また、図11の縦方向及び横方向に延在する配線の配置に際し、増幅トランジスタ45及びリセットトランジスタ41に重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
Further, as shown in FIG. 11, the
さらに、図11に示すように、増幅トランジスタ45のドレイン領域45dとリセットトランジスタ41のドレイン領域41dとは、平面視で走査線10及び第1電源線11a,11bの延在方向に沿って配置されている。また、増幅トランジスタ45のソース領域45sとリセットトランジスタ41のソース領域41sとは、平面視で走査線10及び第1電源線11a,11bの延在方向に沿って配置されている。このような構成によれば、図11の横方向(行方向)に延在する配線、すなわち走査線10、第1電源線11a,11bを直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
Further, as shown in FIG. 11, the
また、ゲート電極45gは、平面視でリセットトランジスタ41のドレイン領域41dと重なる位置まで延設され、かつコンタクトホール72(図19)を介してドレイン領域41dに電気的に接続されている。これにより、増幅トランジスタ45を、リセットトランジスタ41の出力により制御することが可能となる。半導体層41a,45aが上述のような配置となっていることにより、ドレイン領域41dは、チャネル領域45cから半導体層45aの短軸方向に延ばした線分上、すなわち半導体層45aの垂直二等分線上に存在することとなる。このため、ゲート電極45gは、チャネル領域45c上を始点とし、半導体層45aの短軸方向に単に延設していくことで、容易にドレイン領域41d上まで形成することができる。また、ドレイン領域41dにおけるコンタクト部を広く確保することができる。
The
図19に戻り、第2層の上には、酸化シリコン等からなる層間絶縁膜53を挟んで第2電源線12、検出線14等を含む第3層が形成されている。また、この第3層には、中継電極61,62,65(図13、図20)も形成されている。第2電源線12は、層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール71を介してリセットトランジスタ41のソース領域41sに電気的に接続されている。検出線14は、層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール73を介して増幅トランジスタ45のドレイン領域45dに電気的に接続されている。中継電極61は、層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール72を介してリセットトランジスタ41のドレイン領域41dに電気的に接続されている。中継電極62,65は、層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール74を介して増幅トランジスタ45のソース領域45sに電気的に接続されている。
Referring back to FIG. 19, a third layer including the second
上記第3層の構成要素の平面的な配置は、図13に示されている。第2電源線12と検出線14とは、画素回路40(図11)の列方向に沿って延在し、第2電源線12は図13において画素回路40の左端側に配置され、検出線14は図13において画素回路40の右端側に配置されている。よって、画素回路40において、増幅トランジスタ45及びリセットトランジスタ41は、平面視で第2電源線12と検出線14との間に配置されている。換言すれば、第2電源線12とリセットトランジスタ41との接続部、及び検出線14と増幅トランジスタ45との接続部が、チャネル領域41c,45c(図11)より画素回路40の外縁部に近い領域に位置している。このような構成によれば、図11の縦方向(列方向)に延在する配線、すなわち第2電源線12及び検出線14を直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
The planar arrangement of the third layer components is shown in FIG. The second
中継電極61は、リセットトランジスタ41のドレイン領域41d(図11)のうちコンタクトホール72に重なる領域に少なくとも配置されている。中継電極62,65は、増幅トランジスタ45のソース領域45sのうちコンタクトホール74に重なる領域に少なくとも配置されている。ここで、ある行の画素回路40には中継電極62が、また当該画素回路40に隣接する行の画素回路40には中継電極65が、配置されている。すなわち、中継電極62,65は、1行おきに配置されている。より詳しくは、第1電源線11a(図11)を有する画素回路40には中継電極62が形成され、第1電源線11b(図11)を有する画素回路40には中継電極65が形成される。中継電極65は、第1電源線11bの配置領域のうち、コンタクトホール78(図14)の配置領域まで延在している。
The
図19に戻り、第3層の上には、酸化シリコン等からなる層間絶縁膜54を挟んで走査線10等を含む第4層が形成されている。第4層には、走査線10の他に、第1電源線11bが形成されている(図14、図20)。走査線10は、層間絶縁膜54,53を貫通して設けられたコンタクトホール75を介してリセットトランジスタ41のゲート電極41gに電気的に接続されている。第1電源線11bは、層間絶縁膜54,53を貫通して設けられたコンタクトホール78を介して中継電極65(図20)に電気的に接続されている。ここで、中継電極65は増幅トランジスタ45のソース領域45sに接続されているので、第1電源線11bは当該ソース領域45sに電気的に接続されている。後述するように、本実施形態では、第1電源線として、第1電源線11a,11bの2種類がそれぞれ異なる層に形成されている。第3層の第1電源線11bは、そのうちの一方である。
Referring back to FIG. 19, a fourth layer including the
上記第4層の構成要素の平面的な配置は、図14に示されている。走査線10は、平面視でリセットトランジスタ41のゲート電極41gの少なくとも一部に重なるように配置されている。本実施形態では、さらに増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cを横切るように、かつ直線状に配置されている。また、走査線10は、チャネル領域41c,45cのチャネル長の方向に対して一定の角度を有して配置されている。本実施形態では、当該一定の角度は45度である。また、上記したように、走査線10とリセットトランジスタ41のゲート電極41gとは、ゲート電極41g上において基板5の法線方向に形成されたコンタクトホール75を介して電気的に接続されている。このように、走査線10は、第2層、第3層とは異なる層において2つのトランジスタの上方を通るように配置され、かつ基板5の法線方向でゲート電極41gと接続されているため、走査線10の配線のための領域を別途設ける必要がなく、走査線10とリセットトランジスタ41との接続配線のための領域が不要となる。このため、増幅トランジスタ45及びリセットトランジスタ41を高密度に配置することができる。本明細書において、基板5の法線方向での接続とは、例えばコンタクトホールによる接続の場合、コンタクトホールの形成方向が基板5の法線方向の成分を有していることを意味し、コンタクトホールが厳密に基板5の法線方向に沿って形成されている場合に限られない。
The planar arrangement of the components of the fourth layer is shown in FIG. The
第1電源線11bは、走査線10と平行に、すなわち行方向に沿って直線状に配置されている。第1電源線11bは、1行おきに配置されている。
The first
図19に戻り、第4層の上には、酸化シリコン等からなる層間絶縁膜55を挟んで第1電源線11a、中継電極63,64(図20)を含む第5層が形成されている。第1電源線11aは、2種類ある第1電源線11のうちの他方である。第1電源線11aは、層間絶縁膜55,54を貫通して設けられたコンタクトホール77を介して中継電極62に電気的に接続されている。ここで、中継電極62は増幅トランジスタ45のソース領域45sに接続されているので、第1電源線11aは当該ソース領域45sに電気的に接続されている。中継電極63は、層間絶縁膜55,54を貫通して設けられたコンタクトホール76を介して中継電極61に電気的に接続されている。中継電極64は、層間絶縁膜55,54を貫通して設けられたコンタクトホール77を介して中継電極65に電気的に接続されている。
Referring back to FIG. 19, a fifth layer including the first
上記第5層の構成要素の平面的な配置は、図15に示されている。第1電源線11aは、画素回路40の行方向に沿って配置され、一部がコンタクトホール74,77の配置領域にせり出すように配置されている。中継電極63は、リセットトランジスタ41のドレイン領域41dのうちコンタクトホール72,76に重なる領域に少なくとも配置されている。中継電極64は、増幅トランジスタ45のソース領域45sのうちコンタクトホール74,77に重なる領域に少なくとも配置されている。中継電極64は、第1電源線11bを有する画素回路40にのみ配置される。
The planar arrangement of the components of the fifth layer is shown in FIG. The first
ここで、第1電源線11a,11bの配置について、図17を用いて説明する。図17は、図11から第1電源線11a,11b、半導体層41a,45a等を抜き出して示す平面図である。第1電源線11a,11bは、ともに走査線10と平行な方向に直線状に延設されている。より詳しくは、第1電源線11aは、図17において画素回路40の上端側に形成されており、第1電源線11bは画素回路40の下端側に形成されている。そして、第1電源線11aが形成されている画素回路40の行と、第1電源線11bが形成されている画素回路40の行は、交互に配置されている。したがって、第1電源線11aと第1電源線11bとは、平面視で互いに近接する位置に配置されている。
Here, the arrangement of the first
また、上述したように、第1電源線11aは第5層に形成され(図19)、第1電源線11bはこれとは異なる第4層に形成されている(図20)。このため、第1電源線11a,11bを同層に形成する場合と比較して、第1電源線11a,11bを平面視でより近接した位置に配置することが可能となる。このため、図17の縦方向(列方向)についての画素回路40の配置ピッチを小さくすることができる。
As described above, the first
また、図18に示すように、第1電源線11a,11bを、平面視で一部が重なるように配置してもよい。このようにすれば、列方向についての画素回路40の配置ピッチをさらに小さくすることができる。
Further, as shown in FIG. 18, the first
図19に戻り、第5層の上には、アクリル樹脂等からなる平坦化膜56が形成され、平坦化膜56上には、第1容量素子43、検出素子としてのフォトダイオード47がこの順に積層されている。第1容量素子43及びフォトダイオード47は、画素回路40ごとに形成されている。
Returning to FIG. 19, a
第1容量素子43は、下層側から、Al−Nd等からなる第2電極43b、窒化シリコン等からなる絶縁膜43d、Al−Nd等からなる第1電極43aが順に積層された構成を有している。第2電極43bは、平坦化膜56に形成されたコンタクトホール79bを介して第1電源線11a又は中継電極64(図20)に電気的に接続されている。したがって、第2電極43bは、中継電極62又は中継電極65を介して増幅トランジスタ45のソース領域45sに電気的に接続されている。コンタクトホール79bは、平面視で第2電極43bに重なる領域内に形成されている。また、第1電極43aは、平坦化膜56に形成されたコンタクトホール79aを介して中継電極63に電気的に接続されている。したがって、第1電極43aは、中継電極61を介してリセットトランジスタ41のドレイン領域41d及び増幅トランジスタ45のゲート電極45gに電気的に接続されている。コンタクトホール79aは、平面視で第1電極43aに重なる領域内に形成されている。このように、基板5の法線方向に設けられたコンタクトホール79a,79bにより電気的接続を行う構成によれば、接続を確実に行うことができるとともに、同一層に設けられる配線のライン/スペースを広くすることができる。また、第1電極43aは、平面視で半導体層41aと一部が重なっており、第2電極43bは、平面視で半導体層45aと一部が重なっている。このような特徴によっても、同一層に設けられる配線のライン/スペースを広くすることができるという効果が得られる。
The
さらに、第1電極43aとリセットトランジスタ41のドレイン領域41dとの接続、及び増幅トランジスタ45のゲート電極45gとリセットトランジスタ41のドレイン領域41dとの接続は、同一のコンタクトホール72を介して行われている(共通コンタクト構造)。このような構成によれば、平面視でコンタクトに用いる領域を低減することができ、画素回路40を高密度に配置することができる。
Further, the connection between the
第1電極43a、第2電極43bの平面的な配置は、図16に示されている。第2電極43bは、画素回路40のうち、リセットトランジスタ41のドレイン領域41dを除いた領域に形成され、第1電極43aは、画素回路40の略全面にわたって形成されている。このため、増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cは、平面視で第1電極43a及び第2電極43bの少なくとも一方によって覆われている。このような構成によれば、1つ又は2つの遮光層(第1電極43a、第2電極43b)によりチャネル領域45c,41c(図11)を遮光することができるため、増幅トランジスタ45及びリセットトランジスタ41のオフ電流を低減することができる。これにより、検出信号XnのS/N比を向上させることができる。
The planar arrangement of the
図19に戻り、第1容量素子43の第1電極43aは、フォトダイオード47の陰極を兼ねている。フォトダイオード47は、下層側から、陰極としての第1電極43a、アモルファスシリコンからなるn層47n、i層47i、p層47p、ITO(Indium Tin Oxide)からなる透明な陽極48がこの順に積層された構成を有している。フォトダイオード47は、図16に示すように、平面的には画素回路40の中心付近の矩形領域に形成されている。フォトダイオード47の矩形領域の周囲には、窒化シリコン等からなる絶縁層57が形成されている。このように、第1容量素子43の第1電極43aをフォトダイオード47の陰極に兼用し、第1容量素子43に重ねてフォトダイオード47を形成する構成によれば、第1容量素子43、フォトダイオード47の占有面積をそれぞれ広くすることができる。
Returning to FIG. 19, the
(変形例1−1)
本実施形態の検出装置1は、検出素子としてフォトダイオード47を用いているが、この他にも種々の検出素子を用いることができる。図21は、検出素子として第2容量素子44を用いた検出装置1の断面図であり、断面の位置は、図11におけるB−B線の位置に対応する。第2容量素子44は、第1容量素子43に重ねて形成されており、下層から第1電極43a、絶縁層44d、第2電極44bが積層された構成を有している。ここで、第1電極43aは、第1容量素子43と共通の電極である。第2容量素子44の上には、ガラス又は透明な樹脂等からなる基板6が配置されている。外的要因によって基板6が変形すると、絶縁層44dの厚さが変化し、これにともなって第2容量素子44の容量が変化する。この結果、第2容量素子44に蓄積される電荷の量が変動し、増幅トランジスタ45のゲート電位が変化する。このように、第2容量素子44は、外的要因によって増幅トランジスタ45のゲート電位を変化させる。したがって、検出素子として第2容量素子44を用いた検出装置1によっても、外的要因を検出することができる。
(Modification 1-1)
Although the
(変形例1−2)
本実施形態の検出装置1は、各画素回路40に2つの電源線(第1電源線11、第2電源線12)を有しているが、これらの電源線を電気的に接続させて共用化し、各画素回路40に単一の電源線を有する構成とすることもできる。図22は、こうした構成の画素回路40を有する検出装置1の回路図である。各画素回路40において、第1容量素子43の一方の端子は、第2電源線12(本変形例では、単に電源線12とも呼ぶ)に電気的に接続されている。また、リセットトランジスタ41及び増幅トランジスタ45の一端(ソース又はドレイン)は、いずれも電源線12に電気的に接続されている。このようにすれば、第1容量素子43の端子及びリセットトランジスタ41、増幅トランジスタ45の一端に対し、電源線12を介して電源電圧RSLを供給することができる。ここで、電源電圧RSLは、第1電源電位VDD又は第2電源電位VSSの一方となる。
(Modification 1-2)
In the
こうした構成によっても、上記実施形態と同様の検出動作を行うことができる。すなわち、まずリセット期間Trestにおいては、リセットトランジスタ41がオン状態となり、第2電源電位VSSが電源線12を介して増幅トランジスタ45のゲートに供給される。また、検出線14に第2電源電位VSSがプリチャージされる。次に、初期化期間Tiniでは、走査信号Y1〜Ymがハイレベルとなる行において、第1電源電位VDDが電源線12及びリセットトランジスタ41を介して増幅トランジスタ45のゲートに供給される。このとき、第1容量素子43の他端にも電源線12を介して第1電源電位VDDが供給される。次に、検出期間Tdetにおいては、選択された行の画素回路40から、検出信号X1〜X3が出力される。このとき、増幅トランジスタ45は、ゲート電位に応じた大きさの検出信号X1〜X3を出力する。ここで、増幅トランジスタ45のゲート電位は、フォトダイオード47に入射する光量に応じて変化するため、検出信号X1〜X3は、当該入射光量に応じた大きさとなる。
Even with such a configuration, a detection operation similar to that in the above-described embodiment can be performed. That is, first, in the reset period Trest, the
図23は、本変形例に係る検出装置1の、複数の画素回路40を含む領域における平面図である。また、図24は、図23の構成要素のうち第1層(半導体層41a,45aが形成された層)、第3層(電源線12が形成された層)の配置を示す平面図である。これらの図に示すように、電源線12は、図の縦方向(列方向)に沿って配置されているとともに、各画素回路40においてソース領域41sとソース領域45sとを接続させるための枝部12aを有している。枝部12aは、コンタクトホール71,74を介してソース領域41sとソース領域45sとを電気的に接続している。また、ソース領域41s,45sは、コンタクトホール77を介して第1容量素子43の第2電極43bと電気的に接続されている。
FIG. 23 is a plan view of a region including a plurality of
本変形例の検出装置1は、第1電源線11a,11bを持たない。したがって、第1の実施形態に含まれている、第1電源線11a及び中継電極63,64を含む第5層(図15)を省略することができる。この場合は、走査線10を含む第4層に、中継電極63,64に相当する位置に新たに中継電極を設け、当該中継電極に第1容量素子43の第1電極43a、第2電極43bをそれぞれ電気的に接続させればよい。
The
本変形例の構成によれば、各画素回路(単位回路)40は単一の電源線12を有しているため、複数の電源線を有する構成と比較して検出装置1の回路構成を簡略化することができる。また、電源線12を異なる層に複数形成する必要がないため、画素回路40の層構造を簡略化することができる。さらに、電源線12の配置面積を低減させることができ、画素回路40をより高密度に構成することができる。
According to the configuration of this modification, each pixel circuit (unit circuit) 40 has a single
(変形例1−3)
本実施形態又は上記変形例に係る検出装置1は、以下に列挙する特徴を含むものであるが、これらの特徴のすべてを包含している必要はなく、このうちの一部の特徴のみを含む検出装置であってもよい。以下の特徴のうち任意の1つ又は2つ以上の特徴を有する検出装置によれば、その特徴に対応する効果が得られる。
(Modification 1-3)
The
リセットトランジスタ41のチャネル長の方向が、増幅トランジスタ45のチャネル長の方向に沿っている構成。このような構成によれば、増幅トランジスタ45とリセットトランジスタ41とを高密度に配置することが可能となる。また、増幅トランジスタ45及びリセットトランジスタ41の電流特性を揃えることができ、例えばオン電流やオフ電流を同様にすることができる。
A configuration in which the channel length direction of the
リセットトランジスタ41のチャネル長の方向及び増幅トランジスタ45のチャネル長の方向が、平面視で走査線10の延在方向及び検出線14の延在方向と交差している構成。又は、リセットトランジスタ41のチャネル長の方向及び増幅トランジスタ45のチャネル長の方向が、平面視で走査線10の延在方向及び検出線14の延在方向に対して45度の角度をなしている構成。このような構成によれば、半導体層41a,45aの列方向及び行方向の配置ピッチを小さくすることができるため、画素回路40の縦方向の大きさを低減することができる。これにより、検出装置1の解像度を向上させることができる。
A configuration in which the channel length direction of the
平面視で走査線10の延在方向及び検出線14の延在方向と交差する方向に沿って、増幅トランジスタ45のドレイン領域45d(第1端子)とソース領域45s(第2端子)とが配置され、平面視で走査線10の延在方向及び検出線14の延在方向と交差する方向に沿って、リセットトランジスタ41のドレイン領域41d(第1端子)とソース領域41s(第2端子)とが配置されている構成。又は、平面視で走査線10の延在方向及び検出線14の延在方向と45度の角度をなす方向に沿って、増幅トランジスタ45のドレイン領域45dとソース領域45sとが配置され、平面視で走査線10の延在方向及び検出線14の延在方向と45度の角度をなす方向に沿って、リセットトランジスタ41のドレイン領域41dとソース領域41sとが配置されている構成。このような構成によれば、列方向及び行方向に延在する配線の配置に際し、増幅トランジスタ45及びリセットトランジスタ41に重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
A
平面視で走査線10の延在方向に沿って増幅トランジスタ45のドレイン領域45dとリセットトランジスタ41のドレイン領域41dとが配置され、平面視で走査線10の延在方向に沿って増幅トランジスタ45のソース領域45sとリセットトランジスタ41のソース領域41sとが配置される構成。このような構成によれば、行方向に延在する配線を直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
A
第1電極43aとリセットトランジスタ41のドレイン領域41dとの接続、及び増幅トランジスタ45のゲート電極45gとリセットトランジスタ41のドレイン領域41dとの接続を、同一のコンタクトホール72を介して行う構成(共通コンタクト構造)。このような構成によれば、平面視でコンタクトに用いる領域を低減することができ、画素回路40を高密度に配置することができる。
A configuration in which the connection between the
各画素回路40において、増幅トランジスタ45及びリセットトランジスタ41が、平面視で第2電源線12と検出線14との間に配置されている構成。又は、第2電源線12とリセットトランジスタ41との接続部、及び検出線14と増幅トランジスタ45との接続部が、チャネル領域41c,45cより画素回路40の外縁部に近い領域に位置している構成。このような構成によれば、列方向に延在する配線、すなわち第2電源線12及び検出線14を直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
In each
走査線10が、平面視でリセットトランジスタ41のゲート電極41gの少なくとも一部に重なっている構成。又は、走査線10が、増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cを横切るように、かつ直線状に配置されている構成。又は、走査線10とリセットトランジスタ41のゲート電極41gとが、ゲート電極41g上において基板5の法線方向に形成されたコンタクトホール75を介して電気的に接続されている構成。このような構成によれば、走査線10は、第2層、第3層とは異なる層において2つのトランジスタの上方を通るように配置され、かつ基板5の法線方向でゲート電極41gと接続されるため、走査線10の配線のための領域を別途設ける必要がなく、走査線10とリセットトランジスタ41との接続配線のための領域が不要となる。このため、増幅トランジスタ45及びリセットトランジスタ41を高密度に配置することができる。
A configuration in which the
第1電源線11aが画素回路40の上端側に形成され、第1電源線11bが画素回路40の下端側に形成され、第1電源線11aが形成されている画素回路40の行と、第1電源線11bが形成されている画素回路40の行とが交互に配置されている構成。又は、第1電源線11aと第1電源線11bとが異なる層に形成されている構成。このような構成によれば、第1電源線11a,11bを平面視でより近接した位置に配置することが可能となる。このため、列方向についての画素回路40の配置ピッチを小さくすることができる。
The first
第1電源線11a,11bを、平面視で一部が重なるように配置する構成。このような構成によれば、列方向についての画素回路40の配置ピッチを小さくすることができる。
A configuration in which the first
第1容量素子43の第1電極43a、第2電極43bが、基板5の法線方向に設けられたコンタクトホール79a,79bにより中継電極等と電気的接続を行う構成。又は、第1電極43aと半導体層41aとが平面視で一部重なっている構成、若しくは第2電極43bと半導体層45aとが平面視で一部重なっている構成。このような構成によれば、接続を確実に行うことができるとともに、同一層に設けられる配線のライン/スペースを広くすることができる。
A configuration in which the
増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cが、平面視で第1容量素子43の第1電極43a及び第2電極43bの少なくとも一方によって覆われている構成。このような構成によれば、1つ又は2つの遮光層(第1電極43a、第2電極43b)によりチャネル領域45c,41cを遮光することができるため、増幅トランジスタ45及びリセットトランジスタ41のオフ電流を低減することができる。これにより、検出信号XnのS/N比を向上させることができる。
A configuration in which the
第1容量素子43の第1電極43aが、フォトダイオード47の陰極を兼ねている構成。このような構成によれば、第1容量素子43、フォトダイオードの占有面積をそれぞれ広くすることができる。
A configuration in which the
検出素子として、フォトダイオード47に代えて第2容量素子44を用いた構成。このような構成によっても、外的要因を検出することができる。
A configuration in which the
各画素回路40に単一の電源線12を有する構成。このような構成によれば、検出装置の回路構成を簡略化することができる。また、単位回路の層構造を簡略化すること、及び単位回路を高密度化することが可能となる。
A configuration in which each
<第2の実施形態>
続いて、検出装置の第2の実施形態について説明する。本実施形態の検出装置は、画素回路40の構成要素の配置が第1の実施形態と異なるものであり、その他の点は第1の実施形態と同様である。
<Second Embodiment>
Next, a second embodiment of the detection device will be described. The detection device of this embodiment is different from the first embodiment in the arrangement of components of the
図25は、本実施形態に係る検出装置2の、複数の画素回路40を含む領域における平面図であり、図26は画素回路40の拡大平面図である。図30は、図25中のD−D線に沿った検出装置2の断面図である。図30に示すように、画素回路40は、半導体層41a、45aを含む第1層と、ゲート電極41g,45gを含む第2層と、検出線14等を含む第3層と、走査線10、第1電源線11等を含む第4層と、第2電源線12等を含む第5層とを有している。図27は、図25に示した構成要素のうち、第1層及び第5層の構成要素を抽出して示す平面図である。図28は、図25に示した構成要素のうち、第1層及び第2層の構成要素を抽出して示す平面図である。図29は、図25に示した構成要素のうち、第1層、第3層及び第4層の構成要素を抽出して示す平面図である。
FIG. 25 is a plan view of a region including a plurality of
まず、図30の断面図を参照しながら画素回路40の構成について説明する。基板5上には、酸化シリコン等からなる下地絶縁膜51が形成されている。下地絶縁膜51上には半導体層41a、45aを含む第1層が形成されている。第1層の上には、酸化シリコン等からなるゲート絶縁膜52が形成され、その上にはゲート電極41g,45gを含む第2層が形成されている。
First, the configuration of the
半導体層41aは、例えばポリシリコン膜からなり、ゲート電極41gからの電界によりチャネルが形成されるチャネル領域41c、第1端子としてのドレイン領域41d、第2端子としてのソース領域41sを備えている。半導体層45aも同様に、ゲート電極45gからの電界によりチャネルが形成されるチャネル領域45c、第1端子としてのドレイン領域45d、第2端子としてのソース領域45sを備えている。半導体層41a,45aは、LDD構造としてもよい。ゲート電極41g,45gは、それぞれ平面視でチャネル領域41c,45cと重なる領域に少なくとも形成されている。
The
図28に示すように、半導体層41a,45aは、列方向について互い違いになるように、千鳥状に配置されている。また、半導体層41a,45aは、いずれも隣接する2つの画素回路40の境界線をまたいで一繋がりに形成されたシリコン膜によって構成されており、長手方向について対称な形状となっている。すなわち、1つの半導体層41aは、ドレイン領域41d、チャネル領域41c、ソース領域41s、チャネル領域41c、ドレイン領域41dが一列に並んだ構成となっている。このうちソース領域41sは、隣接する2つの画素回路40において兼用され、第2電源線12と電気的に接続される。同様に、1つの半導体層45aは、ドレイン領域45d、チャネル領域45c、ソース領域45s、チャネル領域45c、ドレイン領域45dが一列に並んだ構成となっている。このうちソース領域45sは、隣接する2つの画素回路40において兼用され、第1電源線11と電気的に接続される。上記において、チャネル領域41c,45cは、半導体層41a,45aのうちゲート電極41g,45gと重なった領域である。このような構成によれば、半導体層41a,45aと配線とのコンタクトの数を低減することができるため、製造工程における歩留りを向上させることができる。
As shown in FIG. 28, the semiconductor layers 41a and 45a are arranged in a staggered pattern so as to be staggered in the column direction. Each of the semiconductor layers 41a and 45a is composed of a silicon film formed in a line across the boundary line between two
また、半導体層41aと半導体層45aとは、互いに平行となるように配置されている。すなわち、半導体層41aは、半導体層45aの延在方向に沿って設けられている。このため、チャネル領域41cのチャネル長の方向は、チャネル領域45cのチャネル長の方向に沿った方向となっている。又は、チャネル領域41cのチャネル長の方向は、チャネル領域45cのチャネル長の方向と平行であってもよい。このような構成によれば、チャネル領域41cとチャネル領域45cとを最も小さな領域にまとめて配置することができるので、増幅トランジスタ45とリセットトランジスタ41とを高密度に配置することが可能となる。また、半導体層41a,45aがレーザーアニール処理を経て形成された低温ポリシリコンである場合には、チャネル領域41c,45cのサイズでトランジスタ特性を制御することができるという利点を有する。特に半導体層41a,45aが低温ポリシリコンの場合には、増幅トランジスタ45及びリセットトランジスタ41の電流特性を揃えることができ、例えばオン電流やオフ電流を同様にすることができる。検出装置2において、ある画素回路40を動作させない場合には、増幅トランジスタ45及びリセットトランジスタ41をともに確実にオフ状態としなければならないが、上記構成によればこの動作を行いやすい。
Further, the
また、図28に示すように、チャネル領域41c,45cのチャネル長は、平面視での延在方向が、走査線10(図29)の延在方向(行方向)と垂直になっている。このような構成によれば、第2電源線12、検出線14等の列方向の配線と増幅トランジスタ45、リセットトランジスタ41とを重ねることができ、これらの構成要素を高密度に配置することができる。
As shown in FIG. 28, the channel length of the
また、増幅トランジスタ45は、ドレイン領域45d(第1端子)とソース領域45s(第2端子)とが、平面視で走査線10、第1電源線11の延在方向(行方向)と垂直な方向に沿って配置されている。同様に、リセットトランジスタ41は、ドレイン領域41d(第1端子)とソース領域41s(第2端子)とが、平面視で走査線10、第1電源線11の延在方向(行方向)と垂直な方向に沿って配置されている。このような構成によれば、行方向に延在する配線、すなわち走査線10及び第1電源線11の配置に際し、増幅トランジスタ45及びリセットトランジスタ41に重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。また、レーザーアニール処理を経て形成された低温ポリシリコンである場合には、画素回路40の列方向に平行な線状のレーザー光によって半導体層41a,45aを容易にアニール処理することができる。半導体層41a,45aの電気特性は、結晶方向に対する依存性が強く、特にレーザーアニールの場合では、レーザーの照射の方向によりこの依存性が顕著である。このため、本実施形態の構成によれば、電気特性の均一性の高い半導体層41a,45aが得られる。
In the
また、図28に示すように、各画素回路40において、増幅トランジスタ45のチャネル領域45cとリセットトランジスタ41のチャネル領域41cとが列方向について互い違いになるように配置されている。同様に、増幅トランジスタ45及びリセットトランジスタ41と各種配線とのコンタクトも列方向について互い違いになるように配置されている。換言すれば、平面視で走査線10の延在方向に対して一定の角度をなす方向に沿って、増幅トランジスタ45のチャネル領域45cと、リセットトランジスタ41のチャネル領域41cとが配置されている。このような構成によれば、行方向の配線、すなわち走査線10及び第1電源線11をチャネル領域41c,45cやドレイン領域41d,45d、ソース領域41s,45sに接続する際に、これら行方向の配線を複雑に曲げる必要がなく、直線状に配置することができる。これにより、配線が複雑になることによる信号遅延を防止することができる。
As shown in FIG. 28, in each
また、ゲート電極45gは、平面視でリセットトランジスタ41のドレイン領域41dと重なる位置まで延設され、かつコンタクトホール82を介してドレイン領域41dに電気的に接続されている。これにより、増幅トランジスタ45を、リセットトランジスタ41の出力により制御することが可能となる。半導体層41a,45aが上述のような配置となっていることにより、ドレイン領域41dは、チャネル領域45cから半導体層45aの短軸方向に延ばした線分上に存在することとなる。このため、ゲート電極45gは、チャネル領域45c上を始点とし、半導体層45aの短軸方向に単に延設していくことで、容易にドレイン領域41d上まで形成することができる。また、ドレイン領域41dにおけるコンタクト部を広く確保することができる。そして、ゲート電極45gは、走査線10の延在方向に沿って直線状に配置されている。これにより、ゲート電極45g以外の配線も、走査線10に沿った方向に直線状に配置しやすくなる。これにより、配線が複雑になることによる信号遅延を防止することができる。
The
図30に戻り、第2層の上には、酸化シリコン等からなる層間絶縁膜53を挟んで検出線14等を含む第3層が形成されている。また、この第3層には、中継電極66,67も形成されている。検出線14は、層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール83を介して増幅トランジスタ45のドレイン領域45dに電気的に接続されている。中継電極66,67は、それぞれ層間絶縁膜53及びゲート絶縁膜52を貫通して設けられたコンタクトホール82,81を介してリセットトランジスタ41のドレイン領域41d、ソース領域41sに電気的に接続されている。
Returning to FIG. 30, a third layer including the
上記第3層の構成要素の平面的な配置は、図29に示されている。検出線14は、図の縦方向(列方向)に平行に配置されており、第1電源線11のコンタクトホール84を避けるように一部くの字型に曲がっている。中継電極66は、リセットトランジスタ41のドレイン領域41dのうちコンタクトホール82に重なる領域に少なくとも配置されている。中継電極67は、リセットトランジスタ41のソース領域41sのうちコンタクトホール81に重なる領域に少なくとも配置されている。
The planar arrangement of the third layer components is shown in FIG. The detection lines 14 are arranged in parallel in the vertical direction (column direction) in the figure, and are partially bent in a dogleg shape so as to avoid the contact holes 84 of the first
図30に戻り、第3層の上には、酸化シリコン等からなる層間絶縁膜54を挟んで走査線10、第1電源線11等を含む第4層が形成されている。走査線10は、層間絶縁膜54,53を貫通して設けられたコンタクトホール85を介してリセットトランジスタ41のゲート電極41gに電気的に接続されている。第1電源線11は、層間絶縁膜54,53及びゲート絶縁膜52を貫通して設けられたコンタクトホール84を介して増幅トランジスタ45のソース領域45sに電気的に接続されている。
Referring back to FIG. 30, a fourth layer including the
上記第4層の構成要素の平面的な配置は、図29に示されている。走査線10は、図の横方向(行方向)に沿って延設され、平面視でリセットトランジスタ41のゲート電極41gの少なくとも一部に重なるように配置されている。また、上記したように、走査線10とリセットトランジスタ41のゲート電極41gとは、ゲート電極41g上において基板5の法線方向に形成されたコンタクトホール85を介して電気的に接続されている。このように、走査線10は、第2層、第3層とは異なる層において2つのトランジスタの上方を通るように配置され、かつ基板5の法線方向でゲート電極41gと接続されているため、走査線10の配線のための領域を別途設ける必要がなく、走査線10とリセットトランジスタ41との接続配線のための領域が不要となる。このため、増幅トランジスタ45及びリセットトランジスタ41を高密度に配置することができる。
The planar arrangement of the components of the fourth layer is shown in FIG. The
第1電源線11は、図の横方向(行方向)に沿って延設され、平面視で増幅トランジスタ45のソース領域45sの少なくとも一部に重なるように配置されている。ここで、第1電源線11は、画素回路40の行のうち、隣接する2つの行に挟まれた位置に形成されるとともに、隣接する2つの行について1つ形成される。そして、各第1電源線は、隣接する2つの画素回路40の行に電源を供給する。すなわち、第1電源線11は、隣接する画素回路40の行で共用化されている。さらに、第1電源線11を挟んで隣接する2つの画素回路40の構成要素は、第1電源線11の延在方向に対して線対称に構成されている。このような構成によれば、第1電源線11の数を最小限にすることにより、画素回路40の配置密度を向上させることができる。すなわち、画素回路40の隣接する行の間に第1電源線11を2本形成する構成と比較すると、第1電源線11の配置領域、及び2つの第1電源線の間のスペースを設ける必要がないため、画素回路40の配置ピッチを小さくすることができる。また、画素回路40の構成要素が線対称に配置されることにより、画素回路40の特性ばらつきを低減することができる。
The first
図30に戻り、第4層の上には、酸化シリコン等からなる層間絶縁膜55を挟んで第2電源線12、中継電極63,64を含む第5層が形成されている。第2電源線12は、層間絶縁膜55,54を貫通して設けられたコンタクトホール86を介して中継電極67に電気的に接続されている。ここで、中継電極67はリセットトランジスタ41のソース領域41sに接続されているので、第2電源線12は当該ソース領域41sに電気的に接続されている。中継電極63は、層間絶縁膜55,54を貫通して設けられたコンタクトホール87を介して中継電極66に電気的に接続されている。中継電極64は、層間絶縁膜55を貫通して設けられたコンタクトホール88を介して第1電源線11、ひいては増幅トランジスタ45のソース領域45sに電気的に接続されている。
Referring back to FIG. 30, a fifth layer including the second
中継電極64と第1電源線11との接続部、すなわちコンタクトホール88の形成位置は、平面視で検出線14と一部が重なっている。このように、本実施形態の構成によれば、検出線14の上層の領域を有効に利用することができる。これにより、画素回路40を高密度に形成することができる。
A connection portion between the
上記第5層の構成要素の平面的な配置は、図27に示されている。第2電源線12は、図の縦方向(列方向)に沿って延在しており、リセットトランジスタ41のソース領域41sに接続するための枝部を有している。上記したように、リセットトランジスタ41のソース領域41sは、隣接する2つの画素回路40において兼用されているため、ソース領域41sへの1つのコンタクトにより2つのリセットトランジスタ41に対して電源を供給することができる。
The planar arrangement of the components of the fifth layer is shown in FIG. The second
ここで、図25に示すように、第2電源線12と検出線14とは、ともに列方向に沿って延在する配線であり、また第2電源線12は第5層、検出線14は第3層と、互いに異なる層に形成されている。このため、第2電源線12と検出線14とは、平面視で少なくとも一部が重なるように配置することができる。本実施形態では、第2電源線12と検出線14とは、一部が重なっている。このような構成によれば、2つの配線を重ねることができるため、画素回路40の行方向の配置ピッチを小さくすることができ、画素回路40を高密度に形成することが可能となる。
Here, as shown in FIG. 25, both the second
図30に戻り、第5層の上には、アクリル樹脂等からなる平坦化膜56が形成され、平坦化膜56上には、第1容量素子43、検出素子としてのフォトダイオード47がこの順に積層されている。第1容量素子43及びフォトダイオード47は、画素回路40ごとに形成されている。
Referring back to FIG. 30, a
第1容量素子43は、下層側から、Al−Nd等からなる第2電極43b、窒化シリコン等からなる絶縁膜43d、Al−Nd等からなる第1電極43aが順に積層された構成を有している。第2電極43bは、平坦化膜56に形成されたコンタクトホール79bを介して中継電極64に電気的に接続されている。したがって、第2電極43bは、中継電極64、第1電源線11を介して増幅トランジスタ45のソース領域45sに電気的に接続されている。コンタクトホール79bは、平面視で第2電極43bに重なる領域内に形成されている。また、第1電極43aは、平坦化膜56に形成されたコンタクトホール79aを介して中継電極63に電気的に接続されている。したがって、第1電極43aは、中継電極63,66を介してリセットトランジスタ41のドレイン領域41d及び増幅トランジスタ45のゲート電極45gに電気的に接続されている。コンタクトホール79aは、平面視で第1電極43aに重なる領域内に形成されている。このように、基板5の法線方向に設けられたコンタクトホール79a,79bにより電気的接続を行う構成によれば、接続を確実に行うことができるとともに、同一層に設けられる配線のライン/スペースを広くすることができる。また、第1電極43aは、平面視で半導体層41aと一部が重なっており、第2電極43bは、平面視で半導体層45aと一部が重なっている。このような特徴によっても、同一層に設けられる配線のライン/スペースを広くすることができるという効果が得られる。
The
さらに、第1電極43aとリセットトランジスタ41のドレイン領域41dとの接続、及び増幅トランジスタ45のゲート電極45gとリセットトランジスタ41のドレイン領域41dとの接続は、同一のコンタクトホール82を介して行われている(共通コンタクト構造)。このような構成によれば、平面視でコンタクトに用いる領域を低減することができ、画素回路40を高密度に配置することができる。
Further, the connection between the
第2電極43bは、画素回路40のうち、リセットトランジスタ41のドレイン領域41d及びその近傍を除いた領域に形成され、第1電極43aは、画素回路40の略全面にわたって形成されている。このため、増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cは、平面視で第1電極43a及び第2電極43bの少なくとも一方によって覆われている。このような構成によれば、1つ又は2つの遮光層(第1電極43a、第2電極43b)によりチャネル領域45c,41cを遮光することができるため、増幅トランジスタ45及びリセットトランジスタ41のオフ電流を低減することができる。これにより、検出信号XnのS/N比を向上させることができる。
The
第1容量素子43の第1電極43aは、フォトダイオード47の陰極を兼ねている。フォトダイオード47は、下層側から、陰極としての第1電極43a、アモルファスシリコンからなるn層47n、i層47i、p層47p、ITOからなる透明な陽極48がこの順に積層された構成を有している。フォトダイオード47の周囲には、窒化シリコン等からなる絶縁層57が形成されている。このように、第1容量素子43の第1電極43aをフォトダイオード47の陰極に兼用し、第1容量素子43に重ねてフォトダイオード47を形成する構成によれば、第1容量素子43、フォトダイオード47の占有面積をそれぞれ広くすることができる。
The
(変形例2−1)
本実施形態の検出装置2は、検出素子としてフォトダイオード47を用いているが、この他にも種々の検出素子を用いることができる。図31は、検出素子として第2容量素子44を用いた検出装置2の断面図であり、断面の位置は、図25におけるD−D線の位置に対応する。第2容量素子44は、第1容量素子43に重ねて形成されており、下層から第1電極43a、絶縁層44d、第2電極44bが積層された構成を有している。ここで、第1電極43aは、第1容量素子43と共通の電極である。第2容量素子44の上には、ガラス又は透明な樹脂等からなる基板6が配置されている。外的要因によって基板6が変形すると、絶縁層44dの厚さが変化し、これにともなって第2容量素子44の容量が変化する。この結果、第2容量素子44に蓄積される電荷の量が変動し、増幅トランジスタ45のゲート電位が変化する。このように、第2容量素子44は、外的要因によって増幅トランジスタ45のゲート電位を変化させる。したがって、検出素子として第2容量素子44を用いた検出装置2によっても、外的要因を検出することができる。
(Modification 2-1)
Although the
(変形例2−2)
本実施形態の検出装置2は、各画素回路40に2つの電源線(第1電源線11、第2電源線12)を有しているが、これらの電源線を電気的に接続させて共用化し、各画素回路40に単一の電源線12を有する構成とすることもできる。こうした構成の画素回路40を有する検出装置2の回路図は、上述の変形例1−2と同様であり、図22に示されている。こうした構成によっても、上記実施形態と同様の検出動作を行うことができる。
(Modification 2-2)
In the
図32は、本変形例に係る検出装置2の、複数の画素回路40を含む領域における平面図である。また、図33は、図32の構成要素のうち第1層(半導体層41a,45aが形成された層)、第5層(電源線12が形成された層)の配置を示す平面図である。これらの図に示すように、電源線12は、図の縦方向(列方向)に沿って配置されているとともに、列方向に交差する方向に延在する枝部においてコンタクトホール81,84,86,88と電気的に接続されている。より詳しくは、電源線12は、コンタクトホール81,86を介してソース領域41sと電気的に接続されており、またコンタクトホール89を介してソース領域45sと電気的に接続されている。さらに、電源線12は、コンタクトホール79bの位置で第1容量素子43の第2電極43bと電気的に接続されている。
FIG. 32 is a plan view of a region including a plurality of
本変形例の検出装置2は、第1電源線11を持たない。したがって、第2の実施形態に含まれている、第1電源線11及び走査線10を含む第4層(図29)において第1電源線11を省略することができる。
The
本変形例の構成によれば、各画素回路(単位回路)40は単一の電源線12を有しているため、複数の電源線を有する構成と比較して検出装置2の回路構成を簡略化することができる。また、電源線12を異なる層に複数形成する必要がないため、画素回路40の層構造を簡略化することができる。さらに、電源線12の配置面積を低減させることができ、画素回路40をより高密度に構成することができる。
According to the configuration of this modification, each pixel circuit (unit circuit) 40 has a single
(変形例2−3)
本実施形態又は上記変形例に係る検出装置2は、以下に列挙する特徴を含むものであるが、これらの特徴のすべてを包含している必要はなく、このうちの一部の特徴のみを含む検出装置であってもよい。以下の特徴のうち任意の1つ又は2つ以上の特徴を有する検出装置によれば、その特徴に対応する効果が得られる。
(Modification 2-3)
The
半導体層41a,45aは、いずれも隣接する2つの画素回路40にわたって一繋がりに形成されたシリコン膜によって構成される。このうち半導体層41aのソース領域41sは、隣接する2つの画素回路40において兼用され、第2電源線12と電気的に接続される。また、半導体層45aのソース領域45sは、隣接する2つの画素回路40において兼用され、第1電源線11と電気的に接続される。このような構成によれば、半導体層41a,45aと配線とのコンタクトの数を低減することができるため、製造工程における歩留りを向上させることができる。
Each of the semiconductor layers 41a and 45a is constituted by a silicon film formed in a continuous manner over two
リセットトランジスタ41のチャネル長の方向が、増幅トランジスタ45のチャネル長の方向に沿っている構成。このような構成によれば、増幅トランジスタ45とリセットトランジスタ41とを高密度に配置することが可能となる。また、増幅トランジスタ45及びリセットトランジスタ41の電流特性を揃えることができ、例えばオン電流やオフ電流を同様にすることができる。
A configuration in which the channel length direction of the
平面視でのチャネル領域41c,45cのチャネル長の延在方向が、走査線10の延在方向と垂直になっている構成。このような構成によれば、第2電源線12、検出線14等の列方向の配線と増幅トランジスタ45、リセットトランジスタ41とを重ねることができ、これらの構成要素を高密度に配置することができる。
A configuration in which the extending direction of the channel lengths of the
平面視で走査線10、第1電源線11の延在方向に垂直な方向に沿って、増幅トランジスタ45のドレイン領域45d(第1端子)とソース領域45s(第2端子)とが配置され、またリセットトランジスタ41のドレイン領域41d(第1端子)とソース領域41s(第2端子)とが配置されている構成。このような構成によれば、画素回路40の列方向に平行な線状のレーザー光によって半導体層41a,45aを容易にアニール処理することができる。また、行方向に延在する配線の配置に際し、増幅トランジスタ45及びリセットトランジスタ41に重なる領域を最小限に抑えながら直線状に配置することができる。このため、配線が複雑になることによる信号遅延を防止することができる。
A
各画素回路40において、増幅トランジスタ45のチャネル領域45cとリセットトランジスタ41のチャネル領域41cとが列方向について互い違いになるように配置されている構成。又は、増幅トランジスタ45及びリセットトランジスタ41と各種配線とのコンタクトが列方向について互い違いになるように配置されている構成。又は、平面視で走査線10の延在方向に対して一定の角度をなす方向に沿って、増幅トランジスタ45のチャネル領域45cと、リセットトランジスタ41のチャネル領域41cとが配置されている構成。このような構成によれば、行方向の配線、すなわち走査線10及び第1電源線11をチャネル領域41c,45cやドレイン領域41d,45d、ソース領域41s,45sに接続する際に、これら行方向の配線を複雑に曲げる必要がなく、直線状に配置することができる。これにより、配線が複雑になることによる信号遅延を防止することができる。
In each
第1電極43aとリセットトランジスタ41のドレイン領域41dとの接続、及び増幅トランジスタ45のゲート電極45gとリセットトランジスタ41のドレイン領域41dとの接続を、同一のコンタクトホール82を介して行う構成(共通コンタクト構造)。このような構成によれば、平面視でコンタクトに用いる領域を低減することができ、画素回路40を高密度に配置することができる。
A configuration in which the connection between the
走査線10が、平面視でリセットトランジスタ41のゲート電極41gの少なくとも一部に重なっている構成。走査線10とリセットトランジスタ41のゲート電極41gとが、ゲート電極41g上において基板5の法線方向に形成されたコンタクトホール85を介して電気的に接続されている。このような構成によれば、走査線10は、第2層、第3層とは異なる層において2つのトランジスタの上方を通るように配置され、かつ基板5の法線方向でゲート電極41gと接続されるため、走査線10の配線のための領域を別途設ける必要がなく、走査線10とリセットトランジスタ41との接続配線のための領域が不要となる。このため、増幅トランジスタ45及びリセットトランジスタ41を高密度に配置することができる。
A configuration in which the
第1電源線11が、画素回路40の行のうち、隣接する2つの行に挟まれた位置に形成されるとともに、隣接する2つの行について1つ形成され、隣接する2つの画素回路40の行に電源を供給する構成。このような構成によれば、第1電源線11の数を最小限にすることにより、画素回路40の配置密度を向上させることができる。すなわち、画素回路40の隣接する行の間に第1電源線11を2本形成する構成と比較すると、第1電源線11の配置領域、及び2つの第1電源線の間にスペースを設ける必要がないため、画素回路40の配置ピッチを小さくすることができる。
The first
又は、第1電源線11を挟んで隣接する2つの画素回路40の構成要素が、第1電源線11の延在方向に対して線対称に構成されている構成。このような構成によれば、画素回路40の特性ばらつきを低減することができる。
Alternatively, the components of the two
第2電源線12と検出線14とが、ともに列方向に沿って延在し、互いに異なる層に形成されている構成。又は、第2電源線12と検出線14とが、平面視で少なくとも一部が重なるように配置されている構成。このような構成によれば、2つの配線を重ねることができるため、画素回路40の行方向の配置ピッチを小さくすることができ、画素回路40を高密度に形成することが可能となる。
A configuration in which the second
第1容量素子43の第1電極43a、第2電極43bが、基板5の法線方向に設けられたコンタクトホール79a,79bにより中継電極等と電気的接続を行う構成。このような構成によれば、接続を確実に行うことができるとともに、同一層に設けられる配線のライン/スペースを広くすることができる。
A configuration in which the
増幅トランジスタ45のチャネル領域45c及びリセットトランジスタ41のチャネル領域41cが、平面視で第1容量素子43の第1電極43a及び第2電極43bの少なくとも一方によって覆われている構成。このような構成によれば、1つ又は2つの遮光層(第1電極43a、第2電極43b)によりチャネル領域45c,41cを遮光することができるため、増幅トランジスタ45及びリセットトランジスタ41のオフ電流を低減することができる。これにより、検出信号XnのS/N比を向上させることができる。
A configuration in which the
第1容量素子43の第1電極43aが、フォトダイオード47の陰極を兼ねている構成。このような構成によれば、第1容量素子43、フォトダイオード47の占有面積をそれぞれ広くすることができる。
A configuration in which the
検出素子として、フォトダイオード47に代えて第2容量素子44を用いた構成。このような構成によっても、外的要因を検出することができる。
A configuration in which the
各画素回路40に単一の電源線12を有する構成。このような構成によれば、検出装置の回路構成を簡略化することができる。また、単位回路の層構造を簡略化すること、及び単位回路を高密度化することが可能となる。
A configuration in which each
<電子機器>
上述した検出装置1(検出装置2を含む。以下同様。)は、例えば、図34に示すような電子機器としての携帯電話機500に搭載して用いることができる。携帯電話機500は、表示部510及び操作ボタン520を有している。表示部510は、操作ボタン520で入力した内容や着信情報を始めとする様々な情報について表示を行うことができる。また、表示部510には、内部に検出装置1が組み込まれている。検出装置1にタッチペンや指等を近付けると、検出装置1によって入射光量の変化が検出され、その位置情報が電子機器に入力される。このように、携帯電話機500は、検出装置1を用いたユーザーインターフェースを有している。
<Electronic equipment>
The above-described detection device 1 (including the
なお、検出装置1は、上記携帯電話機500の他、モバイルコンピュータ、デジタルカメラ、デジタルビデオカメラ、車載機器、オーディオ機器などの各種電子機器に用いることができる。また、検出装置1は、スキャナーや撮像装置などの画像読取装置に適用することができる。
The
1,2…検出装置、5,6…基板、10…走査線、11,11a,11b…第1電源線、12…第2電源線、14…検出線、40…単位回路としての画素回路、41…第2トランジスタとしてのリセットトランジスタ、41a,45a…半導体層、41c,45c…チャネル領域、41d,45d…ドレイン領域、41g,45g…ゲート電極、41s,45s…ソース領域、43…第1容量素子、43a…第1電極、43b…第2電極、43d…絶縁膜、44…第2容量素子、44b…第2電極、44d…絶縁層、45…第1トランジスタとしての増幅トランジスタ、47…検出素子としてのフォトダイオード、48…陽極、51…下地絶縁膜、52…ゲート絶縁膜、53,54,55…層間絶縁膜、56…平坦化膜、57…絶縁層、61〜67…中継電極、71〜78,79a,79b,81〜89…コンタクトホール、500…電子機器としての携帯電話機。
DESCRIPTION OF
Claims (15)
前記基板上に配置された、複数の走査線と、複数の検出線と、複数の第1電源線と、複数の第2電源線と、前記走査線と前記検出線との交差に対応して設けられた複数の単位回路と、を備え、
前記単位回路は、
第1端子が前記検出線に接続されるとともに第2端子が前記第1電源線に接続され、ゲート電極の電位に応じた検出信号を前記検出線に供給する第1トランジスタと、
前記第1トランジスタのゲート電極と接続され、外的要因に応じて前記第1トランジスタのゲート電位を変化させる検出素子と、
第1端子が前記第1トランジスタのゲート電極に接続されるとともに第2端子が前記第2電源線に接続され、かつゲート電極が前記走査線に接続された第2トランジスタと、
前記第1トランジスタのゲート電極と前記第1電源線との間に設けられ、前記第1トランジスタのゲート電位を保持する第1容量素子と、を有しており、
前記第1トランジスタは、チャネル長の方向が、前記第2トランジスタのチャネル長の方向に沿っていることを特徴とする検出装置。 A substrate,
Corresponding to the intersection of a plurality of scanning lines, a plurality of detection lines, a plurality of first power supply lines, a plurality of second power supply lines, and the scanning lines and the detection lines disposed on the substrate. A plurality of unit circuits provided,
The unit circuit is
A first transistor having a first terminal connected to the detection line and a second terminal connected to the first power line, and supplying a detection signal corresponding to a potential of a gate electrode to the detection line;
A detection element connected to the gate electrode of the first transistor and changing a gate potential of the first transistor according to an external factor;
A second transistor having a first terminal connected to the gate electrode of the first transistor, a second terminal connected to the second power supply line, and a gate electrode connected to the scan line;
A first capacitive element provided between the gate electrode of the first transistor and the first power supply line and holding the gate potential of the first transistor;
The detection device according to claim 1, wherein a channel length direction of the first transistor is along a channel length direction of the second transistor.
前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向及び前記検出線の延在方向と交差するように配置されていることを特徴とする検出装置。 The detection device according to claim 1,
The detection is characterized in that the first transistor and the second transistor are arranged so that a channel length direction intersects the extending direction of the scanning line and the extending direction of the detection line in a plan view. apparatus.
前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなすように配置されていることを特徴とする検出装置。 The detection device according to claim 1 or 2,
The first transistor and the second transistor are arranged such that the channel length direction forms an angle of 45 degrees with respect to the extending direction of the scanning line and the extending direction of the detection line in plan view. A detection device characterized by that.
平面視で前記走査線の延在方向及び前記検出線の延在方向と交差する方向に沿って、前記第1トランジスタの第1端子及び第2端子が配置され、平面視で前記走査線の延在方向及び前記検出線の延在方向と交差する方向に沿って、前記第2トランジスタの第1端子及び第2端子が配置されていることを特徴とする検出装置。 The detection device according to any one of claims 1 to 3,
A first terminal and a second terminal of the first transistor are arranged along a direction intersecting the extending direction of the scanning line and the extending direction of the detection line in plan view, and the scanning line extends in plan view. A detection apparatus, wherein a first terminal and a second terminal of the second transistor are arranged along a direction intersecting a current direction and an extending direction of the detection line.
平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなす方向に沿って、前記第1トランジスタの第1端子及び第2端子が配置され、平面視で前記走査線の延在方向及び前記検出線の延在方向に対して45度の角度をなす方向に沿って、前記第2トランジスタの第1端子及び第2端子が配置されていることを特徴とする検出装置。 The detection device according to any one of claims 1 to 4,
The first terminal and the second terminal of the first transistor are arranged along a direction that forms an angle of 45 degrees with respect to the extending direction of the scanning line and the extending direction of the detection line in plan view. The first terminal and the second terminal of the second transistor are arranged along a direction that forms an angle of 45 degrees with respect to the extending direction of the scanning line and the extending direction of the detection line. Detection device.
前記単位回路において、前記第1トランジスタ及び前記第2トランジスタは、平面視で前記検出線と前記第2電源線との間に配置されていることを特徴とする検出装置。 The detection device according to any one of claims 1 to 5,
In the unit circuit, the first transistor and the second transistor are arranged between the detection line and the second power supply line in a plan view.
平面視で前記走査線の延在方向に沿って前記第1トランジスタの第1端子と前記第2トランジスタの第1端子とが配置され、平面視で前記走査線の延在方向に沿って前記第1トランジスタの第2端子と前記第2トランジスタの第2端子とが配置されていることを特徴とする検出装置。 The detection device according to any one of claims 1 to 6,
A first terminal of the first transistor and a first terminal of the second transistor are disposed along the extending direction of the scanning line in plan view, and the first terminal of the first transistor is disposed along the extending direction of the scanning line in plan view. 2. A detection apparatus comprising a second terminal of one transistor and a second terminal of the second transistor.
前記第1トランジスタ及び前記第2トランジスタは、チャネル長の方向が、平面視で前記走査線の延在方向と垂直であることを特徴とする検出装置。 The detection device according to claim 1,
The detection device, wherein the first transistor and the second transistor have a channel length direction perpendicular to an extending direction of the scanning line in a plan view.
平面視で前記走査線の延在方向と垂直な方向に沿って前記第1トランジスタの第1端子と第2端子とが配置され、平面視で前記走査線の延在方向と垂直な方向に沿って前記第2トランジスタの第1端子と第2端子とが配置されていることを特徴とする検出装置。 The detection device according to claim 8,
A first terminal and a second terminal of the first transistor are arranged along a direction perpendicular to the extending direction of the scanning line in plan view, and along a direction perpendicular to the extending direction of the scanning line in plan view. And a first terminal and a second terminal of the second transistor are arranged.
平面視で前記走査線の延在方向に対して一定の角度をなす方向に沿って前記第1トランジスタのチャネル領域と前記第2トランジスタのチャネル領域とが配置されていることを特徴とする検出装置。 The detection device according to claim 8 or 9, wherein
A detection device, wherein the channel region of the first transistor and the channel region of the second transistor are arranged along a direction forming a certain angle with respect to the extending direction of the scanning line in plan view. .
前記第1トランジスタのゲート電極は、平面視で前記走査線の延在方向に沿って配置されていることを特徴とする検出装置。 The detection device according to any one of claims 8 to 10,
The detection device, wherein the gate electrode of the first transistor is arranged along the extending direction of the scanning line in a plan view.
前記検出素子は、光エネルギーを電気エネルギーに変換する光電変換素子であることを特徴とする検出装置。 The detection device according to any one of claims 1 to 11,
The detection device is a photoelectric conversion device that converts light energy into electrical energy.
前記検出素子は、変形によって容量が変化する第2容量素子であることを特徴とする検出装置。 The detection device according to any one of claims 1 to 11,
The detection device according to claim 1, wherein the detection element is a second capacitance element whose capacitance is changed by deformation.
前記基板上に配置された、複数の走査線と、複数の検出線と、複数の電源線と、前記走査線と前記検出線との交差に対応して設けられた複数の単位回路と、を備え、
前記単位回路は、
第1端子が前記検出線に接続されるとともに第2端子が前記電源線に接続され、ゲート電極の電位に応じた検出信号を前記検出線に供給する第1トランジスタと、
前記第1トランジスタのゲート電極と接続され、外的要因に応じて前記第1トランジスタのゲート電位を変化させる検出素子と、
第1端子が前記第1トランジスタのゲート電極に接続されるとともに第2端子が前記電源線に接続され、かつゲート電極が前記走査線に接続された第2トランジスタと、
前記第1トランジスタのゲート電極と前記第1電源線との間に設けられ、前記第1トランジスタのゲート電位を保持する第1容量素子と、を有しており、
前記第1トランジスタは、チャネル長の方向が、前記第2トランジスタのチャネル長の方向に沿っていることを特徴とする検出装置。 A substrate,
A plurality of scanning lines, a plurality of detection lines, a plurality of power supply lines, and a plurality of unit circuits provided corresponding to the intersections of the scanning lines and the detection lines, disposed on the substrate; Prepared,
The unit circuit is
A first transistor having a first terminal connected to the detection line and a second terminal connected to the power line, and supplying a detection signal corresponding to the potential of the gate electrode to the detection line;
A detection element connected to the gate electrode of the first transistor and changing a gate potential of the first transistor according to an external factor;
A second transistor having a first terminal connected to the gate electrode of the first transistor, a second terminal connected to the power supply line, and a gate electrode connected to the scan line;
A first capacitive element provided between the gate electrode of the first transistor and the first power supply line and holding the gate potential of the first transistor;
The detection device according to claim 1, wherein a channel length direction of the first transistor is along a channel length direction of the second transistor.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008018646A JP5109684B2 (en) | 2007-06-22 | 2008-01-30 | Detection device and electronic device |
US12/133,068 US7759628B2 (en) | 2007-06-22 | 2008-06-04 | Detection device and electronic apparatus having plural scanning lines, detection lines, power supply lines and plural unit circuits arranged on a substrate |
KR1020080053020A KR101456121B1 (en) | 2007-06-22 | 2008-06-05 | Detection device and electronic apparatus |
CN2008101271147A CN101330089B (en) | 2007-06-22 | 2008-06-19 | Detection device and electronic apparatus |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007164686 | 2007-06-22 | ||
JP2007164686 | 2007-06-22 | ||
JP2008018646A JP5109684B2 (en) | 2007-06-22 | 2008-01-30 | Detection device and electronic device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009033093A JP2009033093A (en) | 2009-02-12 |
JP5109684B2 true JP5109684B2 (en) | 2012-12-26 |
Family
ID=40205787
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008018646A Active JP5109684B2 (en) | 2007-06-22 | 2008-01-30 | Detection device and electronic device |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP5109684B2 (en) |
CN (1) | CN101330089B (en) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5763474B2 (en) * | 2010-08-27 | 2015-08-12 | 株式会社半導体エネルギー研究所 | Optical sensor |
US9225323B1 (en) * | 2014-06-19 | 2015-12-29 | Nxp B.V. | Signal crossing detection |
CN104932164B (en) * | 2015-07-16 | 2017-09-15 | 合肥鑫晟光电科技有限公司 | Array base palte and preparation method thereof, method of testing, display panel, display device |
CN109560099A (en) * | 2018-11-29 | 2019-04-02 | 德淮半导体有限公司 | For the semiconductor devices and its detection method of plasma damage detection, forming method |
JP7274284B2 (en) * | 2018-12-21 | 2023-05-16 | 株式会社ジャパンディスプレイ | detector |
CN111028777B (en) * | 2019-12-31 | 2021-12-07 | 武汉天马微电子有限公司 | Display device and control method thereof |
WO2022204862A1 (en) * | 2021-03-29 | 2022-10-06 | 京东方科技集团股份有限公司 | Pixel circuit, display panel, and display device |
WO2023157971A1 (en) * | 2022-02-21 | 2023-08-24 | 京セラ株式会社 | Optical detection device |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5386108A (en) * | 1992-06-25 | 1995-01-31 | Canon Kabushiki Kaisha | Photoelectric conversion device for amplifying and outputting photoelectrically converted signal, and a method thereof |
JPH11307756A (en) * | 1998-02-20 | 1999-11-05 | Canon Inc | Photoelectric converter and radiation beam reader |
JP3554483B2 (en) * | 1998-04-22 | 2004-08-18 | シャープ株式会社 | CMOS solid-state imaging device |
JP4777496B2 (en) * | 2000-02-10 | 2011-09-21 | 富士フイルム株式会社 | Solid-state image sensor |
JP3997739B2 (en) * | 2001-10-01 | 2007-10-24 | コニカミノルタホールディングス株式会社 | Solid-state imaging device |
JP4185771B2 (en) * | 2002-12-27 | 2008-11-26 | シャープ株式会社 | Solid-state imaging device |
JP2004265933A (en) * | 2003-02-14 | 2004-09-24 | Canon Inc | Radiation detector |
JP2005150146A (en) * | 2003-11-11 | 2005-06-09 | Univ Of Tokyo | Flexible detector |
-
2008
- 2008-01-30 JP JP2008018646A patent/JP5109684B2/en active Active
- 2008-06-19 CN CN2008101271147A patent/CN101330089B/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN101330089A (en) | 2008-12-24 |
JP2009033093A (en) | 2009-02-12 |
CN101330089B (en) | 2011-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5109684B2 (en) | Detection device and electronic device | |
KR101456121B1 (en) | Detection device and electronic apparatus | |
JP6698931B2 (en) | Semiconductor device | |
US7755711B2 (en) | Liquid crystal device and electronic apparatus | |
JP4893759B2 (en) | Liquid crystal display | |
US8487911B2 (en) | Image display apparatus with image entry function | |
KR101230303B1 (en) | Touch sensible display device | |
US9898141B2 (en) | Touch panel, method for fabricating the same and touch display device | |
US20080198140A1 (en) | Image display apparatus with image entry function | |
KR20050042917A (en) | Liquid crystal display device having a faculty of touch screen | |
KR20060056793A (en) | Display device including sensing element | |
JP5109687B2 (en) | Detection device and electronic device | |
JP4474900B2 (en) | Electrostatic protection circuit and electronic circuit having the same | |
JP2008021208A (en) | Electro-optical device and electronic equipment equipped with the same | |
JP5109685B2 (en) | Detection device and electronic device | |
JP5109686B2 (en) | Detection device and electronic device | |
JP2008085029A (en) | Photoelectric conversion device | |
KR20060099886A (en) | Display device | |
JP5312435B2 (en) | Display device | |
KR20050052670A (en) | Panel for cognition of pattern |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120731 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120731 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120821 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120911 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120924 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151019 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5109684 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |