JP5017826B2 - Display panel and driving method thereof - Google Patents

Display panel and driving method thereof Download PDF

Info

Publication number
JP5017826B2
JP5017826B2 JP2005269434A JP2005269434A JP5017826B2 JP 5017826 B2 JP5017826 B2 JP 5017826B2 JP 2005269434 A JP2005269434 A JP 2005269434A JP 2005269434 A JP2005269434 A JP 2005269434A JP 5017826 B2 JP5017826 B2 JP 5017826B2
Authority
JP
Japan
Prior art keywords
power supply
wiring
display panel
transistor
organic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2005269434A
Other languages
Japanese (ja)
Other versions
JP2006119618A (en
JP2006119618A5 (en
Inventor
友之 白嵜
潤 小倉
稔 熊谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP2005269434A priority Critical patent/JP5017826B2/en
Priority to TW094132283A priority patent/TWI279752B/en
Priority to CN200510106398A priority patent/CN100595819C/en
Priority to KR1020050087577A priority patent/KR100735977B1/en
Priority to CN2008100832178A priority patent/CN101266945B/en
Priority to US11/232,368 priority patent/US7573068B2/en
Publication of JP2006119618A publication Critical patent/JP2006119618A/en
Publication of JP2006119618A5 publication Critical patent/JP2006119618A5/ja
Priority to US12/477,710 priority patent/US7871837B2/en
Application granted granted Critical
Publication of JP5017826B2 publication Critical patent/JP5017826B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、電流が流れることにより自発光する発光素子を用いたディスプレイパネル及びその駆動方法に関する。 The present invention relates to a display panel and a driving how using light emitting elements which self-emits light when a current flows.

発光素子を用いたディスプレイパネルとして有機エレクトロルミネッセンスディスプレイパネルがある。有機エレクトロルミネッセンスディスプレイパネルは大きく分けてパッシブ駆動方式のものと、アクティブマトリクス駆動方式のものに分類することができるが、アクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルが高コントラスト、高精細といった点でパッシブ駆動方式よりも優れている。例えば特許文献1に記載された従来のアクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルにおいては、有機エレクトロルミネッセンス素子(以下、有機EL素子という。)と、画像データに応じた電圧信号がゲートに印加されて有機EL素子に電流を流す駆動トランジスタと、この駆動トランジスタのゲートに画像データに応じた電圧信号を供給するためのスイッチングを行うスイッチ用トランジスタとが、画素ごとに設けられている。この有機エレクトロルミネッセンスディスプレイパネルでは、走査線が選択されるとスイッチング用トランジスタがオンになり、その時に輝度を表すレベルの電圧が信号線を介して駆動トランジスタのゲートに印加される。これにより、駆動トランジスタがオンになり、ゲート電圧のレベルに応じた大きさの駆動電流が電源から駆動トランジスタのソース−ドレインを介して有機EL素子に流れ、有機EL素子が電流の大きさに応じた輝度で発光する。走査線の選択が終了してから次にその走査線が選択されるまでの間では、スイッチ用トランジスタがオフになっても駆動トランジスタのゲート電圧のレベルが保持され続け、有機EL素子が電圧に応じた駆動電流の大きさに従った輝度で発光する。   There is an organic electroluminescence display panel as a display panel using a light emitting element. Organic electroluminescence display panels can be broadly classified into passive drive type and active matrix drive type. Active matrix drive type organic electroluminescence display panels are passive in terms of high contrast and high definition. It is superior to the drive system. For example, in the conventional active matrix driving type organic electroluminescence display panel described in Patent Document 1, an organic electroluminescence element (hereinafter referred to as an organic EL element) and a voltage signal corresponding to image data are applied to the gate. In addition, a driving transistor that supplies current to the organic EL element and a switching transistor that performs switching for supplying a voltage signal corresponding to image data to the gate of the driving transistor are provided for each pixel. In this organic electroluminescence display panel, when a scanning line is selected, the switching transistor is turned on. At that time, a voltage representing a luminance is applied to the gate of the driving transistor via the signal line. As a result, the drive transistor is turned on, and a drive current having a magnitude corresponding to the level of the gate voltage flows from the power source to the organic EL element via the source-drain of the drive transistor, and the organic EL element corresponds to the magnitude of the current. Emits light with high brightness. From the end of the selection of the scanning line to the next selection of the scanning line, even if the switching transistor is turned off, the level of the gate voltage of the driving transistor is kept, and the organic EL element becomes the voltage. Light is emitted at a luminance according to the magnitude of the corresponding drive current.

有機エレクトロルミネッセンスディスプレイパネルを駆動するために、有機エレクトロルミネッセンスディスプレイパネルの周辺に駆動回路を設け、有機エレクトロルミネッセンスディスプレイパネルに敷設された走査線、信号線、電源線等に電圧を印加することが行われている。   In order to drive an organic electroluminescence display panel, a drive circuit is provided around the organic electroluminescence display panel, and a voltage is applied to scanning lines, signal lines, power supply lines, etc. laid on the organic electroluminescence display panel. It has been broken.

また、従来のアクティブマトリクス駆動方式の有機エレクトロルミネッセンスディスプレイパネルでは、有機EL素子に電流を流す電源線のような配線はスイッチ用トランジスタ、駆動トランジスタ等といった薄膜トランジスタの材料を用いて薄膜トランジスタのパターニング工程と同時にパターニングされる。即ち、有機エレクトロルミネッセンスディスプレイパネルを製造するにあたって、薄膜トランジスタの電極のもととなる導電性薄膜に対してフォトリソグラフィー法、エッチング法を行うことによって、その導電性薄膜から薄膜トランジスタの電極を形状加工するとともに、同時に電極に接続される配線も形状加工する。そのため、配線が導電性薄膜から形成されると、配線が薄膜トランジスタの電極の厚さと同じになる。
特開平8−330600号公報
In addition, in a conventional active matrix driving type organic electroluminescence display panel, a wiring such as a power supply line for supplying a current to an organic EL element is formed simultaneously with a thin film transistor patterning process using a thin film transistor material such as a switching transistor and a driving transistor. Patterned. That is, in manufacturing an organic electroluminescence display panel, a thin film transistor electrode is shaped from the conductive thin film by performing a photolithography method and an etching method on the conductive thin film that is the source of the thin film transistor electrode. At the same time, the wiring connected to the electrode is processed. Therefore, when the wiring is formed from a conductive thin film, the wiring has the same thickness as the electrode of the thin film transistor.
JP-A-8-330600

しかしながら、薄膜トランジスタの電極は、トランジスタとして機能することを前提に設計されているため、言い換えれば発光素子に電流を流すことを前提として設計していないため、その名の通り薄膜であり、このため、配線から複数の発光素子に電流を流そうとすると、配線の電気抵抗によって、電圧降下が発生したり、配線を通じた電流の流れの遅延が生じたりする。電圧降下及び電流遅延を抑えるために配線を低抵抗化することが望まれるが、そのためにトランジスタのソース、ドレインとなる金属層又はゲートとなる金属層を厚くしたり、これら金属層を電流が十分に流れる程度にかなり幅広にパターニングして低抵抗配線としたりすると、配線が他の配線及び導電体等と平面視して重なる面積が増えてしまい、それらの間で寄生容量が発生してしまい、電流の流れを遅くする要因を発生してしまっていた。特にトランジスタアレイ基板側からEL光を出射するいわゆるボトムエミッション構造の場合、EL素子からの発光を配線が遮光してしまうので、発光面積の割合である開口率の低下を招いてしまっていた。また低抵抗化するために薄膜トランジスタのゲートを厚くすると、ゲートの段差を平坦化するための平坦化膜(例えば薄膜トランジスタが逆スタガ構造の場合、ゲート絶縁膜に相当)まで厚くしなければならず、トランジスタ特性が大きく変化してしまう恐れがあり、またソース、ドレインを厚くすると、ソース、ドレインのエッチング精度が低下してしまうため、やはりトランジスタの特性に悪影響を及ぼす恐れがある。   However, since the electrode of the thin film transistor is designed on the assumption that it functions as a transistor, in other words, since it is not designed on the assumption that a current flows through the light emitting element, it is a thin film as the name implies. When an electric current is caused to flow from the wiring to the plurality of light emitting elements, a voltage drop occurs due to the electric resistance of the wiring, or a delay of the current flow through the wiring occurs. In order to suppress the voltage drop and current delay, it is desirable to reduce the resistance of the wiring. For this purpose, the metal layer serving as the source and drain of the transistor or the metal layer serving as the gate is made thick, or the current is sufficient in these metal layers. If it is patterned to be so wide that it flows to a low resistance wiring, the area where the wiring overlaps with other wiring and conductors in plan view increases, and parasitic capacitance occurs between them, A factor that slows down the flow of current has occurred. In particular, in the case of a so-called bottom emission structure in which EL light is emitted from the transistor array substrate side, the wiring blocks light emitted from the EL element, resulting in a decrease in aperture ratio, which is a ratio of the light emitting area. Further, when the gate of the thin film transistor is made thicker in order to reduce the resistance, it is necessary to increase the thickness to a flattening film (for example, corresponding to a gate insulating film when the thin film transistor has an inverted staggered structure) for flattening the step of the gate, The transistor characteristics may change greatly, and if the source and drain are made thicker, the etching accuracy of the source and drain is lowered, which may also adversely affect the characteristics of the transistor.

そこで、本発明は、表示特性を損なうことなく電圧降下・信号遅延を抑えることを目的とする。   Accordingly, an object of the present invention is to suppress voltage drop and signal delay without impairing display characteristics.

以上の課題を解決するために、本発明のディスプレイパネルは、
基板と、
前記基板上にマトリクス状に配列された複数の駆動トランジスタと、
前記複数の駆動トランジスタのドレイン・ソースとゲートのうちの一方とともにパターニングされ、前記基板上において互いに平行となるよう配列された複数の信号線と、
前記複数の信号線及び前記複数の駆動トランジスタを被覆した保護絶縁膜と、
前記複数の駆動トランジスタそれぞれのソースとドレインの一方に導通し、前記保護絶縁膜上に形成された複数の画素電極と、
前記複数の画素電極それぞれに成膜された複数の発光層と、
前記複数の発光層上に設けられた対向電極と、
前記信号線と平行となるよう前記保護絶縁膜上に形成され、前記保護絶縁膜に形成されたコンタクトホールを介して前記複数の駆動トランジスタのソースとドレインの他方にそれぞれ導通した複数の給電配線と、
前記保護絶縁膜上に形成され、前記対向電極と導通し、コモン電圧が印加され、前記複数の給電配線と互い違いに配列された複数の共通配線と、を備え
前記複数の発光層は、前記給電配線と前記共通配線との間に配置され、前記給電配線と前記共通配線とに仕切られた有機化合物含有液によって形成されている
In order to solve the above problems, the display panel of the present invention is
A substrate,
A plurality of driving transistors arranged in a matrix on the substrate;
A plurality of signal lines patterned with one of drain / source and gate of the plurality of driving transistors and arranged parallel to each other on the substrate;
A protective insulating film covering the plurality of signal lines and the plurality of driving transistors;
A plurality of pixel electrodes that are electrically connected to one of a source and a drain of each of the plurality of driving transistors and are formed on the protective insulating film;
A plurality of light emitting layers formed on each of the plurality of pixel electrodes;
A counter electrode provided on the plurality of light emitting layers;
It formed on the protective insulating film so as to be parallel to the signal line, and the protection plurality of feed lines that respectively conducted to the other of the source and the drain of said plurality of driving transistors through contact holes formed in the insulating film ,
A plurality of common wires formed on the protective insulating film, electrically connected to the counter electrode, applied with a common voltage, and alternately arranged with the plurality of power supply wires ;
The plurality of light emitting layers are disposed between the power supply wiring and the common wiring, and are formed of an organic compound-containing liquid partitioned into the power supply wiring and the common wiring .

本発明の駆動方法は、上記ディスプレイパネルを駆動する駆動方法であって、
前記ディスプレイパネルは、
走査線と、
ドレインが供給線に接続され、ソースが前記駆動トランジスタのゲートに接続され、ゲートが前記走査線に接続された保持トランジスタと、
ドレインが前記複数の駆動トランジスタのソースとドレインの一方のそれぞれに接続され、ソースが前記複数の信号線にそれぞれ接続され、ゲートが前記走査線に接続されたスイッチトランジスタと、
クロック信号を発信する発信回路と、
を備え、
前記発振回路がクロック信号を前記給電配線に出力することを特徴とする。
A driving method of the present invention is a driving method for driving the display panel,
The display panel is
Scanning lines;
A holding transistor having a drain connected to the supply line, a source connected to the gate of the drive transistor, and a gate connected to the scan line;
A switch transistor having a drain connected to each of one of the source and drain of the plurality of drive transistors, a source connected to each of the plurality of signal lines, and a gate connected to the scan line;
A transmission circuit for transmitting a clock signal;
With
The oscillation circuit outputs a clock signal to the power supply wiring.

本発明によれば、駆動トランジスタを介して発光層に電流を供給する給電配線を、駆動トランジスタのドレイン・ソース・ゲートとは別に形成される。そのため、給電配線の幅を広くせずとも給電配線を厚くすることができ、給電配線を低抵抗化することができる。   According to the present invention, the power supply wiring for supplying current to the light emitting layer through the driving transistor is formed separately from the drain, source, and gate of the driving transistor. Therefore, the power supply wiring can be made thick without increasing the width of the power supply wiring, and the resistance of the power supply wiring can be reduced.

前記複数の給電配線は互いに導通している。The plurality of power supply wirings are electrically connected to each other.

好ましくは、上記ディスプレイパネルにおいて、前記発光層は、前記給電配線に沿って前記画素電極のうちの複数に連続して形成されている。Preferably, in the display panel, the light emitting layer is formed continuously with a plurality of the pixel electrodes along the power supply wiring.

本発明によれば、給電配線を厚くすることができるので、給電配線の低抵抗化することができる。   According to the present invention, since the power supply wiring can be thickened, the resistance of the power supply wiring can be reduced.

以下に、本発明を実施するための最良の形態について図面を用いて説明する。但し、以下に述べる実施形態には、本発明を実施するために技術的に好ましい種々の限定が付されているが、発明の範囲を以下の実施形態及び図示例に限定するものではない。また、以下の説明において、エレクトロルミネッセンス(Electro Luminescence)という用語をELと略称する。   The best mode for carrying out the present invention will be described below with reference to the drawings. However, although various technically preferable limitations for implementing the present invention are given to the embodiments described below, the scope of the invention is not limited to the following embodiments and illustrated examples. Further, in the following description, the term electroluminescence is abbreviated as EL.

[第1の実施の形態]
〔ELディスプレイパネルの全体構成〕
図1には、アクティブマトリクス駆動方式のELディスプレイパネル1の概略図が示されている。図1に示すように、ELディスプレイパネル1は、光透過性を有する可撓性のシート状又は剛性の板状の絶縁基板2と、互いに平行となるよう絶縁基板2上に配列されたn本(複数本)の信号線Y1〜Ynと、絶縁基板2を平面視して信号線Y1〜Ynに対して直交するよう絶縁基板2上に配列されたm本(複数本)の走査線X1〜Xmと、走査線X1〜Xmのそれぞれの間において走査線X1〜Xmと平行且つ互い違いとなるよう絶縁基板2上に配列されたm本(複数本)の供給線Z1〜Zmと、信号線Y1〜Yn及び走査線X1〜Xmに沿ってマトリクス状となるよう絶縁基板2上に配列された(m×n)群の画素回路P1,1〜Pm,nと、供給線Z1〜Zmに接続されるとともに平面視して信号線Y1〜Ynに対して平行方向になるように複数に分岐された給電配線90,90,…と、給電配線90,90,…のそれぞれの間において給電配線90,90,…に対して平行且つ互い違いに設けられた共通配線91,91,…と、を備える。
[First Embodiment]
[Overall structure of EL display panel]
FIG. 1 shows a schematic diagram of an EL display panel 1 of an active matrix driving system. As shown in FIG. 1, the EL display panel 1 includes a flexible sheet-like or rigid plate-like insulating substrate 2 having optical transparency and n pieces arranged on the insulating substrate 2 so as to be parallel to each other. (plural) signal lines Y 1 to Y n and, m the arranged on the insulating substrate 2 as orthogonal to the signal lines Y 1 to Y n by the insulating substrate 2 and a plan view of the (plural) and scan lines X 1 to X m, a scan line X 1 to X respectively scan lines X 1 between the to X m parallel and staggered with so as m lines arranged on an insulating substrate 2 m of (plural) (M × n) group of pixel circuits P arranged on the insulating substrate 2 so as to form a matrix along the supply lines Z 1 to Z m , the signal lines Y 1 to Y n and the scanning lines X 1 to X m. 1, 1 to P m, n and connected to the supply lines Z 1 to Z m and divided into a plurality so as to be parallel to the signal lines Y 1 to Y n in plan view. .., And common wires 91, 91,... Provided alternately and parallel to the power supply wires 90, 90,... Between the power supply wires 90, 90,. Is provided.

給電配線90,90,…の総数と共通配線91,91,…の総数の和は(n+1)本であり、各信号線Y1〜Ynの延在方向に対して各画素回路P1,1〜Pm,nの左右両側を仕切るように給電配線90か共通配線91のいずれか一本が設けられている。 The sum of the total number of power supply wirings 90, 90,... And the total number of common wirings 91, 91,... Is (n + 1), and each pixel circuit P 1, with respect to the extending direction of the signal lines Y 1 to Y n . Either one of the power supply wiring 90 or the common wiring 91 is provided so as to partition the left and right sides of 1 to P m, n .

給電配線90,90,…は、絶縁基板2の一方の周縁に配置された引き回し配線90aによって互いに導通しているため、後述するように、外部からのクロック信号により等電位となっている。さらに、引き回し配線90aは、絶縁基板2の両端部においてそれぞれ配線端子90b、90cと接続している。外部駆動回路から配線端子90b、90cに印加される電圧はともに等電位のため、すみやかに給電配線90,90,…全体に電流を供給することができる。引き回し配線90aは後述するように、給電配線90及び共通配線91とともに有機EL層20bを成膜時に仕切る金属隔壁としても機能している。   Since the power supply wirings 90, 90,... Are electrically connected to each other by the routing wiring 90a disposed on one peripheral edge of the insulating substrate 2, they are equipotential by an external clock signal, as will be described later. Furthermore, the routing wiring 90a is connected to the wiring terminals 90b and 90c at both ends of the insulating substrate 2, respectively. Since the voltages applied from the external drive circuit to the wiring terminals 90b and 90c are both equipotential, current can be supplied to the entire power supply wiring 90, 90,. As will be described later, the lead-out wiring 90a functions as a metal partition that partitions the organic EL layer 20b together with the power supply wiring 90 and the common wiring 91 during film formation.

共通配線91,91,…は、絶縁基板2の配線90aが設けられている周縁と対向する周縁に配置された引き回し配線91aによって互いに接続され、コモン電圧Vcomが印加されている。引き回し配線91aは後述するように、給電配線90及び共通配線91とともに有機EL層20bを成膜時に仕切る金属隔壁としても機能している。   The common wires 91, 91,... Are connected to each other by a lead wire 91a disposed on the periphery opposite to the periphery on which the wire 90a of the insulating substrate 2 is provided, and a common voltage Vcom is applied. As will be described later, the lead wiring 91a functions as a metal partition that partitions the organic EL layer 20b together with the power supply wiring 90 and the common wiring 91 during film formation.

以下では、信号線Y1〜Ynの延在した方向を垂直方向(列方向)といい、走査線X1〜Xmの延在した方向を水平方向(行方向)という。また、m,nは2以上の自然数であり、走査線Xに下付けした数字は図1において上からの配列順を表し、供給線Zに下付けした数字は図1において上からの配列順を表し、信号線Yに下付けした数字は図1において左からの配列順を表し、画素回路Pに下付けした数字の前側が上からの配列順を表し、後ろ側が左からの配列順を表す。すなわち、1〜mのうちの任意の自然数をiとし、1からnのうちの任意の自然数をjとした場合に、走査線Xiは上からi行目であり、供給線Ziは左からi行目であり、信号線Yjは左からj列目であり、画素回路Pi,jは上からi行目、左からj列目であり、画素回路Pi,jは走査線Xi、供給線Zi及び信号線Yjに接続されている。 Hereinafter, the extending direction of the signal lines Y 1 to Y n is referred to as a vertical direction (column direction), and the extending direction of the scanning lines X 1 to X m is referred to as a horizontal direction (row direction). Further, m and n are natural numbers of 2 or more, the numbers subscripted to the scanning line X represent the arrangement order from the top in FIG. 1, and the numbers subscripted to the supply line Z are the arrangement order from the top in FIG. 1, the number subscripted to the signal line Y represents the arrangement order from the left in FIG. 1, the front side of the number subscripted to the pixel circuit P represents the arrangement order from the top, and the rear side represents the arrangement order from the left. To express. That is, when an arbitrary natural number of 1 to m is i and an arbitrary natural number of 1 to n is j, the scanning line X i is the i-th row from the top, and the supply line Z i is the left To the i-th row, the signal line Y j is the j-th column from the left, the pixel circuit P i, j is the i-th row from the top, the j-th column from the left, and the pixel circuit P i, j is the scanning line. It is connected to X i , supply line Z i and signal line Y j .

このELディスプレイパネル1においては、走査線X1〜Xmと信号線Y1〜Ynとでマトリクス状に区画されたそれぞれの領域が画素を構成し、画素回路P1,1〜Pm,nが1つの領域につき1群だけ設けられている。 In this EL display panel 1, each region partitioned in a matrix by scanning lines X 1 to X m and signal lines Y 1 to Y n constitutes a pixel, and pixel circuits P 1,1 to P m, Only one group of n is provided per region.

〔画素回路の回路構成〕
何れの画素回路P1,1〜Pm,nも同一に構成されているので、画素回路P1,1〜画素回路Pm,nのうち任意の画素回路Pi,jについて説明する。図2は画素回路Pi,jの等価回路図であり、図3は主に画素回路Pi,j及び画素回路Pi,j+1の電極を示した平面図である。
[Circuit configuration of pixel circuit]
Since any of the pixel circuits P 1,1 to P m, n has the same configuration , an arbitrary pixel circuit P i, j among the pixel circuits P 1,1 to P m, n will be described. FIG. 2 is an equivalent circuit diagram of the pixel circuit P i, j , and FIG. 3 is a plan view mainly showing the electrodes of the pixel circuit P i, j and the pixel circuit P i, j + 1 .

画素回路Pi,jは、画素としての有機EL素子20と、有機EL素子20の周囲に配置された三つのNチャネル型の薄膜トランジスタ(以下単にトランジスタと記述する。)21,22,23と、キャパシタ24と、を備える。以下では、トランジスタ21をスイッチトランジスタ21と、トランジスタ22を保持トランジスタ22と、トランジスタ23を駆動トランジスタ23と称する。 The pixel circuit P i, j includes an organic EL element 20 as a pixel, three N-channel thin film transistors (hereinafter simply referred to as transistors) 21, 22, and 23 disposed around the organic EL element 20, And a capacitor 24. Hereinafter, the transistor 21 is referred to as a switch transistor 21, the transistor 22 is referred to as a holding transistor 22, and the transistor 23 is referred to as a drive transistor 23.

図2に示すように、画素回路Pi,jでは、スイッチトランジスタ21においては、ソース21sが信号線Yjに導通し、ドレイン21dが有機EL素子20の画素電極20a、駆動トランジスタ23のソース23s及びキャパシタ24の一方の電極24Bに導通し、ゲート21gが走査線Xi及び保持トランジスタ22のゲート22gに導通している。 As shown in FIG. 2, in the pixel circuit P i, j , in the switch transistor 21, the source 21s is conducted to the signal line Yj , the drain 21d is the pixel electrode 20a of the organic EL element 20, and the source 23s of the drive transistor 23. And one electrode 24B of the capacitor 24 is conducted, and the gate 21g is conducted to the scanning line X i and the gate 22g of the holding transistor 22.

保持トランジスタ22においては、ソース22sが駆動トランジスタ23のゲート23g及びキャパシタ24の他方の電極24Aに導通し、ドレイン22dが供給線Zi及び駆動トランジスタ23のドレイン23dに導通し、ゲート22gがスイッチトランジスタ21のゲート21g及び走査線Xiに導通している。 In the holding transistor 22, the source 22s is electrically connected to the gate 23g of the driving transistor 23 and the other electrode 24A of the capacitor 24, the drain 22d is electrically connected to the supply line Z i and the drain 23d of the driving transistor 23, and the gate 22g is the switch transistor. It is electrically connected to the gate 21g and the scan line X i of 21.

駆動トランジスタ23においては、ソース23sが有機EL素子20の画素電極20a、スイッチトランジスタ21のドレイン21d及びキャパシタ24の電極24Bに導通し、ドレイン23dが供給線Zi及び保持トランジスタ22のドレイン22dに導通し、ゲート23gが保持トランジスタ22のソース22s及びキャパシタ24の電極24Aに導通している。 In the driving transistor 23, the source 23 s is connected to the pixel electrode 20 a of the organic EL element 20, the drain 21 d of the switch transistor 21 and the electrode 24 B of the capacitor 24, and the drain 23 d is connected to the supply line Z i and the drain 22 d of the holding transistor 22. The gate 23g is electrically connected to the source 22s of the holding transistor 22 and the electrode 24A of the capacitor 24.

なお、ELディスプレイパネル1全体を平面視して画素回路P1,1〜Pm,nのスイッチトランジスタ21だけに着目すると、複数のスイッチトランジスタ21が絶縁基板2上にマトリクス状に配列され、平面視して画素回路P1,1〜Pm,nの保持トランジスタ22だけに着目すると、複数の保持トランジスタ22が絶縁基板2上にマトリクス状に配列され、平面視して画素回路P1,1〜Pm,nの駆動トランジスタ23だけに着目すると、複数の駆動トランジスタ23が絶縁基板2上にマトリクス状に配列されている。 Note that when only the switch transistors 21 of the pixel circuits P 1,1 to P m, n are focused on the EL display panel 1 in plan view, the plurality of switch transistors 21 are arranged in a matrix on the insulating substrate 2 and are planar. When attention is paid only to the holding transistors 22 of the pixel circuits P 1,1 to P m, n as viewed, a plurality of holding transistors 22 are arranged in a matrix on the insulating substrate 2, and the pixel circuits P 1,1 are viewed in plan view. Focusing only on the drive transistors 23 of ~ P m, n , a plurality of drive transistors 23 are arranged in a matrix on the insulating substrate 2.

〔ELディスプレイパネルの層構造〕
ELディスプレイパネル1の層構造について説明する。まず、トランジスタ21〜23の層構造について説明する。
[Layer structure of EL display panel]
The layer structure of the EL display panel 1 will be described. First, the layer structure of the transistors 21 to 23 will be described.

図4は駆動トランジスタ23の断面図である。図4に示すように、駆動トランジスタ23は、絶縁基板2上に形成されたゲート23gと、ゲート23g上に形成されたゲート絶縁膜31と、ゲート絶縁膜31上に形成された半導体膜23cと、半導体膜23cの中央部上に形成されたチャネル保護膜23pと、半導体膜23cの両端部上において互いに離間するよう形成され、チャネル保護膜23pに一部重なった不純物半導体膜23a,23bと、不純物半導体膜23a上に形成されたドレイン23dと、不純物半導体膜23b上に形成されたソース23sと、から構成されている。なお、ドレイン23d及びソース23sは一層構造であっても良いし、二層以上の積層構造であっても良い。   FIG. 4 is a cross-sectional view of the drive transistor 23. As shown in FIG. 4, the drive transistor 23 includes a gate 23g formed on the insulating substrate 2, a gate insulating film 31 formed on the gate 23g, and a semiconductor film 23c formed on the gate insulating film 31. A channel protective film 23p formed on the central portion of the semiconductor film 23c, and impurity semiconductor films 23a and 23b formed on both ends of the semiconductor film 23c so as to be separated from each other and partially overlapping the channel protective film 23p; The drain 23d is formed on the impurity semiconductor film 23a and the source 23s is formed on the impurity semiconductor film 23b. Note that the drain 23d and the source 23s may have a single-layer structure or a stacked structure of two or more layers.

スイッチトランジスタ21及び保持トランジスタ22も、駆動トランジスタ23と同様の層構造となっているため、これらの断面図については省略する。   Since the switch transistor 21 and the holding transistor 22 have the same layer structure as that of the driving transistor 23, their sectional views are omitted.

次に、トランジスタ21〜23及びキャパシタ24の各層と信号線Y1〜Yn、走査線X1〜Xm及び供給線Z1〜Zmとの関係について図4〜図6を用いて説明する。ここで、図5は、図3に示されたV−V線に沿って絶縁基板2の厚さ方向に切断した矢視断面図であり、図6は、図3に示されたVI−VI線に沿って絶縁基板2の厚さ方向に切断した矢視断面図である。 Then, each signal line Y 1 to Y n of the transistors 21 to 23 and the capacitor 24, the relationship between the scanning lines X 1 to X m and the supply lines Z 1 to Z m will be described with reference to FIGS. 4 to 6 . 5 is a cross-sectional view taken along the line V-V shown in FIG. 3 in the thickness direction of the insulating substrate 2, and FIG. 6 is a cross-sectional view taken along the line VI-VI shown in FIG. It is arrow sectional drawing cut | disconnected in the thickness direction of the insulated substrate 2 along the line.

図4〜図6に示すように、スイッチトランジスタ21のゲート21g、保持トランジスタ22のゲート22g、駆動トランジスタ23のゲート23g及びキャパシタ24の電極24A並びに信号線Y1〜Ynは、絶縁基板2上にべた一面に成膜された導電性膜をフォトリソグラフィー法・エッチング法によってパターニングしたものである。信号線Y1〜Ynは表示階調に応じた電流値の階調電流信号が流れる配線である。 4 to 6, the gate 21g of the switch transistor 21, the gate 22g of the holding transistor 22, the gate 23g of the driving transistor 23, the electrode 24A of the capacitor 24, and the signal lines Y 1 to Y n are on the insulating substrate 2. The conductive film formed on the entire surface is patterned by photolithography and etching. The signal lines Y 1 to Y n are wirings through which a gradation current signal having a current value corresponding to the display gradation flows.

ゲート絶縁膜31は、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23全てに共通した膜であり、面内にべた一面に成膜されている。このゲート絶縁膜31は、キャパシタ24の電極24Aと電極24Bの間に介在する誘電体も兼ねており、更に信号線Y1〜Ynも被覆している。信号線Y1〜Yn上にはそれぞれ半導体膜23cの元となる膜をパターニングしてなる保護膜34が設けられ、保護膜34上には不純物半導体膜23a,23bの元となる膜をパターニングしてなる保護膜35が形成されている。保護膜34及び保護膜35は、ゲート絶縁膜31にピンホールが形成されてしまったときに、ピンホールを介して信号線Y1〜Ynと、走査線X1〜Xmのいずれか又は供給線Z1〜Zmのいずれかとがショートしないように保護するものである。 The gate insulating film 31 is a film common to all the switch transistor 21, the holding transistor 22, and the driving transistor 23, and is formed on the entire surface in the plane. The gate insulating film 31, a dielectric interposed between the electrode 24A and the electrode 24B of the capacitor 24 also serves as, also covers further signal lines Y 1 to Y n. A protective film 34 is formed on the signal lines Y 1 to Y n by patterning a film that is a base of the semiconductor film 23c. On the protective film 34, a film that is a base of the impurity semiconductor films 23a and 23b is patterned. A protective film 35 is formed. Protective film 34 and the protective film 35, when the pin holes had been formed on the gate insulating film 31, and the signal lines Y 1 to Y n through the pinhole, any one of the scanning lines X 1 to X m or The supply line Z 1 to Z m is protected from short circuit.

スイッチトランジスタ21のドレイン21d・ソース21s、保持トランジスタ22のドレイン22d・ソース22s、駆動トランジスタ23のドレイン23d・ソース23s及びキャパシタ24の電極24B並びに走査線X1〜Xm及び供給線Z1〜Zmは、ゲート絶縁膜31上にべた一面に成膜された導電性膜をフォトリソグラフィー法・エッチング法によってパターニングしたものである。なお、図3に示すように、走査線Xiは、ゲート絶縁膜31に形成されたコンタクトホール92を介してスイッチトランジスタ21のゲート21g及び保持トランジスタ22のゲート22gに接続されているコンタクト部C1に導通し、信号線Yjは、ゲート絶縁膜31に形成されたコンタクトホール94を介してスイッチトランジスタ21のソース21sに導通し、保持トランジスタ22のソース22sは、ゲート絶縁膜31に形成されたコンタクトホール93を介して駆動トランジスタ23のゲート23gと接続されているコンタクト部C3に導通している。 Drain 21d · sources 21s of the switch transistors 21, the drain 22 d · source 22s of the holding transistor 22, the electrode 24B of the drain 23d · source 23s and the capacitor 24 of the driving transistor 23 and the scanning lines X 1 to X m and the supply lines Z 1 to Z m is obtained by patterning a conductive film formed on the entire surface of the gate insulating film 31 by a photolithography method or an etching method. As shown in FIG. 3, the scanning line X i is connected to the gate 21g of the switch transistor 21 and the gate 22g of the holding transistor 22 through a contact hole 92 formed in the gate insulating film 31. The signal line Y j is conducted to the source 21s of the switch transistor 21 through the contact hole 94 formed in the gate insulating film 31, and the source 22s of the holding transistor 22 is formed in the gate insulating film 31. The contact portion 93 is electrically connected to the contact portion C3 connected to the gate 23g of the driving transistor 23 through the contact hole 93.

図4〜図6に示すように、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23並びに走査線X1〜Xm及び供給線Z1〜Zmは、べた一面に成膜された保護絶縁膜32によって被覆されている。保護絶縁膜32は、窒化シリコン又は酸化シリコンからなり、トランジスタ21〜23、走査線X1〜Xm及び供給線Z1〜Zmを絶縁保護している。 As shown in FIGS. 4 to 6, the switch transistor 21, the holding transistor 22, the drive transistor 23, the scanning lines X 1 to X m, and the supply lines Z 1 to Z m are formed on the protective insulating film 32 formed on the entire surface. It is covered by. Protective insulating film 32 is made of silicon nitride or silicon oxide, the transistors 21 to 23, the scan lines X 1 to X m and the supply lines Z 1 to Z m are insulating protection.

保護絶縁膜32上には平坦化膜33が積層されており、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23並びに走査線X1〜Xm及び供給線Z1〜Zmによる凹凸が平坦化膜33によって解消されている。つまり、平坦化膜33の表面が平坦となっている。平坦化膜33は、ポリイミド等の樹脂を硬化させたものである。 Over the protective insulating film 32 is planarized film 33 is laminated, the switch transistor 21, holding transistor 22 and driving transistor 23 and the scanning lines X 1 to X m and irregularities planarizing film by the supply lines Z 1 to Z m 33 has been solved. That is, the surface of the planarizing film 33 is flat. The planarizing film 33 is obtained by curing a resin such as polyimide.

絶縁基板2から平坦化膜33までの積層構造をトランジスタアレイ基板50という。このトランジスタアレイ基板50においては、平面視して、スイッチトランジスタ21、保持トランジスタ22及び駆動トランジスタ23がマトリクス状に配列されている。   A stacked structure from the insulating substrate 2 to the planarizing film 33 is referred to as a transistor array substrate 50. In the transistor array substrate 50, the switch transistor 21, the holding transistor 22, and the driving transistor 23 are arranged in a matrix in a plan view.

なお、このELディスプレイパネル1をボトムエミッション型として用いる場合、すなわち、絶縁基板2から有機EL素子20の光を出射して絶縁基板2を表示面として用いる場合には、ゲート絶縁膜31、保護絶縁膜32及び平坦化膜33には透明な材料を用いる。   When the EL display panel 1 is used as a bottom emission type, that is, when the light of the organic EL element 20 is emitted from the insulating substrate 2 and the insulating substrate 2 is used as a display surface, the gate insulating film 31 and the protective insulation are used. A transparent material is used for the film 32 and the planarizing film 33.

次に、トランジスタアレイ基板50の表面に積層された層構造について説明する。トランジスタアレイ基板50の表面上、即ち、平坦化膜33の表面上には、画素電極20aが画素回路P1,1〜Pm,n毎にマトリクス状に配列されている。平面視して、画素回路Pi,jの画素電極20aは、隣り合う走査線Xi及び供給線Zi並びに隣り合う信号線Yj及び信号線Yj+1によって区画された領域に形成されている。また、画素電極20aは、平坦化膜33及び保護絶縁膜32に形成されたコンタクトホールを介してキャパシタ24の電極24B、スイッチトランジスタ21のドレイン21d及び駆動トランジスタ23のソース23sに導通している。 Next, the layer structure laminated on the surface of the transistor array substrate 50 will be described. On the surface of the transistor array substrate 50, that is, on the surface of the planarizing film 33, the pixel electrodes 20a are arranged in a matrix for each of the pixel circuits P 1,1 to P m, n . In plan view , the pixel electrode 20a of the pixel circuit P i, j is formed in a region partitioned by the adjacent scanning line X i and supply line Z i, and the adjacent signal line Y j and signal line Y j + 1 . ing. The pixel electrode 20a is electrically connected to the electrode 24B of the capacitor 24, the drain 21d of the switch transistor 21 and the source 23s of the drive transistor 23 through contact holes formed in the planarizing film 33 and the protective insulating film 32.

画素電極20aは、有機EL素子20のアノードとして機能する電極である。即ち、画素電極20aの仕事関数が比較的高く、後述する有機EL層20bへ正孔を効率よく注入するものが好ましい。また、画素電極20aは、可視光に対して透過性を有している。画素電極20aとしては、例えば、錫ドープ酸化インジウム(ITO)、亜鉛ドープ酸化インジウム、酸化インジウム(In23)、酸化スズ(SnO2)、酸化亜鉛(ZnO)又はカドミウム−錫酸化物(CTO)を主成分としたものがある。 The pixel electrode 20 a is an electrode that functions as an anode of the organic EL element 20. That is, it is preferable that the pixel electrode 20a has a relatively high work function and efficiently injects holes into the organic EL layer 20b described later. The pixel electrode 20a is transmissive to visible light. Examples of the pixel electrode 20a include tin-doped indium oxide (ITO), zinc-doped indium oxide, indium oxide (In 2 O 3 ), tin oxide (SnO 2 ), zinc oxide (ZnO), or cadmium-tin oxide (CTO). ).

なお、このELディスプレイパネル1をトップエミッション型として用いる場合、すなわち、絶縁基板2の反対側を表示面として用いる場合には、画素電極20aと平坦化膜33との間に、導電性且つ可視光反射性の高い反射膜を成膜すると良い。   When this EL display panel 1 is used as a top emission type, that is, when the opposite side of the insulating substrate 2 is used as a display surface, conductive and visible light is interposed between the pixel electrode 20a and the planarizing film 33. A reflective film having high reflectivity is preferably formed.

これら画素電極20aは、平坦化膜33上にべた一面に成膜された透明導電性膜をフォトリソグラフィー法・エッチング法によってパターニングしたものである。水平方向に隣り合う画素電極20aの間には、画素電極20aと電気的に離間して垂直方向に延在する導電性ライン51が、信号線Y(j-2k)、…、Y(j-2)、Yj、Y(j+2)、…(kは自然数)というように、つまり給電配線90と同様に、一列おきにパターニングされている。導電性ライン51は、画素電極20aの元となる透明導電性膜をエッチングすることによって画素電極20aとともにパターニングされたものである。導電性ライン51の左右両側の周縁部上には、垂直方向に長い溝状の絶縁ライン57,57,…がそれぞれ形成されている。絶縁ライン57,57間から露出している導電性ライン51上には、それぞれ給電配線90,90,…が積層されている。 These pixel electrodes 20a are obtained by patterning a transparent conductive film formed on the entire surface of the planarizing film 33 by a photolithography method or an etching method. Between the pixel electrodes 20a adjacent to each other in the horizontal direction, conductive lines 51 that are electrically separated from the pixel electrodes 20a and extend in the vertical direction are connected to the signal lines Y (j-2k) ,..., Y (j− 2) , Y j , Y (j + 2) ,... (K is a natural number), that is, similarly to the power supply wiring 90, they are patterned every other row. The conductive line 51 is patterned together with the pixel electrode 20a by etching the transparent conductive film that is the source of the pixel electrode 20a. On the peripheral edges of the left and right sides of the conductive line 51, groove-like insulating lines 57, 57,... That are long in the vertical direction are formed. On the conductive line 51 exposed between the insulating lines 57, 57, power supply wirings 90, 90,.

水平方向に隣り合う画素電極20aの間には、画素電極20aと電気的に絶縁して垂直方向に延在する絶縁ライン52が、信号線Y(j-2k+1)…、Y(j-1)、Y(j+1)、Y(j+3)、…(kは自然数)というように、つまり共通配線91と同様に、画素電極20aの一列おきにパターニングされている。これら絶縁ライン52は、開口率を高くするために、両側が画素電極20aの周縁部に一部重なるよう設けられているが、画素電極20aの周縁部と重ならない構造であってもよい。これら絶縁ライン52のうち導電性ライン51に重なっていない絶縁ライン52上には、共通配線91が積層されている。絶縁ライン52及び絶縁ライン57は、窒化シリコンや酸化シリコンからなることが好ましい。 Between the pixel electrodes 20a adjacent in the horizontal direction, insulating lines 52 that are electrically insulated from the pixel electrodes 20a and extend in the vertical direction are signal lines Y (j-2k + 1) ... Y (j− 1) , Y (j + 1) , Y (j + 3) ,... (K is a natural number), that is, like the common wiring 91, the pixel electrodes 20a are patterned every other column. In order to increase the aperture ratio, these insulating lines 52 are provided so that both sides thereof partially overlap with the peripheral edge of the pixel electrode 20a, but may have a structure that does not overlap with the peripheral edge of the pixel electrode 20a. A common wiring 91 is laminated on the insulating line 52 that does not overlap the conductive line 51 among these insulating lines 52. The insulating line 52 and the insulating line 57 are preferably made of silicon nitride or silicon oxide.

給電配線90は、絶縁ライン52よりも十分に厚く、絶縁ライン52から隆起している。更に、給電配線90は、メッキ法により形成されたものであるので、信号線Y1〜Yn、走査線X1〜Xm及び供給線Z1〜Zm並びにトランジスタ21〜23のゲート、ソース及びドレインよりも十分に厚い。図3、図6に示すように、平面視して各給電配線90と供給線Z1〜Zmとが交差する箇所においてコンタクトホール53が平坦化膜33及び保護絶縁膜32に形成され、そのコンタクトホール53に導電性パッド58が埋められ、導電性パッド58の上に導電性ライン51及び給電配線90が順に重なっている。そのため、図2の回路図に示すように、給電配線90がコンタクト部C2で電気的に供給線Z1〜Zmに導通し、強いては供給線Ziを介して画素回路Zi,1〜Zi,nのトランジスタ22,23のドレイン22d,23dに導通している。なお、コンタクトホール53内の導電性パッド58は、メッキ法により形成されたものである。 The power supply wiring 90 is sufficiently thicker than the insulating line 52 and protrudes from the insulating line 52. Further, since the power supply wiring 90 is formed by plating, the signal lines Y 1 to Y n , the scanning lines X 1 to X m and the supply lines Z 1 to Z m and the gates and sources of the transistors 21 to 23 are used. And sufficiently thicker than the drain. As shown in FIGS. 3 and 6, a contact hole 53 is formed in the planarization film 33 and the protective insulating film 32 at a location where each power supply wiring 90 and the supply lines Z 1 to Z m intersect in plan view. A conductive pad 58 is buried in the contact hole 53, and the conductive line 51 and the power supply wiring 90 overlap with the conductive pad 58 in this order. Therefore, as shown in the circuit diagram of FIG. 2, the power supply wiring 90 is electrically connected to the supply lines Z 1 to Z m at the contact portion C2, and the pixel circuits Z i, 1 to are connected via the supply line Z i. The transistors 22 and 23 of Z i, n are electrically connected to the drains 22d and 23d. The conductive pad 58 in the contact hole 53 is formed by a plating method.

共通配線91も、給電配線90とともにメッキ法により形成されたものであるので、信号線Y1〜Yn、走査線X1〜Xm及び供給線Z1〜Zm並びにトランジスタ21〜23のゲート、ソース及びドレインよりも十分に厚い。共通配線91及び給電配線90は、銅、金若しくはニッケル又はこれらの積層体からなる。 Common interconnection 91 is also because together with the feed lines 90 is one formed by plating, the gate signal lines Y 1 to Y n, the scanning lines X 1 to X m and the supply lines Z 1 to Z m and transistors 21 to 23 It is thicker than the source and drain. The common wiring 91 and the power supply wiring 90 are made of copper, gold, nickel, or a laminate thereof.

給電配線90の表面には、撥水性・撥油性を有した撥液性絶縁膜54が成膜されている。この撥液性絶縁膜54はフッ素樹脂電着塗料からなり、電着塗装によって成膜されたものである。   A liquid repellent insulating film 54 having water and oil repellency is formed on the surface of the power supply wiring 90. The liquid repellent insulating film 54 is made of a fluororesin electrodeposition coating and is formed by electrodeposition coating.

共通配線91の表面には、撥水性・撥油性を有した撥液性導通膜55が成膜されている。撥液性導通膜55は、次の化学式に示されたトリアジルトリチオールの1又は2のチオール基(−SH:メルカプト基と呼称する場合もある。)の水素原子(H)が還元離脱し、硫黄原子(S)が金属である共通配線91の表面に酸化吸着したものである。   A liquid repellent conductive film 55 having water repellency and oil repellency is formed on the surface of the common wiring 91. In the liquid repellent conductive film 55, the hydrogen atom (H) of one or two thiol groups (-SH: sometimes referred to as a mercapto group) of triazyltrithiol represented by the following chemical formula is reduced and released. The sulfur atoms (S) are oxidized and adsorbed on the surface of the common wiring 91 made of metal.

Figure 0005017826
Figure 0005017826

撥液性導通膜55は、共通配線91の表面に平面的に被膜され且つ共通配線91の厚さ方向に単分子の厚さで配列された単分子膜であるか、或いは共通配線91の表面に平面的に被膜され且つ共通配線91の厚さ方向に極少ない複数の分子の厚さで配列された複数の分子膜である。つまり、撥液性導通膜55はトリアジルトリチオール分子ユニットが共通配線91の表面に規則正しく並んだ極薄い膜であるから、撥液性導通膜55が非常に低抵抗であって、その厚さ方向に電気伝導性を失われることがない。このため、共通配線91は、撥液性導通膜55を介して後述する対向電極20cと電気的に導通することができる。なお、撥水性・撥油性を顕著にするためにトリアジルトリチオールに代えて、トリアジルトリチオールの1又は2のチオール基がフッ化アルキル基に置換したトリアジンチオール誘導体でも良い。このようなトリアジル化合物は、撥液性導通膜55のような金属に選択的に被膜し結合することができる。具体的には、6−ジメチルアミノ−1,3,5−トリアジン−2,4−ジチオール−ナトリウム塩を濃度10-3mol/l水溶液に調整した後、液温26℃、浸漬時間5分〜30分の条件にて共通配線91をその水溶液に浸漬したとき、表面が銅からなる共通配線91の表面に膜厚0.7nm程度の撥液性導通膜55が被膜される(膜厚はエリプソメータによる測定値)。また、6−ジドデシルアミノ−1,3,5−トリアジン−2,4−ジチオール−ナトリウム塩を濃度10-3mol/l水溶液に調整した後、液温46℃、浸漬時間5分〜30分の条件にて表面が銅からなる共通配線91をその水溶液に浸漬したとき、共通配線91に膜厚1.8nm程度の撥液性導通膜55が被膜される(膜厚はエリプソメータによる測定値)。 The liquid-repellent conductive film 55 is a monomolecular film that is planarly coated on the surface of the common wiring 91 and arranged with a monomolecular thickness in the thickness direction of the common wiring 91, or the surface of the common wiring 91. Are a plurality of molecular films that are planarly coated and arranged with a very small number of molecules in the thickness direction of the common wiring 91. That is, since the liquid repellent conductive film 55 is an extremely thin film in which triazyltrithiol molecular units are regularly arranged on the surface of the common wiring 91, the liquid repellent conductive film 55 has a very low resistance and its thickness. There is no loss of electrical conductivity in the direction. For this reason, the common wiring 91 can be electrically connected to the counter electrode 20 c described later via the liquid repellent conductive film 55. In order to make the water repellency and oil repellency remarkable, a triazine thiol derivative in which one or two thiol groups of triazyl trithiol are substituted with a fluorinated alkyl group may be used instead of triazyl trithiol. Such a triazyl compound can be selectively coated and bonded to a metal such as the liquid repellent conductive film 55. Specifically, after adjusting 6-dimethylamino-1,3,5-triazine-2,4-dithiol-sodium salt to a concentration of 10 −3 mol / l aqueous solution, the liquid temperature is 26 ° C. and the immersion time is 5 minutes to When the common wiring 91 is immersed in the aqueous solution under the condition of 30 minutes, a liquid repellent conductive film 55 having a film thickness of about 0.7 nm is coated on the surface of the common wiring 91 made of copper (the film thickness is an ellipsometer). Measured value). In addition, after adjusting 6-didodecylamino-1,3,5-triazine-2,4-dithiol-sodium salt to a concentration of 10 −3 mol / l aqueous solution, the liquid temperature is 46 ° C. and the immersion time is 5 minutes to 30 minutes. When the common wiring 91 whose surface is made of copper is immersed in the aqueous solution under the above conditions, a liquid repellent conductive film 55 having a film thickness of about 1.8 nm is coated on the common wiring 91 (the film thickness is a value measured by an ellipsometer). .

また次の化学式に示されたフッ化アルキル基を有するトリアジルチオール化合物を用いる場合、具体的には、水酸化ナトリウムとともに水に溶解して濃度2×10-3mol/l水溶液とし、液温26℃、浸漬時間5分〜30分の条件にて表面が銅からなる共通配線91をその水溶液に浸漬して、共通配線91に撥液性導通膜55が被膜される。

Figure 0005017826
なお、撥液性導通膜55の被膜構造を模式的に示すと、図7のようになる。図7において置換基Rは、例えばジメチルアミノ又はジドデシルアミノである。 When a triazylthiol compound having a fluorinated alkyl group represented by the following chemical formula is used, specifically, it is dissolved in water together with sodium hydroxide to form a 2 × 10 −3 mol / l aqueous solution, and the liquid temperature The common wiring 91 whose surface is made of copper is immersed in the aqueous solution under the conditions of 26 ° C. and immersion time of 5 minutes to 30 minutes, and the liquid repellent conductive film 55 is coated on the common wiring 91.
Figure 0005017826
The film structure of the liquid repellent conductive film 55 is schematically shown in FIG. In FIG. 7, the substituent R is, for example, dimethylamino or didodecylamino.

画素電極20aは、共通配線91の表面に撥液性導通膜55を被膜する直前に、紫外線による親液化処理を行う。この親液化処理が行われた画素電極20aは、表面に液体が塗布されると液体の接触角が低く、表面に液体が平滑に塗布されることになる。紫外線照射装置(HMW-615-N-4 オーク製作所製)で、ランプ出力100W、照射時間は15秒〜3分として紫外線照射を行った。トランジスタアレイパネル50の表面に向けて特に画素電極20aに向けて、紫外線を照射することによって、画素電極20aの表面の濡れ性を向上させて画素電極20aを親液化する。また画素電極20a上にオゾン処理を行い、親水化処理してもよい。画素電極20a上には、有機EL素子20の有機EL層20bが成膜されている。有機EL層20bは広義の発光層であり、有機EL層20bには、有機化合物である発光材料(蛍光体)が含有されている。有機EL層20bは、画素電極20aから順に正孔輸送層、狭義の発光層の順に積層した二層構造である。正孔輸送層は、導電性高分子であるPEDOT(ポリチオフェン)及びドーパントであるPSS(ポリスチレンスルホン酸)からなり、狭義の発光層は、ポリフルオレン系発光材料からなる。また無機材料からなる電荷輸送層を有機EL層20bと組み合わせてもよい。   The pixel electrode 20a is subjected to a lyophilic process using ultraviolet rays immediately before the liquid repellent conductive film 55 is coated on the surface of the common wiring 91. When the liquid is applied to the surface of the pixel electrode 20a that has been subjected to the lyophilic process, the contact angle of the liquid is low, and the liquid is applied smoothly to the surface. Ultraviolet irradiation was performed with an ultraviolet irradiation device (HMW-615-N-4 manufactured by Oak Seisakusho) with a lamp output of 100 W and an irradiation time of 15 seconds to 3 minutes. By irradiating ultraviolet rays toward the surface of the transistor array panel 50, particularly toward the pixel electrode 20a, the wettability of the surface of the pixel electrode 20a is improved to make the pixel electrode 20a lyophilic. Alternatively, ozone treatment may be performed on the pixel electrode 20a to make it hydrophilic. An organic EL layer 20b of the organic EL element 20 is formed on the pixel electrode 20a. The organic EL layer 20b is a light-emitting layer in a broad sense, and the organic EL layer 20b contains a light-emitting material (phosphor) that is an organic compound. The organic EL layer 20b has a two-layer structure in which a hole transport layer and a narrowly-defined light emitting layer are sequentially stacked from the pixel electrode 20a. The hole transport layer is made of PEDOT (polythiophene) which is a conductive polymer and PSS (polystyrene sulfonic acid) which is a dopant, and the light-emitting layer in a narrow sense is made of a polyfluorene-based light-emitting material. A charge transport layer made of an inorganic material may be combined with the organic EL layer 20b.

有機EL層20bは、撥液性絶縁膜54及び撥液性導通膜55のコーティング後に湿式塗布法(例えば、インクジェット法)によって成膜される。湿式塗布法とは、有機EL層20bとなる有機化合物を溶媒等に溶解又は分散させた溶液を塗布するか、或いは有機EL層20bとなる有機化合物自体を液体の状態にして塗布する方法である。この場合、画素電極20aに有機EL層20bとなる有機化合物を含有する有機化合物含有液を塗布するが、この有機化合物含有液の液面は、絶縁ライン52の頭頂部及び絶縁ライン57の頭頂部よりも高い。水平方向に隣り合う画素電極20a間に頭頂部が絶縁ライン52の頭頂部及び絶縁ライン57の頭頂部よりも十分高い厚膜の給電配線90及び共通配線91が交互に設けられているから、画素電極20aに塗布された有機化合物含有液が水平方向に対して隣の画素電極20aに漏れることがないように堰き止めている。また、画素電極20aは親液化され、給電配線90には撥水性・撥油性の撥液性絶縁膜54がコーティングされ、更には共通配線91には撥水性・撥油性の撥液性導通膜55がコーティングされているから、画素電極20aに塗布された有機EL層20bとなる有機化合物を含有する有機化合物含有液が、画素電極20a全面に広がり、撥液性絶縁膜54及び撥液性導通膜55ではじかれるので、画素電極20aに塗布された有機化合物含有液が画素電極20aの中央に対して絶縁ライン52の角部付近で極端に厚く堆積されなくなる。そのため、有機化合物含有液が乾燥してなる有機EL層20bを均一な膜厚で成膜することができる。   The organic EL layer 20b is formed by a wet application method (for example, an ink jet method) after coating the liquid repellent insulating film 54 and the liquid repellent conductive film 55. The wet coating method is a method in which a solution obtained by dissolving or dispersing an organic compound to be the organic EL layer 20b in a solvent or the like is applied, or the organic compound itself to be the organic EL layer 20b is applied in a liquid state. . In this case, an organic compound-containing liquid containing an organic compound that becomes the organic EL layer 20b is applied to the pixel electrode 20a. The liquid level of the organic compound-containing liquid is the top of the insulating line 52 and the top of the insulating line 57. Higher than. Since the top portions of the insulating lines 52 and the thick portions of the power supply wirings 90 and the common wirings 91 which are sufficiently higher than the top portions of the insulating lines 57 are alternately provided between the pixel electrodes 20a adjacent in the horizontal direction, the pixels The organic compound-containing liquid applied to the electrode 20a is dammed so as not to leak to the adjacent pixel electrode 20a with respect to the horizontal direction. Further, the pixel electrode 20a is made lyophilic, the power supply wiring 90 is coated with a water-repellent / oil-repellent liquid-repellent insulating film 54, and the common wiring 91 is coated with a water-repellent / oil-repellent liquid-repellent conductive film 55. Is coated, the organic compound-containing liquid containing an organic compound that becomes the organic EL layer 20b applied to the pixel electrode 20a spreads over the entire surface of the pixel electrode 20a, and the liquid-repellent insulating film 54 and the liquid-repellent conductive film Therefore, the organic compound-containing liquid applied to the pixel electrode 20a is not deposited extremely thick near the corner of the insulating line 52 with respect to the center of the pixel electrode 20a. Therefore, the organic EL layer 20b formed by drying the organic compound-containing liquid can be formed with a uniform film thickness.

このように有機EL層20bを成膜することによって、図8に示すように、赤色に発光する有機EL層20bが成膜された領域R、緑色に発光する有機EL層20bが成膜された領域G、青色に発光する有機EL層20bが成膜された領域Bのストライプ構造を構成し、同列の複数の画素は同色に発光する。   By forming the organic EL layer 20b in this way, as shown in FIG. 8, the region R where the organic EL layer 20b emitting red light was formed and the organic EL layer 20b emitting green light were formed. The stripe structure of the area | region B in which the organic electroluminescent layer 20b light-emitted in the area | region G and blue is formed is comprised, and the several pixel of the row | line | column light-emits the same color.

平面視した場合、塗布された有機化合物含有液は、左右をそれぞれ給電配線90及び共通配線91のいずれかに仕切られているため垂直方向に各列毎に一様に分布するので、垂直方向に配列された複数の有機EL層20bは何れも同じ層構造であり、同じ色に発光する。一方、水平方向に一列に配列された複数の有機EL層20bは、赤発光、緑発光、青発光の順に繰り返すように狭義の発光層が配列されている。正孔輸送層は異なる色に発光する画素同士で互いに同じ材料を用いてもよい。   When viewed in plan, the applied organic compound-containing liquid is uniformly distributed in each column in the vertical direction because the left and right are partitioned into either the power supply wiring 90 or the common wiring 91, respectively. The plurality of arranged organic EL layers 20b all have the same layer structure and emit light in the same color. On the other hand, in the plurality of organic EL layers 20b arranged in a line in the horizontal direction, light emitting layers in a narrow sense are arranged so as to repeat red light emission, green light emission, and blue light emission in this order. For the hole transport layer, the same material may be used for pixels emitting light of different colors.

なお、有機EL層20bは、二層構造の他に、画素電極20aから順に正孔輸送層、狭義の発光層、電子輸送層となる三層構造であっても良いし、狭義の発光層からなる一層構造であっても良いし、これらの層構造において適切な層間に電子或いは正孔の注入層が介在した積層構造であっても良いし、その他の積層構造であっても良い。   In addition to the two-layer structure, the organic EL layer 20b may have a three-layer structure that becomes a hole transport layer, a light-emitting layer in a narrow sense, and an electron transport layer in order from the pixel electrode 20a. It may be a single layer structure, a laminated structure in which an electron or hole injection layer is interposed between appropriate layers in these layer structures, or another laminated structure.

有機EL層20b上には、有機EL素子20のカソードとして機能する対向電極20cが成膜されている。対向電極20cは、全ての画素に共通して形成された共通電極である。対向電極20cがべた一面に成膜されることで、対向電極20cが撥液性導通膜55を挟んで共通配線91を被覆するとともに撥液性絶縁膜54を挟んで給電配線90を被覆している。そのため、図2の回路図に示すように、対向電極20cは共通配線91に対して導通している。それに対して、対向電極20cは給電配線90に対して絶縁している。   On the organic EL layer 20b, a counter electrode 20c that functions as a cathode of the organic EL element 20 is formed. The counter electrode 20c is a common electrode formed in common for all pixels. Since the counter electrode 20c is formed on the entire surface, the counter electrode 20c covers the common wiring 91 with the liquid repellent conductive film 55 interposed therebetween, and also covers the power supply wiring 90 with the liquid repellent insulating film 54 interposed therebetween. Yes. Therefore, as shown in the circuit diagram of FIG. 2, the counter electrode 20 c is electrically connected to the common wiring 91. On the other hand, the counter electrode 20 c is insulated from the power supply wiring 90.

図4〜図6に示すように、対向電極20cは、画素電極20aよりも仕事関数の低い材料で形成されており、例えば、マグネシウム、カルシウム、リチウム、バリウム、インジウム、希土類金属の少なくとも一種を含む単体又は合金を有する低仕事関数の材料で形成されていることが好ましい。また、対向電極20cは、上記各種材料の層が積層された積層構造となっていても良いし、以上の各種材料の層に加えてシート抵抗を低くするために酸化されにくい金属層が堆積した積層構造となっていても良く、具体的には、有機EL層20bと接する界面側に設けられた低仕事関数の高純度のバリウム層と、バリウム層を被覆するように設けられたアルミニウム層との積層構造、下層にリチウム層、上層にアルミニウム層が設けられた積層構造が挙げられる。またトップエミッション構造の場合、対向電極20cを上述のような低仕事関数の薄膜とその上にITO等の透明導電膜を積層した透明電極としてもよい。   As shown in FIGS. 4 to 6, the counter electrode 20c is made of a material having a work function lower than that of the pixel electrode 20a, and includes, for example, at least one of magnesium, calcium, lithium, barium, indium, and a rare earth metal. It is preferably formed of a low work function material having a simple substance or an alloy. Further, the counter electrode 20c may have a laminated structure in which layers of the above various materials are laminated, and in addition to the above layers of various materials, a metal layer that is not easily oxidized is deposited in order to reduce sheet resistance. Specifically, it may have a laminated structure. Specifically, a low-work function high-purity barium layer provided on the interface side in contact with the organic EL layer 20b, and an aluminum layer provided so as to cover the barium layer; And a laminated structure in which a lithium layer is provided in the lower layer and an aluminum layer is provided in the upper layer. In the case of a top emission structure, the counter electrode 20c may be a transparent electrode in which a thin film having a low work function as described above and a transparent conductive film such as ITO are laminated thereon.

対向電極20c上には、封止絶縁膜56が成膜されている。封止絶縁膜56は対向電極20c全体を被覆し、対向電極20cの劣化を防止するために設けられている無機膜又は有機膜である。   A sealing insulating film 56 is formed on the counter electrode 20c. The sealing insulating film 56 is an inorganic film or an organic film provided to cover the entire counter electrode 20c and prevent the counter electrode 20c from being deteriorated.

なお、従来、トップエミッション型構造のELディスプレイパネルは、対向電極の少なくとも一部を金属酸化物のように抵抗値が高い透明電極を用いることになるが、このような材料は十分に厚くしなければシート抵抗が十分に低くならないので、厚くすることによって必然的に有機EL素子の透過率が下がってしまい、大画面になるほど面内で均一の電位になりにくく表示特性が低くなってしまっていた。しかしながら、本実施形態では、垂直方向に十分な厚さのために低抵抗な複数の共通配線91,91,…を設けているので、対向電極20cと合わせて有機EL素子20,20,…のカソード電極全体のシート抵抗値を下げ、十分且つ面内で均一に大電流を流すことが可能となる。さらにこのような構造では、共通配線91,91,…がカソード電極としてのシート抵抗を下げているので、対向電極20cを薄膜にして透過率を向上したりすることが可能である。なおトップエミッション構造では、画素電極20aを反射性の材料としてもよい。   Conventionally, in an EL display panel having a top emission type structure, a transparent electrode having a high resistance value such as a metal oxide is used for at least a part of the counter electrode. However, such a material must be sufficiently thick. If the sheet resistance is not sufficiently low, the transmittance of the organic EL element is inevitably lowered by increasing the thickness, and the larger the screen, the less uniform the potential in the plane, and the lower the display characteristics. . However, in the present embodiment, since a plurality of low resistance common wirings 91, 91,... Are provided for sufficient thickness in the vertical direction, the organic EL elements 20, 20,. The sheet resistance value of the entire cathode electrode can be lowered, and a large current can flow sufficiently and uniformly in the plane. Further, in such a structure, since the common wires 91, 91,... Reduce the sheet resistance as the cathode electrode, it is possible to improve the transmittance by using the counter electrode 20c as a thin film. In the top emission structure, the pixel electrode 20a may be a reflective material.

〔ELディスプレイパネルの駆動方法〕
ELディスプレイパネル1をアクティブマトリクス方式で駆動するには、次のようになる。すなわち、図9に示すように、発振回路によって給電配線90,90,…及び供給線Z1〜Zmに対してクロック信号を出力する。また、走査側ドライバによって走査線X1から走査線Xmへの順(走査線Xmの次は走査線X1)にハイレベルのシフトパルスを順次出力することにより走査線X1〜Xmを順次選択するが、走査側ドライバが走査線X1〜Xmの何れか1つにシフトパルスを出力している時には発振回路のクロック信号がローレベルになる。また、走査側ドライバが各走査線X1〜Xmを選択している時に、データ側ドライバが書込電流である引抜電流(電流信号)を駆動トランジスタ23のソース−ドレイン間を介して全信号線Y1〜Ynに流す。なお、対向電極20c及び給電配線90の一定のコモン電圧Vcom(例えば、接地=0ボルト)に保たれている。
[Driving method of EL display panel]
The EL display panel 1 is driven by the active matrix method as follows. That is, as shown in FIG. 9, a clock signal is output to the power supply wirings 90, 90,... And the supply lines Z 1 to Z m by the oscillation circuit. The scanning lines X 1 to X m by sequentially outputting the high-level shift pulse sequentially (the next scan line X m scanning lines X 1) from the scanning line X 1 by a scanning-side driver to the scan line X m Are sequentially selected, but when the scanning side driver outputs a shift pulse to any one of the scanning lines X 1 to X m , the clock signal of the oscillation circuit becomes low level. Further, when the scanning side driver selects each of the scanning lines X 1 to X m , the data side driver applies a drawing current (current signal) as a writing current to all signals via the source and drain of the driving transistor 23. flowing through the line Y 1 ~Y n. Note that the common voltage Vcom (for example, ground = 0 volts) of the counter electrode 20c and the power supply wiring 90 is maintained.

走査線Xiの選択期間においては、i行目の走査線Xiにシフトパルスが出力されているから、スイッチトランジスタ21及び保持トランジスタ22がオン状態となる。各選択期間において、データ側ドライバ側の電位は、給電配線90,90,…及び供給線Z1〜Zmに出力されたクロック信号のローレベル以下で且つこのクロック信号のローレベルはコモン電圧Vcom以下に設定されている。したがってこの時、有機EL素子20から信号線Y1〜Ynに流れることはないので図2に示すように、データ側ドライバによって階調に応じた電流値の書込電流(引抜電流)が矢印Aの通り、信号線Y1〜Ynに流れ、画素回路Pi,jにおいては給電配線90及び供給線Ziから駆動トランジスタ23のソース−ドレイン間、スイッチトランジスタ21のソース−ドレイン間を介して信号線Yjに向かった書込電流(引抜電流)が流れる。このように駆動トランジスタ23のソース−ドレイン間を流れる電流の電流値は、データ側ドライバによって一義的に制御され、データ側ドライバは、外部から入力された階調に応じて書込電流(引抜電流)の電流値を設定する。書込電流(引抜電流)が流れている間、i行目のPi,1〜Pi,nの各駆動トランジスタ23のゲート23g−ソース23s間の電圧は、それぞれ信号線Y1〜Ynに流れる書込電流(引抜電流)の電流値、つまり駆動トランジスタ23のVg−Ids特性の経時変化にかかわらず駆動トランジスタ23のドレイン23d−ソース23s間を流れる書込電流(引抜電流)の電流値に見合うように強制的に設定され、この電圧のレベルに従った大きさの電荷がキャパシタ24にチャージされて、書込電流(引抜電流)の電流値が駆動トランジスタ23のゲート23g−ソース23s間の電圧のレベルに変換される。その後の発光期間では、走査線Xiがローレベルになり、スイッチトランジスタ21及び保持トランジスタ22がオフ状態となるが、オフ状態の保持トランジスタ22によってキャパシタ24の電極24A側の電荷が閉じ込められてフローティング状態になり、駆動トランジスタ23のソース23sの電圧が選択期間から発光期間に移行する際に変調しても、駆動トランジスタ23のゲート23g−ソース23s間の電位差がそのまま維持される。この発光期間のうち、いずれの行の選択期間でもない間、つまり、クロック信号が給電配線90及び供給線Ziの電位が有機EL素子20の対向電極20c及び給電配線90の電位Vcomより高いハイレベルの間、より高電位の給電配線90及び供給線Ziから駆動トランジスタ23のソース−ドレイン間を介して有機EL素子20に駆動電流が矢印Bの方向に流れ、有機EL素子20が発光する。駆動電流の電流値は駆動トランジスタ23のゲート23g−ソース23s間の電圧に依存するため、発光期間における駆動電流の電流値は、選択期間における書込電流(引抜電流)の電流値に等しくなる。また発光期間において、いずれかの行の選択期間の間、つまりクロック信号がローレベルである時は、給電配線90及び供給線Ziの電位が対向電極20c及び給電配線90の電位Vcom以下であるので、有機EL素子20に駆動電流は流れず発光しない。 In the selection period of the scan line X i, from the shift pulse to the i-th scanning line X i is output, the switch transistor 21 and holding transistor 22 are turned on. In each selection period, the potential on the data side driver side is equal to or lower than the low level of the clock signal output to the power supply wirings 90, 90,... And the supply lines Z 1 to Z m , and the low level of this clock signal is the common voltage Vcom. It is set as follows. Therefore, at this time, since the organic EL element 20 does not flow to the signal lines Y 1 to Y n , as shown in FIG. 2, a write current (drawing current) having a current value corresponding to the gradation is indicated by the data side driver. As shown in A, the signal flows to the signal lines Y 1 to Y n , and in the pixel circuit P i, j , the power supply wiring 90 and the supply line Z i pass between the source and drain of the drive transistor 23 and between the source and drain of the switch transistor 21. Thus, a write current (drawing current) directed to the signal line Y j flows. In this way, the current value of the current flowing between the source and drain of the drive transistor 23 is uniquely controlled by the data side driver, and the data side driver determines the write current (drawing current) according to the gradation input from the outside. ) Current value is set. While the write current (drawing current) is flowing, the voltage between the gate 23g and the source 23s of each driving transistor 23 of the i- th row P i, 1 to P i, n is the signal line Y 1 to Y n , respectively. Current value of the write current (extraction current) flowing through the transistor 23, that is, the current value of the write current (extraction current) flowing between the drain 23d and the source 23s of the drive transistor 23 regardless of the change with time in the Vg-Ids characteristic of the drive transistor 23. The capacitor 24 is forcibly set to meet the voltage level, the capacitor 24 is charged with a charge, and the current value of the write current (drawing current) is between the gate 23g and the source 23s of the drive transistor 23. Is converted to the voltage level. In the subsequent light emission period, the scanning line X i becomes a low level, and the switch transistor 21 and the holding transistor 22 are turned off. However, the charge on the electrode 24A side of the capacitor 24 is confined by the holding transistor 22 in the off state and floats. Even when the voltage of the source 23s of the drive transistor 23 is modulated when the voltage shifts from the selection period to the light emission period, the potential difference between the gate 23g and the source 23s of the drive transistor 23 is maintained as it is. During this light emission period, during which the row is not a selection period, that is, the clock signal is high when the potential of the power supply wiring 90 and the supply line Z i is higher than the potential Vcom of the counter electrode 20 c of the organic EL element 20 and the power supply wiring 90. During the level, the drive current flows in the direction of the arrow B from the higher potential power supply line 90 and the supply line Z i to the organic EL element 20 through the source and drain of the drive transistor 23, and the organic EL element 20 emits light. . Since the current value of the drive current depends on the voltage between the gate 23g and the source 23s of the drive transistor 23, the current value of the drive current in the light emission period is equal to the current value of the write current (drawing current) in the selection period. Further, in the light emission period, during the selection period of any row, that is, when the clock signal is at a low level, the potential of the power supply wiring 90 and the supply line Z i is equal to or lower than the potential Vcom of the counter electrode 20c and the power supply wiring 90. Therefore, no drive current flows through the organic EL element 20 and no light is emitted.

即ち、選択期間中、スイッチトランジスタ21は、駆動トランジスタ23のソース23sと信号線Yjとの間に書込電流(引抜電流)が流れるように電流路を形成し、保持トランジスタ2は、給電配線90と駆動トランジスタ23のドレイン23dとの間に書込電流(引抜電流)が流れるように電流路を形成する。 That is, during the selection period, the switch transistor 21 forms a current path so that a write current (extraction current) flows between the source 23s of the drive transistor 23 and the signal line Yj, and the holding transistor 2 A current path is formed so that a write current (drawing current) flows between 90 and the drain 23 d of the driving transistor 23.

そして、発光期間中、スイッチトランジスタ21は、駆動トランジスタ23のソース23sから流れる駆動電流が信号線Yjに流れないように電流路を閉じ、保持トランジスタ22は、駆動トランジスタ23のゲート23g―ソース23s間の電圧を保持して駆動電流の電流値を一定にするものである。そして、駆動トランジスタ23は、発光期間中に供給線Zi及び給電配線90がハイレベルになった時に、選択期間にゲート23g―ソース23s間にチャージされた電荷にしたがい、階調に応じた大きさの電流を有機EL素子20に流して有機EL素子20を駆動するものである。 During the light emission period, the switch transistor 21 closes the current path so that the drive current flowing from the source 23 s of the drive transistor 23 does not flow to the signal line Y j , and the holding transistor 22 has the gate 23 g-source 23 s of the drive transistor 23. The voltage between them is held to make the current value of the drive current constant. The driving transistor 23 has a magnitude corresponding to the gray level according to the charge charged between the gate 23g and the source 23s during the selection period when the supply line Z i and the power supply wiring 90 become high level during the light emission period. This current is passed through the organic EL element 20 to drive the organic EL element 20.

〔給電配線及び共通配線の幅、断面積及び抵抗率〕
ここで、ELディスプレイパネル1の画素数をWXGA(768×1366)としたときに、給電配線90及び共通配線91の望ましい幅、断面積を定義する。図10は、各画素回路P1,1〜Pm,nの駆動トランジスタ23及び有機EL素子20の電流−電圧特性を示すグラフである。
[Width, cross-sectional area and resistivity of power supply wiring and common wiring]
Here, when the number of pixels of the EL display panel 1 is WXGA (768 × 1366), desirable widths and cross-sectional areas of the power supply wiring 90 and the common wiring 91 are defined. FIG. 10 is a graph showing current-voltage characteristics of the drive transistor 23 and the organic EL element 20 of each pixel circuit P 1,1 to P m, n .

図10において、縦軸は1つの駆動トランジスタ23のソース23s−ドレイン23d間を流れる書込電流の電流値又は1つの有機EL素子20のアノード−カソード間を流れる駆動電流の電流値であり、横軸は1つの駆動トランジスタ23のソース23s−ドレイン23d間の電圧(同時に1つの駆動トランジスタ23のゲート23g−ドレイン23d間の電圧)である。図中、実線Ids maxは、最高輝度階調(最も明るい表示)のときの書込電流及び駆動電流であり、一点鎖線Ids midは、最高輝度階調と最低輝度階調との間の中間輝度階調のときの書込電流及び駆動電流であり、二点鎖線Vpoは駆動トランジスタ23の不飽和領域(線形領域)と飽和領域との閾値つまりピンチオフ電圧であり、三点鎖線Vdsは駆動トランジスタ23のソース23s−ドレイン23d間を流れる書込電流であり、破線Ielは有機EL素子20のアノード−カソード間を流れる駆動電流である。   In FIG. 10, the vertical axis represents the current value of the write current flowing between the source 23 s and the drain 23 d of one drive transistor 23 or the current value of the drive current flowing between the anode and cathode of one organic EL element 20. The axis is the voltage between the source 23s and the drain 23d of one drive transistor 23 (at the same time, the voltage between the gate 23g and the drain 23d of one drive transistor 23). In the figure, solid line Ids max is a write current and drive current at the maximum luminance gradation (brightest display), and alternate long and short dash line Ids mid is an intermediate luminance between the highest luminance gradation and the lowest luminance gradation. The two-dot chain line Vpo is a threshold value, that is, a pinch-off voltage between the unsaturated region (linear region) and the saturated region of the driving transistor 23, and the three-dot chain line Vds is the driving transistor 23. The write current flowing between the source 23 s and the drain 23 d of the organic EL element 20, and the broken line Iel is the drive current flowing between the anode and the cathode of the organic EL element 20.

ここで電圧VP1は、最高輝度階調時の駆動トランジスタ23のピンチオフ電圧であり、電圧VP2は、駆動トランジスタ23が最高輝度階調の書込電流が流れるときのソース−ドレイン間電圧であり、電圧VELmax(電圧VP4−電圧VP3)は有機EL素子20が最高輝度階調の書込電流と電流値が等しい最高輝度階調の駆動電流で発光するときのアノード−カソード間の電圧である。電圧VP2’は、駆動トランジスタ23が中間輝度階調の書込電流が流れるときのソース−ドレイン間電圧であり、電圧(電圧VP4’−電圧VP3’)は有機EL素子20が中間輝度階調の書込電流と電流値が等しい中間輝度階調の駆動電流で発光するときのアノード−カソード間電圧である。   Here, the voltage VP1 is a pinch-off voltage of the driving transistor 23 at the maximum luminance gradation, and the voltage VP2 is a source-drain voltage when a writing current of the maximum luminance gradation flows through the driving transistor 23. VELmax (voltage VP4−voltage VP3) is a voltage between the anode and the cathode when the organic EL element 20 emits light with the driving current of the maximum luminance gradation whose current value is equal to the writing current of the maximum luminance gradation. The voltage VP2 ′ is a source-drain voltage when the driving transistor 23 receives an intermediate luminance gradation write current, and the voltage (voltage VP4′−voltage VP3 ′) is an organic EL element 20 having an intermediate luminance gradation. This is the anode-cathode voltage when light is emitted with a drive current of an intermediate luminance gradation whose current value is equal to the write current.

駆動トランジスタ23及び有機EL素子20はいずれも飽和領域で駆動させるために、(給電配線90の発光期間時の電圧VH)から(共通配線91の発光期間時の電圧Vcom)を差し引いた値VXは下記の式(2)を満たす。   In order to drive both the driving transistor 23 and the organic EL element 20 in the saturation region, a value VX obtained by subtracting (the voltage Vcom during the light emission period of the common wiring 91) from (the voltage VH during the light emission period of the power supply wiring 90) is The following formula (2) is satisfied.

VX=Vpo+Vth+Vm+VEL ・・・・・(2)       VX = Vpo + Vth + Vm + VEL (2)

Vth(最高輝度時の場合VP2−VP1に等しい)は駆動トランジスタ23の閾値電圧であり、VEL(最高輝度時の場合VELmaxに等しい)は有機EL素子20のアノード−カソード間電圧であり、Vmは、階調に応じて変位する許容電圧である。   Vth (equal to VP2−VP1 at the maximum luminance) is a threshold voltage of the drive transistor 23, VEL (equal to VELmax at the maximum luminance) is an anode-cathode voltage of the organic EL element 20, and Vm is The allowable voltage is displaced according to the gradation.

図から明らかなように、電圧VXのうち、輝度階調が高くなる程、トランジスタ23のソース−ドレイン間に要する電圧(Vpo+Vth)が高くなるとともに有機EL素子20のアノード−カソード間に要する電圧VELが高くなる。したがって、許容電圧Vmは、輝度階調が高くなるほど低くなり、最小許容電圧VmminはVP3−VP2となる。   As is apparent from the figure, the higher the luminance gradation of the voltage VX, the higher the voltage (Vpo + Vth) required between the source and drain of the transistor 23 and the voltage VEL required between the anode and cathode of the organic EL element 20. Becomes higher. Therefore, the allowable voltage Vm becomes lower as the luminance gradation becomes higher, and the minimum allowable voltage Vmmin becomes VP3−VP2.

有機EL素子20は低分子EL材料及び高分子EL材料にかかわらず一般的に経時劣化し、高抵抗化する。10000時間後のアノード−カソード間電圧は初期時の1.4倍程度になることが確認されている。つまり、電圧VELは、同じ輝度階調時でも時間が経つ程高くなる。このため、駆動初期時の許容電圧Vmが高い程長期間にわたって動作が安定するので、電圧VELが8V以上、より望ましくは13V以上となるように電圧VXを設定している。   The organic EL element 20 generally deteriorates with time regardless of the low-molecular EL material and the high-molecular EL material, and increases in resistance. It has been confirmed that the anode-cathode voltage after 10,000 hours is about 1.4 times the initial voltage. That is, the voltage VEL increases with time even at the same luminance gradation. For this reason, the higher the allowable voltage Vm at the beginning of driving, the more stable the operation over a long period of time. Therefore, the voltage VX is set so that the voltage VEL is 8V or higher, more preferably 13V or higher.

この許容電圧Vmには、有機EL素子20の高抵抗化ばかりでなく、さらに、給電配線90による電圧降下の分も含まれる。   This allowable voltage Vm includes not only the increase in resistance of the organic EL element 20 but also the voltage drop due to the power supply wiring 90.

給電配線90の配線抵抗のために電圧降下が大きいとELディスプレイパネル1の消費電力が著しく増大してしまうため、給電配線90の電圧降下は1V以下に設定することが特に好ましい。   If the voltage drop is large due to the wiring resistance of the power supply wiring 90, the power consumption of the EL display panel 1 is remarkably increased. Therefore, the voltage drop of the power supply wiring 90 is particularly preferably set to 1V or less.

行方向の一つの画素の長さである画素幅Wpと、行方向の画素数(1366)と、画素領域以外における引き回し配線90aから配線端子90bまでの延長部分と、画素領域以外における引き回し配線90aから配線端子90cまでの延長部分と、を考慮した結果、ELディスプレイパネル1のパネルサイズが32インチ、40インチの場合、引き回し配線90aの全長はそれぞれ706.7mm、895.2mmとなる。ここで、給電配線90の線幅WL及び共通配線91の線幅WLが広くなると、構造上有機EL層20bの面積が小さくなり、さらに他の配線との重なり寄生容量を発生してさらなる電圧降下をもたらすため、給電配線90の幅WL及び共通配線91の線幅WLはそれぞれ画素幅Wpの5分の1以下に抑えることが望ましい。このようなことを考慮すると、ELディスプレイパネル1のパネルサイズが32インチ、40インチの場合、幅WLはそれぞれ34μm以内、44μm以内となる。また給電配線90及び共通配線91の最大膜厚Hmaxはアスペクト比を考慮すると、トランジスタ21〜23の最小加工寸法4μmの1.5倍、つまり6μmとなる。したがって給電配線90及び共通配線91の最大断面積Smaxは32インチ、40インチで、それぞれ204μm2、264μm2となる。 The pixel width Wp, which is the length of one pixel in the row direction, the number of pixels in the row direction (1366), the extended portion from the routing wiring 90a to the wiring terminal 90b outside the pixel region, and the routing wiring 90a outside the pixel region. As a result of considering the extended portion from the wiring terminal 90c to the wiring terminal 90c, when the panel size of the EL display panel 1 is 32 inches and 40 inches, the total length of the lead wiring 90a is 706.7 mm and 895.2 mm, respectively. Here, when the line width WL of the power supply wiring 90 and the line width WL of the common wiring 91 are widened, the area of the organic EL layer 20b is structurally reduced, and further, a parasitic capacitance with other wiring is generated, resulting in further voltage drop. Therefore, it is desirable to suppress the width WL of the power supply wiring 90 and the line width WL of the common wiring 91 to one fifth or less of the pixel width Wp. Considering this, when the panel size of the EL display panel 1 is 32 inches and 40 inches, the width WL is within 34 μm and within 44 μm, respectively. Further, the maximum film thickness Hmax of the power supply wiring 90 and the common wiring 91 is 1.5 times the minimum processing dimension 4 μm of the transistors 21 to 23, that is, 6 μm, in consideration of the aspect ratio. Thus the maximum cross-sectional area Smax of the feed interconnection 90 and common interconnection 91 is 32-inch 40-inch respectively 204Myuemu 2, a 264μm 2.

このような32インチのELディスプレイパネル1について、最大電流が流れるように全点灯したときの給電配線90及び共通配線91のそれぞれの最大電圧降下を1V以下にするためには図11に示すように、給電配線90及び共通配線91のそれぞれの配線抵抗率ρ/断面積Sは4.7Ω/cm以下に設定される必要がある。図12に32インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関関係を表す。なお、上述した給電配線90及び共通配線91の最大断面積Smax時に許容される抵抗率は、32インチで9.6μΩcm、40インチで6.4μΩcmとなる。   In order to reduce the maximum voltage drop of the power supply wiring 90 and the common wiring 91 to 1 V or less when such a 32-inch EL display panel 1 is fully lit so that the maximum current flows, as shown in FIG. The wiring resistivity ρ / cross-sectional area S of each of the power supply wiring 90 and the common wiring 91 needs to be set to 4.7 Ω / cm or less. FIG. 12 shows the correlation between the cross-sectional area of each of the power supply wiring 90 and the common wiring 91 of the 32-inch EL display panel 1 and the current density. Note that the resistivity allowed at the time of the maximum cross-sectional area Smax of the power supply wiring 90 and the common wiring 91 is 9.6 μΩcm at 32 inches and 6.4 μΩcm at 40 inches.

そして、40インチのELディスプレイパネル1について、最大電流が流れるように全点灯したときの給電配線90及び共通配線91のそれぞれの最大電圧降下を1V以下にするためには図13に示すように、給電配線90及び共通配線91のそれぞれの配線抵抗率ρ/断面積Sは2.4Ω/cm以下に設定される必要がある。図14に40インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関関係を表す。   Then, for the 40-inch EL display panel 1, in order to set the maximum voltage drop of the power supply wiring 90 and the common wiring 91 to 1 V or less when fully lit so that the maximum current flows, as shown in FIG. The wiring resistivity ρ / cross-sectional area S of each of the power supply wiring 90 and the common wiring 91 needs to be set to 2.4 Ω / cm or less. FIG. 14 shows the correlation between the cross-sectional area of each of the power supply wiring 90 and the common wiring 91 of the 40-inch EL display panel 1 and the current density.

給電配線90及び共通配線91の故障により動作しなくなる故障寿命MTFは、下記の式(3)を満たす。   The failure life MTF that does not operate due to the failure of the power supply wiring 90 and the common wiring 91 satisfies the following formula (3).

MTF=A exp(Ea/KbT)/ρJ2 ・・・・・(3) MTF = A exp (Ea / K b T) / ρJ 2 (3)

Eaは活性化エネルギー、KbT=8.617×10―5eV、ρは給電配線90及び共通配線91の抵抗率、Jは電流密度である。 Ea is the activation energy, the resistivity of the K b T = 8.617 × 10- 5 eV, ρ is the feed interconnection 90 and common interconnection 91, J is the current density.

給電配線90及び共通配線91の故障寿命MTFは抵抗率の増大及びエレクトロマイグレーションに律速する。給電配線90及び共通配線91をAl系(AlTi及びAlNd等の合金又はAl単体)に設定し、MTFが10000時間、85℃の動作温度で試算すると、電流密度Jは2.1×104A/cm2以下にする必要がある。同様に給電配線90及び共通配線91をCuに設定すると、2.8×106A/cm2以下にする必要がある。なおAl合金内のAl以外の材料はAlよりも低い抵抗率であることを前提としている。 The failure lifetime MTF of the power supply wiring 90 and the common wiring 91 is limited by the increase in resistivity and electromigration. When the power supply wiring 90 and the common wiring 91 are set to Al (alloy such as AlTi and AlNd or Al alone) and the MTF is estimated at an operating temperature of 85 ° C. for 10,000 hours, the current density J is 2.1 × 10 4 A. / Cm 2 or less. Similarly, when the power supply wiring 90 and the common wiring 91 are set to Cu, the power supply wiring 90 and the common wiring 91 need to be 2.8 × 10 6 A / cm 2 or less. It is assumed that materials other than Al in the Al alloy have a lower resistivity than Al.

これらのことを考慮して、32インチのELディスプレイパネル1では、全点灯状態で10000時間に給電配線90及び共通配線91が故障しないようなAl系の給電配線90及び共通配線91のそれぞれの断面積Sは、図12から、57μm2以上必要になり、同様にCuの給電配線90及び共通配線91のそれぞれの断面積Sは、図12から、0.43μm2以上必要になる。 Considering these, in the 32-inch EL display panel 1, each of the Al-based power supply wiring 90 and the common wiring 91 is disconnected so that the power supply wiring 90 and the common wiring 91 do not break down in 10,000 hours in the fully lit state. The area S is required to be 57 μm 2 or more from FIG. 12, and similarly, the cross-sectional areas S of the Cu power supply wiring 90 and the common wiring 91 are required to be 0.43 μm 2 or more from FIG.

そして40インチのELディスプレイパネル1では、全点灯状態で10000時間に給電配線90及び共通配線91が故障しないようなAl系の給電配線90及び共通配線91のそれぞれの断面積Sは、図14から、92μm2以上必要になり、同様にCuの給電配線90及び共通配線91のそれぞれの断面積Sは、図14から、0.69μm2以上必要になる。 In the 40-inch EL display panel 1, the cross-sectional areas S of the Al-based power supply wiring 90 and the common wiring 91 so that the power supply wiring 90 and the common wiring 91 do not fail in 10,000 hours in the fully lit state are shown in FIG. 92 μm 2 or more is required, and similarly, the cross-sectional areas S of the Cu power supply wiring 90 and the common wiring 91 are required to be 0.69 μm 2 or more from FIG.

Al系の給電配線90及び共通配線91では、Al系の抵抗率が4.00μΩcmとすると、32インチのELディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが4.7Ω/cm以下なので、最小断面積Sminは85.1μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは34μm以内なので給電配線90及び共通配線91の最小膜厚Hminは2.50μmとなる。 Assuming that the Al-based power supply wiring 90 and the common wiring 91 have an Al-based resistivity of 4.00 μΩcm, the 32-inch EL display panel 1 has a wiring resistivity ρ / cross-sectional area S of 4.7 Ω / cm as described above. Therefore, the minimum cross-sectional area Smin is 85.1 μm 2 . At this time, since the wiring width WL of the power supply wiring 90 and the common wiring 91 is within 34 μm as described above, the minimum film thickness Hmin of the power supply wiring 90 and the common wiring 91 is 2.50 μm.

またAl系の給電配線90及び共通配線91の40インチのELディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが2.4Ω/cm以下なので、最小断面積Sminは167μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは44μm以内なので給電配線90及び共通配線91の最小膜厚Hminは3.80μmとなる。 Further, in the 40-inch EL display panel 1 of the Al-based power supply wiring 90 and the common wiring 91, the wiring resistivity ρ / cross-sectional area S is 2.4Ω / cm or less as described above, so the minimum cross-sectional area Smin is 167 μm 2. . At this time, since the wiring width WL of the power supply wiring 90 and the common wiring 91 is within 44 μm as described above, the minimum film thickness Hmin of the power supply wiring 90 and the common wiring 91 is 3.80 μm.

Cuの給電配線90及び共通配線91では、Cuの抵抗率が2.10μΩcmとすると、32インチのELディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが4.7Ω/cm以下なので、最小断面積Sminは44.7μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは34μm以内なので給電配線90及び共通配線91の最小膜厚Hminは1.31μmとなる。 In the Cu power supply wiring 90 and the common wiring 91, if the Cu resistivity is 2.10 μΩcm, the wiring resistivity ρ / cross-sectional area S is 4.7 Ω / cm or less in the 32-inch EL display panel 1 as described above. The minimum cross-sectional area Smin is 44.7 μm 2 . At this time, since the wiring width WL of the power supply wiring 90 and the common wiring 91 is within 34 μm as described above, the minimum film thickness Hmin of the power supply wiring 90 and the common wiring 91 is 1.31 μm.

またCuの給電配線90及び共通配線91の40インチのELディスプレイパネル1では上述のように配線抵抗率ρ/断面積Sが2.4Ω/cm以下なので、最小断面積Sminは87.5μm2となる。このとき上述のように給電配線90及び共通配線91の配線幅WLは44μm以内なので給電配線90及び共通配線91の最小膜厚Hminは1.99μmとなる。 Further, in the 40-inch EL display panel 1 of the Cu power supply wiring 90 and the common wiring 91, since the wiring resistivity ρ / cross-sectional area S is 2.4Ω / cm or less as described above, the minimum cross-sectional area Smin is 87.5 μm 2 . Become. At this time, since the wiring width WL of the power supply wiring 90 and the common wiring 91 is within 44 μm as described above, the minimum film thickness Hmin of the power supply wiring 90 and the common wiring 91 is 1.99 μm.

以上のことから、ELディスプレイパネル1を正常且つ消費電力を低く動作させるには、給電配線90及び共通配線91での電圧降下を1V以下にした方が好ましく、このような条件にするには、給電配線90及び共通配線91がAl系の32インチのパネルでは、膜厚Hが2.50μm〜6μm、幅WLが14.1μm〜34.0μm、抵抗率が4.0μΩcm〜9.6μΩcmとなり、給電配線90及び共通配線91がAl系の40インチのパネルでは、給電配線90及び共通配線91がAl系の場合、膜厚Hが3.80μm〜6μm、幅WLが27.8μm〜44.0μm、抵抗率が4.0μΩcm〜9.6μΩcmとなる。   From the above, in order to operate the EL display panel 1 normally and with low power consumption, it is preferable to set the voltage drop in the power supply wiring 90 and the common wiring 91 to 1 V or less. In a panel of 32 inches in which the power supply wiring 90 and the common wiring 91 are Al-based, the film thickness H is 2.50 μm to 6 μm, the width WL is 14.1 μm to 34.0 μm, and the resistivity is 4.0 μΩcm to 9.6 μΩcm. In a 40-inch panel in which the power supply wiring 90 and the common wiring 91 are Al-based, when the power supply wiring 90 and the common wiring 91 are Al-based, the film thickness H is 3.80 μm to 6 μm and the width WL is 27.8 μm to 44.0 μm. The resistivity is 4.0 μΩcm to 9.6 μΩcm.

総じてAl系の給電配線90及び共通配線91の場合、膜厚Hが2.50μm〜6μm、幅WLが14.1μm〜44μm、抵抗率が4.0μΩcm〜9.6μΩcmとなる。
同様に、給電配線90及び共通配線91がCuの32インチのパネルでは、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜34μm、抵抗率が2.1μΩcm〜9.6μΩcmとなり、給電配線90及び共通配線91がCuの40インチのパネルでは、給電配線90及び共通配線91がCu系の場合、膜厚Hが1.99μm〜6μm、幅WLが14.6μm〜44.0μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。
In general, in the case of the Al-based power supply wiring 90 and the common wiring 91, the film thickness H is 2.50 μm to 6 μm, the width WL is 14.1 μm to 44 μm, and the resistivity is 4.0 μΩcm to 9.6 μΩcm.
Similarly, in a 32-inch panel in which the power supply wiring 90 and the common wiring 91 are Cu, the film thickness H is 1.31 μm to 6 μm, the width WL is 7.45 μm to 34 μm, and the resistivity is 2.1 μΩcm to 9.6 μΩcm. When the power supply wiring 90 and the common wiring 91 are 40-inch panels made of Cu, when the power supply wiring 90 and the common wiring 91 are Cu-based, the film thickness H is 1.99 μm to 6 μm, the width WL is 14.6 μm to 44.0 μm, The resistivity is 2.1 μΩcm to 9.6 μΩcm.

総じてCuの給電配線90及び共通配線91の場合、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜44μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。   In general, in the case of the Cu power supply wiring 90 and the common wiring 91, the film thickness H is 1.31 μm to 6 μm, the width WL is 7.45 μm to 44 μm, and the resistivity is 2.1 μΩcm to 9.6 μΩcm.

したがって、給電配線90及び共通配線91としてAl系材料又はCuを適用した場合、ELディスプレイパネル1の給電配線90及び共通配線91は、膜厚Hが1.31μm〜6μm、幅WLが7.45μm〜44μm、抵抗率が2.1μΩcm〜9.6μΩcmとなる。   Therefore, when Al-based material or Cu is applied as the power supply wiring 90 and the common wiring 91, the power supply wiring 90 and the common wiring 91 of the EL display panel 1 have a film thickness H of 1.31 μm to 6 μm and a width WL of 7.45 μm. 44 μm and resistivity 2.1 μΩcm to 9.6 μΩcm.

以上のように、給電配線90を流れる電流の大きさは一列の走査線Xiに接続されたn個の有機EL素子20に流れる駆動電流の大きさの和になるので、VGA以上の画素数で動画駆動するための選択期間に設定した場合、給電配線90の寄生容量が増大してしまい、薄膜トランジスタのゲート又はソース、ドレインのような薄膜ではn個の有機EL素子20に書込電流(つまり駆動電流)を流すには抵抗が高すぎるが、本実施形態では、画素回路P1,1〜Pm,nの薄膜トランジスタのゲート、ソース及びドレインとは異なる導電層によって給電配線90の少なくとも一部を構成しているので短い選択期間であっても遅延なく十分に書込電流(引抜電流)を流すことができる。そして、給電配線90を厚くすることで給電配線90を低抵抗化したので、給電配線90の幅を狭くすることができる。そのため、ボトムエミッションの場合、画素開口率の減少を最小限に抑えることができる。 As described above, the magnitude of the current flowing through the power supply wiring 90 is the sum of the magnitudes of the drive currents flowing through the n organic EL elements 20 connected to the one line of scanning lines X i. In this case, the parasitic capacitance of the power supply wiring 90 is increased, and a thin film such as a gate or source / drain of a thin film transistor has a write current (that is, a write current (ie In this embodiment, the resistance is too high to pass a driving current). However, in this embodiment, at least a part of the power supply wiring 90 is formed by a conductive layer different from the gate, source, and drain of the thin film transistors of the pixel circuits P 1,1 to P m, n. Therefore, even in a short selection period, a sufficient writing current (drawing current) can be passed without delay. Since the resistance of the power supply wiring 90 is reduced by increasing the thickness of the power supply wiring 90, the width of the power supply wiring 90 can be reduced. Therefore, in the case of bottom emission, the decrease in pixel aperture ratio can be minimized.

同様に、発光期間に共通配線91に流れる駆動電流の大きさは、選択期間に給電配線90に流れる書込電流(引抜電流)の大きさと同じなので、画素回路P1,1〜Pm,nの薄膜トランジスタのゲート、ソース及びドレインとは異なる導電層を対向電極20cに接続しているので、配線91を厚膜にすることができ、共通配線91を低抵抗化することができ、さらに対向電極20c自体が薄膜化してより高抵抗になっても対向電極20cの電圧を面内で一様にすることができる。従って、仮に全ての画素電極20aに同じ電位を印加した場合でも、どの有機EL層20bの発光強度もほぼ等しくなり、面内の発光強度を一様することができる。 Similarly, since the magnitude of the drive current flowing through the common line 91 during the light emission period is the same as the magnitude of the write current (drawing current) flowing through the power supply line 90 during the selection period, the pixel circuits P 1,1 to P m, n Since the conductive layer different from the gate, source and drain of the thin film transistor is connected to the counter electrode 20c, the wiring 91 can be made thicker, the resistance of the common wiring 91 can be reduced, and the counter electrode Even if the thickness of the thin film 20c itself becomes higher, the voltage of the counter electrode 20c can be made uniform in the plane. Therefore, even if the same potential is applied to all the pixel electrodes 20a, the light emission intensity of any organic EL layer 20b is substantially equal, and the in-plane light emission intensity can be made uniform.

また、ELディスプレイパネル1をトップエミッション型として用いた場合、対向電極20cをより薄膜化ことが可能なので、有機EL層20bを発した光が対向電極20cを透過中に減衰し難くなる。更に、平面視して水平方向に隣り合う画素電極20aの間に共通配線91が設けられているため、画素開口率の減少を最小限に抑えることができる。   Further, when the EL display panel 1 is used as a top emission type, the counter electrode 20c can be made thinner, so that light emitted from the organic EL layer 20b is not easily attenuated while being transmitted through the counter electrode 20c. Furthermore, since the common wiring 91 is provided between the pixel electrodes 20a adjacent in the horizontal direction in plan view, a decrease in the pixel aperture ratio can be minimized.

ELディスプレイパネル1では、信号線Y1〜Ynは、マトリックス画素の構造上、走査線X1〜Xmと必然的に交差しているのでいずれか一方をトランジスタ21〜23のゲート導電層とし、他方をトランジスタ21〜23のソース、ドレイン導電層としなければならない。信号線Y1〜Ynと直交する走査線X1〜Xmが水平方向に延在しているため、供給線Z1〜Zmをそれぞれ独立して時間差的に当該選択期間のみローレベルとし、それ以外の期間をハイレベルにすると、供給線Z1〜Zmを水平方向に配置し、さらに、給電配線90,90,…を、行毎に設けられた供給線Z1〜Zmにそれぞれ接続しなければならないため、必然的に給電配線90,90,…を水平方向に延在しなければならなかった。 In the EL display panel 1, the signal lines Y 1 to Y n inevitably intersect with the scanning lines X 1 to X m due to the structure of the matrix pixel, so that one of them is used as the gate conductive layer of the transistors 21 to 23. The other must be the source and drain conductive layers of the transistors 21-23. Since the scanning lines X 1 to X m, which is orthogonal to the signal lines Y 1 to Y n extend in the horizontal direction, and the supply lines Z 1 to Z m and each independently time difference to the selection period only Low Level When other periods are set to the high level, the supply lines Z 1 to Z m are arranged in the horizontal direction, and the power supply wirings 90, 90,... Are connected to the supply lines Z 1 to Z m provided for each row. Since they must be connected to each other, the power supply wirings 90, 90,... Must be extended in the horizontal direction.

このように給電配線90,90,…を水平方向に延在し、これに合わせて共通配線91を水平方向に延在させると、有機EL素子20のRGBの発光色の画素行数はm本となる。ELディスプレイパネル1は一般的に縦横比では、横方向に長い。つまり、水平方向の画素数nは、垂直方向の画素数mより大きい。   As described above, when the power supply wirings 90, 90,... Extend in the horizontal direction and the common wiring 91 extends in the horizontal direction in accordance with this, the number of pixel rows of the RGB light emission colors of the organic EL element 20 is m. It becomes. The EL display panel 1 is generally long in the horizontal direction in aspect ratio. That is, the number n of pixels in the horizontal direction is larger than the number m of pixels in the vertical direction.

対して本実施形態では、供給線Z1〜Zm及び給電配線90,90,…を共通電位にしているので給電配線90,90,…の延在方向を走査線X1〜Xm及び供給線Z1〜Zmの延在方向に合わせる必要がなく、給電配線90,90,…を走査線X1〜Xm及び供給線Z1〜Zmと直交するようにレイアウトできる。このため、給電配線90,90,…及び共通配線91,91,…を垂直方向に延在させて、これらを有機EL層20bを左右に仕切る金属隔壁として用い、有機EL素子20の同色に発光する有機EL層20bを垂直方向に延在するストライプ形状としている。したがって、有機EL素子20のRGBの発光色の画素列数は、給電配線90及び共通配線91の延在方向を水平方向に設計した場合のRGBの発光色の画素行数よりも多いため、より色分解能に優れた表示を行うことができる。 In this embodiment for the supply line Z 1 to Z m and feed interconnections 90, 90, feed interconnections since the ... to the common potential 90, 90, ... extending direction of the scanning lines X 1 to X m and the supply of It is not necessary to match the extending direction of the lines Z 1 to Z m , and the power supply wirings 90, 90,... Can be laid out so as to be orthogonal to the scanning lines X 1 to X m and the supply lines Z 1 to Z m . Therefore, the power supply wirings 90, 90,... And the common wirings 91, 91,... Are extended in the vertical direction, and are used as metal partition walls that divide the organic EL layer 20b to the left and right to emit light of the same color as the organic EL element 20. The organic EL layer 20b to be formed has a stripe shape extending in the vertical direction. Therefore, the number of RGB light emitting pixel columns of the organic EL element 20 is larger than the number of RGB light emitting pixel rows when the extending direction of the power supply wiring 90 and the common wiring 91 is designed in the horizontal direction. A display with excellent color resolution can be performed.

〔変形例1〕
なお、本発明は、上記実施の形態に限定されることなく、本発明の趣旨を逸脱しない範囲において、種々の改良並びに設計の変更を行っても良い。
[Modification 1]
The present invention is not limited to the above embodiment, and various improvements and design changes may be made without departing from the spirit of the present invention.

上記実施形態では、共通配線91と給電配線90が交互に配列されているが、図15に示したELディスプレイパネル101のように、垂直方向に隣り合う画素電極20aの間が全て給電配線90であっても良い。その場合、共通配線91は給電配線90と同一面に形成されているのではなく、給電配線90の上方を絶縁する絶縁膜上に設ければ良いが、平面視して水平方向に各画素電極20aを仕切るように(m+1)本の共通配線91を配置することが望ましい。共通配線91,91,…は画素毎に設けられたこの絶縁膜のコンタクトホールを介して各画素の対向電極20cにそれぞれ接続されている。給電配線90は、垂直方向に有機EL層20bを仕切っている構造なので、画素回路P1,j,P2,j,P3,j,…,Pm,jの有機EL素子20となる領域に有機EL層20bとなる溶液が塗着すると、溶液が水平方向に隣接する画素回路P1,(j-1),P2,(j-1),P3,(j-1),…,Pm,(j-1)やP1,(j+1),P2,(j+1),P3,(j+1),…,Pm,(j+1)の有機EL素子20となる領域に行かないように堰き止める。なお、図15に示されたELディスプレイパネル101と図1に示されたELディスプレイパネル1の間で互いに対応する部分に同一の符号を付す。 In the above embodiment, the common wiring 91 and the power supply wiring 90 are alternately arranged. However, as in the EL display panel 101 shown in FIG. 15, the power supply wiring 90 is all between the pixel electrodes 20a adjacent in the vertical direction. There may be. In that case, the common wiring 91 is not formed on the same surface as the power supply wiring 90 but may be provided on an insulating film that insulates the upper side of the power supply wiring 90. It is desirable to arrange (m + 1) common wires 91 so as to partition 20a. The common lines 91, 91,... Are connected to the counter electrode 20c of each pixel through a contact hole of this insulating film provided for each pixel. Feed interconnection 90, so structures in the vertical direction and partitions the organic EL layer 20b, the pixel circuits P 1, j, P 2, j, P 3, j, ..., a P m, the organic EL element 20 of the j region When the solution to be the organic EL layer 20b is applied to the pixel circuits P1 , (j-1) , P2 , (j-1) , P3 , (j-1) ,. , P m, (j-1) and P 1, (j + 1) , P 2, (j + 1) , P 3, (j + 1) ,..., P m, (j + 1) It dams up so that it may not go to the field used as element 20. Note that portions corresponding to each other between the EL display panel 101 shown in FIG. 15 and the EL display panel 1 shown in FIG.

〔変形例2〕
また、上記実施形態、上記変形例では、供給線Z1〜Zmがあり、供給線Z1〜Zm及びコンタクトホール53介して給電配線90がトランジスタ22,23のドレイン22d,23dに導通しているが、供給線Z1〜Zmがなく、給電配線90がコンタクトホール53を介してトランジスタ22,23のドレイン22d,23dに導通しても良い。
[Modification 2]
Further, the above embodiment, in the above modification, there are supply lines Z 1 to Z m, the feed interconnection 90 is electrically connected to the drain 22 d, 23d of the transistors 22 and 23 via supply lines Z 1 to Z m and the contact hole 53 However, the supply lines Z 1 to Z m are not provided, and the power supply wiring 90 may be conducted to the drains 22 d and 23 d of the transistors 22 and 23 via the contact hole 53.

〔変形例3〕
また、上記実施形態、上記各変形例では、トランジスタ21〜23がNチャネル型の電界効果トランジスタとして説明を行った。トランジスタ21〜23がPチャネル型の電界効果トランジスタであっても良い。その場合、図2の回路構成では、トランジスタ21〜23のソース21s,22s,23sとトランジスタ21〜23のドレイン21d,22d,23dの関係が逆になる。例えば、駆動トランジスタ23がPチャネル型の電界効果トランジスタの場合には、駆動トランジスタ23のドレイン23dが有機EL素子20の画素電極20aに導通し、ソース23sが供給線Ziに導通する。
[Modification 3]
Moreover, in the said embodiment and said each modification, the transistors 21-23 were demonstrated as an N channel type field effect transistor. The transistors 21 to 23 may be P-channel field effect transistors. In that case, in the circuit configuration of FIG. 2, the relationship between the sources 21s, 22s, and 23s of the transistors 21 to 23 and the drains 21d, 22d, and 23d of the transistors 21 to 23 is reversed. For example, when the drive transistor 23 is a P-channel field effect transistor, the drain 23d of the drive transistor 23 is conducted to the pixel electrode 20a of the organic EL element 20, and the source 23s is conducted to the supply line Z i .

〔変形例4〕
また、上記実施形態、上記各変形例では、信号線Y1〜Ynがゲート21g,22g,ゲート23gの元となる導電性膜からパターニングされたものであるが、信号線Y1〜Ynがソース21s,22s,23s及びドレイン21d,22d,23dの元となる導電性膜からパターニングされたものでも良い。この場合、走査線X1〜Xm及び供給線Z1〜Zmがゲート21g,22g,ゲート23gの元となる導電性膜からパターニングされたものとなり、信号線Y1〜Ynが走査線X1〜Xm及び供給線Z1〜Zmよりも上層になる。
[Modification 4]
Further, the embodiment described above, in the above modification, the signal lines Y 1 to Y n gate 21g, 22 g, but which has been patterned from the underlying conductive film of the gate 23g, the signal lines Y 1 to Y n May be patterned from the conductive film that is the source of the sources 21s, 22s, and 23s and the drains 21d, 22d, and 23d. In this case, the scanning lines X 1 to X m and the supply lines Z 1 to Z m are patterned from the conductive films that are the sources of the gates 21g, 22g and the gate 23g, and the signal lines Y 1 to Y n are the scanning lines. It is higher than X 1 to X m and supply lines Z 1 to Z m .

〔変形例5〕
また、上記実施形態、上記各変形例では、一画素につき3つのトランジスタ21〜23が設けられているが、有機EL素子にソース又はドレインが直列に接続された駆動トランジスタを備え付けたELディスプレイパネルであれば、トランジスタの数、電流駆動、電圧駆動の制限なく本発明を適用することができる。
[Modification 5]
In the above-described embodiment and each of the above-described modifications, three transistors 21 to 23 are provided for each pixel. However, an EL display panel provided with a driving transistor in which a source or a drain is connected in series to an organic EL element. If so, the present invention can be applied without limitation of the number of transistors, current driving, and voltage driving.

〔変形例6〕
また上記実施形態、上記各変形例では、各保持トランジスタ22のドレイン22dは供給線Z1〜Zmのいずれかに接続されているが、これに限らず、各画素回路Pi,1,Pi,2,Pi,3,……Pi,nの保持トランジスタ22のドレイン22dを走査線Xiに接続するようにしてもよい。
また上記変形例を複数組み合わせてもよい。
[Modification 6]
In the above-described embodiment and the above-described modifications, the drain 22d of each holding transistor 22 is connected to any one of the supply lines Z 1 to Z m , but the present invention is not limited thereto, and each pixel circuit P i, 1 , P The drain 22d of the holding transistor 22 of i, 2 , P i, 3 ... P i, n may be connected to the scanning line X i .
A plurality of the above modifications may be combined.

〔変形例7〕
また上記実施形態、上記各変形例では書込電流となる電圧VL及び駆動電流となる電圧VHを、給電配線90に配線端子90b、90cの両方から供給して給電配線90の電圧降下を低くしたが、電圧降下が高くてもよい設計であれば配線端子90b、90cのいずれか片方のみから供給するようにしてもよい。
[Modification 7]
In the above-described embodiment and each of the above-described modifications, the voltage VL serving as a writing current and the voltage VH serving as a driving current are supplied to the power supply wiring 90 from both the wiring terminals 90b and 90c to reduce the voltage drop of the power supply wiring 90. However, if it is a design in which the voltage drop may be high, the wiring terminals 90b and 90c may be supplied from only one of them.

[第2の実施の形態]
第2実施形態として、ELディスプレイの製造方法について図16を用いて説明する。なお、第2実施形態と第1実施形態とのあいだで互いに対応する部分には同一の符号を付して説明する。本実施形態では、給電配線90をトランジスタアレイパネル50の平坦化膜33内に埋設し、所定方向に配列している画素電極20a間には、共通配線91のみが介在している。
[Second Embodiment]
As a second embodiment, an EL display manufacturing method will be described with reference to FIGS. Note that portions corresponding to each other between the second embodiment and the first embodiment will be described with the same reference numerals. In the present embodiment, the power supply wiring 90 is embedded in the planarization film 33 of the transistor array panel 50, and only the common wiring 91 is interposed between the pixel electrodes 20a arranged in a predetermined direction.

まず、絶縁基板2に対して気相成長法(例えば、スパッタリング)、フォトリソグラフィー法、エッチング法を適宜何回か行った後に、スピンコート法によって樹脂の平坦化膜33を成膜することによって、トランジスタアレイパネル50を製造する。   First, after performing vapor phase growth (for example, sputtering), photolithography, and etching on the insulating substrate 2 several times as appropriate, a resin flattening film 33 is formed by spin coating. The transistor array panel 50 is manufactured.

次に、トランジスタアレイパネル50の表面に透明導電性膜を気相成長法により成膜し、その透明導電性膜をフォトリソグラフィー法・エッチング法によって形状加工することによって、複数の画素電極20aをマトリクス状に配列するよう形成する。   Next, a transparent conductive film is formed on the surface of the transistor array panel 50 by a vapor deposition method, and the transparent conductive film is shaped by a photolithography method or an etching method, whereby a plurality of pixel electrodes 20a are formed into a matrix. It forms so that it may arrange in a shape.

次に、気相成長法、フォトリソグラフィー法、エッチング法を順に行うことによって、網目状の絶縁膜52Aをパターニングする。絶縁膜52Aのパターニングに際しては、絶縁膜52Aにはマトリクス状の開口を形成し、絶縁膜52Aの各開口において画素電極20aを露出させるが、画素電極20aの縁部分を絶縁膜52Aによって覆う。   Next, the network-like insulating film 52A is patterned by sequentially performing a vapor deposition method, a photolithography method, and an etching method. In patterning the insulating film 52A, a matrix-shaped opening is formed in the insulating film 52A, and the pixel electrode 20a is exposed in each opening of the insulating film 52A. The edge portion of the pixel electrode 20a is covered with the insulating film 52A.

次に、画素電極20aの間を縫うように複数の共通配線91を凸設させる。具体的には、メッキ法によって絶縁膜52A上に複数の共通配線91を成長させる。ここで、水平方向に隣り合う画素電極20aの間において垂直方向に延在させるよう共通配線91を形成する。メッキ法によって共通配線91を成長させたので、共通配線91の高さは絶縁膜52A、画素電極20aの厚みよりも大きい。共通配線91の材料としては、銅、銀又は金を用いると良い。   Next, a plurality of common wires 91 are provided so as to sew between the pixel electrodes 20a. Specifically, a plurality of common wirings 91 are grown on the insulating film 52A by plating. Here, the common wiring 91 is formed so as to extend in the vertical direction between the pixel electrodes 20a adjacent in the horizontal direction. Since the common wiring 91 is grown by the plating method, the height of the common wiring 91 is larger than the thickness of the insulating film 52A and the pixel electrode 20a. As a material for the common wiring 91, copper, silver, or gold is preferably used.

次に、トランジスタアレイパネル50の表面に向けて特に画素電極20aに向けて、紫外線を照射することによって、画素電極20aの表面の濡れ性を向上させて画素電極20aを親液化する。   Next, the wettability of the surface of the pixel electrode 20a is improved to make the pixel electrode 20a lyophilic by irradiating ultraviolet rays toward the surface of the transistor array panel 50, particularly toward the pixel electrode 20a.

次に、添加剤として水酸化ナトリムを加えたトリアジンチオール誘導体(例えば、次の化学式)の水溶液を調整する。ここで、溶媒を純水とし、水酸化ナトリウムを加えたトリアジンチオール誘導体の濃度を2.0×10-3mol/lとする。 Next, an aqueous solution of a triazine thiol derivative (for example, the following chemical formula) to which sodium hydroxide is added as an additive is prepared. Here, the solvent is pure water, and the concentration of the triazine thiol derivative added with sodium hydroxide is 2.0 × 10 −3 mol / l.

Figure 0005017826
Figure 0005017826

次に、15℃〜50℃においてトリアジンチオール誘導体の水溶液にトランジスタアレイパネル50を5分〜30分間、浸漬する。トリアジンチオール誘導体のチオール基は、撥液性を示す程度に選択的に金属と化学結合するが、金属酸化物や絶縁膜に対して撥液性を示すほど化学結合することはない。したがって、共通配線91の表面に撥液性を示す程度にトリアジンチール誘導体の撥液性導通膜55を形成するが、表面がITO等の透明な金属酸化物で形成された画素電極20a及び無機化合物で形成された絶縁膜52Aの表面には撥液性を示す程度にトリアジンチオール誘導体の膜が形成されない。なお、例えば、浸漬時間を浸漬時間10分にする。   Next, the transistor array panel 50 is immersed in an aqueous solution of a triazine thiol derivative at 15 to 50 ° C. for 5 to 30 minutes. The thiol group of the triazine thiol derivative is selectively chemically bonded to the metal to such an extent that it exhibits liquid repellency, but is not chemically bonded to the metal oxide or the insulating film to the extent that it exhibits liquid repellency. Therefore, the liquid repellent conductive film 55 of the triazine teal derivative is formed on the surface of the common wiring 91 to the extent that it exhibits liquid repellency, but the surface of the pixel electrode 20a formed of a transparent metal oxide such as ITO and the inorganic compound A film of the triazine thiol derivative is not formed on the surface of the insulating film 52A formed in step 1 to the extent that it exhibits liquid repellency. For example, the immersion time is set to 10 minutes.

次に、エタノールにてトランジスタアレイ基板50に付着した余分なトリアジンチオール誘導体を除去する。このようにエタノールでトランジスタアレイ基板50を洗浄することで、画素電極20aの表面に堆積した余分なトリアジンチオール誘導体を除去することができ、画素電極20aの濡れ性の低下を抑えることができる。なお、共通配線91の表面の撥液性導通膜55は化学結合により共通配線91に固着しているのでエタノールでも除去されない。なお、洗浄効果があればメタノール等のアルコール類やアセトアルデヒド類等の有機溶剤でもよい。   Next, the excess triazine thiol derivative attached to the transistor array substrate 50 is removed with ethanol. By washing the transistor array substrate 50 with ethanol in this manner, excess triazine thiol derivative deposited on the surface of the pixel electrode 20a can be removed, and a decrease in wettability of the pixel electrode 20a can be suppressed. Note that the liquid-repellent conductive film 55 on the surface of the common wiring 91 is fixed to the common wiring 91 by a chemical bond and thus is not removed even by ethanol. If there is a cleaning effect, an alcohol such as methanol or an organic solvent such as acetaldehyde may be used.

次に、トランジスタアレイ基板50を純水にて洗浄し、その後、窒素ガスといった不活性ガスをトランジスタアレイ基板50に吹き付けることでトランジスタアレイ基板50を乾燥させる。   Next, the transistor array substrate 50 is washed with pure water, and then the transistor array substrate 50 is dried by blowing an inert gas such as nitrogen gas onto the transistor array substrate 50.

次に、正孔注入材料(例えば、導電性高分子であるPEDOT及びドーパントとなるPSS)を分散媒に分散した有機化合物分散液又は正孔注入材料を溶媒に溶解した有機化合物溶液を画素電極20aに塗布し、その後発光材料(例えば、ポリフルオレン系発光材料)の分散媒又は溶液をその上に塗布する。正孔注入材料の溶媒又は分散媒として純水が望ましく、発光材料の溶媒又は分散媒としてメシチレンが望ましい。このような塗布によって、それぞれの画素電極20aの上に有機化合物からなる有機EL層20bを形成する。ここで、厚膜の共通配線91が設けられているから、更には共通配線91の表面に撥液性導通膜55がコーティングされているから、隣り合う画素電極20aに塗布された溶液又は分散媒が共通配線91を越えて混ざり合わない。そのため、画素電極20a上に膜厚が均一な有機EL層20bを形成することができる。なお、塗布方法としては、インクジェット法(液滴吐出法)、その他の印刷方法を用いても良いし、ディップコート法、スピンコート法といったコーティング法を用いても良い。   Next, an organic compound dispersion in which a hole injection material (for example, PEDOT as a conductive polymer and PSS as a dopant) is dispersed in a dispersion medium or an organic compound solution in which the hole injection material is dissolved in a solvent is used as the pixel electrode 20a. Then, a dispersion medium or solution of a light emitting material (for example, polyfluorene light emitting material) is applied thereon. Pure water is desirable as the solvent or dispersion medium of the hole injection material, and mesitylene is desirable as the solvent or dispersion medium of the light emitting material. By such application, an organic EL layer 20b made of an organic compound is formed on each pixel electrode 20a. Here, since the thick common wiring 91 is provided and the liquid repellent conductive film 55 is coated on the surface of the common wiring 91, the solution or dispersion medium applied to the adjacent pixel electrode 20a. Are not mixed over the common wiring 91. Therefore, the organic EL layer 20b having a uniform film thickness can be formed on the pixel electrode 20a. As an application method, an inkjet method (droplet discharge method) or other printing methods may be used, or a coating method such as a dip coating method or a spin coating method may be used.

次に、気相成長法により対向電極20cをべた一面に成膜する。以上により、ELディスプレイパネルが完成する。   Next, the counter electrode 20c is formed on the entire surface by vapor deposition. The EL display panel is thus completed.

以上のように本実施形態によれば、対向電極20cが厚膜の共通配線91に対して導電した状態でべた一面に成膜されているので、対向電極20c自体が薄膜化してより高抵抗になっても対向電極20cの電圧を面内のどの箇所でも一様にすることができる。従って、仮に全ての画素電極20aに同じ電位を印加した場合でも、どの有機EL層20bの発光強度もほぼ等しくなり、面内の発光強度を一様することができる。
また上記各実施形態では、給電配線90及び共通配線91の少なくとも一方はメッキ法によって形成されたが、これに限らず、形成すべき領域に開口部を設けたレジストの開口部に金属微粒子を含むインクを埋設後、乾燥、焼結して給電配線90及び共通配線91の少なくとも一方を形成するようにしてもよい。
As described above, according to the present embodiment, since the counter electrode 20c is formed on the entire surface in a conductive state with respect to the thick common wiring 91, the counter electrode 20c itself is thinned to have a higher resistance. Even in this case, the voltage of the counter electrode 20c can be made uniform at any location in the plane. Therefore, even if the same potential is applied to all the pixel electrodes 20a, the light emission intensity of any organic EL layer 20b is substantially equal, and the in-plane light emission intensity can be made uniform.
In each of the above embodiments, at least one of the power supply wiring 90 and the common wiring 91 is formed by a plating method. However, the present invention is not limited thereto, and metal fine particles are included in the opening of the resist in which the opening is provided in the region to be formed. After embedding the ink, it may be dried and sintered to form at least one of the power supply wiring 90 and the common wiring 91.

以下、本発明の実施例について説明する。
Cu、Ag、Au、Al、Cr、ITO又はSiNの薄膜上に上述の撥液性導通膜55と同様に撥液性導通膜を成膜した場合、純水又はメシチレンに対する接触角を測定した。その結果を表1に示す。なお、Cu、Au、Al、Cr、ITOはスパッタリングによって成膜し、Agはナノメタルインクをコーティングした後に焼成したものであり、SiNはプラズマCVD法によって成膜した。表1から明らかなように、純水の場合、Cu、Ag、Auでは接触角が100°を越えて、その他では20°未満である。また、メシチレンの場合には、Cu、Ag、Auでは接触角が40°を越え、強い撥液性を示した。他の導電膜では純水とメシチレンによる接触角に顕著な差がなかった。従って、Cu、Ag、Auが共通配線91の材料として適し、また、画素電極20a上に直接接触する有機EL層20bとなる有機化合物を含有する有機化合物含有液の溶剤としてはメシチレンのような有機溶剤の方が好ましいことがわかる。
Examples of the present invention will be described below.
When a liquid repellent conductive film was formed on a Cu, Ag, Au, Al, Cr, ITO or SiN thin film in the same manner as the liquid repellent conductive film 55 described above, the contact angle with respect to pure water or mesitylene was measured. The results are shown in Table 1. Cu, Au, Al, Cr and ITO were formed by sputtering, Ag was baked after coating with a nanometal ink, and SiN was formed by plasma CVD. As is clear from Table 1, in the case of pure water, the contact angle exceeds 100 ° for Cu, Ag, and Au, and less than 20 ° for the other cases. In the case of mesitylene, Cu, Ag and Au showed a strong liquid repellency with a contact angle exceeding 40 °. In other conductive films, there was no significant difference in the contact angle between pure water and mesitylene. Accordingly, Cu, Ag, and Au are suitable as materials for the common wiring 91, and an organic compound-containing liquid solvent containing an organic compound that becomes the organic EL layer 20b that is in direct contact with the pixel electrode 20a is an organic solvent such as mesitylene. It can be seen that the solvent is preferred.

Figure 0005017826
また比較例として、溶剤を塗布前にOプラズマ処理を行った例、Oプラズマ処理及びCFプラズマ処理を行った例、隔壁にフッ素コーティングを行った例において、溶剤との接触角を測定した。
Figure 0005017826
プラズマ処理では、共通配線91のような金属隔壁と異なってポリイミドを隔壁として用いた場合、画素電極が親液化処理を行うことができたが、同時に隔壁も親液化処理化されてしまい、純水及びメシチレンを溶剤として成膜すると、隔壁や絶縁ライン寄りの画素電極の周縁で膜厚が厚く中央部で薄くなってしまっていた。
プラズマ処理後にCFプラズマ処理を行った場合、隔壁を選択的に撥液化できたが、純水及びメシチレンの接触角が本実施例のCu、Ag、Auに比べて劣っていた。また隔壁が金属ではないので、隔壁を配線として利用できない。
Auからなる隔壁にフッ素コーティング(KP801M 信越化学製)を行った場合、隔壁が撥液性を示したが、画素電極まで撥液性を示してしまい、画素電極上に均一な膜厚に塗布できなかった。
このように比較例では、撥液性を十分示さないか、隔壁と画素電極との選択性はあっても本願発明より劣るか、撥液性を示しても隔壁と画素電極との選択性がないことが確認された。
Figure 0005017826
In addition, as a comparative example, the contact angle with the solvent was measured in an example in which the O 2 plasma treatment was performed before coating the solvent, an example in which the O 2 plasma treatment and the CF 4 plasma treatment were performed, and an example in which the partition walls were coated with fluorine. did.
Figure 0005017826
In the O 2 plasma treatment, when polyimide is used as a partition unlike the metal partition like the common wiring 91, the pixel electrode can be lyophilic, but at the same time, the partition is also made lyophilic. When pure water and mesitylene were used as a solvent, the film thickness was thick at the periphery of the pixel electrode near the partition walls and the insulation lines, and thin at the center.
When CF 4 plasma treatment was performed after O 2 plasma treatment, the partition walls could be selectively made liquid repellent, but the contact angles of pure water and mesitylene were inferior to those of Cu, Ag, and Au in this example. Moreover, since the partition is not a metal, the partition cannot be used as wiring.
When fluorine coating (KP801M manufactured by Shin-Etsu Chemical Co., Ltd.) was applied to the barrier ribs made of Au, the barrier ribs showed liquid repellency, but they showed liquid repellency up to the pixel electrodes and could be applied to the pixel electrodes with a uniform film thickness. There wasn't.
As described above, in the comparative example, the liquid repellency is not sufficiently exhibited, the selectivity between the partition walls and the pixel electrode is inferior to that of the present invention, or the selectivity between the partition walls and the pixel electrode is exhibited even though the liquid repellency is exhibited. Not confirmed.

ELディスプレイパネル1の回路構成を絶縁基板2とともに示した図面である。1 is a diagram illustrating a circuit configuration of an EL display panel 1 together with an insulating substrate 2. ELディスプレイパネル1の画素回路Pi,jの等価回路図である。3 is an equivalent circuit diagram of a pixel circuit P i, j of the EL display panel 1. FIG. ELディスプレイパネル1の画素回路Pi,j及び画素回路Pi,j+1の電極を示した平面図である。3 is a plan view showing electrodes of a pixel circuit P i, j and a pixel circuit P i, j + 1 of the EL display panel 1. FIG. 駆動トランジスタ23のチャネル幅に直交する面で破断した断面図である。4 is a cross-sectional view taken along a plane orthogonal to the channel width of the drive transistor 23. FIG. 図3に示されたV−V線の矢視断面図である。FIG. 5 is a cross-sectional view taken along line VV shown in FIG. 3. 図3に示されたVI−VI線の矢視断面図である。FIG. 4 is a cross-sectional view taken along the line VI-VI shown in FIG. 3. 撥液性導通膜55の被膜構造を示した模式図である。5 is a schematic diagram showing a film structure of a liquid repellent conductive film 55. FIG. ELディスプレイパネル1の有機EL層のレイアウトを示す略平面図である。2 is a schematic plan view showing a layout of an organic EL layer of an EL display panel 1. FIG. ELディスプレイパネル1の動作を説明するためのタイミングチャートである。4 is a timing chart for explaining the operation of the EL display panel 1. 各画素回路P1,1〜Pm,nの駆動トランジスタ23及び有機EL素子20の電流−電圧特性を示すグラフである。4 is a graph showing current-voltage characteristics of a drive transistor 23 and an organic EL element 20 of each pixel circuit P 1,1 to P m, n . 32インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの最大電圧降下と配線抵抗率ρ/断面積Sの相関を示すグラフである。4 is a graph showing the correlation between the maximum voltage drop of each of the power supply wiring 90 and the common wiring 91 of the 32-inch EL display panel 1 and the wiring resistivity ρ / cross-sectional area S. 32インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関を示すグラフである。It is a graph which shows the correlation of each cross-sectional area of the electric power feeding wiring 90 and the common wiring 91 of 32 inch EL display panel 1, and current density. 40インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの最大電圧降下と配線抵抗率ρ/断面積Sの相関を示すグラフである。It is a graph which shows the correlation of each maximum voltage drop of the electric power feeding wiring 90 and the common wiring 91 of 40-inch EL display panel 1, and wiring resistivity (rho) / sectional area S. FIG. 40インチのELディスプレイパネル1の給電配線90及び共通配線91のそれぞれの断面積と電流密度の相関を示すグラフである。It is a graph which shows the correlation of each cross-sectional area of the electric power feeding wiring 90 of the 40-inch EL display panel 1, and the common wiring 91, and a current density. 変形例のELディスプレイパネル1の回路構成を示した図面である。It is drawing which showed the circuit structure of EL display panel 1 of a modification. 第2の実施形態のELディスプレイの概略断面図である。It is a schematic sectional drawing of EL display of 2nd Embodiment.

符号の説明Explanation of symbols

1 ELディスプレイパネル
2 絶縁基板
20a 画素電極
20b 有機EL層
20c 対向電極
23 駆動トランジスタ23
23d ドレイン
23s ソース
23g ゲート
32 保護絶縁膜
54 撥液性絶縁膜
90 給電配線
1〜Yn 信号線
1〜Zm 供給線
1 EL Display Panel 2 Insulating Substrate 20a Pixel Electrode 20b Organic EL Layer 20c Counter Electrode 23 Drive Transistor 23
23d drain 23s source 23g gate 32 protective insulating film 54 liquid repellent insulating film 90 power supply wiring Y 1 to Y n signal line Z 1 to Z m supply line

Claims (6)

基板と、
前記基板上にマトリクス状に配列された複数の駆動トランジスタと、
前記複数の駆動トランジスタのドレイン・ソースとゲートのうちの一方とともにパターニングされ、前記基板上において互いに平行となるよう配列された複数の信号線と、
前記複数の信号線及び前記複数の駆動トランジスタを被覆した保護絶縁膜と、
前記複数の駆動トランジスタそれぞれのソースとドレインの一方に導通し、前記保護絶縁膜上に形成された複数の画素電極と、
前記複数の画素電極それぞれに成膜された複数の発光層と、
前記複数の発光層上に設けられた対向電極と、
前記信号線と平行となるよう前記保護絶縁膜上に形成され、前記保護絶縁膜に形成されたコンタクトホールを介して前記複数の駆動トランジスタのソースとドレインの他方にそれぞれ導通した複数の給電配線と、
前記保護絶縁膜上に形成され、前記対向電極と導通し、コモン電圧が印加され、前記複数の給電配線と互い違いに配列された複数の共通配線と、を備え
前記複数の発光層は、前記給電配線と前記共通配線との間に配置され、前記給電配線と前記共通配線とに仕切られた有機化合物含有液によって形成されていることを特徴とするディスプレイパネル。
A substrate,
A plurality of driving transistors arranged in a matrix on the substrate;
A plurality of signal lines patterned with one of drain / source and gate of the plurality of driving transistors and arranged parallel to each other on the substrate;
A protective insulating film covering the plurality of signal lines and the plurality of driving transistors;
A plurality of pixel electrodes that are electrically connected to one of a source and a drain of each of the plurality of driving transistors and are formed on the protective insulating film;
A plurality of light emitting layers formed on each of the plurality of pixel electrodes;
A counter electrode provided on the plurality of light emitting layers;
It formed on the protective insulating film so as to be parallel to the signal line, and the protection plurality of feed lines that respectively conducted to the other of the source and the drain of said plurality of driving transistors through contact holes formed in the insulating film ,
A plurality of common wires formed on the protective insulating film, electrically connected to the counter electrode, applied with a common voltage, and alternately arranged with the plurality of power supply wires ;
The display panel, wherein the plurality of light emitting layers are disposed between the power supply wiring and the common wiring, and are formed of an organic compound-containing liquid partitioned into the power supply wiring and the common wiring .
前記発光層は、前記給電配線に沿って前記画素電極のうちの複数に連続して形成されていることを特徴とする請求項に記載のディスプレイパネル。 The display panel according to claim 1 , wherein the light emitting layer is formed continuously to a plurality of the pixel electrodes along the power supply wiring. 前記給電配線の厚さが1.31〜6μmであることを特徴とする請求項1又は2に記載のディスプレイパネル。 Display panel according to claim 1 or 2 the thickness of the feed line is characterized in that it is a 1.31~6Myuemu. 前記給電配線の幅が7.45〜44μmであることを特徴とする請求項1から請求項の何れか一項に記載のディスプレイパネル。 The display panel according to any one of claims 1 to 3 , wherein a width of the power supply wiring is 7.45 to 44 µm. 前記給電配線の抵抗率が2.1〜9.6μΩcmであることを特徴とする請求項1から請求項の何れか一項に記載のディスプレイパネル。 Display panel as claimed in any one of claims 4 to resistivity of the feed interconnection is characterized in that it is a 2.1~9.6Myuomegacm. 請求項1から請求項の何れか一項に記載のディスプレイパネルを駆動する駆動方法であって、
前記ディスプレイパネルは、
走査線と、
ドレインが供給線に接続され、ソースが前記駆動トランジスタのゲートに接続され、ゲートが前記走査線に接続された保持トランジスタと、
ドレインが前記複数の駆動トランジスタのソースとドレインの一方のそれぞれに接続され、ソースが前記複数の信号線にそれぞれ接続され、ゲートが前記走査線に接続されたスイッチトランジスタと、
クロック信号を発信する発信回路と、
を備え、
前記発振回路がクロック信号を前記給電配線に出力することを特徴とするディスプレイパネルの駆動方法。
A driving method for driving the display panel according to any one of claims 1 to 5 ,
The display panel is
Scanning lines;
A holding transistor having a drain connected to the supply line, a source connected to the gate of the drive transistor, and a gate connected to the scan line;
A switch transistor having a drain connected to each of one of the source and drain of the plurality of drive transistors, a source connected to each of the plurality of signal lines, and a gate connected to the scan line;
A transmission circuit for transmitting a clock signal;
With
The display panel driving method, wherein the oscillation circuit outputs a clock signal to the power supply wiring.
JP2005269434A 2004-09-21 2005-09-16 Display panel and driving method thereof Active JP5017826B2 (en)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP2005269434A JP5017826B2 (en) 2004-09-21 2005-09-16 Display panel and driving method thereof
TW094132283A TWI279752B (en) 2004-09-21 2005-09-19 Transistor array substrate, display panel and manufacturing method of display panel
KR1020050087577A KR100735977B1 (en) 2004-09-21 2005-09-21 Transistor array substrate, manufacturing method thereof and display panel
CN2008100832178A CN101266945B (en) 2004-09-21 2005-09-21 Manufacturing method of display panel
CN200510106398A CN100595819C (en) 2004-09-21 2005-09-21 Transistor array substrate and display panel
US11/232,368 US7573068B2 (en) 2004-09-21 2005-09-21 Transistor array substrate and display panel
US12/477,710 US7871837B2 (en) 2004-09-21 2009-06-03 Display panel manufacturing method

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2004273580 2004-09-21
JP2004273580 2004-09-21
JP2005269434A JP5017826B2 (en) 2004-09-21 2005-09-16 Display panel and driving method thereof

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2008231811A Division JP5040867B2 (en) 2004-09-21 2008-09-10 Display panel and manufacturing method thereof

Publications (3)

Publication Number Publication Date
JP2006119618A JP2006119618A (en) 2006-05-11
JP2006119618A5 JP2006119618A5 (en) 2008-10-30
JP5017826B2 true JP5017826B2 (en) 2012-09-05

Family

ID=36537501

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005269434A Active JP5017826B2 (en) 2004-09-21 2005-09-16 Display panel and driving method thereof

Country Status (1)

Country Link
JP (1) JP5017826B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4857688B2 (en) 2005-09-29 2012-01-18 カシオ計算機株式会社 Display device and manufacturing method thereof
TW200802843A (en) 2006-05-10 2008-01-01 Casio Computer Co Ltd Display device and manufacturing method thereof
US7863612B2 (en) * 2006-07-21 2011-01-04 Semiconductor Energy Laboratory Co., Ltd. Display device and semiconductor device
JP5119635B2 (en) * 2006-09-25 2013-01-16 カシオ計算機株式会社 Manufacturing method of display device
JP2009070708A (en) * 2007-09-13 2009-04-02 Casio Comput Co Ltd Display device and method of manufacturing the same
JP4497185B2 (en) 2007-09-18 2010-07-07 カシオ計算機株式会社 Manufacturing method of display device
KR101456154B1 (en) 2009-08-25 2014-11-04 삼성디스플레이 주식회사 Organic light emitting diode lighting apparatus
JP5685855B2 (en) 2009-09-08 2015-03-18 株式会社リコー Display device and manufacturing method of display device
JP5802738B2 (en) * 2011-11-24 2015-11-04 株式会社Joled Driving method of display device

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4593740B2 (en) * 2000-07-28 2010-12-08 ルネサスエレクトロニクス株式会社 Display device
JP2003022892A (en) * 2001-07-06 2003-01-24 Semiconductor Energy Lab Co Ltd Manufacturing method of light emitting device
JP2003059660A (en) * 2001-08-17 2003-02-28 Toshiba Corp Manufacturing method of self-luminescence display
JP2003108070A (en) * 2001-09-28 2003-04-11 Sanyo Electric Co Ltd Display device
JP2003127342A (en) * 2001-10-19 2003-05-08 Seiko Epson Corp Liquid drop ejection head and electronic equipment equipped with the same, manufacturing methods for liquid crystal display, organic el device, electron- emitting device, pdp device, electrophoretic display, color filter and organic el, and methods for forming spacer, metallic wiring, lens, resist and light diffusion body
JP3893937B2 (en) * 2001-10-19 2007-03-14 セイコーエプソン株式会社 Head unit assembling apparatus and assembling method, and droplet discharge head positioning apparatus and positioning method
JP4141674B2 (en) * 2001-10-22 2008-08-27 セイコーエプソン株式会社 Droplet discharge head, wiping method thereof, and electronic apparatus equipped with the same
EP1488456B1 (en) * 2002-03-20 2013-01-16 TPO Hong Kong Holding Limited Active matrix display devices, and their manufacture
JP3551194B1 (en) * 2002-05-29 2004-08-04 セイコーエプソン株式会社 Electro-optical device, its driving circuit, element driving device, and electronic equipment
JP4103500B2 (en) * 2002-08-26 2008-06-18 カシオ計算機株式会社 Display device and display panel driving method
JP3922374B2 (en) * 2002-09-25 2007-05-30 セイコーエプソン株式会社 Electro-optical device, matrix substrate, and electronic apparatus
JP2004163673A (en) * 2002-11-13 2004-06-10 Toshiba Corp Display device
WO2004053816A1 (en) * 2002-12-10 2004-06-24 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and its fabricating method
KR100521277B1 (en) * 2003-02-05 2005-10-13 삼성에스디아이 주식회사 Flat Panel Display with Anode electrode layer as Power Supply Layer and Fabrication Method thereof

Also Published As

Publication number Publication date
JP2006119618A (en) 2006-05-11

Similar Documents

Publication Publication Date Title
JP5017826B2 (en) Display panel and driving method thereof
JP4251329B2 (en) Display device and manufacturing method thereof
US7871837B2 (en) Display panel manufacturing method
KR100812861B1 (en) Display panel
TWI300621B (en) Display device and method of manufacturing the same
JP5428142B2 (en) Manufacturing method of display panel
US7498733B2 (en) Display panel
JP4993292B2 (en) Display panel and manufacturing method thereof
JP4217834B2 (en) Display panel
JP4706296B2 (en) Display panel
JP4379278B2 (en) Transistor array substrate and display panel
JP4517804B2 (en) Display panel
JP4747543B2 (en) Display panel
JP4760168B2 (en) Display panel and manufacturing method thereof
JP5040867B2 (en) Display panel and manufacturing method thereof
JP4687179B2 (en) Display panel
JP4192879B2 (en) Display panel
JP5212405B2 (en) Display panel
JP4379285B2 (en) Display panel
JP4962838B2 (en) Manufacturing method of display device
JP2006100727A (en) Display panel

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080910

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20080910

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110823

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111020

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20111020

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120515

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120528

R150 Certificate of patent or registration of utility model

Ref document number: 5017826

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150622

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250