JP4946458B2 - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP4946458B2
JP4946458B2 JP2007015446A JP2007015446A JP4946458B2 JP 4946458 B2 JP4946458 B2 JP 4946458B2 JP 2007015446 A JP2007015446 A JP 2007015446A JP 2007015446 A JP2007015446 A JP 2007015446A JP 4946458 B2 JP4946458 B2 JP 4946458B2
Authority
JP
Japan
Prior art keywords
region
liquid crystal
reflective display
reflective
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2007015446A
Other languages
English (en)
Other versions
JP2008181012A (ja
Inventor
善英 大植
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2007015446A priority Critical patent/JP4946458B2/ja
Publication of JP2008181012A publication Critical patent/JP2008181012A/ja
Application granted granted Critical
Publication of JP4946458B2 publication Critical patent/JP4946458B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Description

技術は、表示装置に関し、特に、透過表示領域および反射表示領域を含む画素を備えた表示装置に関する。
従来、表示装置に用いられる表示パネルとして、透過表示領域および反射表示領域を含む画素を備えた液晶表示パネルが知られている(たとえば、特許文献1参照)。
上記特許文献1には、信号線と、信号線と交差するように設けられた走査線(ゲート線)と、信号線と走査線とに囲まれた領域に形成されるとともに、透過部(透過表示領域)および反射部(反射表示領域)を含む画素とを備えたVA(垂直配向)方式の液晶表示パネルが開示されている。この液晶表示パネルでは、一対の基板間に液晶分子を有する液晶層が封入されているとともに、一対の基板の一方には、反射部の液晶層の厚みを調節するためのトップコート(液晶層厚調整層)が設けられている。また、トップコートは、反射部に設けられており、透過部と反射部との境界領域には、トップコートの端部が配置されている。
特開2006−106101号公報
しかしながら、上記特許文献1に開示された従来の液晶表示パネルでは、透過部と反射部との境界領域に、トップコートの端部が配置されているので、透過部と反射部との境界領域に段差部が形成される。そして、この段差部に起因して、境界領域に位置する液晶層の液晶分子を所望の向きに配向させることが困難になる場合があるという不都合がある。この場合には、たとえば、黒表示の際に、境界領域に位置する液晶分子を基板に対して垂直方向に配列することが困難になるので、境界領域において光漏れが発生するという問題点がある。
この技術は、上記のような課題を解決するためになされたものであり、この技術の1つの目的は、光漏れが発生するのを抑制することが可能な表示装置を提供することである。
課題を解決するための手段および発明の効果
上記目的を達成するために、この技術の一の局面における表示装置は、信号線と、信号線と交差するように配置されたゲート線と、透過表示領域と、透過表示領域を挟むように配置された一対の反射表示領域とを含む画素と、透過表示領域と一対の反射表示領域の一方との境界領域に配置され、遮光機能を有する容量線とを備え、ゲート線は、遮光機能を有するとともに、透過表示領域と一対の反射表示領域の他方との境界領域に配置されている
この技術の一の局面による表示装置では、上記のように、透過表示領域と一対の反射表示領域の一方との境界領域に、遮光機能を有する容量線を設けることによって、たとえば、透過表示領域と一対の反射表示領域の一方との境界領域に、反射表示領域の液晶層の厚みを透過表示領域の液晶層の厚みよりも所定の厚み分小さくするための液晶層厚調整層の端部が配置されることに起因して、境界領域に位置する液晶層の液晶分子を所望の向きに配向させるのが困難になるために光漏れが発生しやすい場合にも、遮光機能を有する容量線により、透過表示領域と反射表示領域の一方との境界領域において光漏れが発生するのを抑制することができる。これにより、表示装置のコントラストを向上させることができる。また、透過表示領域と、透過表示領域を挟むように配置された一対の反射表示領域とを含む画素を設けることによって、所定の画素の反射表示領域と、所定の画素と隣接する画素の反射表示領域とを隣接するように配置することができる。これにより、所定の画素の反射表示領域と、所定の画素と隣接する画素の透過表示領域とが隣接するのを抑制することができるので、反射表示領域に液晶層厚調整層を設ける場合に、所定の画素の反射表示領域と、所定の画素と隣接する画素の反射表示領域とに連続するように、液晶層厚調整層を形成することができる。このため、所定の画素と、所定の画素と隣接する画素との境界領域に、液晶層厚調整層の端部が配置されるのを抑制することができるので、所定の画素と隣接する画素との境界領域において、たとえば、黒表示の際に、光漏れが発生するのを抑制することができる。これにより、所定の画素と、所定の画素と隣接する画素との境界領域に、光漏れが発生するのを抑制するための遮光膜を形成する必要がないので、表示装置の開口率を向上させることができる。
また、このように構成すれば、たとえば、透過表示領域と一対の反射表示領域の他方との境界領域に液晶層厚調整層の端部が配置されることに起因して、境界領域に位置する液晶層の液晶分子を所望の向きに配向させるのが困難になるために光漏れが発生しやすい場合にも、遮光機能を有するゲート線により、透過表示領域と反射表示領域の他方との境界領域においても光漏れが発生するのを抑制することができる。これにより、表示装置のコントラストをより向上させることができる。
上記一の局面による表示装置において、好ましくは、液晶分子を有する液晶層と、少なくとも反射表示領域に設けられ、反射表示領域の液晶層の厚みを透過表示領域の液晶層の厚みよりも所定の厚み分小さくするための液晶層厚調整層と、反射表示領域に設けられ、液晶層厚調整層の端部に形成される傾斜部以外の液晶層厚調整層の領域に対応するように配置された反射膜とをさらに備える。このように構成すれば、透過表示領域と、一対の反射表示領域(反射膜が形成される領域)の一方との境界領域に、液晶層厚調整層の端部の傾斜部を配置することができるので、透過表示領域と一対の反射表示領域の一方との境界領域に配置される遮光機能を有する容量線により、容易に、液晶層厚調整層の傾斜部と対応する領域における光漏れの発生を抑制することができる。
上記一の局面による表示装置において、好ましくは、画素は、ゲート線によりゲート電極部が構成されるとともに、一対のソース/ドレイン領域を有するトランジスタと、容量線とともに蓄積容量を構成し、かつ、一対の反射表示領域の一方側に配置された容量電極部と、トランジスタのソース/ドレイン領域の一方と、容量電極部とを接続する配線とをさらに含み、配線は、反射表示領域の一方から透過表示領域を跨いで反射表示領域の他方に延びるように形成されている。このように、反射表示領域の一方から透過表示領域を跨いで反射表示領域の他方に延びる配線により、トランジスタのソース/ドレイン領域の一方と容量電極部とを接続すれば、透過表示領域と一対の反射表示領域の他方との境界領域にトランジスタのゲート電極部を構成するゲート線を配置しながら、容易に、透過表示領域と一対の反射表示領域の一方との境界領域に容量電極部とともに蓄積容量を構成する容量線を配置することができる。
上記画素が配線を含む表示装置において、好ましくは、配線は、遮光機能を有するとともに、トランジスタのゲート電極部が配置される領域の近傍領域を覆うように形成されている。このように構成すれば、ゲート線のゲート電極部のゲート長がゲート線の幅よりも小さい場合にも、配線により、ゲート電極部が配置される領域の近傍領域において光漏れが発生するのを抑制することができるので、光漏れが発生するのを抑制しながらゲート電極部のゲート長を所望の大きさに設定することができる。
上記画素が配線を含む表示装置において、好ましくは、画素は、透過表示領域および一対の反射表示領域に形成された画素電極をさらに含み、透過表示領域には、配線と画素電極とを電気的に接続するための接続部が設けられている。このように構成すれば、反射表示領域に接続部を設ける場合と異なり、反射表示領域内に接続部を設けるための開口領域(コンタクトホール)を形成する必要がないので、その分、反射表示領域の面積が小さくなるのを抑制することができる。
上記透過表示領域に接続部が設けられた表示装置において、好ましくは、液晶分子を有する液晶層をさらに備え、透過表示領域には、液晶分子の配向を制御するための配向制御部が設けられており、接続部は、平面的に見て透過表示領域の配向制御部と対応する領域に設けられている。このように構成すれば、上面が平坦でない接続部と対応する領域に位置する液晶層の液晶分子を所望の向きに配向させるのが困難であることに起因して、接続部と対応する領域から光漏れが発生しやすくなる場合にも、透過率の低い配向制御部を形成すれば、平面的に見て接続部と対応する領域に設けられた透過率の低い配向制御部により、光漏れを低減することができる。
上記透過表示領域に接続部が設けられた表示装置において、好ましくは、平面的に見て接続部と対応する領域に設けられた遮光膜をさらに備える。このように構成すれば、上面が平坦でない接続部と対応する領域に位置する液晶層の液晶分子を所望の向きに配向させるのが困難であることに起因して、接続部と対応する領域から光漏れが発生しやすくなる場合にも、遮光膜により、接続部と対応する領域において光漏れが発生するのを有効に抑制することができる。
上記一の局面による表示装置において、好ましくは、少なくとも一対の反射表示領域は、平面的に見て実質的に正方形状を有する。このように構成すれば、反射表示領域が長方形状である場合と異なり、反射表示領域の中央部に、平面的に見て実質的に円形状を有するとともに、液晶分子の配向を制御するための配向制御部を設けることができるので、反射表示領域における液晶分子の配向を均等に配向制御部に向かうように制御することができる。これにより、視野角特性を向上させることができる。
この場合において、好ましくは、液晶分子を有する液晶層をさらに備え、少なくとも一対の反射表示領域の中央部には、平面的に見て実質的に円形状を有するとともに、液晶分子の配向を制御するための配向制御部が設けられている。このように構成すれば、容易に、反射表示領域における液晶分子の配向を均等に円形状の配向制御部に向かうように制御することができるので、容易に、視野角特性を向上させることができる。
以下、本技術の実施形態を図面に基づいて説明する。
図1は、本技術の一実施形態による液晶表示装置の構成を示した概略図である。図2〜図6は、図1に示した一実施形態による液晶表示装置の構造を示した図である。まず、図1〜図6を参照して、本技術の一実施形態によるVA(垂直配向)方式の液晶表示装置100の構成について説明する。なお、本実施形態では、表示装置の一例である液晶表示装置100に本技術を適用した場合について説明する。
技術の一実施形態によるVA方式の液晶表示装置100は、図1に示すように、複数の画素50がマトリクス状に配置された表示部1と、ゲート線13bを駆動(走査)するためのVスキャナ(垂直スキャナ)2と、表示部1およびVスキャナ2を制御するためのドライバIC3とを備えている。なお、図1の表示部1には、簡略化のために1画素分の構成のみを示している。Vスキャナ2には、複数のゲート線13bが接続されている。ドライバIC3には、ゲート線13bと交差するように配置された複数の信号線(ドレイン線)15bが接続されているとともに、信号線15bと交差するように配置された複数の容量線13aが接続されている。
ここで、本実施形態では、図2および図3に示すように、各画素50は、透過表示領域51と、透過表示領域51をY方向に沿って挟むように配置された一対の反射表示領域52および53とを含んでいる。すなわち、本実施形態では、各画素50の表示領域を3分割して、中央に透過表示領域51を配置するとともに、両端に反射表示領域52および53を配置している。なお、反射表示領域52および53は、それぞれ、本技術の「一対の反射表示領域の一方」および「一対の反射表示領域の他方」の一例である。
また、本実施形態では、X方向において隣接する画素50間の境界領域60には、Y方向に延びるように信号線15bが配置されている。また、透過表示領域51と反射表示領域52との境界領域54には、X方向に延びるように容量線13aが配置されている。また、透過表示領域51と反射表示領域53との境界領域55には、X方向に延びるようにゲート線13bが配置されている。また、各画素50は、蓄積容量56と、スイッチング素子として機能するnチャネルトランジスタからなるTFT(薄膜トランジスタ)57および58と、配線15aと、反射電極17および画素電極18(図2参照)とを含んでいる。なお、TFT58は、本技術の「トランジスタ」の一例であり、反射電極17は、本技術の「反射膜」の一例である。
また、本実施形態では、各画素50の断面構造としては、図4および図5に示すように、基板10と、基板10と対向するように配置された対向基板30との間に液晶層40が封入されている。基板10および対向基板30は、ガラス基板と、ガラス基板の表面上に形成された絶縁膜とにより構成されている。基板10の上面上の所定領域には、ポリシリコン層からなるとともに、蓄積容量56の一方電極として機能する容量電極部11a(図3および図4参照)と、ポリシリコン層からなるとともに、TFT57および58の能動領域となる能動層11b(図3および図5参照)とが形成されている。容量電極部11aおよび能動層11bは、同一のポリシリコン層をパターニングすることにより形成されている。
また、本実施形態では、容量電極部11aは、図3に示すように、反射表示領域52側に配置されているとともに、平面的に見てT字形状を有する。また、ポリシリコン層からなる容量電極部11aは、ポリシリコン層に所定の不純物濃度でn型の不純物を導入することにより、導電性を有するように形成されている。また、ポリシリコン層からなる能動層11bは、平面的に見てU字形状を有するとともに、透過表示領域51と反射表示領域53とに跨るように配置されている。また、能動層11bは、図5に示すように、TFT57のドレイン領域として機能するn型不純物領域111bと、TFT57のチャネル領域として機能するp型不純物領域112bと、TFT57のソース領域およびTFT58のドレイン領域として機能するn型不純物領域113bと、TFT58のチャネル領域として機能するp型不純物領域114bと、TFT58のソース領域として機能するn型不純物領域115bとを含んでいる。なお、n型不純物領域115bは、本技術の「ソース/ドレイン領域の一方」の一例である。
また、本実施形態では、基板10の上面上には、図4および図5に示すように、容量電極部11a(図4参照)および能動層11b(図5参照)を覆うように絶縁膜12が形成されている。この絶縁膜12は、蓄積容量56の誘電体として機能する誘電体部12a(図4参照)と、TFT57のゲート絶縁膜として機能するゲート絶縁膜部12b(図5参照)と、TFT58のゲート絶縁膜として機能するゲート絶縁膜部12c(図5参照)とを含んでいる。誘電体部12aは、図4に示すように、容量電極部11aの上面上の所定領域に形成されているとともに、ゲート絶縁膜部12bおよび12cは、図5に示すように、それぞれ、チャネル領域として機能するp型不純物領域112bおよび114bの上面上に形成されている。
また、本実施形態では、絶縁膜12の上面上の所定領域には、図4に示すように、遮光機能を有するとともに、Mo層からなる容量線13aおよびゲート線13bが形成されている。容量線13aおよびゲート線13bは、同一のMo層をパターニングすることにより形成されている。容量線13aは、誘電体部12aの上面上に形成されており、蓄積容量56の他方電極として機能する。また、容量線13aは、図2および図4に示すように、Y方向において、反射表示領域52の中央部近傍から透過表示領域51の一方端部まで延びるように配置されているとともに、図2に示すように、X方向において、隣接する信号線15b間の領域の全域に配置されている。したがって、画素50では、容量線13aが透過表示領域51と反射表示領域52との境界領域54の全域と対応する領域に配置されるように構成されている。また、容量電極部11a、誘電体部12aおよび容量線13aにより、蓄積容量56が構成されている。
また、本実施形態では、ゲート線13bは、図3に示すように、TFT57のゲート電極として機能するゲート電極部13cと、TFT58のゲート電極として機能するゲート電極部13dとを有する。ゲート電極部13cおよび13dは、ゲート線13bの幅(Y方向の長さ)よりも小さいゲート長(Y方向の長さ)を有する。また、ゲート電極部13cおよび13dは、図5に示すように、それぞれ、ゲート絶縁膜部12bおよび12cの上面上に形成されている。また、n型不純物領域111bおよび113bと、p型不純物領域112bと、ゲート絶縁膜部12bと、ゲート電極部13cとにより、TFT57が構成されているとともに、n型不純物領域113bおよび115bと、p型不純物領域114bと、ゲート絶縁膜部12cと、ゲート電極部13dとにより、TFT58が構成されている。TFT57および58は、共通のn型不純物領域113bを有することにより、直列に接続されている。また、ゲート線13bのゲート電極部13cおよび13d以外の部分は、図2および図4に示すように、Y方向において、反射表示領域53の端部近傍から透過表示領域51の他方端部まで延びるように配置されているとともに、図2に示すように、X方向において、隣接する信号線15b間の領域の全域に配置されている。
また、本実施形態では、絶縁膜12の上面上には、図4に示すように、容量線13aおよびゲート線13bを覆うように、層間絶縁膜14が形成されている。また、層間絶縁膜14および絶縁膜12の所定領域には、それぞれ、容量電極部11aと接続するためのコンタクトホール14aおよび12dが形成されている。このコンタクトホール14aおよび12dは、図2に示すように、平面的に見て反射表示領域52の中央部近傍に形成されている。また、層間絶縁膜14および絶縁膜12の所定領域には、それぞれ、図5に示すように、能動層11bのn型不純物領域111bと接続するためのコンタクトホール14bおよび12eが形成されているとともに、n型不純物領域115bと接続するためのコンタクトホール14cおよび12fが形成されている。コンタクトホール14bおよび12eは、図2に示すように、平面的に見て境界領域60に形成されているとともに、コンタクトホール14cおよび12fは、平面的に見て反射表示領域53の中央部よりもゲート線13b側の領域に形成されている。
また、本実施形態では、層間絶縁膜14(図5参照)の上面上の所定領域には、図3に示すように、遮光機能を有するとともに、Al層からなる配線15aおよび信号線15bが形成されている。配線15aおよび信号線15bは、同一のAl層をパターニングすることにより形成されている。配線15aは、コンタクトホール14aおよび12dを介して、蓄積容量56の容量電極部11a(図4参照)の上面に接触するとともに、コンタクトホール14cおよび12fを介してTFT58のソース領域を構成するn型不純物領域115b(図5参照)の上面に接触するように形成されている。すなわち、配線15aは、容量電極部11aと、n型不純物領域115b(TFT58のソース領域)とを電気的に接続するように設けられている。また、配線15aは、図3および図4に示すように、反射表示領域52から境界領域54、透過表示領域51および境界領域55を跨いで反射表示領域53にまで延びるように形成されている。また、配線15aは、図3および図5に示すように、TFT58のゲート電極部13dおよびその近傍領域を覆うように配置されている。信号線15bは、コンタクトホール14bおよび12eを介して、TFT57のドレイン領域を構成するn型不純物領域111bに接続されている。また、信号線15bは、TFT57のゲート電極部13cおよびその近傍領域を覆うように配置されている。また、本実施形態では、ゲート線13b、信号線15bおよび配線15aによって、境界領域55の全領域が覆われるように構成されている。
また、本実施形態では、層間絶縁膜14の上面上には、図5に示すように、平坦な上面を有する層間絶縁膜16が形成されている。また、層間絶縁膜16の所定領域には、図4に示すように、配線15aと接続するためのコンタクトホール16aが形成されている。また、コンタクトホール16aは、図2に示すように、平面的に見て透過表示領域51の中央部近傍に形成されている。また、図4に示すように、コンタクトホール16aと対応する領域には、平坦でない後述する配向膜20が形成されている。
また、本実施形態では、層間絶縁膜16の上面上の所定領域には、図4および図5に示すように、Alなどからなる反射電極17が形成されている。また、反射電極17は、図2に示すように、平面的に見て実質的に正方形状を有する。この反射電極17が形成されている領域が、反射表示領域52および53となる。
また、本実施形態では、層間絶縁膜16の上面上には、図4に示すように、反射電極17を覆うとともに、コンタクトホール16aを介して配線15aと接触するように、ITO(Indium Tin Oxide)などからなる画素電極18が形成されている。画素電極18は、透過表示領域51、反射表示領域52および53にそれぞれ形成された画素電極部18a、18bおよび18cと、画素電極部18aおよび18bを連結するための連結部18dと、画素電極部18aおよび18cを連結するための連結部18eとを含んでいる。透過表示領域51に形成された画素電極部18aは、図2に示すように、平面的に見て4つの角部が面取りされた正方形状を有する。また、画素電極部18aは、平面的に見て中央部近傍において、コンタクトホール16aを介して配線15aに接続するコンタクト部18fを有する。なお、コンタクト部18fは、本技術の「接続部」の一例である。反射表示領域52および53にそれぞれ形成される画素電極部18bおよび18cは、平面的に見て実質的に正方形状を有する。連結部18dおよび18eは、それぞれ、境界領域54および55に形成されるとともに、画素電極部18a、18bおよび18cに比べて、X方向(図2参照)の幅が小さくなるように形成されている。また、画素50では、画素電極18が形成された領域以外の領域には、凹部19が形成されている。
また、層間絶縁膜16の上面上には、図4および図5に示すように、画素電極18を覆うように、垂直配向処理が施された配向膜20が形成されている。
ここで、画素50は、信号線15bにデータが供給されている状態で、ゲート線13bにより、TFT57および58がオン状態になることによって、データ(信号電荷)が画素電極18および蓄積容量56に書き込まれるように構成されている。また、2つのTFT57および58が、直列に接続されているので、蓄積容量56に保持された信号電荷がリークするのを抑制することが可能である。
また、本実施形態では、対向基板30の基板10側の表面上の所定領域(図6のハッチング(斜線)領域)には、図4および図5に示すように、金属などからなる遮光膜31a(図5参照)および31b(図4参照)が形成されている。遮光膜31aは、図6に示すように、平面的に見て、X方向に隣接する画素50の境界領域60において、Y方向に延びるように形成されているとともに、遮光膜31bは、各画素50の透過表示領域51の中央部近傍に円形状に形成されている。これにより、遮光膜31bは、画素電極18のコンタクト部18fと対応する領域に配置されている。
また、対向基板30の基板10側の表面上には、図4および図5に示すように、遮光膜31a(図5参照)および31b(図4参照)を覆うように、カラーフィルタ32が形成されている。このカラーフィルタ32は、図6に示すように、赤色(R)、緑色(G)および青色(B)の3色がストライプ状に配置されるように構成されている。具体的には、カラーフィルタ32は、Y方向に隣接する画素50に同じ色が配置されるとともに、X方向に隣接する画素50に順に赤色(R)、緑色(G)および青色(B)が配置されるように構成されている。
また、本実施形態では、カラーフィルタ32の基板10側の表面上の所定領域には、図4に示すように、樹脂などからなる液晶層厚調整層33が形成されている。この液晶層厚調整層33は、反射表示領域52および53における液晶層40の厚みt1が透過表示領域51における液晶層40の厚みt2の約1/2になるように形成されている。また、液晶層厚調整層33は、端部に形成された傾斜部33aおよび33bを有する。また、液晶層厚調整層33は、傾斜部33aが境界領域54に配置されるとともに、傾斜部33bが境界領域55に配置されるように構成されている。すなわち、傾斜部33aおよび33bは、反射電極17の形成領域である反射表示領域52および53よりも透過表示領域51側に配置されている。また、傾斜部33aが配置される境界領域54には、容量線13aが配置されているとともに、傾斜部33bが配置される境界領域55には、ゲート線13b、配線15aおよび信号線15bが配置されている。また、液晶層厚調整層33は、液晶層厚調整層33の対向基板30に対して平坦な領域が反射表示領域52、53および境界領域61に配置されるように構成されている。なお、反射表示領域52(53)に配置される液晶層厚調整層33は、Y方向において隣接する画素50の反射表示領域53(52)に配置される液晶層厚調整層33と連続するように形成されている。
また、カラーフィルタ32の基板10側の表面上には、図4および図5に示すように、液晶層厚調整層33を覆うように、ITOなどからなる共通電極34が形成されている。
また、本実施形態では、共通電極34の基板10側の表面上の所定領域には、図4に示すように、樹脂などからなる配向制御用突出部35a、35bおよび35cが形成されている。なお、配向制御用突出部35a、35bおよび35cは、本技術の「配向制御部」の一例である。配向制御用突出部35a、35bおよび35cは、図2に示すように、平面的に見て円形状を有する。また、配向制御用突出部35aは、透過表示領域51の中央部近傍に配置されている。これにより、配向制御用突出部35aは、遮光膜31bおよび画素電極18のコンタクト部18fと対応する領域に形成されている。また、配向制御用突出部35bおよび35cは、それぞれ、反射表示領域52および53の中央部近傍に配置されている。
また、共通電極34の基板10側の表面上には、図4に示すように、配向制御用突出部35a、35bおよび35cを覆うように、垂直配向処理が施された配向膜36が形成されている。
また、本実施形態では、液晶層40は、図4に示すように、負の誘電率異方性を有する液晶分子41aおよび41bを含んでいる。これにより、透過表示領域51、反射表示領域52および53に位置する液晶分子41aは、画素電極18および共通電極34により、液晶層40に電界が発生していない場合に、配向膜20および36により、基板10に対して垂直方向に配列するように構成されている。また、液晶分子41aは、画素電極18および共通電極34により、液晶層40に電界が発生している場合に、基板10に対して水平方向側に傾斜するように構成されている。その一方、境界領域54および55に位置する液晶分子41bは、画素電極18および共通電極34により、液晶層40に電界が発生していない場合においても、液晶分子41aとは異なり、液晶層厚調整層33の傾斜部33aおよび33bに対して垂直方向に配列するように規制されるので、基板10に対して水平方向側に傾斜するように構成されている。
ここで、VA方式の液晶表示装置100では、基板10の対向基板30側とは反対側、および、対向基板30の基板10側とは反対側には、それぞれ、一対の偏光板(図示せず)が互いに偏光軸が直交するように配置されている。したがって、液晶表示装置100では、液晶分子41aが基板10に対して垂直方向に配列している場合に、透過表示領域51、反射表示領域52および53において、黒表示状態になるように構成されている。その一方、液晶表示装置100では、液晶分子41aが基板10に対して水平方向側に傾斜している場合に、透過表示領域51、反射表示領域52および53において、所定の色が表示されるように構成されている。
本実施形態では、上記のように、透過表示領域51と反射表示領域52との境界領域54に、遮光機能を有する容量線13aを設けることによって、境界領域54に位置する液晶層厚調整層33の傾斜部33aに起因して、境界領域54に位置する液晶層40の液晶分子41bが基板10に対して垂直方向に配列しにくいために光漏れが発生しやすい場合にも、容量線13aにより遮光することができるので、たとえば、黒表示の際に、境界領域54において光漏れが発生するのを抑制することができる。これにより、液晶表示装置100のコントラストを向上させることができる。
また、本実施形態では、透過表示領域51と、透過表示領域51を挟むように配置された反射表示領域52および53とを含む画素50を設けることによって、所定の画素50の反射表示領域52(53)と、所定の画素50とY方向において隣接する画素50の反射表示領域53(52)とを隣接するように配置することができる。これにより、所定の画素50の反射表示領域52(53)と、所定の画素50とY方向において隣接する画素50の反射表示領域53(52)とに連続するように、液晶層厚調整層33を形成することができるので、所定の画素50と、所定の画素50とY方向において隣接する画素50との境界領域61において、液晶層40の液晶分子を基板10に対して垂直に配列させることができる。したがって、たとえば、黒表示の際に、光漏れが発生するのを抑制することができる。これにより、境界領域61に光漏れが発生するのを抑制するための遮光膜を形成する必要がないので、液晶表示装置100の開口率を向上させることができる。また、境界領域61に遮光膜を形成する必要がないことによって、基板10と対向基板30とを組み立てる際のY方向における位置ずれの許容範囲を大きくすることができる。
また、本実施形態では、遮光機能を有するとともに、透過表示領域51と反射表示領域53との境界領域55にゲート線13bを設けることによって、境界領域55に位置する液晶層厚調整層33の傾斜部33bに起因して、境界領域55に位置する液晶層40の液晶分子41bが基板10に対して垂直方向に配列しにくいために光漏れが発生しやすい場合にも、ゲート線13bにより遮光することができるので、たとえば、黒表示の際に、境界領域55においても光漏れが発生するのを抑制することができる。これにより、液晶表示装置100のコントラストをより向上させることができる。
また、本実施形態では、液晶層厚調整層33の端部に形成される傾斜部33aおよび33b以外の液晶層厚調整層33の平坦な領域に対応するように配置された反射電極17を設けることによって、境界領域54に傾斜部33aを配置することができるとともに、境界領域55に傾斜部33bを配置することができるので、遮光機能を有する容量線13aおよびゲート線13bにより、容易に、傾斜部33aおよび33bと対応する領域における光漏れの発生を抑制することができる。
また、本実施形態では、反射表示領域52から境界領域54、透過表示領域51および境界領域55を跨いで反射表示領域53に延びるように配線15aを形成することによって、配線15aにより、TFT58のソース領域として機能するn型不純物領域115bと容量電極部11aとを電気的に接続することができる。これにより、境界領域55にTFT58のゲート電極部13dを構成するゲート線13bを配置しながら、容易に、境界領域54に容量電極部11aとともに蓄積容量56を構成する容量線13aを配置することができる。
また、本実施形態では、信号線15bを、TFT57のゲート電極部13cの近傍領域を覆うように配置することによって、信号線15bにより、ゲート線13bのゲート電極部13cのゲート長がゲート線13bの幅よりも小さいことに起因して、ゲート電極部13cの近傍領域において光漏れが発生するのを抑制することができるので、光漏れが発生するのを抑制しながらゲート電極部13cのゲート長を所望の大きさに設定することができる。また、TFT57から発生する電界を遮蔽することができるので、液晶層40の液晶分子41aがTFT57から発生する電界により影響を受けるのを抑制することができる。
また、本実施形態では、配線15aを、TFT58のゲート電極部13dの近傍領域を覆うように配置することによって、配線15aにより、ゲート線13bのゲート電極部13dのゲート長がゲート線13bの幅よりも小さいことに起因して、ゲート電極部13dの近傍領域において光漏れが発生するのを抑制することができるので、光漏れが発生するのを抑制しながらゲート電極部13dのゲート長を所望の大きさに設定することができる。また、TFT58から発生する電界を遮蔽することができるので、液晶層40の液晶分子41aがTFT58から発生する電界により影響を受けるのを抑制することができる。
また、本実施形態では、透過表示領域51に配線15aと画素電極18とを電気的に接続するためのコンタクト部18fを形成することによって、反射表示領域に接続部を設ける場合と異なり、反射表示領域52および53内にコンタクト部18fを設けるための開口領域を形成する必要がないので、その分、反射表示領域52および53の面積が小さくなるのを抑制することができる。
また、本実施形態では、コンタクト部18fと対応する領域に遮光膜31bを設けることによって、配向膜20が平坦でないコンタクト部18fと対応する領域に位置する液晶層40の液晶分子41aを基板10に対して垂直方向に配向させるのが困難である場合にも、遮光膜31bにより遮光することができるので、たとえば、黒表示の際に、コンタクト部18fと対応する領域において光漏れが発生するのを有効に抑制することができる。
また、本実施形態では、透過表示領域51、反射表示領域52および53を、平面的に見て実質的に正方形状に形成するとともに、透過表示領域51、反射表示領域52および53の中央部近傍に円形状の配向制御用突出部35a、35bおよび35cを形成し、かつ、画素電極18が形成された領域以外の領域に凹部19を形成することによって、透過表示領域51、反射表示領域52および53における液晶分子41aの配向を均等に円形状の配向制御用突出部35a、35bおよび35cに向かうように制御することができるので、視野角特性を向上させることができる。
なお、今回開示された実施形態は、すべての点で例示であって制限的なものではないと考えられるべきである。本技術の範囲は、上記した実施形態の説明ではなく特許請求の範囲によって示され、さらに特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれる。
たとえば、上記実施形態では、反射表示領域52から境界領域54、透過表示領域51および境界領域55を跨いで反射表示領域53に延びるように配線15aを形成する例を示したが、本技術はこれに限らず、反射表示領域52から透過表示領域51を迂回して反射表示領域53に延びるように配線15aを形成してもよい。
また、上記実施形態では、画素電極18と配線15aとを接続するためのコンタクト部18fを透過表示領域51に形成する例を示したが、本技術はこれに限らず、画素電極と配線とを接続するためのコンタクト部を反射表示領域または境界領域に形成するようにしてもよい。
また、上記実施形態では、平面的に見て実質的に正方形状を有する透過表示領域51、反射表示領域52および53を形成する例を示したが、本技術はこれに限らず、平面的見て実質的に正方形以外のたとえば円形状を有する透過表示領域および反射表示領域を形成してもよい。
また、上記実施形態では、平面的に見て円形状を有する配向制御用突出部35a、35bおよび35cを形成する例を示したが、本技術はこれに限らず、平面的に見て多角形状を有する配向制御用突出部を形成してもよい。
また、上記実施形態では、赤色(R)、緑色(G)および青色(B)の3色がストライプ状に配置されたカラーフィルタ32を用いる例を示したが、本技術はこれに限らず、赤色(R)、緑色(G)および青色(B)の3色がモザイク状に配置されたカラーフィルタを用いてもよい。なお、この場合、Y方向に隣接する画素の境界領域においても、遮光膜を形成する方が好ましい。
また、上記実施形態では、ポリシリコン層により能動層11bが構成されるTFT57および58を設ける例を示したが、本技術はこれに限らず、たとえば、アモルファスシリコン層により能動層が構成されるTFTを設けるようにしてもよい。
また、上記実施形態では、ポリシリコン層からなる容量電極部11aを形成する例を示したが、本技術はこれに限らず、アモルファスシリコン層または金属層などからなる容量電極部を形成してもよい。
また、上記実施形態では、同一のポリシリコン層をパターニングすることにより、容量電極部11aおよび能動層11bを形成する例を示したが、本技術はこれに限らず、容量電極部および能動層をそれぞれ異なる材質からなる別個の層により形成してもよい。
また、上記実施形態では、Mo層からなる容量線13aおよびゲート線13bを形成する例を示したが、本技術はこれに限らず、導電性を有するとともに、遮光機能を有する材質であれば、Mo層以外のその他の金属層などからなる容量線およびゲート線を形成してもよい。
また、上記実施形態では、同一のMo層をパターニングすることにより、容量線13aおよびゲート線13bを形成する例を示したが、本技術はこれに限らず、容量線およびゲート線をそれぞれ異なる材質からなる別個の層により形成してもよい。
また、上記実施形態では、Al層からなる配線15aおよび信号線15bを形成する例を示したが、本技術はこれに限らず、導電性を有すれば、Al層以外のその他の金属層などからなる配線および信号線を形成してもよい。
また、上記実施形態では、同一のAl層をパターニングすることにより、配線15aおよび信号線15bを形成する例を示したが、本技術はこれに限らず、配線および信号線をそれぞれ異なる材質からなる別個の層により形成してもよい。
また、上記実施形態では、画素50のスイッチング素子として2つのTFT57および58を形成する例を示したが、本技術はこれに限らず、画素50のスイッチング素子として、たとえば、1つのTFTを形成してもよい。
また、上記実施形態では、配向制御部の一例として配向制御用突出部35a、35bおよび35cを設ける例を示したが、本技術はこれに限らず、配向制御部として、たとえば、共通電極34の所定領域に開口部を形成することにより、配向制御用凹部を形成してもよい。また、液晶層厚調整層33および共通電極34の所定領域に凹部を形成することにより、配向制御用凹部を形成してもよい。
技術の一実施形態による液晶表示装置の構成を示した概略図である。 図1に示した一実施形態による液晶表示装置の対向基板および液晶層を省略して画素の構造を示した平面図である。 図1に示した一実施形態による液晶表示装置の基板の反射電極および画素電極を省略して画素の構造を示した平面図である。 図2および図6の500−500線に沿った断面図である。 図2の510−510線に沿った断面図である。 図1に示した一実施形態による液晶表示装置の対向基板の構造を示した平面図である。
符号の説明
11a 容量電極部
13a 容量線
13b ゲート線
13d ゲート電極部
15a 配線
15b 信号線
17 反射電極(反射膜)
18 画素電極
18f コンタクト部(接続部)
31b 遮光膜
33 液晶層厚調整層
33a、33b 傾斜部
35a、35b、35c 配向制御用突出部(配向制御部)
40 液晶層
41a、41b 液晶分子
50 画素
51 透過表示領域
52、53 反射表示領域
54、55 境界領域
56 蓄積容量
58 TFT(トランジスタ)
100 液晶表示装置(表示装置)

Claims (9)

  1. 信号線と、
    前記信号線と交差するように配置されたゲート線と、
    透過表示領域と、前記透過表示領域を挟むように配置された一対の反射表示領域とを含む画素と、
    前記透過表示領域と前記一対の反射表示領域の一方との境界領域に配置され、遮光機能を有する容量線とを備え
    前記ゲート線は、遮光機能を有するとともに、前記透過表示領域と前記一対の反射表示領域の他方との境界領域に配置されている、表示装置。
  2. 液晶分子を有する液晶層と、
    少なくとも前記反射表示領域に設けられ、前記反射表示領域の液晶層の厚みを前記透過表示領域の液晶層の厚みよりも所定の厚み分小さくするための液晶層厚調整層と、
    前記反射表示領域に設けられ、前記液晶層厚調整層の端部に形成される傾斜部以外の前記液晶層厚調整層の領域に対応するように配置された反射膜とをさらに備える、請求項1記載の表示装置。
  3. 前記画素は、
    前記ゲート線によりゲート電極部が構成されるとともに、一対のソース/ドレイン領域を有するトランジスタと、
    前記容量線とともに蓄積容量を構成し、かつ、前記一対の反射表示領域の一方側に配置された容量電極部と、
    前記トランジスタのソース/ドレイン領域の一方と、前記容量電極部とを接続する配線とをさらに含み、
    前記配線は、前記反射表示領域の一方から前記透過表示領域を跨いで前記反射表示領域の他方に延びるように形成されている、請求項1または2に記載の表示装置。
  4. 前記配線は、遮光機能を有するとともに、前記トランジスタのゲート電極部が配置される領域の近傍領域を覆うように形成されている、請求項3記載の表示装置。
  5. 前記画素は、前記透過表示領域および前記一対の反射表示領域に形成された画素電極をさらに含み、
    前記透過表示領域には、前記配線と前記画素電極とを電気的に接続するための接続部が設けられている、請求項3または4に記載の表示装置。
  6. 液晶分子を有する液晶層をさらに備え、
    前記透過表示領域には、前記液晶分子の配向を制御するための配向制御部が設けられており、
    前記接続部は、平面的に見て前記透過表示領域の配向制御部と対応する領域に設けられている、請求項5記載の表示装置。
  7. 平面的に見て前記接続部と対応する領域に設けられた遮光膜をさらに備える、請求項5または6に記載の表示装置。
  8. 少なくとも前記一対の反射表示領域は、平面的に見て実質的に正方形状を有する、請求項1〜7のいずれか1項に記載の表示装置。
  9. 液晶分子を有する液晶層をさらに備え、
    少なくとも前記一対の反射表示領域の中央部には、平面的に見て実質的に円形状を有するとともに、前記液晶分子の配向を制御するための配向制御部が設けられている、請求項8記載の表示装置。
JP2007015446A 2007-01-25 2007-01-25 表示装置 Expired - Fee Related JP4946458B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2007015446A JP4946458B2 (ja) 2007-01-25 2007-01-25 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007015446A JP4946458B2 (ja) 2007-01-25 2007-01-25 表示装置

Publications (2)

Publication Number Publication Date
JP2008181012A JP2008181012A (ja) 2008-08-07
JP4946458B2 true JP4946458B2 (ja) 2012-06-06

Family

ID=39724949

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2007015446A Expired - Fee Related JP4946458B2 (ja) 2007-01-25 2007-01-25 表示装置

Country Status (1)

Country Link
JP (1) JP4946458B2 (ja)

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4117169B2 (ja) * 2002-09-09 2008-07-16 Nec液晶テクノロジー株式会社 液晶表示装置及びその製造方法
WO2005027187A2 (en) * 2003-09-18 2005-03-24 Samsung Electronics Co., Ltd. Thin film transistor array panel and method of manufacturing the same
JP4449462B2 (ja) * 2004-01-14 2010-04-14 セイコーエプソン株式会社 液晶表示装置及びその製造方法、並びに電子機器
JP4347144B2 (ja) * 2004-02-02 2009-10-21 シャープ株式会社 液晶表示装置
JP3953059B2 (ja) * 2004-09-01 2007-08-01 セイコーエプソン株式会社 液晶表示装置および電子機器
JP4016977B2 (ja) * 2004-09-03 2007-12-05 セイコーエプソン株式会社 液晶表示装置、電子機器
JP2006154080A (ja) * 2004-11-26 2006-06-15 Sharp Corp 液晶表示装置
JP4703258B2 (ja) * 2005-05-16 2011-06-15 シャープ株式会社 薄膜トランジスタ基板及び液晶表示パネル

Also Published As

Publication number Publication date
JP2008181012A (ja) 2008-08-07

Similar Documents

Publication Publication Date Title
KR100831229B1 (ko) 고개구율 액정 표시 장치
JP5571759B2 (ja) 液晶表示素子及びその製造方法
US10288955B2 (en) Liquid crystal display device
US10281785B2 (en) Liquid crystal display device having large holding capacitance in the pixel
JP4238877B2 (ja) Ffsモードの液晶表示パネル
JP5197206B2 (ja) 液晶表示装置
US8698995B2 (en) Liquid crystal display panel having particular laminate spacer
EP2775345B1 (en) Display device and preparation method thereof
JP5888557B2 (ja) 液晶表示装置
US9766525B2 (en) Active-matrix substrate and display device
KR101807729B1 (ko) 액정 표시 장치
JP2010170057A (ja) 薄膜トランジスタアレイ基板及びその製造方法並びに液晶表示装置
JP2006259725A (ja) 横電界方式の液晶表示素子及びその製造方法
JP4609525B2 (ja) 液晶表示装置
TWI418878B (zh) 顯示基板,其製造方法及含顯示基板之顯示裝置
US20170153515A1 (en) Liquid crystal display device
US8665413B2 (en) Thin film transistor array panel, liquid crystal display, and manufacturing method thereof
JP2008262006A (ja) アクティブマトリクス基板及び液晶パネル
US9400409B2 (en) Liquid crystal display
US9946116B2 (en) Liquid crystal display device having reduced color shift
JP2004258652A (ja) 液晶表示装置
KR101423909B1 (ko) 표시 기판 및 이를 구비하는 액정 표시 장치
JP2004361946A (ja) 液晶表示装置
KR100978949B1 (ko) 반투과형 액정표시장치
WO2018168767A1 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20091217

A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20100526

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20100526

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100630

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20111129

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20111130

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20120123

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20120207

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20120220

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150316

Year of fee payment: 3

R151 Written notification of patent or utility model registration

Ref document number: 4946458

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150316

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150316

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150316

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees