JP4921784B2 - 動きベクタ演算装置及びその方法 - Google Patents
動きベクタ演算装置及びその方法 Download PDFInfo
- Publication number
- JP4921784B2 JP4921784B2 JP2005352532A JP2005352532A JP4921784B2 JP 4921784 B2 JP4921784 B2 JP 4921784B2 JP 2005352532 A JP2005352532 A JP 2005352532A JP 2005352532 A JP2005352532 A JP 2005352532A JP 4921784 B2 JP4921784 B2 JP 4921784B2
- Authority
- JP
- Japan
- Prior art keywords
- motion vector
- macroblock
- block
- memory
- super
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/43—Hardware specially adapted for motion estimation or compensation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/43—Hardware specially adapted for motion estimation or compensation
- H04N19/433—Hardware specially adapted for motion estimation or compensation characterised by techniques for memory access
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/503—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
- H04N19/51—Motion estimation or motion compensation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/503—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving temporal prediction
- H04N19/51—Motion estimation or motion compensation
- H04N19/513—Processing of motion vectors
- H04N19/517—Processing of motion vectors by encoding
- H04N19/52—Processing of motion vectors by encoding by predictive encoding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
- H04N5/144—Movement detection
- H04N5/145—Movement estimation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Description
110:上側メモリ
120:左側メモリ
130:動きベクタ予測器
140:レジスター
150:加算器
Claims (14)
- マクロブロック内の下側ブロックグループの動きベクタを貯蔵するための第1のバンク及び第2のバンクから構成される上側メモリと;
マクロブロック内の右側ブロックグループの動きベクタを貯蔵するための左側メモリ;そして
動作モードそして現在ブロックのスーパーマクロブロック内の位置によって前記上側メモリの第1及び第2のバンク及び前記左側メモリに貯蔵された動きベクタを参照して前記現在ブロックの動きベクタを予測する予測器と;
を含むことを特徴とする動きベクタ演算装置。 - 前記現在ブロックの前記予測された動きベクタと動きベクタ差を足して動きベクタを出力する加算器をさらに含むことを特徴とする請求項1に記載の動きベクタ演算装置。
- 前記予測器は、
前記現在スーパーマクロブロック内のブロックについての前記加算器から出力される動きベクタを貯蔵するためのレジスターを含むことを特徴とする請求項2に記載の動きベクタ演算装置。 - 前記動きベクタ演算装置が、MBAFFモードで動作する時、前記スーパーマクロブロックは、縦方向で隣接したマクロブロックである第1及び第2のマクロブロックを含むことを特徴とする請求項3に記載の動きベクタ演算装置。
- 前記予測器は、
前記現在ブロックが前記第1のマクロブロックに属するとき、前記加算器から出力される動きベクタが前記上側メモリの前記第1のバンクに貯蔵されるように制御し、前記現在ブロックが前記第2のマクロブロックに属するとき、前記加算器から出力される動きベクタが前記上側メモリの前記第2のバンクに貯蔵されるように制御することを特徴とする請求項4に記載の動きベクタ演算装置。 - 前記上側メモリの前記第1及び第2のバンクそれぞれのサイズは、
((w×a+1)×s)であり、
wは、一つのフレームの横方向のマクロブロックの数と、
aは、一つのマクロブロック内の横方向のブロックの数、そして
sは、動きベクタサイズであることを特徴とする請求項5に記載の動きベクタ演算装置。 - 前記上側メモリの前記第1のバンクは、
前記スーパーマクロブロックの左上側スーパーマクロブロックの第1のマクロブロックの下側ブロックグループの最後ブロックから左側スーパーマクロブロックの第1のマクロブロックの下側ブロックグループまでの動きベクタを貯蔵し、前記上側メモリの前記第2のバンクは、前記スーパーマクロブロックの左上側スーパーマクロブロックの第2のマクロブロックの下側ブロックグループの最後ブロックから左側スーパーマクロブロックの第2のマクロブロックの下側ブロックグループまでの動きベクタを貯蔵することを特徴とする請求項6に記載の動きベクタ演算装置。 - 前記左上側スーパーマクロブロックは、前記スーパーマクロブロックと左側対角線方向に隣接したスーパーマクロブロックであり、前記左側スーパーマクロブロックは、前記スーパーマクロブロックと左側方向に隣接したスーパーマクロブロックであることを特徴とする請求項7に記載の動きベクタ演算装置。
- 前記予測器は、
開始アドレス、バンクアドレス及びオフセットアドレスを含むアドレスを発生して前記上側メモリをアクセスするが、前記開始アドレスは、スーパーマクロブロック毎に増加され、
前記開始アドレスは、前記マクロブロックの前記下側ブロックグループに含まれたブロックの数ほどずつ増加され、前記開始アドレスが前記バンクサイズより大きいとき前記開始アドレスは、(開始アドレス−バンクサイズ)に再設定され、前記バンクアドレスは、前記上側メモリの前記第1及び第2のバンクを選択するためのアドレスで、前記オフセットアドレスは、前記マクロブロック内のブロックのサイズによって設定されることを特徴とする請求項8に記載の動きベクタ演算装置。 - 前記予測器は、
前記加算器から出力される動きベクタが前記上側メモリの前記アドレスが指定する位置に貯蔵されるように制御することを特徴とする請求項9に記載の動きベクタ演算装置。 - 前記左側メモリは、
前記スーパーマクロブロックの前記左側スーパーマクロブロックの右側ブロックグループの動きベクタを貯蔵することを特徴とする請求項10に記載の動きベクタ演算装置。 - 前記動きベクタ演算装置がノーマルモードで動作するとき前記スーパーマクロブロックは、第1のマクロブロックを含むことを特徴とする請求項3に記載の動きベクタ演算装置。
- 前記予測器は、
前記上側メモリの前記第1のバンク及び前記左側メモリに貯蔵された動きベクタそして前記スーパーマクロブロックの既に求められた動きベクタを参照して前記スーパーマクロブロック内の現在ブロックの動きベクタを予測することを特徴とする請求項12に記載の動きベクタ演算装置。 - 前記予測器は、
前記加算器から出力される動きベクタが前記上側メモリの前記第1のバンクに貯蔵されるように制御することを特徴とする請求項13に記載の動きベクタ演算装置。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR20040103717A KR101104828B1 (ko) | 2004-12-09 | 2004-12-09 | 움직임 벡터 연산 장치 및 그 방법 |
KR10-2004-0103717 | 2004-12-09 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2006166459A JP2006166459A (ja) | 2006-06-22 |
JP2006166459A5 JP2006166459A5 (ja) | 2009-01-29 |
JP4921784B2 true JP4921784B2 (ja) | 2012-04-25 |
Family
ID=36611464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005352532A Expired - Fee Related JP4921784B2 (ja) | 2004-12-09 | 2005-12-06 | 動きベクタ演算装置及びその方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7853091B2 (ja) |
JP (1) | JP4921784B2 (ja) |
KR (1) | KR101104828B1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101104828B1 (ko) * | 2004-12-09 | 2012-01-16 | 삼성전자주식회사 | 움직임 벡터 연산 장치 및 그 방법 |
JP4534935B2 (ja) * | 2005-10-04 | 2010-09-01 | 株式会社日立製作所 | トランスコーダ、記録装置及びトランスコード方法 |
JP4712643B2 (ja) * | 2006-08-17 | 2011-06-29 | 富士通セミコンダクター株式会社 | フレーム間予測処理装置、フレーム間予測方法、画像符号化装置及び画像復号装置 |
JP4592656B2 (ja) * | 2006-08-17 | 2010-12-01 | 富士通セミコンダクター株式会社 | 動き予測処理装置、画像符号化装置および画像復号化装置 |
JP4763549B2 (ja) * | 2006-08-18 | 2011-08-31 | 富士通セミコンダクター株式会社 | フレーム間予測処理装置、画像符号化装置、及び画像復号化装置 |
KR101325795B1 (ko) * | 2006-08-22 | 2013-11-05 | 엘지전자 주식회사 | H.264/avc에서 매크로블록 데이터의 디코딩 방법 및디코딩 장치 |
US20100232511A1 (en) * | 2009-03-12 | 2010-09-16 | Himax Media Soltuions, Inc. | Motion compensator, motion compensating method, and motion-compensated video decoder implementing the same |
KR20110068793A (ko) * | 2009-12-16 | 2011-06-22 | 한국전자통신연구원 | 영상 부호화 및 복호화를 위한 장치 및 방법 |
JP2011259205A (ja) | 2010-06-09 | 2011-12-22 | Sony Corp | 画像復号化装置と画像符号化装置およびその方法とプログラム |
US9313494B2 (en) | 2011-06-20 | 2016-04-12 | Qualcomm Incorporated | Parallelization friendly merge candidates for video coding |
US9699456B2 (en) | 2011-07-20 | 2017-07-04 | Qualcomm Incorporated | Buffering prediction data in video coding |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5448310A (en) * | 1993-04-27 | 1995-09-05 | Array Microsystems, Inc. | Motion estimation coprocessor |
KR950014343B1 (ko) * | 1993-05-20 | 1995-11-24 | 한국방송공사 | 고화질 티브(hdtv)의 화상데이타 움직임 추정방법 및 그 장치 |
JPH07250328A (ja) * | 1994-01-21 | 1995-09-26 | Mitsubishi Electric Corp | 動きベクトル検出装置 |
US6301299B1 (en) * | 1994-10-28 | 2001-10-09 | Matsushita Electric Industrial Co., Ltd. | Memory controller for an ATSC video decoder |
US5742814A (en) * | 1995-11-01 | 1998-04-21 | Imec Vzw | Background memory allocation for multi-dimensional signal processing |
KR19990005602A (ko) * | 1997-06-30 | 1999-01-25 | 배순훈 | 프레임 메모리에 있어서 듀얼 프라임 필드 예측방법 |
JP4014263B2 (ja) | 1997-10-01 | 2007-11-28 | 松下電器産業株式会社 | 映像信号変換装置及び映像信号変換方法 |
US6519287B1 (en) | 1998-07-13 | 2003-02-11 | Motorola, Inc. | Method and apparatus for encoding and decoding video signals by using storage and retrieval of motion vectors |
US6552749B1 (en) * | 1999-01-29 | 2003-04-22 | Intel Corporation | Method and apparatus for video motion compensation, reduction and color formatting |
KR100680452B1 (ko) * | 2000-02-22 | 2007-02-08 | 주식회사 팬택앤큐리텔 | 움직임 벡터 메모리의 갱신방법 및 장치 |
US7035470B2 (en) * | 2001-02-05 | 2006-04-25 | Ati Technologies, Inc. | System for handling errors related to IDCT data and method thereof |
JP4114859B2 (ja) * | 2002-01-09 | 2008-07-09 | 松下電器産業株式会社 | 動きベクトル符号化方法および動きベクトル復号化方法 |
JP2003319391A (ja) * | 2002-04-26 | 2003-11-07 | Sony Corp | 符号化装置および方法、復号装置および方法、記録媒体、並びにプログラム |
KR100774296B1 (ko) * | 2002-07-16 | 2007-11-08 | 삼성전자주식회사 | 움직임 벡터 부호화 방법, 복호화 방법 및 그 장치 |
NO318167B1 (no) * | 2002-11-27 | 2005-02-14 | Tandberg Telecom As | Vektorprediksjon |
JP2004187107A (ja) | 2002-12-04 | 2004-07-02 | Fujitsu Ltd | 動画像符号化方法及び動画像復号化方法 |
JP3715283B2 (ja) * | 2003-02-04 | 2005-11-09 | 株式会社半導体理工学研究センター | 動画像の画像圧縮符号化方法及び装置 |
US7567617B2 (en) * | 2003-09-07 | 2009-07-28 | Microsoft Corporation | Predicting motion vectors for fields of forward-predicted interlaced video frames |
JP4577048B2 (ja) * | 2004-03-11 | 2010-11-10 | パナソニック株式会社 | 画像符号化方法、画像符号化装置および画像符号化プログラム |
KR101104828B1 (ko) * | 2004-12-09 | 2012-01-16 | 삼성전자주식회사 | 움직임 벡터 연산 장치 및 그 방법 |
JP4712642B2 (ja) * | 2006-08-17 | 2011-06-29 | 富士通セミコンダクター株式会社 | デブロッキングフィルタ、画像符号化装置および画像復号化装置 |
-
2004
- 2004-12-09 KR KR20040103717A patent/KR101104828B1/ko not_active IP Right Cessation
-
2005
- 2005-09-07 US US11/220,752 patent/US7853091B2/en not_active Expired - Fee Related
- 2005-12-06 JP JP2005352532A patent/JP4921784B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20060140275A1 (en) | 2006-06-29 |
US7853091B2 (en) | 2010-12-14 |
KR20060065013A (ko) | 2006-06-14 |
KR101104828B1 (ko) | 2012-01-16 |
JP2006166459A (ja) | 2006-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4921784B2 (ja) | 動きベクタ演算装置及びその方法 | |
KR100931750B1 (ko) | 움직임 벡터 계산방법 | |
KR101068707B1 (ko) | 움직임 벡터 계산방법 | |
CN101283600B (zh) | 参考图像选择方法以及装置 | |
US8073057B2 (en) | Motion vector estimating device, and motion vector estimating method | |
JP5248636B2 (ja) | 動き補償装置、画面間予測復号化装置、動き補償方法、および集積回路 | |
US7881376B2 (en) | Motion compensation apparatus | |
JP2018139452A (ja) | デジタルビデオコンテンツのマクロブロックレベルにおける適応フレーム/フィールド符号化 | |
US20050238102A1 (en) | Hierarchical motion estimation apparatus and method | |
JP2014150568A (ja) | 画像の符号化および復号化 | |
JP2007053561A (ja) | 画像符号化装置および画像符号化方法 | |
JP2011097572A (ja) | 動画像符号化装置 | |
JP4774315B2 (ja) | 画像復号化装置及び画像復号化方法 | |
JP4709155B2 (ja) | 動き検出装置 | |
JP2010119084A (ja) | 高速動き探索装置及びその方法 | |
US8644380B2 (en) | Integer pixel motion estimation system, motion estimation system for quarter-pixel luminance, motion estimation system for quarter-pixel chrominance, motion estimation system for combined luminance, motion estimation system for combined luminance and chrominance, and motion estimation system for quarter-pixel luminance and chrominance | |
JP4957780B2 (ja) | 動き補償予測符号化装置、動き補償予測符号化方法及びプログラム | |
JP5759269B2 (ja) | 映像符号化装置 | |
KR100834443B1 (ko) | 비디오 코덱을 위한 메모리 구조 및 메모리 액세스 방법 | |
JP2008052522A (ja) | 画像データアクセス装置及び画像データアクセス方法 | |
JP2009081781A (ja) | 動き補償装置及び動き補償方法 | |
KR101368732B1 (ko) | 고성능 h.264/avc 인코더용 움직임 예측장치 및 움직임 예측방법 | |
WO2006103984A1 (ja) | 動き検出装置 | |
JP2011097488A (ja) | 映像圧縮符号化装置 | |
JP3387883B2 (ja) | 画像処理装置、および画像処理方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081205 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081205 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110913 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111208 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120104 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120203 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150210 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |