JP4909384B2 - プロトコルスタックのタイミングの管理 - Google Patents
プロトコルスタックのタイミングの管理 Download PDFInfo
- Publication number
- JP4909384B2 JP4909384B2 JP2009165061A JP2009165061A JP4909384B2 JP 4909384 B2 JP4909384 B2 JP 4909384B2 JP 2009165061 A JP2009165061 A JP 2009165061A JP 2009165061 A JP2009165061 A JP 2009165061A JP 4909384 B2 JP4909384 B2 JP 4909384B2
- Authority
- JP
- Japan
- Prior art keywords
- protocol stack
- timing
- stack
- tunneling
- protocol
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005641 tunneling Effects 0.000 claims description 65
- 238000004891 communication Methods 0.000 claims description 37
- 238000000034 method Methods 0.000 claims description 21
- 230000008859 change Effects 0.000 claims description 13
- 238000012545 processing Methods 0.000 claims description 5
- 238000013507 mapping Methods 0.000 claims description 4
- 230000002093 peripheral effect Effects 0.000 claims description 2
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 230000001960 triggered effect Effects 0.000 claims 1
- 230000007246 mechanism Effects 0.000 description 10
- 230000005540 biological transmission Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 238000013461 design Methods 0.000 description 4
- 229910003460 diamond Inorganic materials 0.000 description 4
- 239000010432 diamond Substances 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 4
- 230000001934 delay Effects 0.000 description 3
- 230000003068 static effect Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 238000011217 control strategy Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000001902 propagating effect Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000033772 system development Effects 0.000 description 1
- 238000011144 upstream manufacturing Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/08—Protocols for interworking; Protocol conversion
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/46—Interconnection of networks
- H04L12/4633—Interconnection of networks using encapsulation techniques, e.g. tunneling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/28—Timers or timing mechanisms used in protocols
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/30—Definitions, standards or architectural aspects of layered protocol stacks
- H04L69/32—Architecture of open systems interconnection [OSI] 7-layer type protocol stacks, e.g. the interfaces between the data link level and the physical level
- H04L69/322—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions
- H04L69/323—Intralayer communication protocols among peer entities or protocol data unit [PDU] definitions in the physical layer [OSI layer 1]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Information Transfer Systems (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
Claims (19)
- 第1のプロトコルにしたがってデータを処理する第1のプロトコルスタックであって、前記第1のプロトコルスタックをトンネリングインターコネクトにインターフェースするインターフェースロジックを有する前記第1のプロトコルスタックと、
前記第1のプロトコルスタックをリンクに結合する前記トンネリングインターコネクトと
を備え、
前記インターフェースロジックは、前記トンネリングインターコネクトによるトンネリングによって発生するタイミング遅延に少なくとも部分的に基づいて前記第1のプロトコルスタックの少なくとも1つのタイマを制御する
装置。 - 前記インターフェースロジックは、前記タイミング遅延に対応付けられているタイミング遅延情報を、前記第1のプロトコルスタックの少なくとも1つのスタックロジックの、タイミングについての制約を示すタイミング要件に対応付ける
請求項1に記載の装置。 - 前記インターフェースロジックは、前記タイミング遅延情報、及び前記タイミング遅延情報に対応付けられている前記タイミング要件に少なくとも部分的に基づいて、前記第1のプロトコルスタックの前記少なくとも1つのタイマを制御することによって、前記第1のプロトコルスタックのタイミングを変更するか否かを判断する
請求項2に記載の装置。 - 前記インターフェースロジックは、前記タイミング遅延情報を前記タイミング要件に動的に対応付けして、前記第1のプロトコルスタックは、前記トンネリングインターコネクトの共通物理層または別の物理層に動的に結合される
請求項2に記載の装置。 - 前記インターフェースロジックは、前記第1のプロトコルスタックの第1のスタックロジックが、前記第1のプロトコルの、タイミングについての制約を示すリンクタイミング要件を満たすべく、前記第1のスタックロジックに第1のクロック信号を供給する第1のクロックを、予め定められた時間にわたってディセーブルする
請求項1に記載の装置。 - 前記トンネリングインターコネクトは、前記トンネリングインターコネクトのプロトコルによって、前記第1のプロトコルのパケットを前記リンクにトンネリングする
請求項5に記載の装置。 - 前記リンクは、前記第1のプロトコルスタックと第2のプロトコルスタックとの間で共有する統合型インターコネクトであり、前記第1のプロトコルスタックは、PCIe(Peripheral Component Interconnect Express(登録商標))スタックである
請求項1から6のいずれか1項に記載の装置。 - 前記トンネリングインターコネクトは、前記第1のプロトコルスタックに第1のスロットおよび第2のスロットを割り当てて、前記第2のプロトコルスタックに第3のスロットを割り当てる
請求項7に記載の装置。 - 前記リンクに結合されており、前記トンネリングインターコネクトによりトンネリングされたパケットを受信する受信機
をさらに備え、
前記受信機は、前記リンクに結合されているインターフェースロジックによって、割り当てられた前記第1のスロットおよび前記第2のスロットを利用する
請求項8に記載の装置。 - トンネリングインターコネクトに結合されている第1のプロトコルスタックのインターフェースロジックにおいて通信を受信する段階と、
前記通信の通信種類に基づいてテーブルにアクセスして、前記通信種類に対応付けられている、前記トンネリングインターコネクトによるトンネリングによって発生するタイミング遅延を示すタイミング遅延情報を取得する段階と、
前記タイミング遅延情報が示す遅延に対応するべく、前記通信の通信種類について前記第1のプロトコルスタックの少なくとも1つのスタックロジックのタイミングを制御するべきか否かを決定する段階と、
前記決定する段階において変更するべきと決定した場合に、前記第1のプロトコルスタックの前記少なくとも1つのスタックロジックのタイミングを調整して、前記遅延に対応する段階と、
調整された前記タイミングを用いて前記第1のプロトコルスタックにおいて前記通信を処理する段階と
を備える方法。 - 前記テーブルは、不揮発性メモリに格納されており、前記トンネリングインターコネクトと前記第1のプロトコルスタックとの間のマッピングを含む第1の部分と、前記トンネリングインターコネクトと前記トンネリングインターコネクトに結合されている第2のプロトコルスタックとの間のマッピングを含む第2の部分とを有する
請求項10に記載の方法。 - 前記第1のプロトコルスタックと前記第2のプロトコルスタックとの間で前記トンネリングインターコネクトを共有する段階と、
前記第1のプロトコルスタックがあるスロットにおいて通信対象の情報を持たない場合に、前記第2のプロトコルスタックに前記第1のプロトコルスタックの前記スロットを与える段階と
をさらに備える、請求項11に記載の方法。 - 前記少なくとも1つのスタックロジックの前記タイミングは、前記少なくとも1つのスタックロジックに結合されているクロックをオフにすることによって調整される
請求項10から12のいずれか1項に記載の方法。 - 前記遅延に少なくとも部分的に基づいて、第2のスタックロジックのクロックを遅延させる段階
をさらに備える、請求項13に記載の方法。 - 前記クロックを遅延して、予め定められた時間が経過するまで、前記トンネリングインターコネクトによって時間要件が満たされない場合にトリガされる、受信機からの肯定応答を受領していない旨を指し示すエラー信号が発行されないようにする段階
をさらに備える、請求項14に記載の方法。 - リンクに結合されている物理層、および、前記物理層に結合されているプロトコルスタックを有する送信機と、
前記リンクを介して前記送信機に結合されており、第1のプロトコルにしたがってデータを処理する第1のプロトコルスタックを有する受信機と、
前記受信機に結合されているダイナミックランダムアクセスメモリ(DRAM)と
を備え、
前記第1のプロトコルスタックは、トンネリング物理層を介して、前記リンクに前記第1のプロトコルスタックをインターフェースする第1のインターフェースロジックを含み、前記第1のインターフェースロジックは、前記トンネリング物理層によるトンネリングによって発生するタイミング遅延に少なくとも部分的に基づいて、前記第1のプロトコルスタックの少なくとも1つの第1のスタックロジックのタイミングを変更する
システム。 - 前記受信機はさらに、第2のプロトコルにしたがってデータを処理する第2のプロトコルスタックを有し、前記第2のプロトコルスタックは、前記タイミング遅延に少なくとも部分的に基づいて前記第2のプロトコルスタックの少なくとも1つの第2のスタックロジックのタイミングを変更する第2のインターフェースロジックを含む
請求項16に記載のシステム。 - 前記トンネリング物理層は、前記第1のプロトコルスタックまたは前記第2のプロトコルスタックを選択して前記送信機からのパケットを受信させるコントローラを含む
請求項17に記載のシステム。 - 前記第1のインターフェースロジックは、前記トンネリング物理層を介して前記送信機から受信したパケットの通信種類に基づいてテーブルにアクセスして、前記通信種類に対応付けられている、タイミング遅延情報を取得し、前記タイミング遅延情報が示す遅延に対応するべく、前記通信種類について前記第1のプロトコルスタックの前記少なくとも第1のスタックロジックのタイミングを変更するべきか否かを決定する
請求項16から18のいずれか1項に記載のシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US12/218,410 US8218580B2 (en) | 2008-07-15 | 2008-07-15 | Managing timing of a protocol stack |
US12/218,410 | 2008-07-15 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012004950A Division JP5422005B2 (ja) | 2008-07-15 | 2012-01-13 | プロトコルスタックのタイミングの管理 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010088106A JP2010088106A (ja) | 2010-04-15 |
JP4909384B2 true JP4909384B2 (ja) | 2012-04-04 |
Family
ID=41057862
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009165061A Expired - Fee Related JP4909384B2 (ja) | 2008-07-15 | 2009-07-13 | プロトコルスタックのタイミングの管理 |
JP2012004950A Expired - Fee Related JP5422005B2 (ja) | 2008-07-15 | 2012-01-13 | プロトコルスタックのタイミングの管理 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012004950A Expired - Fee Related JP5422005B2 (ja) | 2008-07-15 | 2012-01-13 | プロトコルスタックのタイミングの管理 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8218580B2 (ja) |
JP (2) | JP4909384B2 (ja) |
CN (1) | CN101630301B (ja) |
DE (1) | DE102009032581B4 (ja) |
GB (1) | GB2461802B (ja) |
TW (1) | TWI424317B (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9946683B2 (en) | 2014-12-24 | 2018-04-17 | Intel Corporation | Reducing precision timing measurement uncertainty |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3536376A1 (en) | 2008-07-30 | 2019-09-11 | Ecole Polytechnique Fédérale de Lausanne | Apparatus for optimized stimulation of a neurological target |
CA2743575C (en) | 2008-11-12 | 2017-01-31 | Ecole Polytechnique Federale De Lausanne | Microfabricated neurostimulation device |
DE102009031181B4 (de) * | 2009-06-29 | 2019-05-16 | Atmel Corp. | Schaltung eines Knotens, Verfahren zur Laufzeitmessung in einem Funknetz und Funknetz |
CA2782710C (en) | 2009-12-01 | 2019-01-22 | Ecole Polytechnique Federale De Lausanne | Microfabricated neurostimulation device and methods of making and using the same |
SG184395A1 (en) | 2010-04-01 | 2012-11-29 | Ecole Polytech | Device for interacting with neurological tissue and methods of making and using the same |
US8706944B2 (en) * | 2010-12-22 | 2014-04-22 | Intel Corporation | Dual bus standard switching bus controller |
US8856420B2 (en) * | 2011-12-27 | 2014-10-07 | Intel Corporation | Multi-protocol I/O interconnect flow control |
US8782321B2 (en) | 2012-02-08 | 2014-07-15 | Intel Corporation | PCI express tunneling over a multi-protocol I/O interconnect |
US8880923B2 (en) | 2012-03-29 | 2014-11-04 | Intel Corporation | Link power management in an I/O interconnect |
US8437343B1 (en) | 2012-05-22 | 2013-05-07 | Intel Corporation | Optimized link training and management mechanism |
US8549205B1 (en) | 2012-05-22 | 2013-10-01 | Intel Corporation | Providing a consolidated sideband communication channel between devices |
US8446903B1 (en) | 2012-05-22 | 2013-05-21 | Intel Corporation | Providing a load/store communication protocol with a low power physical unit |
CN107092335B (zh) * | 2012-05-22 | 2020-07-21 | 英特尔公司 | 优化的链路训练及管理机制 |
US9128811B2 (en) | 2012-06-26 | 2015-09-08 | Intel Corporation | Assigning addresses to devices on an interconnect |
US8924611B2 (en) | 2012-06-26 | 2014-12-30 | Intel Corporation | Providing a serial protocol for a bidirectional serial interconnect |
US8972640B2 (en) | 2012-06-27 | 2015-03-03 | Intel Corporation | Controlling a physical link of a first protocol using an extended capability structure of a second protocol |
MY169964A (en) | 2012-06-29 | 2019-06-19 | Intel Corp | An architected protocol for changing link operating mode |
US9292039B2 (en) * | 2012-09-18 | 2016-03-22 | Amazon Technologies, Inc. | Adaptive service timeouts |
US9261934B2 (en) | 2013-03-15 | 2016-02-16 | Intel Corporation | Dynamic response improvement of hybrid power boost technology |
US9612643B2 (en) | 2014-03-29 | 2017-04-04 | Intel Corporation | Controlling the CPU slew rates based on the battery state of charge |
US11311718B2 (en) | 2014-05-16 | 2022-04-26 | Aleva Neurotherapeutics Sa | Device for interacting with neurological tissue and methods of making and using the same |
EP3142745B1 (en) | 2014-05-16 | 2018-12-26 | Aleva Neurotherapeutics SA | Device for interacting with neurological tissue |
US9925376B2 (en) | 2014-08-27 | 2018-03-27 | Aleva Neurotherapeutics | Treatment of autoimmune diseases with deep brain stimulation |
US9403011B2 (en) | 2014-08-27 | 2016-08-02 | Aleva Neurotherapeutics | Leadless neurostimulator |
US9474894B2 (en) | 2014-08-27 | 2016-10-25 | Aleva Neurotherapeutics | Deep brain stimulation lead |
CN105450719B (zh) * | 2014-09-30 | 2019-05-24 | 中国移动通信集团公司 | 一种系统间文件传输方法及装置 |
CA2966704A1 (en) * | 2014-11-19 | 2016-05-26 | Lantiq Beteiligungs-GmbH & Co.KG | Physical medium dependent layer bonding |
US9710406B2 (en) | 2014-12-15 | 2017-07-18 | Intel Corporation | Data transmission using PCIe protocol via USB port |
JP6166246B2 (ja) * | 2014-12-16 | 2017-07-19 | 日本電信電話株式会社 | データ処理方法、データ処理システム及びデータ処理プログラム |
US9779053B2 (en) * | 2014-12-23 | 2017-10-03 | Intel Corporation | Physical interface for a serial interconnect |
US10331592B2 (en) * | 2016-05-28 | 2019-06-25 | Silicon Laboratories Inc. | Communication apparatus with direct control and associated methods |
US10091904B2 (en) * | 2016-07-22 | 2018-10-02 | Intel Corporation | Storage sled for data center |
US10702692B2 (en) | 2018-03-02 | 2020-07-07 | Aleva Neurotherapeutics | Neurostimulation device |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2268373A (en) | 1992-06-20 | 1994-01-05 | Ibm | Error recovery in an information communication system |
US5440545A (en) | 1993-08-02 | 1995-08-08 | Motorola, Inc. | Packet delivery system |
US5758070A (en) * | 1995-10-06 | 1998-05-26 | Canon Kabushiki Kaisha | System for dynamically determining a network media type of a LAN using frame type identifying value from a configuration table |
US6064660A (en) * | 1996-12-12 | 2000-05-16 | Optimay Corporation | GSM transceiver with portable protocol stack |
IT1293882B1 (it) | 1997-04-14 | 1999-03-11 | Sip | Dispositivo e procedimento per la trasmissione di segnali digitali, particolarmente su sistemi di tipo dect. |
US6009488A (en) | 1997-11-07 | 1999-12-28 | Microlinc, Llc | Computer having packet-based interconnect channel |
US6519254B1 (en) * | 1999-02-26 | 2003-02-11 | Lucent Technologies Inc. | RSVP-based tunnel protocol providing integrated services |
TW514788B (en) | 1999-04-23 | 2002-12-21 | Via Tech Inc | Method of delayed transaction in bus system and device using the method |
KR20010090794A (ko) | 1999-08-19 | 2001-10-19 | 롤페스 요하네스 게라투스 알베르투스 | 통신 시스템내에서 데이터 프레임의 재전송 효율을개선하는 방법 및 통신 장치 |
JP3297668B2 (ja) | 2000-04-26 | 2002-07-02 | 松下電器産業株式会社 | 符号/復号化装置及び符号/復号化方法 |
EP1170919A1 (en) * | 2000-07-04 | 2002-01-09 | TELEFONAKTIEBOLAGET LM ERICSSON (publ) | Method and device for improving the transmission efficiency in a communication system with a layered protocol stack |
JP2002135264A (ja) * | 2000-10-23 | 2002-05-10 | Mitsubishi Electric Corp | 通信システム |
US20020073257A1 (en) | 2000-12-07 | 2002-06-13 | Ibm Corporation | Transferring foreign protocols across a system area network |
DE60222782D1 (de) | 2001-08-24 | 2007-11-15 | Intel Corp | Eine allgemeine eingabe-/ausgabearchitektur und entsprechende verfahren zur unterstützung von bestehenden unterbrechungen |
DE10163342A1 (de) * | 2001-12-21 | 2003-07-10 | Elektro Beckhoff Gmbh Unterneh | Datenübertragungsverfahren, serielles Bussystem und Anschalteinheit für einen passiven Busteilnehmer |
JP3899968B2 (ja) * | 2002-03-18 | 2007-03-28 | 松下電器産業株式会社 | 通信端末および通信システム |
US7096308B2 (en) * | 2003-08-29 | 2006-08-22 | Texas Instruments Incorporated | LPC transaction bridging across a PCI—express docking connection |
US7680943B2 (en) * | 2003-10-20 | 2010-03-16 | Transwitch Corporation | Methods and apparatus for implementing multiple types of network tunneling in a uniform manner |
US7903622B2 (en) | 2004-05-28 | 2011-03-08 | Nokia Corporation | Network system |
US7174180B2 (en) * | 2004-07-21 | 2007-02-06 | Lucent Technologies Inc. | Methods and apparatus for transmission scheduling in wireless networks |
GB0420164D0 (en) * | 2004-09-10 | 2004-10-13 | Nokia Corp | A scheduler |
US20060101178A1 (en) | 2004-11-08 | 2006-05-11 | Zhong Tina C | Arbitration in a multi-protocol environment |
US20060236017A1 (en) * | 2005-04-18 | 2006-10-19 | Mo Rooholamini | Synchronizing primary and secondary fabric managers in a switch fabric |
WO2006120590A1 (en) | 2005-05-09 | 2006-11-16 | Koninklijke Philips Electronics N.V. | A tunnel device to be used in networks for etablishing a connection therebetween |
JP2007282187A (ja) * | 2006-03-16 | 2007-10-25 | Ricoh Co Ltd | 情報処理装置、情報処理システムおよびデータ通信方法 |
CN101501651A (zh) * | 2006-08-08 | 2009-08-05 | 皇家飞利浦电子股份有限公司 | 电子设备和控制通信的方法 |
US8023976B2 (en) * | 2007-05-03 | 2011-09-20 | Samsung Electronics Co., Ltd. | Method and system for accurate clock synchronization for communication networks |
US8078787B2 (en) | 2007-06-22 | 2011-12-13 | Apple Inc. | Communication between a host device and an accessory via an intermediate device |
US8199688B2 (en) * | 2008-03-22 | 2012-06-12 | Qualcomm Incorporated | Signaling and management of broadcast-multicast waveform embedded in a unicast waveform |
-
2008
- 2008-07-15 US US12/218,410 patent/US8218580B2/en not_active Expired - Fee Related
-
2009
- 2009-07-10 DE DE102009032581A patent/DE102009032581B4/de not_active Expired - Fee Related
- 2009-07-13 JP JP2009165061A patent/JP4909384B2/ja not_active Expired - Fee Related
- 2009-07-13 GB GB0912137.7A patent/GB2461802B/en active Active
- 2009-07-14 TW TW098123726A patent/TWI424317B/zh not_active IP Right Cessation
- 2009-07-15 CN CN200910164607.2A patent/CN101630301B/zh not_active Expired - Fee Related
-
2012
- 2012-01-13 JP JP2012004950A patent/JP5422005B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9946683B2 (en) | 2014-12-24 | 2018-04-17 | Intel Corporation | Reducing precision timing measurement uncertainty |
Also Published As
Publication number | Publication date |
---|---|
CN101630301B (zh) | 2013-03-13 |
GB2461802B (en) | 2012-04-11 |
GB2461802A (en) | 2010-01-20 |
JP5422005B2 (ja) | 2014-02-19 |
CN101630301A (zh) | 2010-01-20 |
TWI424317B (zh) | 2014-01-21 |
DE102009032581A1 (de) | 2010-02-04 |
JP2010088106A (ja) | 2010-04-15 |
JP2012105344A (ja) | 2012-05-31 |
DE102009032581B4 (de) | 2012-05-31 |
GB0912137D0 (en) | 2009-08-26 |
US20100014541A1 (en) | 2010-01-21 |
US8218580B2 (en) | 2012-07-10 |
TW201009585A (en) | 2010-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4909384B2 (ja) | プロトコルスタックのタイミングの管理 | |
US8478982B2 (en) | Media access control security management in physical layer | |
US7290066B2 (en) | Methods and structure for improved transfer rate performance in a SAS wide port environment | |
US11048569B1 (en) | Adaptive timeout mechanism | |
US8495265B2 (en) | Avoiding non-posted request deadlocks in devices by holding the sending of requests | |
TWI351615B (en) | Apparatus,method,and system for controller link fo | |
CN101901205B (zh) | 在PCIExpress上启用基于ID的流的方法和装置 | |
US20090154456A1 (en) | Dynamic buffer pool in pciexpress switches | |
US7484031B2 (en) | Bus connection device | |
US8161221B2 (en) | Storage system provided with function for detecting write completion | |
US8386908B2 (en) | Data transmission methods and universal serial bus host controllers utilizing the same | |
JP2005332250A (ja) | データ処理装置およびフロー制御方法 | |
TWI825327B (zh) | 輕量橋接器電路以及用於多實體功能模擬的方法及物品 | |
US8199648B2 (en) | Flow control in a variable latency system | |
US20080276029A1 (en) | Method and System for Fast Flow Control | |
TW201717039A (zh) | 用於通用序列匯流排2.0頻寬保留之方法及系統 | |
CN105579952B (zh) | 利用伪停顿的高速通道上的emi抑制 | |
US20110029706A1 (en) | Electronic device and method for controlling an electronic device | |
EP2726992B1 (en) | Network control model driver | |
US8402178B2 (en) | Device to device flow control within a chain of devices | |
US10057176B2 (en) | System and method for minimizing data loss in a network | |
Karlsson et al. | Implementation of a PCI based gigabit Ethernet network adapter on an FPGA together with a Linux device driver | |
CN103870418A (zh) | 一种基于pc104接口的在线配置方法及系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110609 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110628 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110922 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111226 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120113 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150120 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |