TW201717039A - 用於通用序列匯流排2.0頻寬保留之方法及系統 - Google Patents

用於通用序列匯流排2.0頻寬保留之方法及系統 Download PDF

Info

Publication number
TW201717039A
TW201717039A TW105123312A TW105123312A TW201717039A TW 201717039 A TW201717039 A TW 201717039A TW 105123312 A TW105123312 A TW 105123312A TW 105123312 A TW105123312 A TW 105123312A TW 201717039 A TW201717039 A TW 201717039A
Authority
TW
Taiwan
Prior art keywords
usb
usb hub
hub
endpoint
bandwidth
Prior art date
Application number
TW105123312A
Other languages
English (en)
Other versions
TWI717373B (zh
Inventor
山多西 希堤
亞克里希 尼甘
卡爾 克勞福特
Original Assignee
微晶片科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 微晶片科技公司 filed Critical 微晶片科技公司
Publication of TW201717039A publication Critical patent/TW201717039A/zh
Application granted granted Critical
Publication of TWI717373B publication Critical patent/TWI717373B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/50Network services
    • H04L67/60Scheduling or organising the servicing of application requests, e.g. requests for application data transmissions using the analysis and optimisation of the required network resources
    • H04L67/61Scheduling or organising the servicing of application requests, e.g. requests for application data transmissions using the analysis and optimisation of the required network resources taking into account QoS or priority requirements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Abstract

本發明揭示用於保留一通用序列匯流排(USB)集線器中之頻寬之系統及方法。該等系統及方法可包含:將來自至少一個下游端點之資料接收在一緩衝器中;識別該緩衝器之一當前容量;比較該緩衝器之該當前容量與一緩衝器臨限值;至少基於該比較而產生一輸出;至少基於該輸出,動態節流至少一個低處理量端點;及藉由提供頻寬至從該至少一個低處理量端點之該節流可用之該USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。

Description

用於通用序列匯流排2.0頻寬保留之方法及系統 相關申請案之交叉參考
本申請案主張2015年7月22日申請之共同擁有之美國臨時專利申請案第62/195,557號之優先權,該案為所有目的而據此以引用的方式併入本文中。
本發明係關於通用序列匯流排技術,特定言之係關於一種在通用序列匯流排(「USB」)2.0版本下之頻寬保留。
在一特定汽車USB通信需求中,需要保留頻寬或確定頻寬優先順序。由於USB集線器係處於USB協定層之一通過媒體,故無法針對連接至HUB埠之一者之一特定裝置實行頻寬之保留或排定優先順序。
例如,某些USB裝置(諸如特定行動播放器、行動電話等等)驅動一專有規格。此專有規格依USB主機模式操作行動播放器且各自播放器具有對USB頻寬之完全控制。然而,汽車原始設備製造商(「OEM」)不希望放棄主機模式,且特定USB集線器(例如,由申請者製造之USB集線器)藉由提供主機橋接來解決問題。在此模式中,一媒體播放器必須與其他USB裝置共用頻寬。USB批量傳送類型不提供頻寬保留。
揭示用於保留一USB集線器中之頻寬之系統及方法。該等系統及方法可包含:將來自至少一個下游端點之資料接收在一緩衝器中;識別緩衝器之一當前容量;比較緩衝器之當前容量與一緩衝器臨限值;至少基於比較而產生一輸出;至少基於輸出,動態節流至少一個低處理量端點;及藉由提供頻寬至從至少一個低處理量端點之節流可用之USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。
在各種實施例中,系統及方法可包含一USB集線器。該USB集線器可包含至少一個上游埠及複數個下游埠,其中一下游埠可連接至可操作為一USB主機之一USB裝置,其中該USB裝置具有一預定頻寬需求,且其中USB集線器經組態以藉由低處理量端點之適應性節流,而將一預定義頻寬分配至該USB裝置。
在一些實施例中,USB集線器可包含一USB主機排程器,該USB主機排程器以一循環方式為所有作用批量端點分配費用共用(fare share)頻寬。在此等實施例中,較慢端點被推至一延遲排程。在一些實施例中,USB集線器可經組態以藉由在至少一個微型訊框期間針對低處理量端點之各者產生一NAK信號而適應性地節流低處理量端點。在此等實施例中,USB集線器可經組態以藉由分配從低處理量端點復原之至少一個微型訊框之一餘項,而將預定義頻寬分配至該USB裝置。亦在此等實施例中,USB集線器可經組態以藉由洩流來自低處理量端點之至少一個封包且以一NAK信號作出回應而適應性地節流低處理量端點。
在一些實施例中,預定義頻寬係至少100mbps。在一些實施例中,USB集線器可經組態以藉由將轉發器路徑延遲加至下游埠而適應性地節流低處理量端點。在一些實施例中,USB集線器可經組態以藉由補償封包剖析時間而適應性地節流低處理量端點。在一些實施例 中,USB集線器亦可包含可操作以在一標準集線器操作模式與一訊務塑形模式之間選擇之一模式選擇模組。
在各種實施例中,系統及方法亦可包含一USB集線器,該USB集線器包含一組態暫存器及一比較器。組態暫存器可包含:一緩衝器,其可操作以從將來自依一主機模式操作之至少一個下游端點之資料接收在一緩衝器中之至少一個下游端點接收資料且將資料傳遞至至少一個上游端點;及通信耦合至緩衝器之電路,其可操作以識別緩衝器之一當前容量。比較器可能可操作以比較緩衝器之當前容量與一緩衝器臨限值且輸出通信耦合至可操作以提供一節流至至少一個低處理量端點之一節流模組之一信號。USB集線器可經組態以藉由提供頻寬至從至少一個低處理量端點之節流可用之USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。
在一些實施例中,USB集線器可包含一USB主機排程器,該USB主機排程器以一循環方式為所有作用批量端點分配費用共用頻寬。在此等實施例中,較慢端點被推至一延遲排程。在一些實施例中,USB集線器可經組態以藉由在至少一個微型訊框期間針對低處理量端點之各者產生一NAK信號而適應性地節流低處理量端點。在此等實施例中,USB集線器可經組態以藉由分配從低處理量端點復原之至少一個微型訊框之一餘項,而將預定義頻寬分配至該USB裝置。同樣在此等實施例中,USB集線器可經組態以藉由洩流來自低處理量端點之至少一個封包且以一NAK信號作出回應而適應性地節流低處理量端點。
在一些實施例中,預定義頻寬係至少100mbps。在一些實施例中,USB集線器可經組態以藉由將轉發器路徑延遲加至下游埠而適應性地節流低處理量端點。在一些實施例中,USB集線器可經組態以藉由補償封包剖析時間而適應性地節流低處理量端點。在一些實施例中,USB集線器亦可包含可操作以在一標準集線器操作模式與一訊務 塑形模式之間選擇之一模式選擇模組。
在各種實施例中,亦揭示一種用於保留一USB集線器中之頻寬之方法。該方法可包含:將來自依一主機模式操作之至少一個下游端點之資料接收在一緩衝器中;識別緩衝器之一當前容量;比較緩衝器之當前容量與一緩衝器臨限值;至少基於比較而產生一輸出;至少基於輸出,動態節流至少一個低處理量端點;及藉由提供頻寬至從至少一個低處理量端點之節流可用之USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。
100‧‧‧實例通用序列匯流排(USB)集線器拓撲
102‧‧‧通用序列匯流排(USB)主機
104‧‧‧第一通用序列匯流排(USB)集線器
106‧‧‧第二通用序列匯流排(USB)集線器
108‧‧‧第一通用序列匯流排(USB)裝置
110‧‧‧第二通用序列匯流排(USB)裝置
112‧‧‧第三通用序列匯流排(USB)裝置
200‧‧‧實例已知通用序列匯流排(USB)微型訊框
202‧‧‧交易配置
204‧‧‧交易配置
206‧‧‧交易配置
208‧‧‧交易配置
210‧‧‧交易配置
212‧‧‧交易配置
214‧‧‧交易配置
216‧‧‧交易配置
218‧‧‧交易配置
220‧‧‧交易配置
222‧‧‧信號
300‧‧‧實例通用序列匯流排(USB)微型訊框
302‧‧‧交易配置
304‧‧‧交易配置
306‧‧‧交易配置
308‧‧‧交易配置
310‧‧‧交易配置
312‧‧‧交易配置
314‧‧‧交易配置
316‧‧‧交易配置
318‧‧‧交易配置
320‧‧‧交易配置
322‧‧‧信號
324‧‧‧交易配置
326‧‧‧交易配置
328‧‧‧交易配置
400‧‧‧系統
402‧‧‧緩衝器
404‧‧‧鎖存器
406‧‧‧比較器
408‧‧‧信號
410‧‧‧緩衝器臨限值
412‧‧‧信號
500‧‧‧方塊圖
502‧‧‧上游類比前端(「AFE」)
504‧‧‧上游實體層(「PHY」)
506‧‧‧下游實體層(「PHY」)
508‧‧‧下游類比前端(「AFE」)
510‧‧‧集線器控制器
512‧‧‧延遲線
514‧‧‧交易轉譯器(「TT」)
516‧‧‧多工器
518‧‧‧高速切換器
520‧‧‧組態暫存器
522‧‧‧節流閥(「NAK/DRAIN」)
EP1‧‧‧端點
EP2‧‧‧端點
EP3‧‧‧端點
EP4‧‧‧端點
圖1圖解說明根據本發明之某些實施例之用於頻寬保留之一實例USB集線器拓撲之一方塊圖;圖2圖解說明根據本發明之某些實施例之用於在複數個端點之中共用高速USB頻寬之一實例已知USB微型訊框;圖3圖解說明根據本發明之某些實施例之用於在複數個端點之中共用高速USB頻寬之一實例USB微型訊框;圖4圖解說明根據本發明之某些實施例之用於判定用於USB頻寬保留之動態節流之一實例系統及方法;且圖5圖解說明根據本發明之某些實施例之併入用於頻寬保留之動態節流之一實例USB集線器之一實例方塊圖。
隨著電子器件整合至汽車應用中增加,要求該等汽車應用適應相關聯電子器件之需要之能力越來越大。然而,在某些汽車應用中,存在針對此適應之不足靈活性。例如,在一特定汽車USB通信需求中,需要保留頻寬或確定頻寬優先順序。然而,由於傳統USB集線器係處於USB協定層之一通過媒體,故無法針對連接至此等傳統HUB埠之一者之一特定裝置實行頻寬之保留或排定優先順序。
若(例如)一媒體播放器要求一定量之頻寬用於正確操作,則此可能成為一汽車內容背景中之一問題。例如,由Omega Computer提供之特定USB集線器需要100mbps頻寬用於正確操作。因此,需要保留汽車USB主機中之USB頻寬以符合頻寬需求之一機制。為判定哪個訊務應被轉送或節流,集線器必須檢查傳入封包。運用現存集線器,到封包被解碼並剖析時決定已太晚了。
根據本發明之各種實施例,提供用於重新分配由HUB節點處之USB主機所分配之頻寬之系統及方法。根據本發明之各種實施例,一USB主機排程器針對所有作用批量端點實施一循環費用共用頻寬配置。主機排程器實施低處理量端點之適應性節流。較慢端點被推至一延遲排程。集線器可實施不需要頻寬之USB埠之適應性節流。一訊務塑形演算法可調整主機排程以確定需要專用頻寬之裝置之訊務之優先順序。此外,可在集線器決定轉送或節流時延遲轉發器訊務。
圖1圖解說明根據本發明之某些實施例之用於頻寬保留之一實例USB集線器拓撲100之一方塊圖。在一些實施例中,拓撲100可包含通信耦合至一第一USB集線器104之USB主機102,該第一USB集線器104可繼而通信耦合至一第二USB集線器106。依據當前版本之USB 2.0規格,若在816個位元時間(大約1.5μs)內未發生發信號,則預期對一傳輸之一回應之一高速主機或裝置必須使交易逾時。經特定已知USB集線器,此可僅允許在建立將超過主機逾時之一延遲之前串聯連接至多五個集線器。然而,如下文參考圖2至圖5更詳細地描述,本文中描述之用於頻寬保留之系統及方法可消耗三個至四個正常USB集線器之時序空間。然而,保留足夠時序靈活性以支援具有可接受操作之兩層。
因此,實例拓撲100圖解說明通信耦合至彼此之第一USB集線器及第二USB集線器106。每一USB集線器繼而具有通信耦合至其之一 或多個USB裝置。例如,第一USB集線器104可具有通信耦合至第一USB集線器104之埠之一第一USB裝置108及一第二USB裝置110。第二USB集線器106可同樣具有通信耦合至第二USB集線器106之一埠之一第三USB裝置112。在一些實施例中,USB裝置108、110、112可係可操作以經由USB 2.0(或相容)序列通信協定而與一USB集線器通信之任何適當電子裝置。例如,USB裝置108、110、112可係一平板電腦、智慧型電話、記憶體卡、GPS裝置等等。雖然在圖1中圖解說明特定數目之USB集線器104、106及USB裝置108、110及112以輔助理解,但此項技術之一般技術者將注意到,更多、更少及/或不同USB集線器及/或裝置可存在於任何給定組態內,而不背離本發明之範疇。
圖2圖解說明根據本發明之某些實施例之用於在複數個端點之中共用高速USB頻寬之一實例已知USB微型訊框200。為本發明之目的,一「端點」可能指代請求高速USB頻寬之某部分之任何電子裝置(或其子集或組合)。一端點可大致對應於USB裝置108、110、112或其某部分之一或多者。
在一些實施例中,微型訊框200可包含複數個交易配置202至220。在一些實施例中,一「交易」可包含命令、資料及回應相位及用於一USB傳輸封包之相關聯時序。在一些實施例中,微型訊框200內用於每一交易配置202至220之頻寬量可係大約5,000個USB位元時間(大約10μs)。在一些實施例中,微型訊框200可包含大約十個此等封包交易配置202至220,然而任何給定組態內可存在更多或更少交易配置,而不背離本發明之範疇。
在一些實施例中,與一特定端點相關聯之交易配置202至220之數目取決於在任何給定時間請求使用匯流排之端點之數目。例如,在圖2之實例微型訊框200中,四個不同端點(表示為「EP1」、「EP2」、 「EP3」及「EP4」)正請求存取,儘管任何給定組態內可存在更多、更少及/或不同端點,而不致背離本發明之範疇。在圖2之實例微型訊框200中,與一特定端點(及因此該端點之相關聯USB裝置)相關聯之頻寬量完全取決於請求存取之端點之數目及請求之初始順序,此係因為傳統上以一循環方式伺服請求。因此,EP1(例如)在微型訊框200中被分配三個交易(例如,交易配置202、210及218)。
在一些實施例中,每一交易可包含將一或多個信號發送至USB集線器。在實例微型訊框200中以222表示此等信號。此等信號可包含一封包識別符(「PID」)、一位址識別符(「ADDR」)、資料(「DATA」)、循環冗餘檢查(「CRC」)等等。
圖3圖解說明根據本發明之某些實施例之用於在複數個端點之中共用高速USB頻寬之一實例USB微型訊框300。為本發明之目的,一「端點」可能指代請求高速USB頻寬之某部分之任何電子裝置(或其子集或組合)。一端點可大致對應於USB裝置108、110、112或其某部分之一或多者。
在一些實施例中,微型訊框300可包含複數個交易配置302至320、324至328。在一些實施例中,一「交易」可包含命令、資料及回應相位及用於一USB傳輸封包之相關聯時序。在一些實施例中,如下文參考圖4至圖5更詳細地描述,微型訊框300內用於每一交易配置302至320、324至328之頻寬量可取決於相關聯交易是否已被節流而可變。
在圖3之實例微型訊框300中,與表示「EP1」之端點相關聯之USB裝置已被識別為需要專用頻寬。在一些實施例中,一特定USB裝置可請求專用頻寬。在相同或替代實施例中,USB集線器可自動關聯來自特定USB裝置之任何請求作為應受專用頻寬。例如,如上文更詳細地描述,特定USB裝置可能無論何時該裝置經由USB集線器傳輸皆 需要一定量之專用頻寬(例如,100mbps)。因此,努力適應此USB裝置,集線器可動態適應性地節流除來自特定USB裝置之請求外之所有請求。
再次參考圖3,如上文參考圖2更詳細地描述之可通常與EP1相關聯之交易配置(例如,交易配置302、310、318)被給定全位元時間配置(例如,5,000個USB位元時間)。與其他端點相關聯之其他交易配置(例如,交易配置304、306、308、312、314、316)被節流至一大幅減小之位元時間配置。在一些實施例中,集線器可藉由提供一「NAK」交握封包而實現此節流。此封包大致用來指示一特定功能不能夠傳輸或接收資料。然而,非依一錯誤條件產生此封包,而是各種實施例可在相關聯端點將節流時自動產生封包。下文參考圖4至圖5更詳細地描述判定要節流哪些封包。
在一些實施例中,可在一大幅減小之位元時間配置中完成NAK封包交易。例如,可在大約783個位元時間中完成交易。藉由將此等減小之交易配置給定至其他端點,指定之高速端點可能夠累積更多可用頻寬。例如,藉由減小其他交易配置之大小,EP1可能夠激起更多交易(例如,交易配置320、324、326、328)。因此,在實例微型訊框300內,EP1可具有與其相關聯之7個交易配置(而非3個)(例如,交易配置302、310、318、320、324、326、328)。依據USB 2.0(或相容)標準之最大值可係每一微型訊框6個至8個交易。此將提供在大約200mbps與256mbps之間之一範圍。此將為上文更詳細描述之需要100mbps之實例提供足夠量之專用頻寬。
在一些實施例中,每一交易可包含將一或多個信號發送至USB集線器。在實例微型訊框300中以322表示此等信號。此等信號可包含一封包識別符(「PID」)、一位址識別符(「ADDR」)、資料(「DATA」)、循環冗餘檢查(「CRC」)、NAK等等。
圖4圖解說明根據本發明之某些實施例之用於判定用於USB頻寬保留之動態節流之一實例系統400及方法。在一些實施例中,系統400可包含通信耦合至鎖存器404之緩衝器402,該鎖存器404可進一步通信耦合至比較器406。在一些實施例中,緩衝器402可與一USB集線器之一資料緩衝器相關聯。如圖4中圖解說明,一端點可執行一資料寫入程序以填充緩衝器且執行一資料讀取程序以清空該緩衝器。在一些實施例中,依一端點之每一寫入交易藉由一個最大傳送單元(「MTU」)填充緩衝器。對於USB 2.0規格而言,MTU係512個位元組。同樣地,依一端點之每一讀取交易藉由一個MTU清空緩衝器。
在一些實施例中,緩衝器402可能可操作以產生與該緩衝器之資料容量之當前程度(「緩衝器位準」)相關聯之一信號。例如,緩衝器402可能可操作以產生含有指示已滿之緩衝器之一百分比、緩衝器內之資料量等等之一二進位值之一信號。此信號可被傳遞至鎖存器404之一輸入。在一些實施例中,緩衝器位準可被週期性取樣。例如,可在訊框之開始(「SOF」)處針對請求對集線器存取之每一端點取樣緩衝器位準。在一些實施例中,取樣點可與通信耦合至鎖存器404之信號408相關聯,因此提供取樣值至鎖存器404之一輸出。
在一些實施例中,鎖存器404之輸出可通信耦合至比較器406之一輸入。在一些實施例中,比較器406之一第二輸入可係與一緩衝器臨限值410相關聯之一信號。在一些實施例中,緩衝器臨限值410可係觸發穿過集線器之特定封包之節流之一可程式化及/或可調整臨限值。例如,緩衝器臨限值410可係含有指示針對已滿之緩衝器之百分比之一臨限值、針對緩衝器內之資料量之一臨限值等等之一二進位值之一信號。例如,緩衝器臨限值可係與25%之緩衝器之容量之一程式化值相關聯之一信號。
在一些實施例中,比較器406比較取樣緩衝器位準之輸出及緩衝 器臨限值410。在此比較之一第一結果中,比較器406輸出一第一狀態,且在一第二結果中,比較器406輸出一第二狀態。例如,若當前取樣緩衝器位準高於緩衝器臨限值410,則比較器406之一輸出可係一邏輯高,而若當前取樣緩衝器位準低於緩衝器臨限值410,則比較器406之一輸出可係一邏輯低。在一些實施例中,比較器406之輸出可通信耦合至集線器之指示應針對經識別USB集線器確證「NAK」信號之其他電路。先前可識別此等經識別USB集線器(例如,「並非需要專用頻寬之特定USB裝置之所有USB裝置」)。
圖5圖解說明根據本發明之某些實施例之併入用於頻寬保留之動態節流之一實例USB集線器之一實例方塊圖500。在一些實施例中,USB集線器可分別包含上游類比前端(「AFE」)502及下游類比前端(「AFE」)508。上游實體層(「PHY」)504及下游實體層(「PHY」)506可分別耦合至AFE。複數個組件可在實體層之間,包含集線器控制器510、延遲線512、交易轉譯器(「TT」)514、多工器516、高速切換器518、組態暫存器520及節流閥(「NAK/DRAIN」)522。
各種組件510、512、514、516、518通常為此項技術之一般技術者所熟知。然而,在各種實施例中,實例USB集線器亦可包含組態暫存器520及節流閥522。此等兩個組件之組合可大致等同於圖4之組件。組態暫存器520可大致等同於如上文參考圖4更詳細地描述之緩衝器402及鎖存器404之組合。在一些實施例中,比較器406亦可係組態暫存器520之一部分。在相同或替代實施例中,比較器406可代替地為節流閥522之一部分。在一些實施例中,節流閥522亦可包含可操作以針對指定USB裝置產生NAK信號之電路。此亦可包含(例如)電腦可讀記憶體儲存程式指令以及待節流之指定USB裝置之識別符。
在本發明之各種實施例中,集線器及下游埠兩者將始終為高速。上游及下游訊務可使用一高速轉發器路徑。當在此情況時,節流 閥522可在向上及向下兩個方向上建立及拆卸封包邊界上之連接性。節流閥522亦可在兩個方向上對封包重新計時。節流閥522亦可從接收之串流復原序列資料且使用其特有本地時脈傳輸該序列資料。USB 2.0(及相容)規格允許透過轉發器路徑之36個高速位元時間之一最大延遲。
在一些實施例中,節流閥522可將轉發器路徑延遲加至下游埠,且補償封包剖析時間。所有非頻寬要求IN/OUT/PING符記可投送至關於信號412(例如,assert_nak)之確證之一虛擬裝置。虛擬裝置可接著洩流封包且以NAK作出回應。節流閥522可包含一模式以在上文更詳細且參考圖1至圖4描述之「標準」HUB與「訊務塑形」特徵之間選擇。
本發明之各種實施例已圖解說明用於USB頻寬保留之系統及方法。此可允許(例如)一特定USB裝置要求專用頻寬以便正確運行。此可允許特定內容背景(例如,汽車應用)中之USB標準中之增大之靈活性。
100‧‧‧實例通用序列匯流排(USB)集線器拓撲
102‧‧‧通用序列匯流排(USB)主機
104‧‧‧第一通用序列匯流排(USB)集線器
106‧‧‧第二通用序列匯流排(USB)集線器
108‧‧‧第一通用序列匯流排(USB)裝置
110‧‧‧第二通用序列匯流排(USB)裝置
112‧‧‧第三通用序列匯流排(USB)裝置

Claims (20)

  1. 一種通用序列匯流排(USB)集線器,其包括:至少一個上游埠及複數個下游埠,其中一下游埠可連接至可操作為一USB主機之一USB裝置,其中該USB裝置具有一預定頻寬需求且其中該USB集線器經組態以藉由低處理量端點之適應性節流而將一預定義頻寬分配至該USB裝置。
  2. 如請求項1之USB集線器,其中該USB集線器包括一USB主機排程器,該USB主機排程器以一循環方式為所有作用批量端點分配費用共用頻寬。
  3. 如請求項2之USB集線器,其中較慢端點被推至一延遲排程。
  4. 如請求項1之USB集線器,其中該USB集線器經組態以藉由在至少一個微型訊框期間針對該等低處理量端點之各者產生一NAK信號而適應性地節流低處理量端點。
  5. 如請求項4之USB集線器,其中該USB集線器經組態以藉由分配從該等低處理量端點復原之該至少一個微型訊框之一餘項,而將該預定義頻寬分配至該USB裝置。
  6. 如請求項1之USB集線器,其中該預定義頻寬係至少100mbps。
  7. 如請求項1之USB集線器,其中該USB集線器經組態以藉由將轉發器路徑延遲加至下游埠而適應性地節流低處理量端點。
  8. 如請求項1之USB集線器,其中該USB集線器經組態以藉由補償封包剖析時間而適應性地節流低處理量端點。
  9. 如請求項4之USB集線器,其中該USB集線器經組態以藉由洩流來自該等低處理量端點之至少一個封包且以一NAK信號作出回應而適應性地節流低處理量端點。
  10. 如請求項1之USB集線器,其中該USB集線器進一步包括可操作以在一標準集線器操作模式與一訊務塑形模式之間選擇之一模式選擇模組。
  11. 一種USB集線器,其包括:一組態暫存器,其包括:一緩衝器,其可操作以從依一主機模式操作之至少一個下游端點接收資料且將資料傳遞至至少一個上游端點;通信耦合至該緩衝器之電路,其可操作以識別該緩衝器之一當前容量;一比較器,其可操作以比較該緩衝器之該當前容量與一緩衝器臨限值且輸出通信耦合至一節流模組之一信號,該節流模組可操作以提供一節流至至少一個低處理量端點;且其中該USB集線器經組態以藉由提供頻寬至從該至少一個低處理量端點之該節流可用之該USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。
  12. 如請求項11之USB集線器,其中該USB集線器經組態以藉由在至少一個微型訊框期間針對該等低處理量端點之各者產生一NAK信號而適應性地節流低處理量端點。
  13. 如請求項12之USB集線器,其中該USB集線器經組態以藉由分配從該等低處理量端點復原之該至少一個微型訊框之一餘項,而將該預定義頻寬分配至該USB裝置。
  14. 如請求項11之USB集線器,其中該預定義頻寬係至少100mbps。
  15. 如請求項11之USB集線器,其中該USB集線器經組態以藉由將轉發器路徑延遲加至下游埠而適應性地節流低處理量端點。
  16. 如請求項11之USB集線器,其中該USB集線器經組態以藉由補償封包剖析時間而適應性地節流低處理量端點。
  17. 如請求項12之USB集線器,其中該USB集線器經組態以藉由洩流來自該等低處理量端點之至少一個封包且以一NAK信號作出回應而適應性地節流低處理量端點。
  18. 如請求項18之USB集線器,其中該節流包括洩流來自該等低處理量端點之該至少一個封包之一虛擬裝置。
  19. 如請求項11之USB集線器,其中該USB集線器進一步包括可操作以在一標準集線器操作模式與一訊務塑形模式之間選擇之一模式選擇模組。
  20. 一種用於保留一USB集線器中之頻寬之方法,該方法包括:將來自依一主機模式操作之至少一個下游端點之資料接收在一緩衝器中;識別該緩衝器之一當前容量;比較該緩衝器之該當前容量與一緩衝器臨限值;至少基於該比較而產生一輸出;至少基於該輸出,動態節流至少一個低處理量端點;及藉由提供頻寬至從該至少一個低處理量端點之該節流可用之該USB裝置,而將一預定義頻寬分配至具有一預定頻寬需求之一USB裝置。
TW105123312A 2015-07-22 2016-07-22 用於通用序列匯流排2.0頻寬保留之方法及系統 TWI717373B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201562195557P 2015-07-22 2015-07-22
US62/195,557 2015-07-22
US15/216,447 US20170024344A1 (en) 2015-07-22 2016-07-21 Method and System for USB 2.0 Bandwidth Reservation
US15/216,447 2016-07-21

Publications (2)

Publication Number Publication Date
TW201717039A true TW201717039A (zh) 2017-05-16
TWI717373B TWI717373B (zh) 2021-02-01

Family

ID=56609949

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105123312A TWI717373B (zh) 2015-07-22 2016-07-22 用於通用序列匯流排2.0頻寬保留之方法及系統

Country Status (7)

Country Link
US (1) US20170024344A1 (zh)
EP (1) EP3326347B1 (zh)
JP (1) JP2018520434A (zh)
KR (1) KR20180030985A (zh)
CN (1) CN107852423B (zh)
TW (1) TWI717373B (zh)
WO (1) WO2017015588A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2019177410A1 (ko) 2018-03-16 2019-09-19 주식회사 엘지화학 잉크 조성물 및 유기 발광 소자의 제조방법
US10970004B2 (en) * 2018-12-21 2021-04-06 Synopsys, Inc. Method and apparatus for USB periodic scheduling optimization
US11825575B2 (en) * 2019-09-12 2023-11-21 Microchip Technology Incorporated Pulse-width modulation and arbitration for contextual and uniform LED illumination in USB applications
US11650835B1 (en) * 2020-03-31 2023-05-16 Amazon Technologies, Inc. Multiple port emulation
US11455196B2 (en) * 2020-09-01 2022-09-27 Dell Products L.P. Adaptive prioritization of USB traffic

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6119190A (en) * 1996-11-06 2000-09-12 Intel Corporation Method to reduce system bus load due to USB bandwidth reclamation
US6748466B2 (en) * 2001-06-29 2004-06-08 Intel Corporation Method and apparatus for high throughput short packet transfers with minimum memory footprint
US7047374B2 (en) * 2002-02-25 2006-05-16 Intel Corporation Memory read/write reordering
KR100557215B1 (ko) * 2003-08-19 2006-03-10 삼성전자주식회사 유에스비 디바이스의 엔드포인트 제어 장치 및 그 방법
US20060277330A1 (en) * 2005-06-01 2006-12-07 Wilhelmus Diepstraten Techniques for managing priority queues and escalation considerations in USB wireless communication systems
US20070066314A1 (en) * 2005-08-24 2007-03-22 Itay Sherman System and method for wireless communication systems coexistence
KR101092112B1 (ko) * 2006-12-22 2011-12-12 콸콤 인코포레이티드 향상된 무선 usb 프로토콜 및 허브
US9317824B2 (en) * 2007-01-17 2016-04-19 Hartford Fire Insurance Company Vendor management system and process
US20080307240A1 (en) * 2007-06-08 2008-12-11 Texas Instruments Incorporated Power management electronic circuits, systems, and methods and processes of manufacture
US7849251B2 (en) * 2007-12-07 2010-12-07 Intel Corporation Hardware assisted endpoint idleness detection for USB host controllers
US20110022769A1 (en) * 2009-07-26 2011-01-27 Cpo Technologies Corporation Translation USB Intermediate Device and Data Rate Apportionment USB Intermediate Device
US20130191570A1 (en) * 2010-01-12 2013-07-25 Synerchip Co., Ltd. MULTI-MEDIA USB DATA TRANSFER OVER DIGITAL INTERACTION INTERFACE FOR VIDEO AND AUDIO (DiiVA)
US20110208891A1 (en) * 2010-02-25 2011-08-25 Fresco Logic, Inc. Method and apparatus for tracking transactions in a multi-speed bus environment
US8549204B2 (en) * 2010-02-25 2013-10-01 Fresco Logic, Inc. Method and apparatus for scheduling transactions in a multi-speed bus environment
US9019068B2 (en) * 2010-04-01 2015-04-28 Apple Inc. Method, apparatus and system for automated change of an operating mode relating to a wireless device
US9086889B2 (en) * 2010-04-27 2015-07-21 Oracle International Corporation Reducing pipeline restart penalty
US20120316458A1 (en) * 2011-06-11 2012-12-13 Aliphcom, Inc. Data-capable band for medical diagnosis, monitoring, and treatment
JP5791397B2 (ja) * 2011-07-07 2015-10-07 ルネサスエレクトロニクス株式会社 デバイスコントローラ、usbデバイスコントローラ及び電力制御方法
JP5819678B2 (ja) * 2011-08-30 2015-11-24 ルネサスエレクトロニクス株式会社 Usbハブ及びusbハブの制御方法
TWI497306B (zh) * 2012-11-29 2015-08-21 Faraday Tech Corp 超高速通用序列匯流排集線器及其相關流量管理方法
US9244872B2 (en) * 2012-12-21 2016-01-26 Ati Technologies Ulc Configurable communications controller
CN103905224B (zh) * 2012-12-26 2018-02-27 中国电信股份有限公司 网络资源集中管理的方法与系统
US9524260B2 (en) * 2014-06-18 2016-12-20 Qualcomm Incorporated Universal serial bus (USB) communication systems and methods
US9780938B2 (en) * 2015-06-25 2017-10-03 Intel IP Corporation Patch download with improved acknowledge mechanism

Also Published As

Publication number Publication date
EP3326347B1 (en) 2020-04-29
WO2017015588A1 (en) 2017-01-26
CN107852423B (zh) 2021-02-26
JP2018520434A (ja) 2018-07-26
EP3326347A1 (en) 2018-05-30
TWI717373B (zh) 2021-02-01
US20170024344A1 (en) 2017-01-26
KR20180030985A (ko) 2018-03-27
CN107852423A (zh) 2018-03-27

Similar Documents

Publication Publication Date Title
TWI717373B (zh) 用於通用序列匯流排2.0頻寬保留之方法及系統
KR101576344B1 (ko) 네트워크 터널을 통해 데이터를 전송하기 위한 방법 및 장치
US7869356B2 (en) Dynamic buffer pool in PCIExpress switches
US20070047572A1 (en) Explicit flow control in Gigabit/10 Gigabit Ethernet system
CN105260331B (zh) 一种双总线内存控制器
US9961005B2 (en) Bus system and computer program
US9471521B2 (en) Communication system for interfacing a plurality of transmission circuits with an interconnection network, and corresponding integrated circuit
US20070047443A1 (en) Channelized flow control
JP2008546298A (ja) 電子装置及び通信リソース割り当ての方法
US20200076742A1 (en) Sending data using a plurality of credit pools at the receivers
KR20170015000A (ko) 온칩 네트워크 및 이의 통신방법
JP2004242337A (ja) 交換のためにメモリに書き込まれるパケットをキューイングするシステム、方法及び論理
KR101197294B1 (ko) QoS 및 전송 효율 개선을 위한 SoC 기반 시스템 네트워크에서의 인터페이스 장치의 통신방법
WO2022042396A1 (zh) 数据传输方法和系统、芯片
US20040017813A1 (en) Transmitting data from a plurality of virtual channels via a multiple processor device
US8402178B2 (en) Device to device flow control within a chain of devices
US8219726B2 (en) Method for data transfer between host and device
KR101061187B1 (ko) 버스 시스템 및 그 제어 장치
US11233514B2 (en) Semiconductor device including subsystem interfaces and communications method thereof
US11868292B1 (en) Penalty based arbitration
JP2023102411A (ja) シリアルインタフェース回路、その制御方法、プログラム、通信モジュール及び通信装置
CN117176654A (zh) 一种用于减轻网络通讯拥塞的数据处理方法及装置
CN111090601A (zh) 基于bmc芯片的多功能usb控制方法、系统、终端及存储介质
JP2004054419A (ja) ノード間トランザクション処理装置