JP4905484B2 - 集積回路装置、電気光学装置及び電子機器 - Google Patents

集積回路装置、電気光学装置及び電子機器 Download PDF

Info

Publication number
JP4905484B2
JP4905484B2 JP2009053310A JP2009053310A JP4905484B2 JP 4905484 B2 JP4905484 B2 JP 4905484B2 JP 2009053310 A JP2009053310 A JP 2009053310A JP 2009053310 A JP2009053310 A JP 2009053310A JP 4905484 B2 JP4905484 B2 JP 4905484B2
Authority
JP
Japan
Prior art keywords
data
odd
circuit
data line
latch
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2009053310A
Other languages
English (en)
Other versions
JP2010210653A (ja
Inventor
晶 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2009053310A priority Critical patent/JP4905484B2/ja
Priority to US12/713,292 priority patent/US8462143B2/en
Publication of JP2010210653A publication Critical patent/JP2010210653A/ja
Application granted granted Critical
Publication of JP4905484B2 publication Critical patent/JP4905484B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

本発明は、集積回路装置、電気光学装置及び電子機器等に関する。
近年ではハイビジョン映像等の高精細な映像技術が普及しており、液晶プロジェクター等の表示機器において高精細化・多階調化が進んでいる。高精細化・多階調化が進むと、多階調であるほど1階調当たりの階調電圧が小さくなるため、データ電圧にわずかな誤差が生じるだけで表示ムラが生じるという課題がある。
ここで、本出願人は、各データ線駆動回路が1水平走査期間において複数の画素に対してデータ電圧を書き込むマルチプレクス駆動方式のドライバーを開発している。しかしながら、この方式のドライバーでは、マルチプレクス駆動するオペアンプのオフセット電圧のばらつきにより、表示画像に表示ムラ(スジ)が生じるという課題がある。
なお特許文献1には、マルチプレクス駆動される複数のデータ線の駆動順番を水平走査期間毎に切り替えることで、データ電圧の誤差を平均化する手法が開示されている。
特開2004−45967号公報
本発明の幾つかの態様によれば、表示ムラを低減できる集積回路装置、電気光学装置及び電子機器等を提供できる。
本発明の一態様は、電気光学装置の複数のデータ線を駆動するデータドライバーと、前記データドライバーにデータを供給するデータ分配回路とを含み、前記データドライバーは、前記複数のデータ線のうちの奇数番目のデータ線を駆動する奇数データ線用駆動回路と、前記複数のデータ線のうちの偶数番目のデータ線を駆動する偶数データ線用駆動回路と、前記奇数データ線用駆動回路に対応して設けられる奇数データ線用ラッチ回路と、前記偶数データ線用駆動回路に対応して設けられる偶数データ線用ラッチ回路とを含み、前記データ分配回路は、時系列に入力される画像データを受けて、前記奇数データ線用ラッチ回路に対して、マルチプレクス数分の奇数データ線用画像データを供給し、前記偶数データ線用ラッチ回路に対して、マルチプレクス数分の偶数データ線用画像データを供給することを特徴とする集積回路装置に関係する。
本発明の一態様によれば、時系列に入力される画像データを受けて、奇数データ線用画像データと偶数データ線用画像データとを分離してデータドライバーに供給することができるから、隣接する奇数番目のデータ線と偶数番目のデータ線とを、異なるデータ線駆動回路で駆動することができる。
また本発明の一態様では、前記奇数データ線用ラッチ回路は、前記奇数データ線用画像データをラッチして、前記奇数データ線用駆動回路に供給し、前記奇数データ線用駆動回路は、前記奇数データ線用画像データを受けて、マルチプレクスされた奇数データ線用データ信号を出力し、前記偶数データ線用ラッチ回路は、前記偶数データ線用画像データをラッチして、前記偶数データ線用駆動回路に供給し、前記偶数データ線用駆動回路は、前記偶数データ線用画像データを受けて、マルチプレクスされた偶数データ線用データ信号を出力し、マルチプレクスされた前記奇数データ線用データ信号がデマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記奇数番目のデータ線に供給され、マルチプレクスされた前記偶数データ線用データ信号が前記デマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記偶数番目のデータ線に供給されてもよい。
このようにすれば、隣接する奇数番目のデータ線と偶数番目のデータ線とを、異なるデータ線駆動回路でマルチプレクス駆動することができる。こうすることで、オペアンプの特性のばらつき等に起因する階調差を平均化することができるから、表示ムラを低減することができる。
また本発明の一態様では、前記デマルチプレクサーに含まれる複数のデマルチプレクス用スイッチング素子をオン・オフ制御するためのデマルチプレクス用スイッチ信号を生成するスイッチ信号生成回路を有してもよい。
このようにすれば、マルチプレクスされた奇数データ線用データ信号及びマルチプレクスされた偶数データ線用データ信号をデマルチプレクサーによりデマルチプレクスすることができる。
また本発明の一態様では、前記データ分配回路は、少なくとも4マルチプレクス分の前記画像データを多相クロックによってラッチする第1のラッチ回路と、前記画像データのうちの前記奇数データ線用画像データを第1のクロックに基づいてラッチする第1の奇数データ用ラッチ部と、前記画像データのうちの前記偶数データ線用画像データを第2のクロックに基づいてラッチする第1の偶数データ用ラッチ部とを有する第2のラッチ回路とを含んでもよい。
このようにすれば、時系列に入力される画像データを受けて、マルチプレクス数分の奇数データ線用画像データとマルチプレクス数分の偶数データ線用画像データとを分離してラッチすることができる。
また本発明の一態様では、前記データ分配回路は、第3のラッチ回路を含み、前記第3のラッチ回路は、第3のクロックに基づいて、前記第1の奇数データ用ラッチ部のデータをラッチし、前記奇数データ線用ラッチ回路に対して供給する第2の奇数データ用ラッチ部と、前記第3のクロックに基づいて、前記第1の偶数データ用ラッチ部のデータをラッチし、前記偶数データ線用ラッチ回路に対して供給する第2の偶数データ用ラッチ部とを含んでもよい。
このようにすれば、第3のクロックの各周期毎に、マルチプレクス数分の奇数データ線用画像データとマルチプレクス数分の偶数データ線用画像データとを、それぞれ奇数データ線用ラッチ回路及び偶数データ線用ラッチ回路に供給することができる。
また本発明の一態様では、前記データ分配回路は、前記第1のラッチ回路と前記第2のラッチ回路との間に設けられる分散切換え回路を含み、前記分散切換え回路は、分散モードがイネーブルになったときに、前記画像データのうちの前記奇数データ線用画像データを前記第1の奇数データ用ラッチ部に出力し、前記画像データのうちの前記偶数データ線用画像データを前記第1の偶数データ用ラッチ部に出力してもよい。
このようにすれば、分散モードがイネーブルになったときに、隣接する奇数番目のデータ線と偶数番目のデータ線とを異なるデータ線駆動回路でマルチプレクス駆動する分散駆動を有効にすることができる。一方、分散モードがディスイネーブルになったときに、分散駆動を無効にする、すなわち、分散駆動を行わないマルチプレクス駆動をすることができる。
また本発明の一態様では、前記データ分配回路は、前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、前記シフト方向切換え回路は、第1のシフト方向のモードでは、前記第1の奇数データ用ラッチ部のデータを前記第2の奇数データ用ラッチ部に出力し、前記第1の偶数データ用ラッチ部のデータを前記第2の偶数データ用ラッチ部に出力し、第2のシフト方向のモードでは、前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記第2の偶数データ用ラッチ部に出力し、前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記第2の奇数データ用ラッチ部に出力してもよい。
このようにすれば、電気光学パネルに表示される画像を左右反転(ミラー反転)することができるから、前面投射型及び背面投射型の2つの方式のプロジェクター(投写型表示装置)に対応することができる。
また本発明の一態様では、前記データ分配回路は、第3のラッチ回路を含み、前記第3のラッチ回路は、共通ラッチ部を有し、前記共通ラッチ部は、第3のクロックに基づいて前記第1の奇数データ用ラッチ部のデータをラッチして、前記奇数データ線用ラッチ回路に対して供給し、次に前記第3のクロックに基づいて前記第1の偶数データ用ラッチ部のデータをラッチして、前記偶数データ線用ラッチ回路に対して供給してもよい。
このようにすれば、奇数データ用ラッチ部及び偶数データ用ラッチ部の2個のラッチ部を設ける必要がなく、共通ラッチ部が奇数データ線用画像データ及び偶数データ線用画像データの両方をラッチすることができる。さらに共通ラッチ部を用いることで、ラッチ部の個数が減り、第3のラッチ回路の素子数を減らすことができる。
また本発明の一態様では、前記データ分配回路は、前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、前記シフト方向切換え回路は、第1のシフト方向のモードでは、前記第1の奇数データ用ラッチ部のデータを前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータを前記共通ラッチ部に出力し、第2のシフト方向モードでは、前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力してもよい。
このようにすれば、電気光学パネルに表示される画像を左右反転(ミラー反転)することができるから、前面投射型及び背面投射型の2つの方式のプロジェクター(投写型表示装置)に対応することができる。
また本発明の他の態様は、上記に記載の集積回路装置を含む電気光学装置及び電子機器に関係する。
液晶表示装置の構成例。 データドライバーの構成例。 マルチプレクス駆動の動作説明図。 マルチプレクス駆動の動作説明図。 図5(A)、図5(B)は分散駆動の説明図。 図6(A)、図6(B)は分散駆動の効果の説明図。 本実施形態の基本的な構成例。 データ分配回路の第1の構成例。 第1の構成例の動作説明図。 分散切換回路を付加した構成例。 シフト方向切換回路を付加した構成例。 データ分配回路の第2の構成例。 第2の構成例の動作説明図。 シフト方向切換回路を付加した構成例。 電子機器の構成例。
以下、本発明の好適な実施の形態について詳細に説明する。なお以下に説明する本実施形態は特許請求の範囲に記載された本発明の内容を不当に限定するものではなく、本実施形態で説明される構成の全てが本発明の解決手段として必須であるとは限らない。
1.マルチプレクス駆動
本発明の幾つかの実施形態によれば、マルチプレクス駆動(線順次駆動)において、後述する分散駆動を用いることによって、オペアンプのオフセット電圧等に起因する表示ムラ(スジ)を低減することができる。本発明の実施形態を説明するに先立って、通常のマルチプレクス駆動、すなわち分散駆動を行わないマルチプレクス駆動について以下に説明する。
1.1.液晶表示装置の構成例
図1〜図4を用いて、本実施形態が行うマルチプレクス駆動(線順次駆動)について説明する。
なお以下では、液晶プロジェクター等に用いられる単色表示の液晶パネルがドライバー(集積回路装置)により駆動される場合を例に説明する。但し本発明では、RGB表示等の複数色表示の液晶パネルがドライバーにより駆動されてもよい。また本発明では、液晶パネル以外の電気光学パネルがドライバーにより駆動されてもよく、例えば有機EL(Electro-Luminescence)パネル・無機ELパネル等のELパネルや電気泳動パネル(EPD:Electrophoretic Display)などの電気光学パネル(広義には電気光学装置)にも適用できる。
また以下では、後述するデータ信号供給線に、データ信号としてデータ電圧が供給される場合を例に説明する。但し本発明では、データ信号供給線にデータ信号としてデータ電流が供給されてもよい。
図1に液晶表示装置(LCD:Liquid Crystal Display、広義には電気光学装置)の構成例を示す。図1に示す構成例は、液晶パネル12(広義には、電気光学パネル)、ドライバー60(集積回路装置)、表示コントローラー40、電源回路50を含む。なお、本発明の液晶表示装置は、図1の構成に限定されず、その構成要素の一部(例えば表示コントローラー等)を省略したり他の構成要素を追加したりする等の種々の変形実施が可能である。例えば、図1には、後述するデマルチプレクサーが液晶パネルに含まれるものとして図示するが、本発明では、デマルチプレクサーが後述するデータドライバー20に含まれてもよい。
液晶パネル12は、例えばアクティブマトリクス型の液晶パネルで構成できる。このとき、液晶パネル12の液晶基板(例えば、ガラス基板)には、図1のY方向に複数配列され、それぞれX方向に伸びる走査線G1〜Gm(mは2以上の自然数)が配置される。また、液晶基板には、X方向に複数配列され、それぞれY方向に伸びるデータ線S11〜S81、S12〜S82、・・・、S1n〜S8n(nは2以上の自然数)が配置される。さらに、液晶基板には、データ信号供給線S1〜Sn(データ電圧供給線、またはデータ電流供給線)が設けられ、各データ信号供給線に対応してデマルチプレクサーDMUX1〜DMUXnが設けられる。
また液晶基板には、走査線G1〜Gm(ゲート線)とデータ線S11〜S81、S12〜S82、・・・、S1n〜S8n(ソース線)との交差点に対応する位置に、薄膜トランジスターが設けられる。例えば、走査線Gj(jはm以下の自然数)とデータ線S1i(iはn以下の自然数)との交差点に対応する位置に、薄膜トランジスターTji−1が設けられる。
そして、例えば薄膜トランジスターTji−1のゲート電極は走査線Gjに接続され、ソース電極はデータ線S1iに接続され、ドレイン電極は画素電極PEji−1に接続される。この画素電極PEji−1と対向電極CE(共通電極、コモン電極)との間には、液晶容量CLji−1(液晶素子、広義には電気光学素子)が形成される。
デマルチプレクサーDMUX1〜DMUXnは、データ信号供給線(ソース信号供給線)に供給された時分割のデータ電圧(またはデータ電流、広義にはデータ信号)をデータ線に分割(分離、デマルチプレクス)して供給する。具体的には、デマルチプレクサーDMUXiは、各データ線に対応するスイッチ素子(複数のデマルチプレクス用スイッチング素子)を含む。そして、データドライバー20からのデマルチプレクス用スイッチ信号SEL1〜SEL8(マルチプレクス制御信号)によってスイッチ素子がオン・オフ制御され、データ信号供給線Siに供給されたデータ電圧(ソース電圧)がデータ線S1i〜S8iに分割して供給される。
なお、図1においては、説明を簡単にするために、データ信号供給線Siに対応するデマルチプレクサーDMUXi及びデータ線S1i〜S8iのみを図示した。また、データ線S1i〜S8iと走査線Gjとの交差点に対応する位置に設けられた薄膜トランジスターのみを図示した。但し、他のデータ信号供給線に対応するデマルチプレクサー及びデータ線、他のデータ線と走査線との交点に対応する位置に設けられた薄膜トランジスターについても同様である。
データドライバー20は、画像データ(階調データ)に基づいて時分割のデータ電圧をデータ信号供給線S1〜Snに出力し、データ信号供給線S1〜Snを駆動する。一方、走査ドライバー38は、液晶パネル12の走査線G1〜Gmを走査(順次駆動)する。
表示コントローラー40は、データドライバー20、走査ドライバー38及び電源回路50を制御する。例えば、表示コントローラー40は、データドライバー20及び走査ドライバー38に対して、動作モードの設定や内部で生成した垂直同期信号・水平同期信号の供給を行う。表示コントローラー40は、例えば図示しないホストコントローラー(例えば、CPU:Central Processing Unit)により設定された内容に従って、これらの制御を行う。
電源回路50は、外部から供給される基準電圧(電源電圧)に基づいて、液晶パネル12の駆動に必要な各種の電圧レベル(例えば、階調電圧生成用の基準電圧)や、対向電極CEの対向電極電圧VCOMの電圧レベルを生成する。
なお図1では、単色表示の液晶パネルにおいて、1本のデータ信号供給線から8本のデータ線にデータ電圧が供給される場合を例に説明した。但し本発明では、1本のデータ信号供給線から他の本数のデータ線にデータ電圧が供給されてもよい。例えば、本発明では、RGB表示の液晶パネルにおいて、1本のデータ信号供給線からR1・G1・B1・R2・G2・B2に対応する6本のデータ線にデータ電圧が供給されてもよい。
1.2.データドライバー
図2に、図1のデータドライバー20の構成例を示す。データドライバー20は、シフトレジスター22、ラインラッチ24、26、多重化回路28、基準電圧発生回路30(階調電圧発生回路)、DAC32(Digital-to-Analog Converter、広義にはデータ電圧生成回路)、データ線駆動回路34、マルチプレクス駆動制御部36を含む。
シフトレジスター22は、各データ線に対応して設けられ、順次接続された複数のフリップフロップを含む。このシフトレジスター22は、クロック信号CLKに同期して動作し、先頭のフリップフロップがイネーブル入出力信号EIOを保持すると、順次隣接するフリップフロップにイネーブル入出力信号EIOをシフトする。
ラインラッチ24には、画像データDIO(階調データ)が入力される。ラインラッチ24は、この画像データDIOを、シフトレジスター22からの順次シフトされたイネーブル入出力信号EIOに同期してラッチする。
ラインラッチ26は、水平同期信号LPに同期して、ラインラッチ24でラッチされた1水平走査単位の画像データをラッチする。
なお、クロック信号CLK、イネーブル入出力信号EIO、画像データDIO、水平同期信号LPは、例えば表示コントローラー40から入力される。
多重化回路28は、ラインラッチ26からの各データ線に対応する画像データを受けて、8本分のデータ線に対応する画像データを時分割多重し、各データ信号供給線に対応する時分割多重された画像データを出力する。多重化回路28は、マルチプレクス駆動制御部36からのマルチプレクス制御信号SEL1〜SEL8に基づいて、画像データを多重化する。
マルチプレクス駆動制御部36は、データ電圧の時分割タイミングを規定するマルチプレクス制御信号SEL1〜SEL8を生成する。具体的には、マルチプレクス駆動制御部36はスイッチ信号生成回路37を含み、スイッチ信号生成回路37がマルチプレクス制御信号SEL1〜SEL8を生成する。そして、マルチプレクス駆動制御部36は、デマルチプレクス用スイッチ信号としてマルチプレクス制御信号SEL1〜SEL8をデマルチプレクサーDMUX1〜DMUXnに供給する。
基準電圧発生回路30は、複数の基準電圧(階調電圧)を生成し、DAC32に供給する。基準電圧発生回路30は、例えば電源回路50から供給される電圧レベルに基づいて、複数の基準電圧を生成する。
DAC32は、デジタルの画像データに基づいて、各データ線に供給すべきアナログの階調電圧を生成する。具体的には、DAC32は、多重化回路28からの時分割多重された画像データと、基準電圧発生回路30からの複数の基準電圧を受けて、時分割多重された画像データに対応する時分割多重された階調電圧を生成する。
データ線駆動回路34は、DAC32からの階調電圧をバッファリング(広義にはインピーダンス変換)してデータ信号供給線S1〜Snにデータ電圧を出力し、データ線S11〜S81、S12〜S82、・・・、S1n〜S8nを駆動する。例えば、データ線駆動回路34は、各データ信号供給線に設けられたボルテージフォロワー接続の演算増幅器(オペアンプ)により、階調電圧をバッファリングする。
1.3.マルチプレクス駆動の動作説明
図3、図4に、マルチプレクス駆動回路36の動作説明図を示す。なお図3、図4では、デマルチプレクサーDMUXiの動作例について説明するが、他のデマルチプレクサーの動作についても同様である。
図3に、多重化回路28の動作説明図を示す。ここで図3に示すように、データ線S1i〜S8i用の画像データとして、画像データGD1〜GD8がラインラッチ26にラッチされるとする。
そうすると、多重化回路28は、図3のA1に示すようにマルチプレクス制御信号SEL1がアクティブとなったときに、A2に示す画像データGD1を、A3に示すように選択して出力する。そして、マルチプレクス制御信号SEL2がアクティブとなったときに、画像データGD2を選択して出力し、マルチプレクス制御信号SEL8がアクティブとなったときに、画像データGD8を選択して出力する。
このようにして、多重化回路28は、1水平走査期間内に1度ずつアクティブとなるマルチプレクス制御信号SEL1〜SEL8に基づいて、画像データGD1〜GD8が時分割多重化された多重化データを生成する。
DAC32は、時分割多重化された画像データGD1〜GD8を受けて、各画像データに対応する階調電圧を、基準電圧(階調電圧)の中から選択して出力する。そして、DAC32は、時分割多重化された画像データを出力する。
図4に、デマルチプレクサーDMUXiの動作説明図を示す。図4に示すように、データ線駆動回路34は、DACからの多重化された階調電圧を受けて、多重化されたデータ電圧V1〜V8を1水平走査期間内に出力する。
そして、デマルチプレクサーDMUXiは、図4のB1に示すようにマルチプレクス制御信号SEL1がアクティブのときは、B2に示すデータ電圧V1を、B3に示すようにデータ線S1iに出力する。同様に、デマルチプレクサーDMUXiは、マルチプレクス制御信号SEL2がアクティブのときは、データ電圧V2をデータ線S2iに出力し、マルチプレクス制御信号SEL8がアクティブのときは、データ電圧V8をデータ線S8iに出力する。
このようにして、デマルチプレクサーDMUXiは、データ信号供給線Siに供給される多重化されたデータ電圧V1〜V8を分離して、データ線S1i〜S8iに出力する。
2.分散駆動のマルチプレクス駆動
2.1.駆動方法
図5(A)及び図5(B)は、本実施形態の集積回路装置の特徴である分散駆動を説明する図である。図5(A)は通常のマルチプレクス駆動、すなわち分散駆動を行わないマルチプレクス駆動を示し、図5(B)は分散駆動を行うマルチプレクス駆動を示す。いずれもマルチプレクス数を4とした場合を示すが、4より大きい値、例えば8としてもよい。なお、図5(A)、図5(B)では、液晶パネル(電気光学パネル)の一部のみを示した。
通常のマルチプレクス駆動では、図5(A)に示すように、例えばオペアンプOPA1は、マルチプレクス制御信号SEL1〜SEL4によって、データ線D1〜D4を順次駆動する。同様に、オペアンプOPA2は、データ線D5〜D8を順次駆動する。
分散駆動を行うマルチプレクス駆動では、図5(B)に示すように、例えばオペアンプOPA1は、マルチプレクス制御信号SEL1〜SEL4によって、データ線D1、D3、D5、D7を順次駆動する。また、オペアンプOPA2は、SEL1〜SEL4によって、データ線D2、D4、D6、D8を順次駆動する。すなわち、オペアンプOPA1は奇数データ線をマルチプレクス駆動し、OPA2は偶数データ線をマルチプレクス駆動する。
図5(B)はマルチプレクス数を4、分散数を2とした場合であるが、他の値であってもよい。例えば、マルチプレクス数を8、分散数を2とした場合では、OPA1がデータ線D1、D3、D5、D7、D9、D11、D13、D15をマルチプレクス駆動し、OPA2がデータ線D2、D4、D6、D8、D10、D12、D14、D16をマルチプレクス駆動する。また、例えばマルチプレクス数を8、分散数を4とした場合では、OPA1がD1、D5、D9、D13、D17、D21、D25、D29を、OPA2がD2、D6、D10、D14、D18、D22、D26、D30を、OPA3がD3、D7、D11、D15、D19、D23、D27、D31を、OPA4がD4、D8、D12、D16、D20、D24、D28、D32を、それぞれマルチプレクス駆動する。
以上説明したように、分散駆動では、隣り合うデータ線は異なるオペアンプによって駆動される。これが分散駆動の特徴である。
2.2 分散駆動の効果
上述したようにデータ線駆動回路に設けられたボルテージフォロワー接続のオペアンプは、DACが生成した階調電圧をバッファリングして出力する。理想的な特性を持つオペアンプは、入力電圧と等しい電圧を出力するが、実際のオペアンプはオフセット電圧があるために、正しい階調電圧からオフセット電圧分だけ誤差を持った電圧を出力してしまう。このオフセット電圧はオペアンプを構成するトランジスター等の素子特性のばらつきに起因するものであり、オフセット電圧値は個々のオペアンプでばらつきがある。
上記のオフセット電圧は、例えば10mV程度であるが、電気光学パネルの多階調化に伴って1階調に相当する電圧が小さくなると、オフセット電圧による階調電圧のばらつきが無視できなくなる。すなわち、隣接する2つのオペアンプ間で階調電圧出力に1階調以上のばらつきが生じた場合には、画面上の表示ムラ(スジ)として認識されてしまうおそれがある。
図6(A)は、通常のマルチプレクス駆動の場合に、オペアンプのオフセット電圧によって表示ムラが現れることを示したものである。図6(A)では、32本のデータ線D1〜D32について、8個のオペアンプOPA1〜OPA8を用いて、マルチプレクス制御信号SEL1〜SEL4によるマルチプレクス駆動を行う場合を示している。例として全データ線D1〜D32に対して10階調に相当する電圧を出力するものとする。また、各オペアンプのオフセット電圧はその電圧に相当する階調で表して、例えばOPA1については1階調、OPA2については2階調、OPA3については0階調とし、以下OPA8まで図6(A)に示すような値になっているとする。この場合の実際に出力される階調電圧は、正しい階調電圧にオフセット電圧を加えた電圧になる。図6(A)では、実際に出力される階調電圧をそれに相当する階調で表している。
図6(A)に示すように、データ線D5〜D8については12階調、データ線D9〜D12については10階調、データ線D13〜D16については12階調、そしてデータ線D17〜D20については10階調が出力される。すなわち4本のデータ線毎に2階調分の明暗差が生じることになり、これが画面上の表示ムラ(スジ)として認識されるおそれがある。
図6(B)は、分散駆動を行うマルチプレクス駆動の場合を示す。オペアンプのオフセット電圧は、図6(A)の場合と同一である。図6(B)に示すように、例えばオペアンプOPA1は奇数番目のデータ線D1、D3、D5、D7をマルチプレクス駆動し、オペアンプOPA2は偶数番目のデータ線D2、D4、D6、D8をマルチプレクス駆動する。実際の出力階調を見ると、データ線D8〜D17について12階調と10階調とが交互に現れているのが分かる。1本のデータ線毎に2階調分の明暗差が交互に現れているために、目視では平均化されて画面上の表示ムラ(スジ)は目立たなくなる。これが本実施形態の分散駆動による表示ムラを低減する効果である。
3.本実施形態の基本的な構成例
上述したように、マルチプレクス駆動を行う場合に、オペアンプのオフセット電圧によって画面上に表示ムラ(スジ)が生じるおそれがある。本実施形態によれば、以下に説明する分散駆動を用いることによって上記の表示ムラを低減することができる。
図7に本実施形態の基本的な構成例を示す。本実施形態の集積回路装置100は、電気光学パネル400(広義には電気光学装置)の複数のデータ線を駆動するデータドライバー300と、データドライバー300にデータを供給するデータ分配回路200とを含む。なお、本実施形態の集積回路装置100は図7の構成に限定されず、その構成要素の一部を省略したり、他の構成要素に置き換えたり、他の構成要素を追加するなどの種々の変形実施が可能である。
データドライバー300は、複数のデータ線のうちの奇数番目のデータ線を駆動する奇数データ線用駆動回路320と、複数のデータ線のうちの偶数番目のデータ線を駆動する偶数データ線用駆動回路340と、奇数データ線用駆動回路320に対応して設けられる奇数データ線用ラッチ回路310と、偶数データ線用駆動回路340に対応して設けられる偶数データ線用ラッチ回路330とを含む。
データ分配回路200は、時系列に入力される画像データPDATAを受けて、奇数データ線用ラッチ回路310に対して、マルチプレクス数分の奇数データ線用画像データPoddを供給する。また、偶数データ線用ラッチ回路330に対して、マルチプレクス数分の偶数データ線用画像データPevnを供給する。なお、奇数データ線用画像データPodd及び偶数データ線用画像データPevnは、マルチプレクス数分でなくてもよい。例えば、マルチプレクス数分より多くてもよい。
奇数データ線用駆動回路320は、マルチプレクス数分の奇数データ線用画像データ(例えばP1、P3、P5、P7)をマルチプレクス(時分割多重化)し、さらにアナログ信号に変換して電気光学パネル400に供給する。このマルチプレクスされた奇数データ線用データ信号(階調電圧信号)がデマルチプレクサー(例えばDMUX1)によりデマルチプレクスされる。こうして得られたデマルチプレクス後のデータ信号(階調電圧信号)が、1水平走査期間において、対応する奇数番目のデータ線(例えばD1、D3、D5、D7)に供給される。
同様に、偶数データ線用駆動回路340は、マルチプレクス数分の偶数データ線用画像データ(例えばP2、P4、P6、P8)をマルチプレクス(時分割多重化)し、さらにアナログ信号に変換して電気光学パネル400に供給する。このマルチプレクスされた偶数データ線用データ信号(階調電圧信号)がデマルチプレクサー(例えばDMUX2)によりデマルチプレクスされる。こうして得られたデマルチプレクス後のデータ信号(階調電圧信号)が、1水平走査期間において、対応する偶数番目のデータ線(例えばD2、D4、D6、D8)に供給される。
以上はデータ線D1〜D8について説明したが、他のデータ線についても同様である。例えば奇数データ線用画像データPk−7、Pk−5、Pk−3、Pk−1(kは8の倍数)がマルチプレクスされ、さらにアナログ信号に変換され、そしてデマルチプレクスされて、それぞれ対応する奇数番目のデータ線Dk−7、Dk−5、Dk−3、Dk−1に供給される。また、偶数データ線用画像データPk−6、Pk−4、Pk−2、Pkがマルチプレクスされ、さらにアナログ信号に変換され、そしてデマルチプレクスされて、それぞれ対応する偶数番目のデータ線Dk−6、Dk−4、Dk−2、Dkに供給される。
図7の基本的な構成例では、集積回路装置100はデマルチプレクサーDMUX1〜DMUXnに含まれる複数のデマルチプレクス用スイッチング素子をオン・オフ制御するためのデマルチプレクス用スイッチ信号(マルチプレクス制御信号)SEL1〜SEL4を生成するスイッチ信号生成回路37を含む。なお、図7ではデマルチプレクサーDMUX1〜DMUXnは電気光学パネル400に含まれているが、データドライバー300に含めてもよい。
4.データ分配回路の第1の構成例
上述したようにマルチプレクス駆動に分散駆動を付加することで、オペアンプのオフセット電圧に起因する表示ムラを低減することができる。この分散駆動を実現するためには、時系列に入力される画像データPDATAを受けて、マルチプレクス数分の奇数データ線用画像データPoddと、マルチプレクス数分の偶数データ線用画像データPevnとを出力するデータ分配回路200が必要となる。
図8はデータ分配回路200の第1の構成例を示す。本構成例のデータ分配回路200は、第1、第2、第3のラッチ回路210、220、230aを含む。図8は説明の便宜上、マルチプレクス数を4、分散数を2とした場合を示すが、上述したようにこれに限定されるものではない。
第1のラッチ回路210は、少なくとも4マルチプレクス分の画像データを多相クロックによってラッチする。例えば図8に示すように、8の多相クロックMCK1〜MCK8によって、8の画像データP1〜P8がそれぞれ8のラッチ部LA1〜LA8にラッチされる。
第2のラッチ回路220は、画像データPDATAのうちの奇数データ線用画像データを第1のクロックCLK1に基づいてラッチする第1の奇数データ用ラッチ部221と、画像データPDATAのうちの偶数データ線用画像データを第2のクロックCKL2に基づいてラッチする第1の偶数データ用ラッチ部222とを有する。例えば図8に示すように、第1の奇数データ用ラッチ部221は、第1のクロックCLK1に基づいて、奇数データ線用画像データP1、P3、P5、P7をラッチする。また、第1の偶数データ用ラッチ部222は、第2のクロックCLK2に基づいて、偶数データ線用画像データP2、P4、P6、P8をラッチする。
第3のラッチ回路230aは、第2の奇数データ用ラッチ部231と第2の偶数データ用ラッチ部232とを含む。第2の奇数データ用ラッチ部231は、第3のクロックCLK3aに基づいて、第1の奇数データ用ラッチ部221のデータ(例えばP1、P3、P5、P7)をラッチし、奇数データ線用ラッチ回路310に対して供給する。また、第2の偶数データ用ラッチ部232は、第3のクロックCLK3aに基づいて、第1の偶数データ用ラッチ部222のデータ(例えばP2、P4、P6、P8)をラッチし、偶数データ線用ラッチ回路330に対して供給する。
以上説明したように、図8に示すデータ分配回路の第1の構成例によれば、時系列に入力される画像データPDATAを受けて、マルチプレクス数分の奇数データ線用画像データPoddと、マルチプレクス数分の偶数データ線用画像データPevnとを出力することができる。こうすることで、上述した分散駆動が可能になり、その結果、オペアンプのオフセット電圧等に起因する表示ムラ(スジ)を低減することができる。
なお、図8は一例として画像データP1〜P8について図示したものである。P8より後の画像データP9、P10、・・・についても、CLK3aの各周期毎に、奇数データ線用画像データPk−7、Pk−5、Pk−3、Pk−1(kは8の倍数)及び偶数データ線用画像データPk−6、Pk−4、Pk−2、Pkが出力される。
図9はデータ分配回路200の第1の構成例の各クロック信号と各ラッチ回路の動作の一例を示す。以下に、図9を用いてデータ分配回路200の動作を説明する。なお、図9は、図8と同様にマルチプレクス数を4、分散数を2とした場合を示すが、上述したようにこれに限定されるものではない。
画像データPDATAによって、1水平走査期間にデータ線D1、D2、D3、・・・にそれぞれ供給される画像データP1、P2、P3、・・・(図9では文字Pを省略し、数字のみ記す)が時系列で入力される。多相クロックのうちのMCK1により、画像データP1が第1のラッチ回路210のラッチ部LA1にラッチされる。これに続いて、画像データP2〜P8がMCK2〜8によりラッチ部LA2〜LA8に順次ラッチされる。
次に、第1のクロックCLK1により、画像データP1、P3、P5、P7が第1の奇数データ用ラッチ部221にラッチされ、続いて第2のクロックCLK2により、画像データP2、P4、P6、P8が第1の偶数データ用ラッチ部222にラッチされる。
さらに第3のクロックCLK3aにより、画像データP1、P3、P5、P7が第2の奇数データ用ラッチ部231にラッチされ、画像データP2、P4、P6、P8が第2の偶数データ用ラッチ部232にラッチされる。このようにして、CLK3aの第1の周期の期間に、奇数データ線用画像データP1、P3、P5、P7及び偶数データ線用画像データP2、P4、P6、P8が出力される。
画像データP9〜P16についても同様にして、第3のクロックCLK3aの第2の周期の期間に、奇数データ線用画像データP9、P11、P13、P15及び偶数データ線用画像データP10、P12、P14、P16が出力される。このようにして、1水平走査期間に供給される全ての画像データがCLK3aの周期毎に順次出力される。
図10は、上述した第1の構成例(図8)に分散切換回路240を付加した構成例を示す。分散切換回路240は、第1のラッチ回路210と第2のラッチ回路220との間に設けられ、分散駆動を有効にするか、無効にするかを切り換えることができる。すなわち、分散モードがイネーブルになったときには、画像データPDATAのうちの奇数データ線用画像データPoddを第1の奇数データ用ラッチ部221に出力し、画像データPDATAのうちの偶数データ線用画像データPevnを第1の偶数データ用ラッチ部222に出力する。
一方、分散モードがディスイネーブルになったときには、奇数データ線用画像データと偶数データ線用画像データとを区別することなく、例えば画像データP1〜P4を第1の奇数データ用ラッチ部221に出力し、画像データP5〜P8を第1の偶数データ用ラッチ部222に出力する。このようにすることで、分散駆動を用いない通常のマルチプレクス駆動にも対応することができる。
分散モードの切り換えは、集積回路装置に含まれるモード設定用レジスターからの信号によって行うことができる。分散切換回路240は複数のスイッチ回路(例えばSA1〜SA6)を含み、モード設定用レジスターからの信号により、これらのスイッチ回路の接続を切り換えることで上記のモード切り換えを行う。図10は分散モードをイネーブルにしたときの接続を示す。
図11は、上記の構成例(図10)にさらにシフト方向切換回路250aを付加した構成例を示す。シフト方向切換回路250aは、第2のラッチ回路220と第3のラッチ回路230aとの間に設けられ、第1及び第2のシフト方向のモードを有する。シフト方向切換回路250aは、図11に示すように、複数のスイッチ回路(例えばSB1〜SB8)を含み、これらのスイッチ回路を切り換えることで上記のモード切り換えを行う。
シフト方向のモードの切り換えは、集積回路装置に含まれるモード設定用レジスターからの信号によって、シフト方向切換回路250aのスイッチ回路を切り換えることで行うことができる。
シフト方向切換回路250aは、第1のシフト方向のモードでは、第1の奇数データ用ラッチ部221のデータを第2の奇数データ用ラッチ部231に出力し、第1の偶数データ用ラッチ部222のデータを第2の偶数データ用ラッチ部232に出力する。一方、第2のシフト方向のモードでは、第1の奇数データ用ラッチ部221のデータの順序を逆にして、第2の偶数データ用ラッチ部232に出力し、第1の偶数データ用ラッチ部222のデータの順序を逆にして、第2の奇数データ用ラッチ部231に出力する。
具体的には、第1のシフト方向のモードでは、例えば画像データがP1、P3、P5、P7の順に奇数データ線用ラッチ回路310に供給され、P2、P4、P6、P8の順に偶数データ線用ラッチ回路330に供給される。一方、第2のシフト方向のモードでは、例えば画像データがP8、P6、P4、P2の順に奇数データ線用ラッチ回路310に供給され、P7、P5、P3、P1の順に偶数データ線用ラッチ回路330に供給される。
第2のシフト方向のモードを用いることで、電気光学パネル400に表示される画像を左右反転(ミラー反転)することができる。こうすることで、前面投射型及び背面投射型の2つの方式のプロジェクター(投写型表示装置)に対応することができる。
5.データ分配回路の第2の構成例
図12はデータ分配回路200の第2の構成例を示す。本構成例では、データ分配回路200は、第1、第2、第3のラッチ回路210、220、230bを含み、第1、第2のラッチ回路210、220は図8に示した第1の構成例と同一である。第3のラッチ回路230bは共通ラッチ部233を有する。なお、分散切換回路240は分散モードのイネーブル/ディスイネーブルを切り換えるためのものであり、無くてもよい。
共通ラッチ部233は、第3のクロックCLK3bに基づいて第1の奇数データ用ラッチ部221のデータをラッチして、奇数データ線用ラッチ回路310に対して供給する。次に、第3のクロックCLK3bに基づいて第1の偶数データ用ラッチ部222のデータをラッチして、偶数データ線用ラッチ回路330に対して供給する。
具体的には、例えば第3のクロックCLK3bの第1の周期T1の期間には、奇数データ線用画像データP1、P3、P5、P7が供給され、次にCLK3bの第2の周期T2の期間には、偶数データ線用画像データP2、P4、P6、P8が供給される。
図13はデータ分配回路200の第2の構成例の各クロック信号と各ラッチ回路の動作の一例を示す。第1、第2のラッチ回路210、220の動作は、図9に示した第1の構成例と同一である。第3のラッチ回路230bの共通ラッチ部233は、図13に示すように、第3のクロックCLK3bの第1の周期T1の期間には画像データP1、P3、P5、P7を出力し、次にCLK3bの第2の周期T2の期間には画像データP2、P4、P6、P8を出力する。この後、CLK3bの周期毎に奇数データ線用画像データと偶数データ線用画像データとを交互に出力する。
以上説明したように、図12に示すデータ分配回路200の第2の構成例によれば、時系列に入力される画像データPDATAを受けて、マルチプレクス数分の奇数データ線用画像データPoddと、マルチプレクス数分の偶数データ線用画像データPevnとを、第3のクロックCLK3bの周期毎に交互に出力することができる。こうすることで、上述した分散駆動が可能になり、その結果、オペアンプのオフセット電圧等に起因する表示ムラ(スジ)を低減することができる。さらに共通ラッチ部233を用いることで、奇数データ用ラッチ部及び偶数データ用ラッチ部の2個のラッチ部を設ける必要がなく、共通ラッチ部が奇数データ線用画像データ及び偶数データ線用画像データの両方をラッチすることができるから、第3のラッチ回路230bの素子数を減らすことができる。
図14は、データ分配回路200の第2の構成例(図12)にシフト方向切換回路250bを付加したものである。シフト方向切換回路250bは、第2のラッチ回路220と第3のラッチ回路230bとの間に設けられ、第1及び第2のシフト方向のモードを有する。シフト方向切換回路250bは、図14に示すように、複数のスイッチ回路(例えばSD1〜SD8)を含み、これらのスイッチ回路を切り換えることで上記のモード切り換えを行う。
シフト方向切換回路250bは、第1のシフト方向のモードでは、第1の奇数データ用ラッチ部221のデータを共通ラッチ部233に出力し、次に第1の偶数データ用ラッチ部222のデータを共通ラッチ部233に出力する。一方、第2のシフト方向モードでは、第1の奇数データ用ラッチ部221のデータの順序を逆にして、共通ラッチ部233に出力し、次に第1の偶数データ用ラッチ部222のデータの順序を逆にして、共通ラッチ部233に出力する。
具体的には、第1のシフト方向のモードでは、例えば第3のクロックCLK3bの第1の周期T1の期間には、画像データがP1、P3、P5、P7の順に奇数データ線用ラッチ回路310に供給され、CLK3bの第2の周期T2の期間には、P2、P4、P6、P8の順に偶数データ線用ラッチ回路330に供給される。一方、第2のシフト方向のモードでは、例えば第3のクロックCLK3bの第1の周期T1の期間には、画像データがP8、P6、P4、P2の順に奇数データ線用ラッチ回路310に供給され、CLK3bの第2の周期T2の期間には、P7、P5、P3、P1の順に偶数データ線用ラッチ回路330に供給される。
第2のシフト方向のモードを用いることで、電気光学パネル400に表示される画像を左右反転(ミラー反転)することができる。こうすることで、前面投射型及び背面投射型の2つの方式のプロジェクター(投写型表示装置)に対応することができる。
なお、図12乃至図14は説明の便宜上、マルチプレクス数を4、分散数を2とした場合を示したが、上述したようにこれに限定されるものではない。
6.電子機器
図15に本実施形態の集積回路装置が適用されたプロジェクター(電子機器)の構成例を示す。
プロジェクター700(投写型表示装置)は、表示情報出力源710、表示情報処理回路720、ドライバー100(集積回路装置)、液晶パネル400(広義には電気光学パネル、より広義には電気光学装置)、クロック発生回路750及び電源回路760を含む。
表示情報出力源710は、ROM(Read Only Memory)及びRAM(Random Access Memory)、光ディスク装置等のメモリー、画像信号を同調して出力する同調回路等を含み、クロック発生回路750からのクロック信号に基づいて、所定フォーマットの画像信号等の表示情報を表示情報処理回路720に出力する。
表示情報処理回路720は、増幅・極性反転回路、相展開回路、ローテーション回路、ガンマ補正回路、或いはクランプ回路等を含むことができる。
ドライバー100(集積回路装置)は、走査ドライバー(ゲートドライバー)及びデータドライバー(ソースドライバー)を含み、液晶パネル400(電気光学パネル)を駆動する。電源回路760は、上述の各回路に電力を供給する。
なお、以上のように本実施形態について詳細に説明したが、本発明の新規事項および効果から実体的に逸脱しない多くの変形が可能であることは当業者には容易に理解できるであろう。従って、このような変形例はすべて本発明の範囲に含まれるものとする。例えば、明細書又は図面において、少なくとも一度、より広義または同義な異なる用語と共に記載された用語は、明細書又は図面のいかなる箇所においても、その異なる用語に置き換えることができる。また集積回路装置、電気光学装置及び電子機器等の構成、動作も本実施形態で説明したものに限定されず、種々の変形実施が可能である。
12 電気光学パネル、20 データドライバー、22 シフトレジスター、
24 ラインラッチ、28 多重化回路、30 基準電圧発生回路、32 DAC、
34 データ線駆動回路、36 マルチプレクス駆動制御部、
37 スイッチ信号生成回路、38 走査ドライバー、40 表示コントローラー、
50 電源回路、60 集積回路装置、100 集積回路装置、
200 データ分配回路、210 第1のラッチ回路、220 第2のラッチ回路、
221 第1の奇数データ用ラッチ部、222 第1の偶数データ用ラッチ部、
230a、230b 第3のラッチ回路、231 第2の奇数データ用ラッチ部、
232 第2の偶数データ用ラッチ部、233 共通ラッチ部、240 分散切換回路、
250a、250b シフト方向切換回路、300 データドライバー、
310 奇数データ線用ラッチ回路、320 奇数データ線用駆動回路、
330 偶数データ線用ラッチ回路、340 偶数データ線用駆動回路、
400 電気光学パネル、700 電子機器、710 表示情報出力源、
720 表示情報処理回路、750 クロック発生回路、760 電源回路、
PDATA 画像データ、Podd 奇数データ線用画像データ、
Pevn 偶数データ線用画像データ、P1〜P8、Pk−7〜Pk 画像データ、
DMUX1〜DMUXn デマルチプレクサー、
D1〜D8、Dk−7〜Dk データ線、SEL1〜SEL4 マルチプレクス制御信号

Claims (8)

  1. 単色表示の電気光学装置の複数のデータ線を駆動するデータドライバーと、
    前記データドライバーにデータを供給するデータ分配回路とを含み、
    前記データドライバーは、
    前記複数のデータ線のうちの奇数番目のデータ線を駆動する第1のオペアンプを有する奇数データ線用駆動回路と、
    前記複数のデータ線のうちの偶数番目のデータ線を駆動する第2のオペアンプを有する偶数データ線用駆動回路と、
    前記奇数データ線用駆動回路に対応して設けられる奇数データ線用ラッチ回路と、
    前記偶数データ線用駆動回路に対応して設けられる偶数データ線用ラッチ回路とを含み、
    前記データ分配回路は、
    時系列に入力される前記単色表示の電気光学装置用の少なくとも4マルチプレクス分の単色画像データを多相クロックによってラッチする第1のラッチ回路と、
    前記単色画像データのうちの奇数データ線用画像データを第1のクロックに基づいてラッチする第1の奇数データ用ラッチ部と、前記単色画像データのうちの偶数データ線用画像データを第2のクロックに基づいてラッチする第1の偶数データ用ラッチ部とを有する第2のラッチ回路と、
    前記第1のラッチ回路と前記第2のラッチ回路との間に設けられる分散切換え回路と、
    第3のラッチ回路とを含み、
    前記分散切換え回路は、
    分散モードがイネーブルになったときに、前記単色画像データのうちの前記奇数データ線用画像データを前記第1の奇数データ用ラッチ部に出力し、前記単色画像データのうちの前記偶数データ線用画像データを前記第1の偶数データ用ラッチ部に出力し、
    前記第3のラッチ回路は、
    前記第1の奇数データ用ラッチ部から出力されたデータを第3のクロックに基づいてラッチし、前記奇数データ線用ラッチ回路に対して供給する第2の奇数データ用ラッチ部と、
    前記第1の偶数データ用ラッチ部から出力されたデータを前記第3のクロックに基づいてラッチし、前記偶数データ線用ラッチ回路に対して供給する第2の偶数データ用ラッチ部とを含み、
    前記データ分配回路は、
    前記第1のオペアンプが前記奇数番目のデータ線を駆動し、前記第2のオペアンプが前記偶数番目のデータ線を駆動するモードであって、前記第1のオペアンプ及び前記第2のオペアンプのオフセット電圧のばらつきによる表示ムラを抑制するモードである前記分散モードにおいて、前記単色画像データを受けて、前記奇数データ線用ラッチ回路に対して、マルチプレクス数分の前記奇数データ線用画像データを供給し、前記偶数データ線用ラッチ回路に対して、マルチプレクス数分の前記偶数データ線用画像データを供給することを特徴とする集積回路装置。
  2. 請求項において、
    前記データ分配回路は、
    前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、
    前記シフト方向切換え回路は、
    第1のシフト方向のモードでは、
    前記第1の奇数データ用ラッチ部のデータを前記第2の奇数データ用ラッチ部に出力し、
    前記第1の偶数データ用ラッチ部のデータを前記第2の偶数データ用ラッチ部に出力し、
    第2のシフト方向のモードでは、
    前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記第2の偶数データ用ラッチ部に出力し、
    前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記第2の奇数データ用ラッチ部に出力することを特徴とする集積回路装置。
  3. 単色表示の電気光学装置の複数のデータ線を駆動するデータドライバーと、
    前記データドライバーにデータを供給するデータ分配回路とを含み、
    前記データドライバーは、
    前記複数のデータ線のうちの奇数番目のデータ線を駆動する第1のオペアンプを有する奇数データ線用駆動回路と、
    前記複数のデータ線のうちの偶数番目のデータ線を駆動する第2のオペアンプを有する偶数データ線用駆動回路と、
    前記奇数データ線用駆動回路に対応して設けられる奇数データ線用ラッチ回路と、
    前記偶数データ線用駆動回路に対応して設けられる偶数データ線用ラッチ回路とを含み、
    前記データ分配回路は、
    時系列に入力される前記単色表示の電気光学装置用の少なくとも4マルチプレクス分の単色画像データを多相クロックによってラッチする第1のラッチ回路と、
    前記単色画像データのうちの奇数データ線用画像データを第1のクロックに基づいてラッチする第1の奇数データ用ラッチ部と、前記単色画像データのうちの偶数データ線用画像データを第2のクロックに基づいてラッチする第1の偶数データ用ラッチ部とを有する第2のラッチ回路と、
    前記第1のラッチ回路と前記第2のラッチ回路との間に設けられる分散切換え回路と、
    共通ラッチ部を有する第3のラッチ回路とを含み、
    前記分散切換え回路は、
    分散モードがイネーブルになったときに、前記単色画像データのうちの前記奇数データ線用画像データを前記第1の奇数データ用ラッチ部に出力し、前記単色画像データのうちの前記偶数データ線用画像データを前記第1の偶数データ用ラッチ部に出力し、
    前記共通ラッチ部は、
    前記第1の奇数データ用ラッチ部から出力されたデータを第3のクロックに基づいてラッチして、前記奇数データ線用ラッチ回路に対して供給し、
    次に前記第1の偶数データ用ラッチ部から出力されたデータを前記第3のクロックに基づいてラッチして、前記偶数データ線用ラッチ回路に対して供給し、
    前記データ分配回路は、
    前記第1のオペアンプが前記奇数番目のデータ線を駆動し、前記第2のオペアンプが前記偶数番目のデータ線を駆動するモードであって、前記第1のオペアンプ及び前記第2のオペアンプのオフセット電圧のばらつきによる表示ムラを抑制するモードである前記分散モードにおいて、前記単色画像データを受けて、前記奇数データ線用ラッチ回路に対して、マルチプレクス数分の前記奇数データ線用画像データを供給し、前記偶数データ線用ラッチ回路に対して、マルチプレクス数分の前記偶数データ線用画像データを供給することを特徴とする集積回路装置。
  4. 請求項において、
    前記データ分配回路は、
    前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、
    前記シフト方向切換え回路は、
    第1のシフト方向のモードでは、
    前記第1の奇数データ用ラッチ部のデータを前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータを前記共通ラッチ部に出力し、
    第2のシフト方向モードでは、
    前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力することを特徴とする集積回路装置。
  5. 請求項1乃至のいずれかにおいて、
    前記奇数データ線用ラッチ回路は、
    前記奇数データ線用画像データをラッチして、前記奇数データ線用駆動回路に供給し、
    前記奇数データ線用駆動回路は、
    前記奇数データ線用画像データを受けて、マルチプレクスされた奇数データ線用データ信号を出力し、
    前記偶数データ線用ラッチ回路は、
    前記偶数データ線用画像データをラッチして、前記偶数データ線用駆動回路に供給し、
    前記偶数データ線用駆動回路は、
    前記偶数データ線用画像データを受けて、マルチプレクスされた偶数データ線用データ信号を出力し、
    マルチプレクスされた前記奇数データ線用データ信号がデマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記奇数番目のデータ線に供給され、
    マルチプレクスされた前記偶数データ線用データ信号が前記デマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記偶数番目のデータ線に供給されることを特徴とする集積回路装置。
  6. 請求項において、
    前記デマルチプレクサーに含まれる複数のデマルチプレクス用スイッチング素子をオン・オフ制御するためのデマルチプレクス用スイッチ信号を生成するスイッチ信号生成回路を有することを特徴とする集積回路装置。
  7. 請求項1乃至のいずれかに記載の集積回路装置を含むことを特徴とする電気光学装置。
  8. 請求項1乃至のいずれかに記載の集積回路装置を含むことを特徴とする電子機器。
JP2009053310A 2009-03-06 2009-03-06 集積回路装置、電気光学装置及び電子機器 Active JP4905484B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2009053310A JP4905484B2 (ja) 2009-03-06 2009-03-06 集積回路装置、電気光学装置及び電子機器
US12/713,292 US8462143B2 (en) 2009-03-06 2010-02-26 Integrated circuit device, electro optical device and electronic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009053310A JP4905484B2 (ja) 2009-03-06 2009-03-06 集積回路装置、電気光学装置及び電子機器

Publications (2)

Publication Number Publication Date
JP2010210653A JP2010210653A (ja) 2010-09-24
JP4905484B2 true JP4905484B2 (ja) 2012-03-28

Family

ID=42677833

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009053310A Active JP4905484B2 (ja) 2009-03-06 2009-03-06 集積回路装置、電気光学装置及び電子機器

Country Status (2)

Country Link
US (1) US8462143B2 (ja)
JP (1) JP4905484B2 (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5632997B2 (ja) * 2009-06-24 2014-12-03 オリンパス株式会社 画像処理装置
JP5489871B2 (ja) * 2009-06-24 2014-05-14 オリンパス株式会社 画像処理装置
TWI490619B (zh) * 2013-02-25 2015-07-01 Sipix Technology Inc 電泳顯示器
JP6239288B2 (ja) * 2013-07-11 2017-11-29 シナプティクス・ジャパン合同会社 液晶表示ドライバic
JP6917726B2 (ja) * 2017-02-13 2021-08-11 株式会社ジャパンディスプレイ 液晶表示装置
US11049445B2 (en) * 2017-08-02 2021-06-29 Apple Inc. Electronic devices with narrow display borders
CN108257544B (zh) * 2018-02-13 2021-05-11 厦门天马微电子有限公司 异形显示面板及其驱动方法、异形显示装置
CN112908233B (zh) * 2019-11-19 2024-02-06 京东方科技集团股份有限公司 地址锁存器、显示装置及地址锁存方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03203775A (ja) * 1989-12-29 1991-09-05 Sharp Corp 表示装置の駆動回路
JP3329088B2 (ja) * 1994-02-16 2002-09-30 株式会社デンソー パルス発生装置,周波数可変発振装置及びpll装置
JPH09243993A (ja) * 1996-03-06 1997-09-19 Seiko Epson Corp 液晶装置および電子機器
JP3528674B2 (ja) * 1999-04-16 2004-05-17 セイコーエプソン株式会社 画像信号処理回路、電気光学装置、画像表示装置および画像信号供給方法
JP2002062857A (ja) * 1999-09-27 2002-02-28 Seiko Epson Corp 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器
JP5088986B2 (ja) * 1999-12-24 2012-12-05 株式会社半導体エネルギー研究所 表示装置
JP2002196732A (ja) * 2000-04-27 2002-07-12 Toshiba Corp 表示装置、画像制御半導体装置、および表示装置の駆動方法
JP2002297109A (ja) * 2001-03-30 2002-10-11 Fujitsu Ltd 液晶表示装置及びその駆動回路
JP4854129B2 (ja) * 2001-04-27 2012-01-18 東芝モバイルディスプレイ株式会社 表示装置
JP2004029409A (ja) * 2002-06-26 2004-01-29 Nec Kansai Ltd 液晶表示装置およびその駆動回路
JP5027976B2 (ja) 2002-07-15 2012-09-19 セイコーエプソン株式会社 電気光学装置、電子機器及び電気光学装置の駆動方法
KR20050104892A (ko) * 2004-04-30 2005-11-03 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그의 프리차지 방법
US7545396B2 (en) * 2005-06-16 2009-06-09 Aurora Systems, Inc. Asynchronous display driving scheme and display
JP2007310234A (ja) * 2006-05-19 2007-11-29 Nec Electronics Corp データ線駆動回路、表示装置、及びデータ線駆動方法

Also Published As

Publication number Publication date
JP2010210653A (ja) 2010-09-24
US20100225625A1 (en) 2010-09-09
US8462143B2 (en) 2013-06-11

Similar Documents

Publication Publication Date Title
JP4905484B2 (ja) 集積回路装置、電気光学装置及び電子機器
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
JP4306748B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
US8031153B2 (en) Liquid crystal display and driving method thereof
KR100965571B1 (ko) 액정표시장치와 그 구동방법
KR101703875B1 (ko) 액정표시장치 및 그 구동방법
KR100859467B1 (ko) 액정표시장치 및 그 구동방법
US9373298B2 (en) Display device and driving method thereof
EP1052615B1 (en) Method of driving a flat panel display device
US7696970B2 (en) Driving circuit, display device, and driving method for the display device
US20060193002A1 (en) Drive circuit chip and display device
US20080284758A1 (en) Liquid crystal display and method of driving the same
JP2006119581A (ja) アクティブマトリクス型液晶表示装置およびその駆動方法
US20070120794A1 (en) Driving apparatus for display device
JP2006267525A (ja) 表示装置用駆動装置および表示装置用駆動方法
JP2010181506A (ja) 集積回路装置、電気光学装置及び電子機器
JP5191509B2 (ja) 表示装置およびその駆動方法、並びに電子機器
US20100302266A1 (en) Integrated circuit apparatus, electro-optical apparatus, and electronic equipment
KR20080049593A (ko) 액정표시장치와 그 구동 방법
JP2011232568A (ja) 電気光学装置及び電子機器
JP4748225B2 (ja) 集積回路装置、電気光学装置及び電子機器
JP4525343B2 (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
JP2008216893A (ja) 平面表示装置及びその表示方法
JP5035165B2 (ja) 表示駆動装置及び表示装置
KR100606973B1 (ko) 액정표시장치의 구동부 및 이의 구동방법

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110201

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110208

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110411

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110802

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20111003

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111213

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111226

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20150120

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Ref document number: 4905484

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350