JP4905484B2 - 集積回路装置、電気光学装置及び電子機器 - Google Patents
集積回路装置、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP4905484B2 JP4905484B2 JP2009053310A JP2009053310A JP4905484B2 JP 4905484 B2 JP4905484 B2 JP 4905484B2 JP 2009053310 A JP2009053310 A JP 2009053310A JP 2009053310 A JP2009053310 A JP 2009053310A JP 4905484 B2 JP4905484 B2 JP 4905484B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- odd
- circuit
- data line
- latch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本発明の幾つかの実施形態によれば、マルチプレクス駆動(線順次駆動)において、後述する分散駆動を用いることによって、オペアンプのオフセット電圧等に起因する表示ムラ(スジ)を低減することができる。本発明の実施形態を説明するに先立って、通常のマルチプレクス駆動、すなわち分散駆動を行わないマルチプレクス駆動について以下に説明する。
図1〜図4を用いて、本実施形態が行うマルチプレクス駆動(線順次駆動)について説明する。
図2に、図1のデータドライバー20の構成例を示す。データドライバー20は、シフトレジスター22、ラインラッチ24、26、多重化回路28、基準電圧発生回路30(階調電圧発生回路)、DAC32(Digital-to-Analog Converter、広義にはデータ電圧生成回路)、データ線駆動回路34、マルチプレクス駆動制御部36を含む。
図3、図4に、マルチプレクス駆動回路36の動作説明図を示す。なお図3、図4では、デマルチプレクサーDMUXiの動作例について説明するが、他のデマルチプレクサーの動作についても同様である。
2.1.駆動方法
図5(A)及び図5(B)は、本実施形態の集積回路装置の特徴である分散駆動を説明する図である。図5(A)は通常のマルチプレクス駆動、すなわち分散駆動を行わないマルチプレクス駆動を示し、図5(B)は分散駆動を行うマルチプレクス駆動を示す。いずれもマルチプレクス数を4とした場合を示すが、4より大きい値、例えば8としてもよい。なお、図5(A)、図5(B)では、液晶パネル(電気光学パネル)の一部のみを示した。
上述したようにデータ線駆動回路に設けられたボルテージフォロワー接続のオペアンプは、DACが生成した階調電圧をバッファリングして出力する。理想的な特性を持つオペアンプは、入力電圧と等しい電圧を出力するが、実際のオペアンプはオフセット電圧があるために、正しい階調電圧からオフセット電圧分だけ誤差を持った電圧を出力してしまう。このオフセット電圧はオペアンプを構成するトランジスター等の素子特性のばらつきに起因するものであり、オフセット電圧値は個々のオペアンプでばらつきがある。
上述したように、マルチプレクス駆動を行う場合に、オペアンプのオフセット電圧によって画面上に表示ムラ(スジ)が生じるおそれがある。本実施形態によれば、以下に説明する分散駆動を用いることによって上記の表示ムラを低減することができる。
上述したようにマルチプレクス駆動に分散駆動を付加することで、オペアンプのオフセット電圧に起因する表示ムラを低減することができる。この分散駆動を実現するためには、時系列に入力される画像データPDATAを受けて、マルチプレクス数分の奇数データ線用画像データPoddと、マルチプレクス数分の偶数データ線用画像データPevnとを出力するデータ分配回路200が必要となる。
図12はデータ分配回路200の第2の構成例を示す。本構成例では、データ分配回路200は、第1、第2、第3のラッチ回路210、220、230bを含み、第1、第2のラッチ回路210、220は図8に示した第1の構成例と同一である。第3のラッチ回路230bは共通ラッチ部233を有する。なお、分散切換回路240は分散モードのイネーブル/ディスイネーブルを切り換えるためのものであり、無くてもよい。
図15に本実施形態の集積回路装置が適用されたプロジェクター(電子機器)の構成例を示す。
24 ラインラッチ、28 多重化回路、30 基準電圧発生回路、32 DAC、
34 データ線駆動回路、36 マルチプレクス駆動制御部、
37 スイッチ信号生成回路、38 走査ドライバー、40 表示コントローラー、
50 電源回路、60 集積回路装置、100 集積回路装置、
200 データ分配回路、210 第1のラッチ回路、220 第2のラッチ回路、
221 第1の奇数データ用ラッチ部、222 第1の偶数データ用ラッチ部、
230a、230b 第3のラッチ回路、231 第2の奇数データ用ラッチ部、
232 第2の偶数データ用ラッチ部、233 共通ラッチ部、240 分散切換回路、
250a、250b シフト方向切換回路、300 データドライバー、
310 奇数データ線用ラッチ回路、320 奇数データ線用駆動回路、
330 偶数データ線用ラッチ回路、340 偶数データ線用駆動回路、
400 電気光学パネル、700 電子機器、710 表示情報出力源、
720 表示情報処理回路、750 クロック発生回路、760 電源回路、
PDATA 画像データ、Podd 奇数データ線用画像データ、
Pevn 偶数データ線用画像データ、P1〜P8、Pk−7〜Pk 画像データ、
DMUX1〜DMUXn デマルチプレクサー、
D1〜D8、Dk−7〜Dk データ線、SEL1〜SEL4 マルチプレクス制御信号
Claims (8)
- 単色表示の電気光学装置の複数のデータ線を駆動するデータドライバーと、
前記データドライバーにデータを供給するデータ分配回路とを含み、
前記データドライバーは、
前記複数のデータ線のうちの奇数番目のデータ線を駆動する第1のオペアンプを有する奇数データ線用駆動回路と、
前記複数のデータ線のうちの偶数番目のデータ線を駆動する第2のオペアンプを有する偶数データ線用駆動回路と、
前記奇数データ線用駆動回路に対応して設けられる奇数データ線用ラッチ回路と、
前記偶数データ線用駆動回路に対応して設けられる偶数データ線用ラッチ回路とを含み、
前記データ分配回路は、
時系列に入力される前記単色表示の電気光学装置用の少なくとも4マルチプレクス分の単色画像データを多相クロックによってラッチする第1のラッチ回路と、
前記単色画像データのうちの奇数データ線用画像データを第1のクロックに基づいてラッチする第1の奇数データ用ラッチ部と、前記単色画像データのうちの偶数データ線用画像データを第2のクロックに基づいてラッチする第1の偶数データ用ラッチ部とを有する第2のラッチ回路と、
前記第1のラッチ回路と前記第2のラッチ回路との間に設けられる分散切換え回路と、
第3のラッチ回路とを含み、
前記分散切換え回路は、
分散モードがイネーブルになったときに、前記単色画像データのうちの前記奇数データ線用画像データを前記第1の奇数データ用ラッチ部に出力し、前記単色画像データのうちの前記偶数データ線用画像データを前記第1の偶数データ用ラッチ部に出力し、
前記第3のラッチ回路は、
前記第1の奇数データ用ラッチ部から出力されたデータを第3のクロックに基づいてラッチし、前記奇数データ線用ラッチ回路に対して供給する第2の奇数データ用ラッチ部と、
前記第1の偶数データ用ラッチ部から出力されたデータを前記第3のクロックに基づいてラッチし、前記偶数データ線用ラッチ回路に対して供給する第2の偶数データ用ラッチ部とを含み、
前記データ分配回路は、
前記第1のオペアンプが前記奇数番目のデータ線を駆動し、前記第2のオペアンプが前記偶数番目のデータ線を駆動するモードであって、前記第1のオペアンプ及び前記第2のオペアンプのオフセット電圧のばらつきによる表示ムラを抑制するモードである前記分散モードにおいて、前記単色画像データを受けて、前記奇数データ線用ラッチ回路に対して、マルチプレクス数分の前記奇数データ線用画像データを供給し、前記偶数データ線用ラッチ回路に対して、マルチプレクス数分の前記偶数データ線用画像データを供給することを特徴とする集積回路装置。 - 請求項1において、
前記データ分配回路は、
前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、
前記シフト方向切換え回路は、
第1のシフト方向のモードでは、
前記第1の奇数データ用ラッチ部のデータを前記第2の奇数データ用ラッチ部に出力し、
前記第1の偶数データ用ラッチ部のデータを前記第2の偶数データ用ラッチ部に出力し、
第2のシフト方向のモードでは、
前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記第2の偶数データ用ラッチ部に出力し、
前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記第2の奇数データ用ラッチ部に出力することを特徴とする集積回路装置。 - 単色表示の電気光学装置の複数のデータ線を駆動するデータドライバーと、
前記データドライバーにデータを供給するデータ分配回路とを含み、
前記データドライバーは、
前記複数のデータ線のうちの奇数番目のデータ線を駆動する第1のオペアンプを有する奇数データ線用駆動回路と、
前記複数のデータ線のうちの偶数番目のデータ線を駆動する第2のオペアンプを有する偶数データ線用駆動回路と、
前記奇数データ線用駆動回路に対応して設けられる奇数データ線用ラッチ回路と、
前記偶数データ線用駆動回路に対応して設けられる偶数データ線用ラッチ回路とを含み、
前記データ分配回路は、
時系列に入力される前記単色表示の電気光学装置用の少なくとも4マルチプレクス分の単色画像データを多相クロックによってラッチする第1のラッチ回路と、
前記単色画像データのうちの奇数データ線用画像データを第1のクロックに基づいてラッチする第1の奇数データ用ラッチ部と、前記単色画像データのうちの偶数データ線用画像データを第2のクロックに基づいてラッチする第1の偶数データ用ラッチ部とを有する第2のラッチ回路と、
前記第1のラッチ回路と前記第2のラッチ回路との間に設けられる分散切換え回路と、
共通ラッチ部を有する第3のラッチ回路とを含み、
前記分散切換え回路は、
分散モードがイネーブルになったときに、前記単色画像データのうちの前記奇数データ線用画像データを前記第1の奇数データ用ラッチ部に出力し、前記単色画像データのうちの前記偶数データ線用画像データを前記第1の偶数データ用ラッチ部に出力し、
前記共通ラッチ部は、
前記第1の奇数データ用ラッチ部から出力されたデータを第3のクロックに基づいてラッチして、前記奇数データ線用ラッチ回路に対して供給し、
次に前記第1の偶数データ用ラッチ部から出力されたデータを前記第3のクロックに基づいてラッチして、前記偶数データ線用ラッチ回路に対して供給し、
前記データ分配回路は、
前記第1のオペアンプが前記奇数番目のデータ線を駆動し、前記第2のオペアンプが前記偶数番目のデータ線を駆動するモードであって、前記第1のオペアンプ及び前記第2のオペアンプのオフセット電圧のばらつきによる表示ムラを抑制するモードである前記分散モードにおいて、前記単色画像データを受けて、前記奇数データ線用ラッチ回路に対して、マルチプレクス数分の前記奇数データ線用画像データを供給し、前記偶数データ線用ラッチ回路に対して、マルチプレクス数分の前記偶数データ線用画像データを供給することを特徴とする集積回路装置。 - 請求項3において、
前記データ分配回路は、
前記第2のラッチ回路と前記第3のラッチ回路との間に設けられるシフト方向切換え回路を含み、
前記シフト方向切換え回路は、
第1のシフト方向のモードでは、
前記第1の奇数データ用ラッチ部のデータを前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータを前記共通ラッチ部に出力し、
第2のシフト方向モードでは、
前記第1の奇数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力し、次に前記第1の偶数データ用ラッチ部のデータの順序を逆にして、前記共通ラッチ部に出力することを特徴とする集積回路装置。 - 請求項1乃至4のいずれかにおいて、
前記奇数データ線用ラッチ回路は、
前記奇数データ線用画像データをラッチして、前記奇数データ線用駆動回路に供給し、
前記奇数データ線用駆動回路は、
前記奇数データ線用画像データを受けて、マルチプレクスされた奇数データ線用データ信号を出力し、
前記偶数データ線用ラッチ回路は、
前記偶数データ線用画像データをラッチして、前記偶数データ線用駆動回路に供給し、
前記偶数データ線用駆動回路は、
前記偶数データ線用画像データを受けて、マルチプレクスされた偶数データ線用データ信号を出力し、
マルチプレクスされた前記奇数データ線用データ信号がデマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記奇数番目のデータ線に供給され、
マルチプレクスされた前記偶数データ線用データ信号が前記デマルチプレクサーによりデマルチプレクスされることで得られたデマルチプレクス後のデータ信号が、1水平走査期間において、対応する前記偶数番目のデータ線に供給されることを特徴とする集積回路装置。 - 請求項5において、
前記デマルチプレクサーに含まれる複数のデマルチプレクス用スイッチング素子をオン・オフ制御するためのデマルチプレクス用スイッチ信号を生成するスイッチ信号生成回路を有することを特徴とする集積回路装置。 - 請求項1乃至6のいずれかに記載の集積回路装置を含むことを特徴とする電気光学装置。
- 請求項1乃至6のいずれかに記載の集積回路装置を含むことを特徴とする電子機器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009053310A JP4905484B2 (ja) | 2009-03-06 | 2009-03-06 | 集積回路装置、電気光学装置及び電子機器 |
US12/713,292 US8462143B2 (en) | 2009-03-06 | 2010-02-26 | Integrated circuit device, electro optical device and electronic apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009053310A JP4905484B2 (ja) | 2009-03-06 | 2009-03-06 | 集積回路装置、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010210653A JP2010210653A (ja) | 2010-09-24 |
JP4905484B2 true JP4905484B2 (ja) | 2012-03-28 |
Family
ID=42677833
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009053310A Active JP4905484B2 (ja) | 2009-03-06 | 2009-03-06 | 集積回路装置、電気光学装置及び電子機器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8462143B2 (ja) |
JP (1) | JP4905484B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5632997B2 (ja) * | 2009-06-24 | 2014-12-03 | オリンパス株式会社 | 画像処理装置 |
JP5489871B2 (ja) * | 2009-06-24 | 2014-05-14 | オリンパス株式会社 | 画像処理装置 |
TWI490619B (zh) * | 2013-02-25 | 2015-07-01 | Sipix Technology Inc | 電泳顯示器 |
JP6239288B2 (ja) * | 2013-07-11 | 2017-11-29 | シナプティクス・ジャパン合同会社 | 液晶表示ドライバic |
JP6917726B2 (ja) * | 2017-02-13 | 2021-08-11 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
US11049445B2 (en) * | 2017-08-02 | 2021-06-29 | Apple Inc. | Electronic devices with narrow display borders |
CN108257544B (zh) * | 2018-02-13 | 2021-05-11 | 厦门天马微电子有限公司 | 异形显示面板及其驱动方法、异形显示装置 |
CN112908233B (zh) * | 2019-11-19 | 2024-02-06 | 京东方科技集团股份有限公司 | 地址锁存器、显示装置及地址锁存方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03203775A (ja) * | 1989-12-29 | 1991-09-05 | Sharp Corp | 表示装置の駆動回路 |
JP3329088B2 (ja) * | 1994-02-16 | 2002-09-30 | 株式会社デンソー | パルス発生装置,周波数可変発振装置及びpll装置 |
JPH09243993A (ja) * | 1996-03-06 | 1997-09-19 | Seiko Epson Corp | 液晶装置および電子機器 |
JP3528674B2 (ja) * | 1999-04-16 | 2004-05-17 | セイコーエプソン株式会社 | 画像信号処理回路、電気光学装置、画像表示装置および画像信号供給方法 |
JP2002062857A (ja) * | 1999-09-27 | 2002-02-28 | Seiko Epson Corp | 電気光学装置の駆動方法、駆動回路及び電気光学装置並びに電子機器 |
JP5088986B2 (ja) * | 1999-12-24 | 2012-12-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
JP2002196732A (ja) * | 2000-04-27 | 2002-07-12 | Toshiba Corp | 表示装置、画像制御半導体装置、および表示装置の駆動方法 |
JP2002297109A (ja) * | 2001-03-30 | 2002-10-11 | Fujitsu Ltd | 液晶表示装置及びその駆動回路 |
JP4854129B2 (ja) * | 2001-04-27 | 2012-01-18 | 東芝モバイルディスプレイ株式会社 | 表示装置 |
JP2004029409A (ja) * | 2002-06-26 | 2004-01-29 | Nec Kansai Ltd | 液晶表示装置およびその駆動回路 |
JP5027976B2 (ja) | 2002-07-15 | 2012-09-19 | セイコーエプソン株式会社 | 電気光学装置、電子機器及び電気光学装置の駆動方法 |
KR20050104892A (ko) * | 2004-04-30 | 2005-11-03 | 엘지.필립스 엘시디 주식회사 | 액정 표시 장치 및 그의 프리차지 방법 |
US7545396B2 (en) * | 2005-06-16 | 2009-06-09 | Aurora Systems, Inc. | Asynchronous display driving scheme and display |
JP2007310234A (ja) * | 2006-05-19 | 2007-11-29 | Nec Electronics Corp | データ線駆動回路、表示装置、及びデータ線駆動方法 |
-
2009
- 2009-03-06 JP JP2009053310A patent/JP4905484B2/ja active Active
-
2010
- 2010-02-26 US US12/713,292 patent/US8462143B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2010210653A (ja) | 2010-09-24 |
US20100225625A1 (en) | 2010-09-09 |
US8462143B2 (en) | 2013-06-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4905484B2 (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP4168339B2 (ja) | 表示駆動装置及びその駆動制御方法並びに表示装置 | |
JP4306748B2 (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
US8031153B2 (en) | Liquid crystal display and driving method thereof | |
KR100965571B1 (ko) | 액정표시장치와 그 구동방법 | |
KR101703875B1 (ko) | 액정표시장치 및 그 구동방법 | |
KR100859467B1 (ko) | 액정표시장치 및 그 구동방법 | |
US9373298B2 (en) | Display device and driving method thereof | |
EP1052615B1 (en) | Method of driving a flat panel display device | |
US7696970B2 (en) | Driving circuit, display device, and driving method for the display device | |
US20060193002A1 (en) | Drive circuit chip and display device | |
US20080284758A1 (en) | Liquid crystal display and method of driving the same | |
JP2006119581A (ja) | アクティブマトリクス型液晶表示装置およびその駆動方法 | |
US20070120794A1 (en) | Driving apparatus for display device | |
JP2006267525A (ja) | 表示装置用駆動装置および表示装置用駆動方法 | |
JP2010181506A (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP5191509B2 (ja) | 表示装置およびその駆動方法、並びに電子機器 | |
US20100302266A1 (en) | Integrated circuit apparatus, electro-optical apparatus, and electronic equipment | |
KR20080049593A (ko) | 액정표시장치와 그 구동 방법 | |
JP2011232568A (ja) | 電気光学装置及び電子機器 | |
JP4748225B2 (ja) | 集積回路装置、電気光学装置及び電子機器 | |
JP4525343B2 (ja) | 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法 | |
JP2008216893A (ja) | 平面表示装置及びその表示方法 | |
JP5035165B2 (ja) | 表示駆動装置及び表示装置 | |
KR100606973B1 (ko) | 액정표시장치의 구동부 및 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110208 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110411 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110802 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111003 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111213 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111226 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150120 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4905484 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |