JP4765034B2 - 受信器及び半導体装置 - Google Patents
受信器及び半導体装置 Download PDFInfo
- Publication number
- JP4765034B2 JP4765034B2 JP2006245595A JP2006245595A JP4765034B2 JP 4765034 B2 JP4765034 B2 JP 4765034B2 JP 2006245595 A JP2006245595 A JP 2006245595A JP 2006245595 A JP2006245595 A JP 2006245595A JP 4765034 B2 JP4765034 B2 JP 4765034B2
- Authority
- JP
- Japan
- Prior art keywords
- inverter
- inductor
- current source
- circuit
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 65
- 230000005540 biological transmission Effects 0.000 claims description 70
- 230000008878 coupling Effects 0.000 claims description 22
- 238000010168 coupling process Methods 0.000 claims description 22
- 238000005859 coupling reaction Methods 0.000 claims description 22
- 238000000034 method Methods 0.000 description 15
- 238000010586 diagram Methods 0.000 description 14
- 230000006698 induction Effects 0.000 description 14
- 230000001965 increasing effect Effects 0.000 description 11
- 238000005070 sampling Methods 0.000 description 8
- 230000006870 function Effects 0.000 description 6
- 230000000630 rising effect Effects 0.000 description 6
- 230000008054 signal transmission Effects 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 4
- 230000009471 action Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 230000003321 amplification Effects 0.000 description 2
- 230000002238 attenuated effect Effects 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000003199 nucleic acid amplification method Methods 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 230000005764 inhibitory process Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/70—Reducing energy consumption in communication networks in wireless communication networks
Landscapes
- Near-Field Transmission Systems (AREA)
Description
前記受信インダクタの両端に接続された第1の電流源及び第2の電流源と、
前記受信インダクタの両端に入力端が接続され、前記受信インダクタで発生する誘導電流を検出する、前記受信インダクタに流れる誘導電流の方向に対応した送信された前記データを再生する信号受信回路と、
を有し、
前記第1の定電流源及び前記第2の定電流源は、
ゲート端子に所定の電圧が印加されたトランジスタであり、
前記信号受信回路は、
互いの入力端子と出力端子とが交差するように接続された、前記第1の電流源の電流が流れる第1のインバータ及び前記第2の電流源の電流が流れる第2のインバータを有し、
前記第1の電流源となるトランジスタのゲート端子が、前記第1のインバータの入力端子及び前記第2のインバータの出力端子と接続され、
前記第2の電流源となるトランジスタのゲート端子が、前記第2のインバータの入力端子及び前記第1のインバータの出力端子と接続された構成である。
または、インダクタ結合を利用した非接触インターフェースを用いて送信されるデータを受信するための受信インダクタを備えた受信器であって、
前記受信インダクタの両端に接続された第1の電流源及び第2の電流源と、
前記受信インダクタの両端に入力端が接続され、前記受信インダクタで発生する誘導電流を検出する、前記受信インダクタに流れる誘導電流の方向に対応した送信された前記データを再生する信号受信回路と、
を有し、
前記第1の定電流源及び前記第2の定電流源は、
前記受信インダクタの両端と高電位電源電圧間または前記受信インダクタの両端と低電位電源電圧間に挿入された抵抗器であり、
前記信号受信回路は、
互いの入力端子と出力端子とが交差するように接続された、前記第1の電流源の電流が流れる第1のインバータ及び前記第2の電流源の電流が流れる第2のインバータを有し、
前記第1の電流源となるトランジスタのゲート端子が、前記第1のインバータの入力端子及び前記第2のインバータの出力端子と接続され、
前記第2の電流源となるトランジスタのゲート端子が、前記第2のインバータの入力端子及び前記第1のインバータの出力端子と接続された構成である。
(第1実施例)
図3は本発明の受信器の第1実施例の構成を示す回路図である。
(第2実施例)
次に本発明の受信器の第2実施例について図面を用いて説明する。
105、311 受信インダクタ
106 定電流源
301〜304 PMOSトランジスタ
305〜310 NMOSトランジスタ
313 制御回路
Claims (5)
- インダクタ結合を利用した非接触インターフェースを用いて送信されるデータを受信するための受信インダクタを備えた受信器であって、
前記受信インダクタの両端に接続された第1の電流源及び第2の電流源と、
前記受信インダクタの両端に入力端が接続され、前記受信インダクタで発生する誘導電流を検出する、前記受信インダクタに流れる誘導電流の方向に対応した送信された前記データを再生する信号受信回路と、
を有し、
前記第1の定電流源及び前記第2の定電流源は、
ゲート端子に所定の電圧が印加されたトランジスタであり、
前記信号受信回路は、
互いの入力端子と出力端子とが交差するように接続された、前記第1の電流源の電流が流れる第1のインバータ及び前記第2の電流源の電流が流れる第2のインバータを有し、
前記第1の電流源となるトランジスタのゲート端子が、前記第1のインバータの入力端子及び前記第2のインバータの出力端子と接続され、
前記第2の電流源となるトランジスタのゲート端子が、前記第2のインバータの入力端子及び前記第1のインバータの出力端子と接続された受信器。 - 前記トランジスタのゲート端子に、該トランジスタが飽和領域で動作するような電圧を印加する制御回路を有する請求項1記載の受信器。
- 前記信号受信回路は、
送信されたデータを再生するためのクロックに応じてオン/オフする、前記第1の電流源と前記第1のインバータ間に挿入された第1のクロック入力トランジスタ及び前記第2の電流源と前記第2のインバータ間に挿入された第2のクロック入力トランジスタと、
前記第1のクロック入力トランジスタ及び第2のクロック入力トランジスタのオフ時に、前記第1のインバータ及び前記第2のインバータから出力されるデータを1にプリチャージするプリチャージ回路と、
を有する請求項1または2記載の受信器。 - インダクタ結合を利用した非接触インターフェースを用いて送信されるデータを受信するための受信インダクタを備えた受信器であって、
前記受信インダクタの両端に接続された第1の電流源及び第2の電流源と、
前記受信インダクタの両端に入力端が接続され、前記受信インダクタで発生する誘導電流を検出する、前記受信インダクタに流れる誘導電流の方向に対応した送信された前記データを再生する信号受信回路と、
を有し、
前記第1の定電流源及び前記第2の定電流源は、
前記受信インダクタの両端と高電位電源電圧間または前記受信インダクタの両端と低電位電源電圧間に挿入された抵抗器であり、
前記信号受信回路は、
互いの入力端子と出力端子とが交差するように接続された、前記第1の電流源の電流が流れる第1のインバータ及び前記第2の電流源の電流が流れる第2のインバータを有し、
前記第1の電流源となるトランジスタのゲート端子が、前記第1のインバータの入力端子及び前記第2のインバータの出力端子と接続され、
前記第2の電流源となるトランジスタのゲート端子が、前記第2のインバータの入力端子及び前記第1のインバータの出力端子と接続された受信器。 - 前記受信インダクタとインダクタ結合する送信インダクタ、及び前記データの伝送に用いるクロックの立ち上がりまたは立下りに毎に前記送信インダクタに対して前記データの極性に対応する方向の電流を流す送信器と、
請求項1から4のいずれか1項記載の受信器と、
を有する半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006245595A JP4765034B2 (ja) | 2006-09-11 | 2006-09-11 | 受信器及び半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006245595A JP4765034B2 (ja) | 2006-09-11 | 2006-09-11 | 受信器及び半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008067288A JP2008067288A (ja) | 2008-03-21 |
JP4765034B2 true JP4765034B2 (ja) | 2011-09-07 |
Family
ID=39289546
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006245595A Expired - Fee Related JP4765034B2 (ja) | 2006-09-11 | 2006-09-11 | 受信器及び半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4765034B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102008012882B4 (de) * | 2008-03-06 | 2020-07-23 | Continental Automotive France | Elektrische Schaltung für eine Zugangskontrolle und für eine Wegfahrsperre eines Fahrzeugs sowie Verfahren zum Messen eines Antennentreibers |
JP5671200B2 (ja) | 2008-06-03 | 2015-02-18 | 学校法人慶應義塾 | 電子回路 |
JP5283075B2 (ja) * | 2008-12-26 | 2013-09-04 | 学校法人慶應義塾 | 電子回路 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005072735A (ja) * | 2003-08-20 | 2005-03-17 | Sharp Corp | 受信装置 |
-
2006
- 2006-09-11 JP JP2006245595A patent/JP4765034B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2008067288A (ja) | 2008-03-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4860637B2 (ja) | 信号伝送方式及び半導体集積回路装置 | |
JP3793265B2 (ja) | 垂直方向集積化回路の各チップ層間の誘導による信号伝送用装置 | |
JP5613833B2 (ja) | 受信回路及び信号受信方法 | |
JP5357510B2 (ja) | 半導体集積回路装置 | |
US7768790B2 (en) | Electronic circuit | |
US9153314B2 (en) | Ground-referenced single-ended memory interconnect | |
US7394283B2 (en) | CML to CMOS signal converter | |
US8410816B1 (en) | Low-swing signaling scheme for data communication | |
US8467256B2 (en) | Electronic circuit | |
US20140210496A1 (en) | Chip-to-chip signal transmission system and chip-to-chip capacitive coupling transmission circuit | |
JP4765034B2 (ja) | 受信器及び半導体装置 | |
US8276822B2 (en) | Electronic circuit | |
JP5536656B2 (ja) | 半導体装置 | |
JP5436997B2 (ja) | 集積回路 | |
JPWO2007145086A1 (ja) | 半導体装置、信号伝送装置および信号伝送方法 | |
KR101486789B1 (ko) | 인터포저 기판 상의 나선 형태 이퀄라이저, 이를 포함하는 2.5차원 집적 회로 및 이의 제조 방법 | |
Miura et al. | Inductive coupled communications | |
US6310796B1 (en) | Dynamic random access memory device and μBGA package using multiple reference voltage pads | |
JP2006147961A (ja) | 半導体集積回路 | |
JP7278016B2 (ja) | 半導体装置 | |
Kim et al. | 16 Design of High-Speed | |
Ikeuchi et al. | Through Silicon Capacitive Coupling (TSCC) interface for 3D stacked dies | |
JP2010087398A (ja) | 半導体装置 | |
JP2015041400A (ja) | 積層型半導体装置 | |
Kim et al. | 16 Design of High-Speed Interconnects for 3D/2.5 D ICs without TSVs |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090824 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090827 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110216 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110411 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110510 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110516 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140624 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |