JP4658982B2 - クロック生成回路 - Google Patents
クロック生成回路 Download PDFInfo
- Publication number
- JP4658982B2 JP4658982B2 JP2007068344A JP2007068344A JP4658982B2 JP 4658982 B2 JP4658982 B2 JP 4658982B2 JP 2007068344 A JP2007068344 A JP 2007068344A JP 2007068344 A JP2007068344 A JP 2007068344A JP 4658982 B2 JP4658982 B2 JP 4658982B2
- Authority
- JP
- Japan
- Prior art keywords
- delay
- circuit
- output
- clock
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
図1は、この発明の実施の形態1によるクロック生成回路20を示すブロック図であり、図において、21は位相同期ループ(Phase Locked Loop、以下、PLLという)、22は2相クロック生成回路、23,24および37はインバータ、27はゲート制御のインバータからなるクロックドライバ、34,35,36はこの実施の形態1のクロック生成回路20で生成されたクロック信号を供給される外部回路である。クロック生成回路20は、PLL21、2相クロック生成回路22、インバータ23,24およびクロックドライバ27から構成されている。
図7は、デジタルディレイライン56,69,71のそれぞれの構成を示す回路図であり、図において、各遅延素子n(n=0,...y,y−1,...,n−1,n)は、直列に接続された2つのPMOSTrおよび直列に接続された2つのNMOSTrがさらに直列に接続されて得られる回路を2組並列に並べた構成を有する。PMOSTrの組とNMOSTrの組とを直列に接続する直列接続点は、各遅延素子の出力ノードと次段の遅延素子との間に設けられた出力インバータに接続されている。各遅延素子には入力として入力パルスを入力する入力ノードがある。逓倍部40内のデジタルディレイライン56は、この遅延素子を96個(即ち、n=95)直接に接続した構成を有し、位相同期部41内のデジタルディレイライン71は、遅延素子を8個(n=7)直列に接続した構成を、またデジタルディレイライン69は遅延素子を32個(n=31)直列に接続した構成を有している。
40 逓倍部(逓倍回路)
41 位相同期部(位相同期回路)
52 カウンタ(第1のカウンタ)
56 デジタルディレイライン(第1の遅延回路)
59 ディレイ微調整回路(第1の遅延回路)
60 ロック検出回路(第3のカウンタ)
65 カウンタ(第2のカウンタ)
69,71 デジタルディレイライン(第2の遅延回路)
Claims (2)
- 遅延回路とカウンタ回路と制御信号生成回路とを有し、前記遅延回路は、互いに直列に接続された複数個の遅延素子から構成され、夫々の遅延素子に入力ノードを有し、前記遅延回路の遅延時間に対応した前記カウンタ回路のカウンタ値に応じて前記制御信号生成回路が生成する制御信号により前記複数個の遅延素子のいずれかの遅延素子が選択されるとともにいずれの遅延素子が選択されるかにより遅延時間が設定制御され、前記選択された遅延素子の入力ノードとこれに隣接する1つの遅延素子の入力ノードとに入力パルスが入力されることを特徴とするクロック生成回路。
- 遅延素子のそれぞれは、直列に接続されたn個のPMOSTrの組および直列に接続されたn個のNMOSTrの組とをさらに互いに直列に接続させて得られる回路を2組並列に並べた構成を有し、前記2組の回路内の前記n個のPMOSTrの組と前記n個のNMOSTrの組との接点に隣接する前記PMOSTrおよび前記NMOSTrのゲートを互いに接続した構成を有することを特徴とする請求項1記載のクロック生成回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007068344A JP4658982B2 (ja) | 1997-05-23 | 2007-03-16 | クロック生成回路 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13418897 | 1997-05-23 | ||
JP2007068344A JP4658982B2 (ja) | 1997-05-23 | 2007-03-16 | クロック生成回路 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP01184798A Division JP4033962B2 (ja) | 1997-05-23 | 1998-01-23 | クロック生成回路 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010091689A Division JP4700755B2 (ja) | 1997-05-23 | 2010-04-12 | クロック生成回路 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007174705A JP2007174705A (ja) | 2007-07-05 |
JP2007174705A5 JP2007174705A5 (ja) | 2007-10-04 |
JP4658982B2 true JP4658982B2 (ja) | 2011-03-23 |
Family
ID=38300562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007068344A Expired - Fee Related JP4658982B2 (ja) | 1997-05-23 | 2007-03-16 | クロック生成回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4658982B2 (ja) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6277770A (ja) * | 1985-10-01 | 1987-04-09 | Seiko Instr & Electronics Ltd | ビデオ信号のサンプリングクロツク発生回路 |
JPH05199498A (ja) * | 1992-01-21 | 1993-08-06 | Sony Corp | クロツク発生回路 |
JPH08274600A (ja) * | 1995-03-30 | 1996-10-18 | Toshiba Corp | Cmos型可変遅延回路 |
-
2007
- 2007-03-16 JP JP2007068344A patent/JP4658982B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007174705A (ja) | 2007-07-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4700755B2 (ja) | クロック生成回路 | |
KR100319890B1 (ko) | 지연동기루프 및 이에 대한 제어방법 | |
KR940001724B1 (ko) | 위상동기회로 | |
JP3232351B2 (ja) | デジタル回路装置 | |
JP3404369B2 (ja) | Dll回路 | |
JP2954070B2 (ja) | デジタルpll回路 | |
KR100303804B1 (ko) | 클럭지연회로와이를이용한발진회로및위상동기회로 | |
US6285225B1 (en) | Delay locked loop circuits and methods of operation thereof | |
US6366150B1 (en) | Digital delay line | |
US6882196B2 (en) | Duty cycle corrector | |
KR20030039994A (ko) | 지연 고정 루프의 정확한 동작 개시 및 위상 고정을보장하는 장치 | |
US6049238A (en) | Clock generator and clock generating method capable of varying clock frequency without increasing the number of delay elements | |
US7323942B2 (en) | Dual loop PLL, and multiplication clock generator using dual loop PLL | |
US6014047A (en) | Method and apparatus for phase rotation in a phase locked loop | |
US7071750B2 (en) | Method for multiple-phase splitting by phase interpolation and circuit the same | |
US5982213A (en) | Digital phase lock loop | |
US7142823B1 (en) | Low jitter digital frequency synthesizer and control thereof | |
US6967536B2 (en) | Phase-locked loop circuit reducing steady state phase error | |
JPH1022822A (ja) | ディジタルpll回路 | |
JP4463298B2 (ja) | クロック生成回路 | |
US6115439A (en) | Free running digital phase lock loop | |
JP4033962B2 (ja) | クロック生成回路 | |
JP4658982B2 (ja) | クロック生成回路 | |
JP4597681B2 (ja) | 時間サイクルサプレッサを用いた低ロック時間遅延ロックループ | |
US7498887B1 (en) | High frequency digital oscillator-on-demand with synchronization |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070816 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100209 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100405 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100519 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100706 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20101005 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20101201 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20101221 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20101224 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140107 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |