JP4580163B2 - 外部で生成したシグネチャを用いて回路を試験するためのシステム及び方法 - Google Patents
外部で生成したシグネチャを用いて回路を試験するためのシステム及び方法 Download PDFInfo
- Publication number
- JP4580163B2 JP4580163B2 JP2003402477A JP2003402477A JP4580163B2 JP 4580163 B2 JP4580163 B2 JP 4580163B2 JP 2003402477 A JP2003402477 A JP 2003402477A JP 2003402477 A JP2003402477 A JP 2003402477A JP 4580163 B2 JP4580163 B2 JP 4580163B2
- Authority
- JP
- Japan
- Prior art keywords
- signature
- test
- data
- output
- dut
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000012360 testing method Methods 0.000 title claims description 380
- 238000000034 method Methods 0.000 title claims description 119
- 230000007246 mechanism Effects 0.000 claims description 49
- 238000013500 data storage Methods 0.000 claims description 45
- 230000004044 response Effects 0.000 claims description 38
- 230000000873 masking effect Effects 0.000 claims description 19
- 238000003860 storage Methods 0.000 claims description 15
- 238000004891 communication Methods 0.000 claims description 12
- 230000003993 interaction Effects 0.000 claims description 10
- 239000013598 vector Substances 0.000 description 79
- 238000012545 processing Methods 0.000 description 62
- 238000004458 analytical method Methods 0.000 description 35
- 238000011156 evaluation Methods 0.000 description 27
- 230000008569 process Effects 0.000 description 27
- 238000003745 diagnosis Methods 0.000 description 24
- 239000000523 sample Substances 0.000 description 24
- 238000007906 compression Methods 0.000 description 20
- 230000006835 compression Effects 0.000 description 20
- 238000005516 engineering process Methods 0.000 description 17
- 230000002950 deficient Effects 0.000 description 16
- 230000008901 benefit Effects 0.000 description 14
- 238000013461 design Methods 0.000 description 12
- 230000001413 cellular effect Effects 0.000 description 11
- 238000010586 diagram Methods 0.000 description 8
- 239000012085 test solution Substances 0.000 description 8
- 239000000047 product Substances 0.000 description 7
- 239000004065 semiconductor Substances 0.000 description 7
- 230000007547 defect Effects 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 6
- 230000006399 behavior Effects 0.000 description 5
- 230000006870 function Effects 0.000 description 5
- 239000000243 solution Substances 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 238000013144 data compression Methods 0.000 description 3
- 238000006731 degradation reaction Methods 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 230000004043 responsiveness Effects 0.000 description 3
- 238000010998 test method Methods 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000004075 alteration Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000004888 barrier function Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 239000012467 final product Substances 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 230000002040 relaxant effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318335—Test pattern compression or decompression
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31705—Debugging aspects, e.g. using test circuits for debugging, using dedicated debugging test circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3183—Generation of test inputs, e.g. test vectors, patterns or sequences
- G01R31/318307—Generation of test inputs, e.g. test vectors, patterns or sequences computer-aided, e.g. automatic test program generator [ATPG], program translations, test program debugging
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Tests Of Electronic Circuits (AREA)
Description
(1)入力ベクターデータ(ベクトルデータ)
(2)出力ベクターデータ
(3)マスクベクターデータ
一般に、ATEに記憶される入力ベクターデータは、DUTに入力するための刺激(例えば、テストパターンデータ)として用いられ、出力ベクターデータは、入力ベクターデータを与えられたDUTに期待される出力データであり、DUTが適正に機能しているかどうかを判定する上で、入力ベクターデータに呼応してDUTが出力する実際の出力データと比較するために使用されるものである。一般に、マスクベクターデータは、期待出力データのどのビットを受信したDUT出力と実際に比較しなければならないかを指定するデータで構成されており、例えばマスクベクターデータは期待出力データをDUTから受信した実際の出力にマッピングするものであり、特定の構成においては、DUTからの全出力ビットが期待出力データと比較されるわけではない場合もある(例えば、DUTの適正機能を判定する上で意味の無い値を持つ特定の非決定的ビット、すなわち「値が決められていない(ドント・ケア)/未知ビット」が存在する場合もある)。
(1) Nadeau−Dostie等による米国特許第6,442,722号“Method and Apparatus for Testing Circuits with Multiple Clocks”(特許文献1)
(2) Anderson等による米国特許第6,393,594号“Method and System for Performing Pseudo−Random Testing of an Integrated Circuit”(特許文献2)
(3) Bockhaus等による米国特許第6,374,370号“Method and System for Flexible Control of BIST Registers Based upon On−Chip Events”(特許文献3)
(4) Karri等による米国特許第6,363,506号“Method for Self−Testing Integrated Circuits”(特許文献4)
(5) Koprowski等による米国特許第6,327,685号“Logic Built−In Self Test”(特許文献5)
(6) Simによる米国特許第6,240,537号“Signature Compression Circuit and Method”(特許文献6)
(7) Wagner等による米国特許第6,158,033号“Multiple Input Signature Testing & Diagnosis for Embedded Blocks in Integrated Circuits”(特許文献7)
(8) Needhamによる米国特許第5,978,946号“Methods and Apparatus for System Testing of Processors and Computers using Signature Analysis”(特許文献8)
(9) Osawa等による米国特許第5,960,008号“Test Circuit”(特許文献9)
(10) Kimによる米国特許第5,938,784号“Linear Feedback Shift Register,Multiple Input Signature Register and Built−In Self Test Circuit Using Such Registers”(特許文献10)
(例えば、MISRを通じた)シグネチャ解析を利用する試験方式の更なる事例は、この参照によりその開示内容が本願明細書に含まれることとする米国公開特許出願第20020073374号“Method,System and Program Product for Testing and/or Diagnosing Circuits Using Embedded Test Controller Access Data”(非特許文献2)に記載されている。
302 テストデータ入力手段
303 出力データ受信手段
305 シグネチャ生成手段
306 シグネチャ比較手段
307 情報記憶手段
312 エラーマップ
313 通信インターフェース
315 被験チップ
316 外部試験装置
Claims (10)
- (a) テストデータを被験チップに入力するための手段と、
(b) 前記入力されたテストデータに応答して、前記被験チップから出力データを受信する手段と、
(c) 前記受信された出力データの少なくとも一部に対するシグネチャを生成するための手段であって、前記受信された出力データが、複数のウィンドウに分割され、前記ウィンドウの各々は所定数のビットを備え、前記シグネチャを生成するための手段は、前記複数のウィンドウの各々に対してシグネチャを生成する、シグネチャを生成するための手段と、
(d) 前記生成されたシグネチャを期待シグネチャと比較するための手段と、
(e) 前記生成されたシグネチャが前記期待シグネチャと一致しなかった場合にエラーマップログに情報を記憶するための手段と、
を有することを特徴とするオフチップ試験システム。 - 前記情報を記憶するための手段が、前記エラーマップログに記憶する前記情報を取得するための前記被験チップとの更なる相互作用を、前記生成されたシグネチャが前記期待シグネチャと一致しなかったことが判定された後には必要としないことを特徴とする請求項1に記載のオフチップ試験システム。
- 前記比較するための手段は、第一のウィンドウに対して生成された前記シグネチャを前記第一のウィンドウの期待シグネチャと比較し、前記情報を記憶するための手段は、前記第一のウィンドウに対して生成された前記シグネチャが前記第一のウィンドウの前記期待シグネチャと一致しなかった場合に、少なくとも前記第一のウィンドウに関する情報をエラーマップログに記憶するための手段を有することを特徴とする請求項1に記載のオフチップ試験システム。
- マスクデータを記憶する手段を更に有し、前記マスクデータを記憶する手段に格納されたマスクデータは前記受信された出力データにおける非決定的ビットのマスキングに使用され、前記マスクデータが圧縮されていることを特徴とする請求項1に記載のオフチップ試験システム。
- 前記マスクデータを解凍するための手段を更に有することを特徴とする請求項4に記載のオフチップ試験システム。
- 前記エラーマップログに情報を記憶するための手段は、前記期待シグネチャに一致しない前記シグネチャの生成に用いられた前記受信された出力データの少なくとも一部を記憶するものであることを特徴とする請求項1に記載のオフチップ試験システム。
- 回路を試験するためのシステムであって、
前記回路の外部にあり、前記回路と少なくとも一時的に通信可能な状態で結合される自動試験装置を有し、
前記自動試験装置が、前記回路にテストデータを入力するための通信インターフェースと、前記入力テストデータに応答して前記回路から出力されるデータを受信するための通信インターフェースと、前記受信された出力データを複数のウィンドウに決定する論理機構と、前記複数のウィンドウの各々に対するシグネチャを生成するように作動する論理機構と、生成されたシグネチャを期待シグネチャと比較するための比較論理機構と、生成されたシグネチャが期待シグネチャと一致しない場合に情報をエラーマップログに記憶するための論理機構とを具備すること、
を特徴とするシステム。 - 前記情報をエラーマップログに記憶するための論理機構は、前記回路との更なる相互作用を、生成されたシグネチャが期待されたシグネチャと一致しなかったことが検出された後には必要としないことを特徴とする請求項7に記載のシステム。
- 前記自動試験装置が、
(a) 前記受信された出力データにおける非決定的ビットを、前記シグネチャの生成に用いられることからマスキングするための論理機構と、
(b) 前記自動試験装置に通信可能な状態で結合されるデータ記憶装置であって、前記データ記憶装置は、前記受信された出力データのマスキングに使用されるマスクデータを格納し、前記マスクデータは圧縮されている、データ記憶装置と、
(c) 前記マスクデータを解凍するための論理機構と、
を更に有することを特徴とする請求項7に記載のシステム。 - 回路を試験するための方法であって、
(a) 被験回路にテストデータを入力するステップと、
(b) 前記入力されたテストデータに応答して、前記被験回路からの出力データを外部試験装置において受信するステップと、
(c) 前記受信された出力データを複数のウィンドウに分割するステップであって、前記ウィンドウの各々は所定数のビットを備える、分割するステップと、
(d) 前記外部試験装置において、前記複数のウィンドウの各々に対してシグネチャを生成するステップと、
(e) 前記複数のウィンドウの各々に対して、前記被験回路が期待通りに機能しているかどうかを判定するために、前記対応するウィンドウに対して前記生成されたシグネチャを期待シグネチャと比較するステップと、
(f) 前記生成されたシグネチャが前記期待シグネチャと一致しなかった場合には、情報をエラーマップログに記憶するステップと、
を含み、
前記生成されたシグネチャが前記期待シグネチャと一致しないと判定された後は、前記情報の前記エラーマップログへの記憶用に前記情報を取得するための前記被験回路との更なる相互作用を必要としないこと、
を特徴とする方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/308,323 US7131046B2 (en) | 2002-12-03 | 2002-12-03 | System and method for testing circuitry using an externally generated signature |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004184413A JP2004184413A (ja) | 2004-07-02 |
JP4580163B2 true JP4580163B2 (ja) | 2010-11-10 |
Family
ID=32392721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003402477A Expired - Lifetime JP4580163B2 (ja) | 2002-12-03 | 2003-12-02 | 外部で生成したシグネチャを用いて回路を試験するためのシステム及び方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7131046B2 (ja) |
JP (1) | JP4580163B2 (ja) |
DE (1) | DE10343227A1 (ja) |
Families Citing this family (40)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7509226B2 (en) * | 2003-06-25 | 2009-03-24 | Teradyne, Inc. | Apparatus and method for testing non-deterministic device data |
US6990423B2 (en) * | 2003-06-25 | 2006-01-24 | Teradyne, Inc. | Apparatus and method for testing non-deterministic device data |
US7216273B2 (en) * | 2003-06-26 | 2007-05-08 | Teradyne, Inc. | Method for testing non-deterministic device data |
US20050080581A1 (en) * | 2003-09-22 | 2005-04-14 | David Zimmerman | Built-in self test for memory interconnect testing |
US7386777B2 (en) * | 2004-04-05 | 2008-06-10 | Verigy (Singapore) Pte. Ltd. | Systems and methods for processing automatically generated test patterns |
US7584386B2 (en) * | 2004-04-21 | 2009-09-01 | Stmicroelectronics Sa | Microprocessor comprising error detection means protected against an attack by error injection |
US7284176B2 (en) * | 2004-07-15 | 2007-10-16 | Nec Laboratories America, Inc. | Externally-loaded weighted random test pattern compression |
US7461312B2 (en) * | 2004-07-22 | 2008-12-02 | Microsoft Corporation | Digital signature generation for hardware functional test |
US7884715B2 (en) * | 2004-08-04 | 2011-02-08 | Nexteer (Beijing) Technology Co., Ltd. | Method and system for program execution integrity for communication-based angle sensor |
US7555690B1 (en) * | 2004-12-23 | 2009-06-30 | Xilinx, Inc. | Device for and method of coupling test signals to a device under test |
US20070115833A1 (en) * | 2005-11-21 | 2007-05-24 | Gerald Pepper | Varying the position of test information in data units |
CN101405609B (zh) * | 2006-02-17 | 2012-11-14 | 明导公司 | 多级测试响应压缩器 |
US7743304B2 (en) * | 2006-02-17 | 2010-06-22 | Verigy (Singapore) Pte. Ltd. | Test system and method for testing electronic devices using a pipelined testing architecture |
US7404126B2 (en) * | 2006-03-29 | 2008-07-22 | Texas Instruments Incorporated | Scan tests tolerant to indeterminate states when employing signature analysis to analyze test outputs |
US7849315B2 (en) * | 2006-05-22 | 2010-12-07 | General Dynamics C4 Systems, Inc. | Method for managing operability of on-chip debug capability |
TWM317575U (en) * | 2007-02-14 | 2007-08-21 | Princeton Technology Corp | Circuit testing apparatus |
US7620861B2 (en) * | 2007-05-31 | 2009-11-17 | Kingtiger Technology (Canada) Inc. | Method and apparatus for testing integrated circuits by employing test vector patterns that satisfy passband requirements imposed by communication channels |
TWM326153U (en) * | 2007-07-10 | 2008-01-21 | Princeton Technology Corp | Circuit testing apparatus |
US20090112548A1 (en) * | 2007-10-30 | 2009-04-30 | Conner George W | A method for testing in a reconfigurable tester |
US7757144B2 (en) * | 2007-11-01 | 2010-07-13 | Kingtiger Technology (Canada) Inc. | System and method for testing integrated circuit modules comprising a plurality of integrated circuit devices |
US9270477B2 (en) * | 2008-05-28 | 2016-02-23 | Airmagnet, Inc. | Method and apparatus of measuring and reporting data gap from within an analysis tool |
US7848899B2 (en) * | 2008-06-09 | 2010-12-07 | Kingtiger Technology (Canada) Inc. | Systems and methods for testing integrated circuit devices |
US8285687B2 (en) * | 2008-08-27 | 2012-10-09 | Netapp, Inc. | System and method for file system level compression using compression group descriptors |
US9075958B2 (en) * | 2009-06-24 | 2015-07-07 | Uniloc Luxembourg S.A. | Use of fingerprint with an on-line or networked auction |
US8356215B2 (en) * | 2010-01-19 | 2013-01-15 | Kingtiger Technology (Canada) Inc. | Testing apparatus and method for analyzing a memory module operating within an application system |
US8918686B2 (en) | 2010-08-18 | 2014-12-23 | Kingtiger Technology (Canada) Inc. | Determining data valid windows in a system and method for testing an integrated circuit device |
WO2012134318A1 (en) * | 2011-03-29 | 2012-10-04 | Emc Corporation | Retrieving data from data storage systems |
US20120278441A1 (en) * | 2011-04-28 | 2012-11-01 | Futurewei Technologies, Inc. | System and Method for Quality of Experience Estimation |
US9003256B2 (en) | 2011-09-06 | 2015-04-07 | Kingtiger Technology (Canada) Inc. | System and method for testing integrated circuits by determining the solid timing window |
US8724408B2 (en) | 2011-11-29 | 2014-05-13 | Kingtiger Technology (Canada) Inc. | Systems and methods for testing and assembling memory modules |
US9117552B2 (en) | 2012-08-28 | 2015-08-25 | Kingtiger Technology(Canada), Inc. | Systems and methods for testing memory |
US9222971B2 (en) * | 2013-10-30 | 2015-12-29 | Freescale Semiconductor, Inc. | Functional path failure monitor |
US9448282B1 (en) * | 2014-02-12 | 2016-09-20 | Cadence Design Systems, Inc. | System and method for bit-wise selective masking of scan vectors for X-value tolerant built-in self test |
US9720036B2 (en) * | 2014-08-18 | 2017-08-01 | Duke University | Signal tracing using on-chip memory for in-system post-fabrication debug |
US10180454B2 (en) * | 2015-12-01 | 2019-01-15 | Texas Instruments Incorporated | Systems and methods of testing multiple dies |
JP6697993B2 (ja) * | 2016-09-29 | 2020-05-27 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の診断方法 |
US10268786B2 (en) | 2017-01-04 | 2019-04-23 | Hcl Technologies Limited | System and method for capturing transaction specific stage-wise log data |
KR102653937B1 (ko) * | 2018-07-17 | 2024-04-02 | 삼성전자주식회사 | 반도체 장치의 테스트 방법및 반도체 장치의 테스트 시스템 |
US10976367B2 (en) * | 2018-12-13 | 2021-04-13 | Micron Technology, Inc. | Controller structural testing with automated test vectors |
JP7058759B2 (ja) * | 2019-01-22 | 2022-04-22 | 株式会社アドバンテスト | 1または複数の被テストデバイスをテストするための自動試験装置、1または複数の被テストデバイスの自動試験のための方法、および、コマンドエラーを処理するためのコンピュータプログラム |
Family Cites Families (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4513418A (en) | 1982-11-08 | 1985-04-23 | International Business Machines Corporation | Simultaneous self-testing system |
US4503537A (en) | 1982-11-08 | 1985-03-05 | International Business Machines Corporation | Parallel path self-testing system |
US5206582A (en) | 1988-05-18 | 1993-04-27 | Hewlett-Packard Company | Control system for automated parametric test equipment |
US5051996A (en) | 1989-03-27 | 1991-09-24 | The United States Of America As Represented By The United States Department Of Energy | Built-in-test by signature inspection (bitsi) |
US5369648A (en) | 1991-11-08 | 1994-11-29 | Ncr Corporation | Built-in self-test circuit |
JPH0611545A (ja) * | 1992-06-29 | 1994-01-21 | Oki Electric Ind Co Ltd | Icチップに内蔵される動作テスト回路 |
US5313469A (en) | 1993-06-11 | 1994-05-17 | Northern Telecom Limited | Self-testable digital integrator |
US5416783A (en) | 1993-08-09 | 1995-05-16 | Motorola, Inc. | Method and apparatus for generating pseudorandom numbers or for performing data compression in a data processor |
US5393594A (en) * | 1993-10-06 | 1995-02-28 | United States Surgical Corporation | Absorbable non-woven fabric |
US5509129A (en) * | 1993-11-30 | 1996-04-16 | Guttag; Karl M. | Long instruction word controlling plural independent processor operations |
US5583786A (en) | 1993-12-30 | 1996-12-10 | Intel Corporation | Apparatus and method for testing integrated circuits |
US5694401A (en) * | 1994-06-27 | 1997-12-02 | Tandem Computers Incorporated | Fault isolation using pseudo-random scan |
US5642362A (en) | 1994-07-20 | 1997-06-24 | International Business Machines Corporation | Scan-based delay tests having enhanced test vector pattern generation |
US5633877A (en) | 1995-05-31 | 1997-05-27 | International Business Machines Corporation | Programmable built-in self test method and controller for arrays |
US5668817A (en) | 1996-07-11 | 1997-09-16 | Northern Telecom Limited | Self-testable digital signal processor and method for self-testing of integrating circuits including DSP data paths |
JP3691170B2 (ja) | 1996-08-30 | 2005-08-31 | 株式会社ルネサステクノロジ | テスト回路 |
KR100206128B1 (ko) | 1996-10-21 | 1999-07-01 | 윤종용 | 선형 궤환 쉬프트레지스터, 다중 입력기호 레지스터 및 이들을 이용한 내장 자기 진단회로 |
US5968194A (en) * | 1997-03-31 | 1999-10-19 | Intel Corporation | Method for application of weighted random patterns to partial scan designs |
US5954830A (en) | 1997-04-08 | 1999-09-21 | International Business Machines Corporation | Method and apparatus for achieving higher performance data compression in ABIST testing by reducing the number of data outputs |
KR100292821B1 (ko) | 1997-09-08 | 2001-06-15 | 윤종용 | 병렬 시그너츄어 압축 회로 |
KR100261019B1 (ko) | 1997-09-08 | 2000-07-01 | 윤종용 | 시그너츄어 압축 방법 및 회로 |
US5978946A (en) | 1997-10-31 | 1999-11-02 | Intel Coporation | Methods and apparatus for system testing of processors and computers using signature analysis |
US6001662A (en) | 1997-12-02 | 1999-12-14 | International Business Machines Corporation | Method and system for providing a reusable configurable self-test controller for manufactured integrated circuits |
JPH11202026A (ja) * | 1998-01-13 | 1999-07-30 | Hitachi Ltd | 不良解析手法 |
GB9805054D0 (en) * | 1998-03-11 | 1998-05-06 | Process Intelligence Limited | Memory test system with buffer memory |
US6158033A (en) | 1998-05-08 | 2000-12-05 | S3 Incorporated | Multiple input signature testing & diagnosis for embedded blocks in integrated circuits |
US6374370B1 (en) | 1998-10-30 | 2002-04-16 | Hewlett-Packard Company | Method and system for flexible control of BIST registers based upon on-chip events |
US6452411B1 (en) * | 1999-03-01 | 2002-09-17 | Formfactor, Inc. | Efficient parallel testing of integrated circuit devices using a known good device to generate expected responses |
US6363506B1 (en) | 1999-04-13 | 2002-03-26 | Agere Systems Guardian Corp. | Method for self-testing integrated circuits |
US6327685B1 (en) | 1999-05-12 | 2001-12-04 | International Business Machines Corporation | Logic built-in self test |
US6393594B1 (en) | 1999-08-11 | 2002-05-21 | International Business Machines Corporation | Method and system for performing pseudo-random testing of an integrated circuit |
US6442722B1 (en) | 1999-10-29 | 2002-08-27 | Logicvision, Inc. | Method and apparatus for testing circuits with multiple clocks |
US6684358B1 (en) * | 1999-11-23 | 2004-01-27 | Janusz Rajski | Decompressor/PRPG for applying pseudo-random and deterministic test patterns |
CA2321346A1 (en) | 2000-09-28 | 2002-03-28 | Stephen K. Sunter | Method, system and program product for testing and/or diagnosing circuits using embedded test controller access data |
US6732312B2 (en) * | 2001-03-09 | 2004-05-04 | Agilent Technologies, Inc. | Test vector compression method |
US7412639B2 (en) * | 2002-05-24 | 2008-08-12 | Verigy (Singapore) Pte. Ltd. | System and method for testing circuitry on a wafer |
-
2002
- 2002-12-03 US US10/308,323 patent/US7131046B2/en not_active Expired - Lifetime
-
2003
- 2003-09-18 DE DE10343227A patent/DE10343227A1/de not_active Withdrawn
- 2003-12-02 JP JP2003402477A patent/JP4580163B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
DE10343227A1 (de) | 2004-07-15 |
US7131046B2 (en) | 2006-10-31 |
US20040107395A1 (en) | 2004-06-03 |
JP2004184413A (ja) | 2004-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4580163B2 (ja) | 外部で生成したシグネチャを用いて回路を試験するためのシステム及び方法 | |
JP7058759B2 (ja) | 1または複数の被テストデバイスをテストするための自動試験装置、1または複数の被テストデバイスの自動試験のための方法、および、コマンドエラーを処理するためのコンピュータプログラム | |
US10845416B2 (en) | Software-based self-test and diagnosis using on-chip memory | |
US6421794B1 (en) | Method and apparatus for diagnosing memory using self-testing circuits | |
EP1584937B1 (en) | Systems and methods for processing automatically generated test patterns | |
US7673208B2 (en) | Storing multicore chip test data | |
US7370251B2 (en) | Method and circuit for collecting memory failure information | |
US7689884B2 (en) | Multicore chip test | |
US6510398B1 (en) | Constrained signature-based test | |
JP3645578B2 (ja) | スマート・メモリの組込み自己検査のための装置と方法 | |
JP2003332443A (ja) | 半導体集積回路とその設計支援装置およびテスト方法 | |
US20060190792A1 (en) | Electronic element comprising an electronic circuit which is to be tested and test system arrangement which is used to test the electronic element | |
US12105145B2 (en) | Scan compression through pin data encoding | |
US7107502B2 (en) | Diagnostic method for detection of multiple defects in a Level Sensitive Scan Design (LSSD) | |
US20080092005A1 (en) | Scan Testing Interface | |
US9043662B2 (en) | Double data rate memory physical interface high speed testing using self checking loopback | |
US6556037B2 (en) | Semiconductor integrated circuit and test board | |
Karpovsky et al. | Transparent memory BIST | |
US6314540B1 (en) | Partitioned pseudo-random logic test for improved manufacturability of semiconductor chips | |
US20060248414A1 (en) | Method and system for BitMap Analysis System for high speed testing of memories | |
US20050138500A1 (en) | Functional test design for testability (DFT) and test architecture for decreased tester channel resources | |
KR100219041B1 (ko) | 롬을 자체 테스트하기 위한 방법 | |
Hashempour et al. | A Novel Methodology for Functional Test Data Compression |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20061121 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20071025 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20080201 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090904 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091130 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100813 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100827 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 4580163 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130903 Year of fee payment: 3 |
|
R370 | Written measure of declining of transfer procedure |
Free format text: JAPANESE INTERMEDIATE CODE: R370 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |