JP4498198B2 - Nonvolatile semiconductor memory device - Google Patents

Nonvolatile semiconductor memory device Download PDF

Info

Publication number
JP4498198B2
JP4498198B2 JP2005115013A JP2005115013A JP4498198B2 JP 4498198 B2 JP4498198 B2 JP 4498198B2 JP 2005115013 A JP2005115013 A JP 2005115013A JP 2005115013 A JP2005115013 A JP 2005115013A JP 4498198 B2 JP4498198 B2 JP 4498198B2
Authority
JP
Japan
Prior art keywords
region
memory device
semiconductor memory
nonvolatile semiconductor
line contact
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2005115013A
Other languages
Japanese (ja)
Other versions
JP2006294940A (en
Inventor
弘吉 谷本
利之 遠田
直樹 楠
伸俊 青木
理一郎 白田
史隆 荒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2005115013A priority Critical patent/JP4498198B2/en
Priority to US11/396,507 priority patent/US7528447B2/en
Publication of JP2006294940A publication Critical patent/JP2006294940A/en
Priority to US11/763,204 priority patent/US7539055B2/en
Application granted granted Critical
Publication of JP4498198B2 publication Critical patent/JP4498198B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)

Description

本発明は、不揮発性半導体記憶装置に関し、特にSOI(Silicon On Insulator)基板を用いたフラッシュメモリに使用される不揮発性半導体記憶装置に関する。   The present invention relates to a nonvolatile semiconductor memory device, and more particularly to a nonvolatile semiconductor memory device used for a flash memory using an SOI (Silicon On Insulator) substrate.

不揮発性半導体記憶装置として、一括消去が可能なNAND型フラッシュメモリが良く用いられる。NAND型フラッシュメモリにおいては、メモリセルトランジスタ間の素子分離領域の寄生容量や、配線と基板間の寄生容量の影響によるゲート閾値電圧のばらつき等の問題がある。   As a nonvolatile semiconductor memory device, a NAND flash memory capable of batch erasing is often used. The NAND flash memory has problems such as a parasitic capacitance in an element isolation region between memory cell transistors and a variation in gate threshold voltage due to an influence of a parasitic capacitance between a wiring and a substrate.

素子分離領域の寄生容量や、配線と基板間の寄生容量の影響によるゲート閾値電圧のばらつきを低減するために、埋め込み絶縁層(BOX層)上に配置された半導体層(SOI層)を活性層とするSOI技術を用いたNAND型フラッシュメモリが検討されている(例えば、特許文献1参照。)。SOI技術を用いたNAND型フラッシュメモリによれば、行方向に隣接するメモリセルトランジスタは埋め込み絶縁層まで埋め込まれた素子分離絶縁膜により互いに分離されるので、素子分離領域の寄生容量を低減できる。また、埋め込み絶縁層上にSOI層を形成するので配線と基板間の寄生容量を低減でき、ゲート閾値電圧のばらつきを低減可能となる。しかし、メモリセルトランジスタの微細化に伴い、SOI技術を用いたNAND型フラッシュメモリにおいても、メモリセルトランジスタのソース及びドレイン領域の間隔が狭くなり、ショートチャネル効果の影響が大きくなってきている。   In order to reduce variations in gate threshold voltage due to the parasitic capacitance in the element isolation region and the parasitic capacitance between the wiring and the substrate, the semiconductor layer (SOI layer) disposed on the buried insulating layer (BOX layer) is an active layer. A NAND flash memory using the SOI technology is being studied (for example, see Patent Document 1). According to the NAND flash memory using the SOI technology, the memory cell transistors adjacent in the row direction are separated from each other by the element isolation insulating film embedded up to the embedded insulating layer, so that the parasitic capacitance in the element isolation region can be reduced. In addition, since the SOI layer is formed on the buried insulating layer, the parasitic capacitance between the wiring and the substrate can be reduced, and variations in the gate threshold voltage can be reduced. However, with the miniaturization of memory cell transistors, even in a NAND flash memory using SOI technology, the distance between the source and drain regions of the memory cell transistors is narrowed, and the influence of the short channel effect is increasing.

そこで、SOI技術を用いたNAND型フラッシュメモリにおいて、メモリセルトランジスタとしてデプレッション型(D型)のMISトランジスタを用いることが検討されている。デプレッション型のMISトランジスタを用いれば、浮遊ゲート電極に電子が蓄積された状態ではチャネルが空乏化するので、ショートチャネル効果の影響を低減することができる。   Therefore, it has been studied to use a depletion type (D type) MIS transistor as a memory cell transistor in a NAND flash memory using SOI technology. If a depletion type MIS transistor is used, the channel is depleted in a state where electrons are accumulated in the floating gate electrode, so that the influence of the short channel effect can be reduced.

ところで、NAND型フラッシュメモリでは、一括消去動作は非常に重要な機能である。バルク基板を用いたNAND型フラッシュメモリでは、p型ウェル、ビット線、ソース線に正の電圧(例えば18V)を印加すると、メモリセルのチャネル領域部分の電位が同電位となる。このとき、浮遊ゲート電極とチャネル領域間に強電界が発生し、浮遊ゲート電極に蓄えられている電子がトンネリング現象によりチャネル領域側へ抜けることにより、メモリ信号の一括消去が実施される。   By the way, in the NAND flash memory, the batch erase operation is a very important function. In a NAND flash memory using a bulk substrate, when a positive voltage (for example, 18 V) is applied to a p-type well, a bit line, and a source line, the potential of the channel region portion of the memory cell becomes the same potential. At this time, a strong electric field is generated between the floating gate electrode and the channel region, and electrons stored in the floating gate electrode escape to the channel region side due to a tunneling phenomenon, whereby the memory signal is collectively erased.

一方、SOI構造のNAND型フラッシュメモリでは、バルク基板の場合のp型ウェルに相当する電極が存在しないため、バルク基板の場合と同様の一括消去を行うことができない。SOI構造の場合でも、ビット線とソース線に正の電圧(例えば18V)を印加しても、ビット線あるいはソース線に接続しているn+型の半導体領域と、選択ゲートトランジスタのp型のチャネル領域の間がpn接合の逆バイアスとなる。このため、ビット線あるいはソース線に印加した正の電圧はメモリセルのチャネル領域にまで到達しない場合がある。即ち、SOI構造を持つNAND型フラッシュメモリにおいては、メモリセルのチャネル領域と浮遊ゲート電極との間に強電界を発生させることができず、一括消去を行うことが困難であった。
特開2000−174241号公報
On the other hand, in the NAND flash memory with the SOI structure, since there is no electrode corresponding to the p-type well in the case of the bulk substrate, the same batch erasure as in the case of the bulk substrate cannot be performed. Even in the case of the SOI structure, even if a positive voltage (for example, 18V) is applied to the bit line and the source line, the n + type semiconductor region connected to the bit line or the source line and the p-type of the selection gate transistor are used. Between the channel regions is a reverse bias of the pn junction. For this reason, the positive voltage applied to the bit line or the source line may not reach the channel region of the memory cell. That is, in the NAND flash memory having the SOI structure, it is difficult to perform a batch erase because a strong electric field cannot be generated between the channel region of the memory cell and the floating gate electrode.
JP 2000-174241 A

本発明の目的は、SOI構造を持つNAND型フラッシュメモリにおいて、メモリ信号の一括消去を高速に実現可能な不揮発性半導体記憶装置を提供することである。   An object of the present invention is to provide a nonvolatile semiconductor memory device capable of realizing batch erase of memory signals at high speed in a NAND flash memory having an SOI structure.

本願発明の一態様によれば、(イ)埋め込み絶縁層に接した第1導電型のチャネル領域を備え、列方向に配列された複数のメモリセルトランジスタと、(ロ)メモリセルトランジスタの配列の一端に隣接し、埋め込み絶縁層に接した第2導電型のチャネル領域を備える第1の選択ゲートトランジスタと、(ハ)第2導電型のチャネル領域と電気的に接続し、チャネル領域よりも高不純物密度の第2導電型のソース線コンタクト領域と、(ニ)第1の選択ゲートトランジスタの第1導電型のソース領域と電気的に接続し、且つソース線コンタクト領域と電気的に接続したソース線コンタクトプラグとを備え、複数のメモリセルトランジスタの一括消去時に、複数のメモリセルトランジスタのそれぞれのチャネル領域、ソース領域及びドレイン領域の埋め込み絶縁層側界面に正孔反転層又は電子反転層が形成され、且つ第1の選択ゲートトランジスタのチャネル領域の埋め込み絶縁層側界面に正孔蓄積層又は電子蓄積層が形成されるNAND型の不揮発性半導体記憶装置が提供される。 According to one aspect of the present invention, (b) a plurality of memory cell transistors having a first conductivity type channel region in contact with a buried insulating layer and arranged in a column direction; A first select gate transistor having a second conductivity type channel region adjacent to one end and in contact with the buried insulating layer; and (c) electrically connected to the second conductivity type channel region and higher than the channel region. A source line contact region of a second conductivity type having an impurity density and (d) a source electrically connected to the first conductivity type source region of the first select gate transistor and electrically connected to the source line contact region and a line contact plug, when collective erasure of a plurality of memory cell transistors, each of the channel regions of the plurality of memory cell transistors, a source region and a drain territory NAND type in which a hole inversion layer or an electron inversion layer is formed at the buried insulating layer side interface, and a hole accumulation layer or an electron accumulation layer is formed at the buried insulating layer side interface of the channel region of the first select gate transistor nonvolatile semiconductor memory device is provided for.

本発明によれば、SOI構造を持つNAND型フラッシュメモリにおいて、メモリ信号の一括消去を高速に実現可能な不揮発性半導体記憶装置を提供することができる。   According to the present invention, it is possible to provide a nonvolatile semiconductor memory device capable of realizing batch erase of memory signals at high speed in a NAND flash memory having an SOI structure.

次に、図面を参照して、本発明の実施の形態を説明する。以下の図面の記載において、同一又は類似の部分には同一又は類似の符号を付している。ただし、図面は模式的なものであり、厚みと平面寸法との関係、各層の厚みの比率等は現実のものとは異なることに留意すべきである。したがって、具体的な厚みや寸法は以下の説明を参酌して判断すべきものである。又、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることはもちろんである。また、以下に示す実施の形態は、この発明の技術的思想を具体化するための装置や方法を例示するものであって、この発明の技術的思想は、構成部品の材質、形状、構造、配置等を下記のものに特定するものでない。この発明の技術的思想は、特許請求の範囲において、種々の変更を加えることができる。また、以下に示す実施の形態において、「第1導電型」と「第2導電型」とは互いに反対導電型である。即ち、第1導電型がn型であれば、第2導電型はp型であり、第1導電型がp型であれば、第2導電型はn型である。また、以下の説明では第1導電型がn型、第2導電型がp型の場合を説明するが、第1導電型がp型、第2導電型がn型でもあっても良い。   Next, embodiments of the present invention will be described with reference to the drawings. In the following description of the drawings, the same or similar parts are denoted by the same or similar reference numerals. However, it should be noted that the drawings are schematic, and the relationship between the thickness and the planar dimensions, the ratio of the thickness of each layer, and the like are different from the actual ones. Therefore, specific thicknesses and dimensions should be determined in consideration of the following description. Moreover, it is a matter of course that portions having different dimensional relationships and ratios are included between the drawings. Further, the embodiments described below exemplify apparatuses and methods for embodying the technical idea of the present invention, and the technical idea of the present invention includes the material, shape, structure, The layout is not specified as follows. The technical idea of the present invention can be variously modified within the scope of the claims. In the embodiment described below, the “first conductivity type” and the “second conductivity type” are opposite conductivity types. That is, if the first conductivity type is n-type, the second conductivity type is p-type. If the first conductivity type is p-type, the second conductivity type is n-type. In the following description, the first conductivity type is n-type and the second conductivity type is p-type. However, the first conductivity type may be p-type and the second conductivity type may be n-type.

本発明の実施の形態に係る不揮発性半導体記憶装置は、図1に示すように、埋め込み絶縁層(BOX層)2に接した第1導電型(n-型)のチャネル領域411〜41nを備え、列方向に配列された複数のメモリセルトランジスタMT11〜MT1nと、メモリセルトランジスタMT11〜MT1nの配列の一端に隣接し、埋め込み絶縁層2に接した第2導電型(p-)のチャネル領域42を備える第1の選択ゲートトランジスタSTS1と、第2導電型(p-)のチャネル領域42と電気的に接続し、チャネル領域42よりも高不純物密度の第2導電型(p+型)のソース線コンタクト領域46と、第1の選択ゲートトランジスタSTS1の第1導電型(n+型)のソース領域43と電気的に接続し、且つソース線コンタクト領域46と電気的に接続したソース線コンタクトプラグ18と、メモリセルトランジスタMT11〜MT1nの配列の他端に隣接し、第2導電型(p-)のチャネル領域44を備える第2の選択ゲートトランジスタSTD1と、第2の選択ゲートトランジスタSTD1のチャネル領域44と電気的に接続し、チャネル領域44よりも高不純物密度の第2導電型(p+型)のビット線コンタクト領域47と、第2の選択ゲートトランジスタSTD1の第1導電型(n+型)のドレイン領域45と電気的に接続し、且つビット線コンタクト領域47と電気的に接続したビット線コンタクトプラグ17とを備えるNAND型フラッシュメモリである。 As shown in FIG. 1, the nonvolatile semiconductor memory device according to the embodiment of the present invention includes first conductivity type (n type) channel regions 411 to 41 n in contact with a buried insulating layer (BOX layer) 2. a plurality of memory cell transistors MT 11 to MT 1n arranged in the row direction, adjacent one end of the array of memory cell transistors MT 11 to MT 1n, second conductivity type in contact with the buried insulating layer 2 (p -) The first select gate transistor STS1 including the second channel region 42 and the second conductivity type (p ) channel region 42 are electrically connected to each other, and the second conductivity type (p + having a higher impurity density than the channel region 42). and source line contact regions 46 of the mold), first a first conductivity type of the selection gate transistor STS1 (n + -type) source region 43 and electrically connected to the, and source line contact regions 46 and electrically contacts A source line contact plug 18 that is adjacent to the other end of the array of memory cell transistors MT 11 to MT 1n, a second conductivity type (p -) and a second select gate transistor STD1 with a channel region 44 of the second The second conductivity type (p + -type) bit line contact region 47 having a higher impurity density than the channel region 44 and electrically connected to the channel region 44 of the select gate transistor STD1 and the second select gate transistor STD1 The NAND flash memory includes a bit line contact plug 17 electrically connected to the drain region 45 of the first conductivity type (n + type) and electrically connected to the bit line contact region 47.

図1は図2に示した列方向に沿ったA−A切断面で見た場合の断面図を示す。図1において、例えばn個(nは整数)のメモリセルトランジスタMT11〜MT1nが列方向に隣接して配置されている。メモリセルトランジスタMT11〜MT1nは、浮遊ゲート電極13と制御ゲート電極15が積層されたスタックゲート構造であり、例えばデプレッション型MISトランジスタである。メモリセルトランジスタMT11〜MT1nのそれぞれは、列方向に隣接するメモリセルトランジスタMT11〜MT1nと互いに共有するソース及びドレイン領域421〜42(n+1)と、ソース及びドレイン領域421〜42(n+1)間に挟まれたチャネル領域411〜41n上にゲート絶縁膜(トンネル酸化膜)12を介して配置された浮遊ゲート電極13と、浮遊ゲート電極13上に電極間絶縁膜14を介して配置された制御ゲート電極15をそれぞれ備える。「互いに共有する」とは、隣接するメモリセルトランジスタMT11〜MT1n間で、一方のドレイン領域が他方のソース領域として機能する共通の領域であるという意味である。 FIG. 1 shows a cross-sectional view when viewed along the AA section along the column direction shown in FIG. In FIG. 1, for example, n (n is an integer) memory cell transistors MT 11 to MT 1n are arranged adjacent to each other in the column direction. The memory cell transistors MT 11 to MT 1n have a stack gate structure in which the floating gate electrode 13 and the control gate electrode 15 are stacked, and are, for example, depletion type MIS transistors. Each of the memory cell transistors MT 11 to MT 1n, and the source and drain regions to share with each other and the memory cell transistors MT 11 to MT 1n adjacent in the column direction 421~42 (n + 1), the source and drain regions 421-42 (n + 1 The floating gate electrode 13 is disposed on the channel regions 411 to 41n sandwiched between them via the gate insulating film (tunnel oxide film) 12, and the inter-electrode insulating film 14 is disposed on the floating gate electrode 13. Each control gate electrode 15 is provided. “Shared with each other” means that between adjacent memory cell transistors MT 11 to MT 1n , one drain region is a common region functioning as the other source region.

マトリクスの中の一の列方向に配列された複数のメモリセルトランジスタMT11〜MT1nでは、例えば一つのメモリセルトランジスタMT11のドレイン領域422が、隣接する他のメモリセルトランジスタMT12のソース領域422となるように、逐次一の列方向にソース領域421〜42n、チャネル領域411〜41n及びドレイン領域422〜42(n+1)が延伸し、他の列方向のメモリセルトランジスタの対応するソース領域、チャネル領域及びドレイン領域とは分離するように複数本平行配列されている。 In the plurality of memory cell transistors MT 11 to MT 1n arranged in one column direction in the matrix, for example, the drain region 422 of one memory cell transistor MT 11 is the source region of another adjacent memory cell transistor MT 12 . 422, source regions 421 to 42n, channel regions 411 to 41n and drain regions 422 to 42 (n + 1) are successively extended in one column direction, and corresponding source regions of memory cell transistors in other column directions, A plurality of channel regions and drain regions are arranged in parallel so as to be separated from each other.

ゲート絶縁膜12としては、シリコン酸化膜(SiO2膜)の他にも、窒化シリコン(Si34)、酸化タンタル(Ta25)、酸化チタン(TiO2)、アルミナ(Al23)、及び酸化ジルコニウム(ZrO2)等の材料が使用可能である。 As the gate insulating film 12, besides silicon oxide film (SiO 2 film), silicon nitride (Si 3 N 4 ), tantalum oxide (Ta 2 O 5 ), titanium oxide (TiO 2 ), alumina (Al 2 O) 3 ) and materials such as zirconium oxide (ZrO 2 ) can be used.

電極間絶縁膜14の材料としては、Si34、Ta25、TiO2、Al23、ZrO2、オキサイド/ナイトライド/オキサイド(ONO)、リンガラス(PSG)、ボロンリンガラス(BPSG)、窒化酸化シリコン(SiON)、チタン酸バリウム(BaTiO3)、酸フッ化シリコン(SiOxy)、及びポリイミド等の有機樹脂等が使用可能である。 Examples of the material for the interelectrode insulating film 14 include Si 3 N 4 , Ta 2 O 5 , TiO 2 , Al 2 O 3 , ZrO 2 , oxide / nitride / oxide (ONO), phosphorous glass (PSG), and boron phosphorous glass. Organic resins such as (BPSG), silicon nitride oxide (SiON), barium titanate (BaTiO 3 ), silicon oxyfluoride (SiO x F y ), and polyimide can be used.

SOI構造を実現する埋め込み絶縁層2の材料としては、SiO2やサファイア(Al23)等が使用可能である。また、SON(Silicon On Nothing)技術を適用して、埋め込み絶縁層2が中空(空気)であっても良く、中空が絶縁層として機能する。半導体層(SOI層)3の材料としては、単結晶シリコンや、シリコンゲルマニウム(SiGe)等が使用可能である。活性層である半導体層(SOI層)3の材料としては、単結晶シリコンや、シリコンゲルマニウム(SiGe)等が使用可能である。埋め込み絶縁層2の厚さは例えば約40nm程度であり、SOI層3の厚さは例えば約30nm程度である。埋め込み絶縁層2下にはシリコン(Si)等の支持基板1が配置されている。 As a material for the buried insulating layer 2 that realizes the SOI structure, SiO 2 , sapphire (Al 2 O 3 ), or the like can be used. Further, by applying SON (Silicon On Nothing) technology, the embedded insulating layer 2 may be hollow (air), and the hollow functions as an insulating layer. As a material of the semiconductor layer (SOI layer) 3, single crystal silicon, silicon germanium (SiGe), or the like can be used. As a material of the semiconductor layer (SOI layer) 3 that is an active layer, single crystal silicon, silicon germanium (SiGe), or the like can be used. The thickness of the buried insulating layer 2 is about 40 nm, for example, and the thickness of the SOI layer 3 is about 30 nm, for example. A support substrate 1 made of silicon (Si) or the like is disposed under the buried insulating layer 2.

第1の選択ゲートトランジスタSTS1及び第2の選択ゲートトランジスタSTD1は、例えばエンハンスメント型MISトランジスタである。第1の選択ゲートトランジスタSTS1は、列方向の配列の一端に位置するメモリセルトランジスタMT11のソース領域421と共通領域となるn+型のドレイン領域421と、ドレイン領域421に隣接して配置された第2導電型(p-型)のチャネル領域42と、チャネル領域42に隣接して配置されたn+型のソース領域43と、チャネル領域42上にゲート絶縁膜12を介して配置された選択ゲート電極13a,15aとを備える。ドレイン領域421、チャネル領域42及びソース領域43はSOI層3に配置される。第1の選択ゲートトランジスタSTS1に隣接して、ソース領域43上にソース線コンタクトプラグ18が配置されている。 The first selection gate transistor STS1 and the second selection gate transistor STD1 are, for example, enhancement type MIS transistors. First select gate transistor STS1 is an n + -type drain region 421 to be the source region 421 of the memory cell transistors MT 11 and the common region located at one end in the column direction of the array, is arranged adjacent to the drain region 421 and the second conductivity type - a channel region 42 of the (p-type), an n + -type source region 43 located adjacent to the channel region 42, which is disposed through a gate insulating film 12 on the channel region 42 Select gate electrodes 13a and 15a are provided. The drain region 421, the channel region 42 and the source region 43 are disposed in the SOI layer 3. A source line contact plug 18 is disposed on the source region 43 adjacent to the first select gate transistor STS1.

ここで、第1の選択ゲートトランジスタSTS1のソース領域43と埋め込み絶縁層2の間には、ソース線コンタクト領域46が配置されている。ソース線コンタクト領域46は、チャネル領域42と電気的に接続され、且つソース線コンタクトプラグ18はソース領域43を通して、ソース線コンタクト領域46に電気的に接続されている。   Here, a source line contact region 46 is disposed between the source region 43 of the first select gate transistor STS1 and the buried insulating layer 2. The source line contact region 46 is electrically connected to the channel region 42, and the source line contact plug 18 is electrically connected to the source line contact region 46 through the source region 43.

一方、第2の選択ゲートトランジスタSTD1は、列方向の配列の他端に位置するメモリセルトランジスタMT1nのドレイン領域42(n+1)と共通領域となるn+型のソース領域42(n+1)と、ソース領域42(n+1)に隣接して配置されたp-型のチャネル領域44と、チャネル領域44に隣接して配置されたn+型のドレイン領域45と、チャネル領域44上にゲート絶縁膜12を介して配置された選択ゲート電極13b,15bとを備える。ソース領域42(n+1)、チャネル領域44及びドレイン領域45はSOI層3に配置される。第2の選択ゲートトランジスタSTD1に隣接して、ドレイン領域45上にビット線コンタクトプラグ17が配置されている。 On the other hand, the second select gate transistor STD1 includes an n + -type source region 42 (n + 1) which is a common region with the drain region 42 (n + 1) of the memory cell transistor MT 1n located at the other end of the column-direction array, A p type channel region 44 disposed adjacent to the source region 42 (n + 1), an n + type drain region 45 disposed adjacent to the channel region 44, and the gate insulating film 12 on the channel region 44. And select gate electrodes 13b and 15b arranged via the electrode. The source region 42 (n + 1), the channel region 44 and the drain region 45 are arranged in the SOI layer 3. A bit line contact plug 17 is disposed on the drain region 45 adjacent to the second select gate transistor STD1.

ここで、第2の選択ゲートトランジスタSTD1のドレイン領域45と埋め込み絶縁層2の間には、ビット線コンタクト領域47が配置されている。ビット線コンタクト領域47は、チャネル領域44に電気的に接続され、且つビット線コンタクトプラグ17はドレイン領域45を通して、ビット線コンタクト領域47に電気的に接続されている。   Here, a bit line contact region 47 is disposed between the drain region 45 of the second select gate transistor STD 1 and the buried insulating layer 2. The bit line contact region 47 is electrically connected to the channel region 44, and the bit line contact plug 17 is electrically connected to the bit line contact region 47 through the drain region 45.

ソース線コンタクト領域46及びビット線コンタクト領域47のp型の不純物密度は、例えば1×1019cm-3〜1×1020cm-3程度である。第1及び第2の選択ゲートトランジスタSTS1,STD1のそれぞれのチャネル領域42,44のp型の不純物密度は、例えば1×1017cm-3〜1×1018cm-3程度である。第1の選択ゲートトランジスタSTS1のソース領域43及び第2の選択ゲートトランジスタSTD1のドレイン領域45のn型の不純物密度は1×1019cm-3〜1×1020cm-3程度である。 The p-type impurity density of the source line contact region 46 and the bit line contact region 47 is, for example, about 1 × 10 19 cm −3 to 1 × 10 20 cm −3 . The p-type impurity density of the channel regions 42 and 44 of the first and second select gate transistors STS1 and STD1 is, for example, about 1 × 10 17 cm −3 to 1 × 10 18 cm −3 . The n-type impurity density of the source region 43 of the first select gate transistor STS1 and the drain region 45 of the second select gate transistor STD1 is about 1 × 10 19 cm −3 to 1 × 10 20 cm −3 .

図2に示すように、不揮発性半導体記憶装置のセルアレイの列方向には、ソース線コンタクトプラグ18に接続された共通ソース線SL、図1に示した第1の選択ゲートトランジスタSTS1の選択ゲート電極13a,15aが接続された選択ゲート線SGS、メモリセルトランジスタMT11〜MT1nのそれぞれの制御ゲート電極15が接続されたワード線WL1〜WLn、第2の選択ゲートトランジスタSTD1の選択ゲート電極13b,15bが接続された選択ゲート線SGDが配列している。行方向には、ビット線コンタクトプラグ17に接続されたビット線BL1,BL2が配列されている。 As shown in FIG. 2, in the column direction of the cell array of the nonvolatile semiconductor memory device, the common source line SL connected to the source line contact plug 18 and the selection gate electrode of the first selection gate transistor STS1 shown in FIG. 13a, 15a are connected to selection gate lines SGS, the memory cell transistors MT 11 respectively of the control gate electrode 15 is connected to the word line WL1~WLn of to MT 1n, the second selection gate electrodes 13b of the select gate transistor STD1, Selection gate lines SGD connected to 15b are arranged. In the row direction, bit lines BL1 and BL2 connected to the bit line contact plug 17 are arranged.

図3は図2に示した行方向に沿ったB−B切断面で見た場合の断面図を示す。図3に示すように、行方向に隣接するメモリセルトランジスタMT11,MT21のそれぞれの浮遊ゲート電極13及びチャネル領域411間には素子分離絶縁膜6が埋め込まれている。即ち、行方向に隣接するメモリセルトランジスタMT11,MT21は互いに完全に素子分離される。なお、複数のメモリセルトランジスタからなるセルアレイの外側に半導体基板上に配置されたセルアレイの周辺回路を更に備える。 FIG. 3 shows a cross-sectional view when viewed along the BB cut surface along the row direction shown in FIG. As shown in FIG. 3, an element isolation insulating film 6 is buried between the floating gate electrode 13 and the channel region 411 of the memory cell transistors MT 11 and MT 21 adjacent in the row direction. That is, the memory cell transistors MT 11 and MT 21 adjacent in the row direction are completely isolated from each other. In addition, a peripheral circuit of the cell array disposed on the semiconductor substrate is further provided outside the cell array composed of a plurality of memory cell transistors.

図1〜図3に示した不揮発性半導体記憶装置の等価回路を図4に示す。図4に示すように、例えばm×n(mは整数)個のメモリセルトランジスタMT11〜MT1n,MT21〜MT2n,・・・・・,MTm1〜MTmnがセルアレイ100に含まれる。セルアレイ100において、列方向に一群として複数のメモリセルトランジスタMT11〜MT1n,MT21〜MT2n,・・・・・,MTm1〜MTmnが配列され、且つこの一群のメモリセルトランジスタMT11〜MT1n,MT21〜MT2n,・・・・・,MTm1〜MTmnが行方向に配列されることにより、複数のメモリセルトランジスタMT11〜MT1n,MT21〜MT2n,・・・・・,MTm1〜MTmnをマトリクス状に配置している。 FIG. 4 shows an equivalent circuit of the nonvolatile semiconductor memory device shown in FIGS. As shown in FIG. 4, for example, m × n (m is an integer) memory cell transistors MT 11 to MT 1n , MT 21 to MT 2n ,..., MT m1 to MT mn are included in the cell array 100. . In the cell array 100, a plurality of memory cell transistors MT 11 to MT 1n as a group in a column direction, MT 21 ~MT 2n, ·····, MT m1 ~MT mn are arranged, and in the group memory cell transistors MT 11 ~MT 1n, MT 21 ~MT 2n, ·····, by MT m1 to MT mn are arranged in a row direction, a plurality of memory cell transistors MT 11 ~MT 1n, MT 21 ~MT 2n, ·· ..., MT m1 to MT mn are arranged in a matrix.

メモリセルトランジスタMT11〜MT1n、及び第1及び第2の選択ゲートトランジスタSTS1,STD1が直列接続されてセルユニット111を構成している。直列接続された一群のメモリセルトランジスタMT11〜MT1nの配列の端部に位置するメモリセルトランジスタMT11のソース領域には、メモリセルトランジスタMT11〜MT1nを選択する第1の選択ゲートトランジスタSTS1のドレイン領域が接続されている。直列接続された一群のメモリセルトランジスタMT11〜MT1nの配列の端部に位置するメモリセルトランジスタMT1nのドレイン領域には、メモリセルトランジスタMT11〜MT1nを選択する第2の選択ゲートトランジスタSTD1のソース領域が接続される。第1の選択ゲートトランジスタSTS2〜STSm、メモリセルトランジスタMT21〜MT2n,・・・・・,MTm1〜MTmn、及び第2の選択ゲートトランジスタSTD2〜STDmもそれぞれ直列接続されてセルユニット112,・・・・・,11mを構成している。 The memory cell transistors MT 11 to MT 1n and the first and second select gate transistors STS 1 and STD 1 are connected in series to constitute a cell unit 111. A first selection gate transistor for selecting the memory cell transistors MT 11 to MT 1n is provided in the source region of the memory cell transistor MT 11 located at the end of the array of the group of memory cell transistors MT 11 to MT 1n connected in series. The drain region of STS1 is connected. The drain region of the memory cell transistor MT 1n located at the end of the series-connected group of memory cell transistors MT 11 to MT 1n sequence, the second select gate transistor for selecting a memory cell transistor MT 11 to MT 1n The source region of STD1 is connected. First select gate transistor STS2~STSm, the memory cell transistors MT 21 ~MT 2n, ·····, MT m1 ~MT mn, and the second select gate transistor STD2~STDm also respectively connected in series cell unit 112 , ..., 11m.

第1の選択ゲートトランジスタSTS1〜STSmのソースには、共通の共通ソース線SLが接続される。共通ソース線SLには共通ソース線SLに電圧を供給するソース線ドライバ103が接続される。第1の選択ゲートトランジスタSTS1〜STSmの共通の選択ゲート線SGSと、第2の選択ゲートトランジスタSTD1〜STDmの共通の選択ゲート線SGDと、メモリセルトランジスタMT11,MT21,・・・・・,MTm1,メモリセルトランジスタMT12,MT22,・・・・・,MTm2、・・・・・メモリセルトランジスタMT1n,MT2n,・・・・・,MTmnのそれぞれのワード線WL1〜WLnは、ロウデコーダ101に接続される。ロウデコーダ101は、行アドレス信号をデコードして行アドレスデコード信号を得てワード線WL1〜WLn及び選択ゲート線SGS,SGDに選択的に動作電圧を供給する。第2の選択ゲートトランジスタSTD1〜STDmのそれぞれのドレインにはビット線BL1〜BLmがそれぞれ接続される。ビット線BL1〜BLmには、センスアンプ102及びカラムデコーダ104が接続される。カラムデコーダ104は、列アドレス信号をデコードして列アドレスデコード信号を得て、列アドレスデコード信号に基づいてビット線BL1〜BLmのいずれかを選択する。センスアンプ102は、ロウデコーダ101及びカラムデコーダ104によって選択されたメモリセルトランジスタから読み出したメモリ信号を増幅する。 A common source line SL is connected to the sources of the first select gate transistors STS1 to STSm. A source line driver 103 that supplies a voltage to the common source line SL is connected to the common source line SL. A common selection gate line SGS for the first selection gate transistors STS1 to STSm, a common selection gate line SGD for the second selection gate transistors STD1 to STDm, and memory cell transistors MT 11 , MT 21 ,. , MT m1, the memory cell transistors MT 12, MT 22, ·····, MT m2, ····· memory cell transistor MT 1n, MT 2n, ·····, respective word lines of the MT mn WL1 ˜WLn are connected to the row decoder 101. The row decoder 101 obtains a row address decode signal by decoding the row address signal and selectively supplies an operating voltage to the word lines WL1 to WLn and the select gate lines SGS and SGD. Bit lines BL1 to BLm are connected to the drains of the second select gate transistors STD1 to STDm, respectively. A sense amplifier 102 and a column decoder 104 are connected to the bit lines BL1 to BLm. The column decoder 104 obtains a column address decode signal by decoding the column address signal, and selects one of the bit lines BL1 to BLm based on the column address decode signal. The sense amplifier 102 amplifies the memory signal read from the memory cell transistor selected by the row decoder 101 and the column decoder 104.

次に、本発明の実施の形態に係る不揮発性半導体記憶装置における消去動作、書き込み動作及び読み出し動作のそれぞれの制御方法を説明する。まず、消去動作の制御方法として、図1に示したメモリセルトランジスタMT11〜MT1nが一括消去される一例を説明する。 Next, each control method of the erase operation, the write operation, and the read operation in the nonvolatile semiconductor memory device according to the embodiment of the present invention will be described. First, an example in which the memory cell transistors MT 11 to MT 1n shown in FIG. 1 are collectively erased will be described as a method for controlling the erase operation.

一括消去動作時には、図5の時間T11〜T12に示すように、支持基板1には0V以下の電圧VSuberase(例えば−5V)を印加する。選択ゲート線SGS,SGDには電圧Vsgerase(例えば18V)、すべてのビット線BL1〜BLm及び共通ソース線SLには電圧Verase(例えば18V)をそれぞれ印加する。すべてのワード線WL1〜WLnには電圧VWLerase(例えばV)を印加する。 During the batch erase operation, a voltage V Suberase (for example, −5 V) of 0 V or less is applied to the support substrate 1 as shown at times T 11 to T 12 in FIG. A voltage V sgerase (for example, 18V) is applied to the selection gate lines SGS and SGD, and a voltage V erase (for example, 18V) is applied to all the bit lines BL1 to BLm and the common source line SL. A voltage V WLerase (for example, 2 V) is applied to all the word lines WL1 to WLn .

図6に示すように、共通ソース線SLから転送された電圧Verase(例えば18V)が、ソース線コンタクトプラグ18を介し、ソース線コンタクト領域46を通って、第1の選択ゲートトランジスタSTS1のp-型のチャネル領域42へ流れる。一方、ビット線BL1から転送された電圧Verase(例えば18V)が、ビット線コンタクトプラグ17を介し、ビット線コンタクト領域47を通って、第2の選択ゲートトランジスタSTD1のそれぞれのp-型のチャネル領域44へ流れる。この結果、第1及び第2の選択ゲートトランジスタSTS1,STD1のそれぞれのp-型のチャネル領域42,44の埋め込み絶縁層2側界面には正孔蓄積層48a,48bが形成され、メモリセルトランジスタMT11〜MT1nのソース及びドレイン領域421〜42(n+1)とチャネル領域411〜41nの埋め込み絶縁層2側界面には正孔反転層49が形成される。この正孔反転層49によって、ビット線BL1及び共通ソース線SLからの電圧Verase(例えば18V)が、SOI層3の埋め込み絶縁層2側界面を通してメモリセルトランジスタMT11〜MT1nの中央部まで伝えられる。このため、浮遊ゲート電極13とSOI層3の間に電界が発生し、浮遊ゲート電極13中の電子がSOI層3側に引き抜かれる。この結果、メモリセルトランジスタMT11〜MT1nは一括消去される。 As shown in FIG. 6, the voltage V erase (for example, 18 V) transferred from the common source line SL passes through the source line contact region 46 through the source line contact plug 18 and the p of the first selection gate transistor STS1. - flow type to the channel region 42. On the other hand, the voltage V erase (for example, 18V) transferred from the bit line BL1 passes through the bit line contact region 47 via the bit line contact plug 17 and passes through each p type channel of the second select gate transistor STD1. Flow to region 44. As a result, the first and second select each of the gate transistor STS1, STD1 p - -type hole accumulating layer 48a to the buried insulating layer 2 side interface of the channel region 42, 44, 48b are formed, the memory cell transistors A hole inversion layer 49 is formed at the buried insulating layer 2 side interface between the source and drain regions 421 to 42 (n + 1) of the MT 11 to MT 1n and the channel regions 411 to 41n. By this hole inversion layer 49, the voltage V erase (for example, 18V) from the bit line BL1 and the common source line SL passes through the buried insulating layer 2 side interface of the SOI layer 3 to the central part of the memory cell transistors MT 11 to MT 1n. Reportedly. For this reason, an electric field is generated between the floating gate electrode 13 and the SOI layer 3, and electrons in the floating gate electrode 13 are extracted to the SOI layer 3 side. As a result, the memory cell transistors MT 11 to MT 1n are collectively erased.

図43に、SOI構造の不揮発性半導体記憶装置の比較例を示す。図43に示すように図6に示したソース線コンタクト領域46及びビット線コンタクト領域47がない場合には、共通ソース線SLに接続しているn+型のソース領域43と第1の選択ゲートトランジスタSTS1のチャネル領域42の間と、ビット線BL1に接続しているn+型のドレイン領域45と第2の選択ゲートトランジスタSTD1のp-型のチャネル領域44の間がそれぞれpn接合の逆バイアスとなる。このため、ビット線BL1あるいは共通ソース線SLに印加した電圧Verase(例えば18V)は、メモリセルトランジスタMT11〜MT1nのチャネル領域411〜41nにまで到達しない場合がある。したがって、電子−正孔対の生成やリーク電流により正孔が供給される必要がある。 FIG. 43 shows a comparative example of an SOI structure nonvolatile semiconductor memory device. As shown in FIG. 43, when the source line contact region 46 and the bit line contact region 47 shown in FIG. 6 are not provided, the n + type source region 43 and the first selection gate connected to the common source line SL. Between the channel region 42 of the transistor STS1 and between the n + type drain region 45 connected to the bit line BL1 and the p type channel region 44 of the second select gate transistor STD1, a pn junction reverse bias is applied. It becomes. For this reason, the voltage V erase (for example, 18 V) applied to the bit line BL1 or the common source line SL may not reach the channel regions 411 to 41n of the memory cell transistors MT 11 to MT 1n . Therefore, holes need to be supplied by generation of electron-hole pairs or leakage current.

これに対して、本発明の実施の形態によれば、図6に示したソース線コンタクト領域46及びビット線コンタクト領域47が正孔の供給源として機能するので、電子−正孔対の生成やリーク電流に依らないで正孔蓄積層48a,48b及び正孔反転層49を高速に形成することができる。なお、ここで説明する印加電圧は一例であって、一括消去の際のバイアス条件は、SOI層3の埋め込み絶縁層2側界面に正孔反転層49が形成されれば任意に設定可能である。   On the other hand, according to the embodiment of the present invention, the source line contact region 46 and the bit line contact region 47 shown in FIG. 6 function as a hole supply source. The hole accumulation layers 48a and 48b and the hole inversion layer 49 can be formed at high speed without depending on the leakage current. Note that the applied voltage described here is an example, and the bias condition at the time of batch erase can be arbitrarily set as long as the hole inversion layer 49 is formed at the buried insulating layer 2 side interface of the SOI layer 3. .

図7及び図8は、NAND型フラッシュメモリの動作をシミュレータ(デバイスシミュレータ)を用いて検証した結果を示す。図7は一括消去動作において、ビット線、ソース線及び選択ゲートトランジスタのそれぞれに18Vを印加し、ワード線に10Vを印加して固定し、支持基板に0Vを印加して、それぞれの印加開始後1ms後の正孔濃度分布を示した結果である。選択ゲートトランジスタ領域のSOI層の埋め込み絶縁層側界面、及びメモリセルトランジスタ領域のSOI層の埋め込み絶縁層側界面では正孔濃度が高くなっており、選択ゲートトランジスタ領域のSOI層の埋め込み絶縁層側界面では正孔蓄積層が、メモリセルトランジスタ領域のSOI層の埋め込み絶縁層側界面では正孔反転層が形成されていることが分かる。   7 and 8 show the results of verifying the operation of the NAND flash memory using a simulator (device simulator). FIG. 7 shows that in the batch erase operation, 18V is applied to each of the bit line, the source line, and the select gate transistor, 10V is applied to the word line and fixed, and 0V is applied to the support substrate. It is the result which showed the hole concentration distribution after 1 ms. The hole concentration is high at the buried insulating layer side interface of the SOI layer in the select gate transistor region and the buried insulating layer side interface of the SOI layer in the memory cell transistor region, and the buried insulating layer side of the SOI layer in the select gate transistor region It can be seen that a hole accumulation layer is formed at the interface, and a hole inversion layer is formed at the buried insulating layer side interface of the SOI layer in the memory cell transistor region.

図8は、図7と同一状態におけるメモリセルトランジスタ領域の電位(擬フェルミレベル)分布を示す。ビット線及びソース線に印加された電圧(例えば18V)が、NAND列の中央部まで到達していることから、一括消去動作が実現可能であることが分かる。   FIG. 8 shows the potential (pseudo Fermi level) distribution in the memory cell transistor region in the same state as FIG. Since the voltage (for example, 18V) applied to the bit line and the source line reaches the center of the NAND string, it can be understood that the batch erase operation can be realized.

なお、消去動作後にベリファイ動作を実行する場合には、図5の時間T12〜T13に示すように、すべてのワード線WL1〜WLnに電圧VWLverify(例えば2V)、支持基板1に0以下の電圧VSubverify(例えば−5V)をそれぞれ印加して、ビット線BL1の電位を読み出す。 When the verify operation is executed after the erase operation, the voltage V WLverify (for example, 2 V) is applied to all the word lines WL1 to WLn and 0 or less to the support substrate 1 as shown at times T 12 to T 13 in FIG. Voltage V Subverify (for example, −5 V) is applied to read the potential of the bit line BL1.

次に、本発明の実施の形態に係る不揮発性半導体記憶装置の書き込み動作の制御方法の一例を説明する。図9の時間T21〜T22に示すように、選択ゲート線SGS,SGDには電圧VBLinhibit(例えば3V)、選択ビット線BL1には電圧VBLpgm(例えば0V)、非選択ワード線WL2〜WLnには電圧Vpass(例えば10V)、選択ワード線WL1には電圧Vpgm(例えば18V)をそれぞれ印加する。支持基板1には0Vを印加する。メモリセルトランジスタMT11においては、図1に示した制御ゲート電極15に電圧Vpgm(例えば18V)が印加されるので、浮遊ゲート電極13と浮遊ゲート電極13直下のチャネル領域411間に高電界がかかり、ゲート絶縁膜12を介して浮遊ゲート電極13に電子が注入される。浮遊ゲート電極13に電子が蓄積されると、選択メモリセルトランジスタMT11の閾値電圧は、負の閾値電圧からΔVだけ上昇して、メモリ信号が書き込まれる。 Next, an example of a method for controlling the write operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention will be described. As shown at times T 21 to T 22 in FIG. 9, the selection gate lines SGS and SGD have a voltage V BLinhibit (for example, 3V), the selection bit line BL1 has a voltage V BLpgm (for example, 0V), and the unselected word lines WL2 to A voltage V pass (for example, 10 V) is applied to WLn, and a voltage V pgm (for example, 18 V) is applied to the selected word line WL1. 0 V is applied to the support substrate 1. In the memory cell transistor MT 11 , since the voltage V pgm (for example, 18 V) is applied to the control gate electrode 15 shown in FIG. 1, a high electric field is generated between the floating gate electrode 13 and the channel region 411 immediately below the floating gate electrode 13. As a result, electrons are injected into the floating gate electrode 13 through the gate insulating film 12. When electrons accumulate in the floating gate electrode 13, the threshold voltage of the selected memory cell transistor MT 11 is increased by ΔV from a negative threshold voltage, the memory signal is written.

なお、書き込み動作後にベリファイ動作を実行する場合には、図9の時間T22〜T23に示すように、選択ゲート線SGS,SGDに電圧Vsgread(例えば3V)、非選択ワード線WL2〜WLnには電圧Vread(例えば4.5V)、選択ワード線WL1には電圧Vsence(例えば0V)、支持基板1には0V未満の電圧VSubverify(例えば−5V)をそれぞれ印加して、ビット線BL1の電位を読み出す。 Incidentally, when performing a verify operation after the write operation, as shown in time T 22 through T 23 in FIG. 9, the voltage V sgread (e.g. 3V) select gate line SGS, the SGD, unselected word lines WL2~WLn Is applied with a voltage V read (for example, 4.5 V), a voltage V sence (for example, 0 V) is applied to the selected word line WL1, and a voltage V Subverify (for example, −5 V) of less than 0 V is applied to the support substrate 1, respectively. Read the potential of BL1.

次に、本発明の実施の形態に係る不揮発性半導体記憶装置における、書き込み動作及びベリファイ動作の制御方法の一例を、図10のフローチャートを参照しながら説明する。   Next, an example of a control method of the write operation and the verify operation in the nonvolatile semiconductor memory device according to the embodiment of the present invention will be described with reference to the flowchart of FIG.

ステップS1において、図10の時間T21〜T22に示した動作電圧を用いて書き込み動作を行う。ステップS2においてベリファイ動作を行う。ベリファイ動作では、図10の時間T22〜T23に示した動作電圧を用いて選択ビット線BL1の電位を読み出して、正常に書き込みされたか判定する。書き込みが正常にされていないと判定された場合にステップS3に進む。一方、書き込みが正常と判定されれた場合、ステップS4に進む。ステップS3において、正常に書き込みが行われていないメモリセルトランジスタMT11に対して、再度書き込み動作を行う。再度の書き込み動作では、図10の時間T23〜T24に示すように、選択ワード線WL1には、印加電圧VpgmをΔVpgm昇圧した電圧(Vpgm+ΔVpgm)を印加する。その後、ステップS2の手順に戻る。ステップS4においては、図10の時間T23〜T24に示すようにビット線BL1に電圧VBLinhibit(例えば3V)を印加して書込み禁止とし、書き込みを終了する。 In step S1, the write operation by using the operation voltages shown in time T 21 through T 22 in Figure 10. In step S2, a verify operation is performed. In the verify operation, reads out the potential of the selected bit line BL1 with the operating voltage shown in time T 22 through T 23 in FIG. 10, it is determined whether the write successfully. If it is determined that the writing is not normal, the process proceeds to step S3. On the other hand, if it is determined that the writing is normal, the process proceeds to step S4. In step S3, the memory cell transistors MT 11 not performed normally written, writing operation again. In the write operation again, as shown at times T 23 to T 24 in FIG. 10, a voltage (V pgm + ΔV pgm ) obtained by boosting the applied voltage V pgm by ΔV pgm is applied to the selected word line WL1. Thereafter, the procedure returns to step S2. In step S4, by applying a voltage V BLinhibit (e.g. 3V) to the bit line BL1 as shown in time T 23 through T 24 in Figure 10 is write-protected, and terminates the write.

次に、本発明の実施の形態に係る不揮発性半導体記憶装置の読み出し動作の制御方法の一例を説明する。例えばメモリセルトランジスタMT11のメモリ信号を読み出す場合には、図9の時間T22〜T23に示すように、支持基板1には0V未満の基板電圧VSubverify(例えば−5V)を印加し、かつ選択ビット線BL1にはプリチャージ電圧VBLread(例えば0.5〜1.1V)を印加後フローティングとする。この時、隣接するビット線間(BL−BL間)干渉を防止するため、奇数ビット線BL1と偶数ビット線BL2を交互に読み出しを行うために、選択ビット線BL1に隣接する非選択BL2にはプリチャージ電圧VBLreadを印加しない場合もある。次に、選択ゲート線SGS,SGDに電圧Vsgread(例えば2.5V)、非選択ワード線WL2〜WLnには電圧Vread(例えば4.5V)、選択ワード線WL1には判定電圧Vsense(例えば0V)をそれぞれ印加する。読み出し電位の印加時間(TR)は、BL−BL間寄生容量、セル電流による基準電位の上昇などのノイズを考慮して適切な値に設定されることが望ましい。 Next, an example of a method for controlling the read operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention will be described. For example, when reading the memory signal of the memory cell transistor MT 11 , a substrate voltage V Subverify (eg, −5 V) of less than 0 V is applied to the support substrate 1 as shown at times T 22 to T 23 in FIG. and the selected bit line BL1 and applied after floating the precharge voltage V BLread (e.g. 0.5~1.1V). At this time, in order to prevent the interference between the adjacent bit lines (between BL and BL), the odd bit lines BL1 and the even bit lines BL2 are alternately read, so that the non-selected BL2 adjacent to the selected bit line BL1 In some cases, the precharge voltage V BLread is not applied. Next, the voltage V sgread (for example, 2.5 V) is applied to the selection gate lines SGS and SGD, the voltage V read (for example, 4.5 V) is applied to the unselected word lines WL2 to WLn, and the determination voltage V sense (for the selected word line WL1). For example, 0 V) is applied. The application time (TR) of the read potential is desirably set to an appropriate value in consideration of noise such as a BL-BL parasitic capacitance and a rise in the reference potential due to the cell current.

メモリセルトランジスタMT11において、浮遊ゲート電極13に電子が蓄積されていないとき、選択メモリセルトランジスタMT11がオン状態となり、セル電流が流れ選択ビット線BL1の電位が下降する。一方、浮遊ゲート電極13に電子が蓄積されているとき、メモリセルトランジスタMT11はオフ状態となるので、セル電流が流れず選択ビット線BL1の電位はプリチャージ電圧VBLreadを保持する。読み出し電位の印加後、選択ビット線BL1の電位と判定基準電位とを比較する。選択ビット線BL1の電位が判定基準電位より高ければ書き込み状態と判定される。一方、選択ビット線BL1の電位が判定基準電位より低ければ消去状態と判定される。 In the memory cell transistor MT 11 , when no electrons are accumulated in the floating gate electrode 13, the selected memory cell transistor MT 11 is turned on, a cell current flows, and the potential of the selected bit line BL 1 drops. Meanwhile, when the electrons in the floating gate electrode 13 are accumulated, the memory cell transistor MT 11 is therefore turned off, the potential of the selected bit line BL1 does not flow cell current holds the precharge voltage V BLread. After the read potential is applied, the potential of the selected bit line BL1 is compared with the determination reference potential. If the potential of the selected bit line BL1 is higher than the determination reference potential, the write state is determined. On the other hand, if the potential of the selected bit line BL1 is lower than the determination reference potential, the erase state is determined.

本発明の実施の形態に係る不揮発性半導体記憶装置によれば、SOI構造であるにも関わらず、バルク基板を用いた時と同様の一括消去動作が可能となる。即ち、図6に示すようにp+型のソース線コンタクト領域46及びビット線コンタクト領域47が正孔の供給源となることで、SOI層3の埋め込み絶縁層2側界面に正孔反転層49が高速に形成され、メモリの一括消去を高速に行うことが可能となる。 According to the nonvolatile semiconductor memory device of the embodiment of the present invention, it is possible to perform the same batch erase operation as when a bulk substrate is used, regardless of the SOI structure. That is, by p + -type source line contact regions 46 and the bit line contact region 47 as shown in FIG. 6 is a hole supply source, a hole inversion layer 49 to the buried insulating layer 2 side interface of the SOI layer 3 Is formed at a high speed, and the memory can be erased at a high speed.

次に、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の一例を説明する。ここで、図2に示したセルアレイのA−A方向の切断面で見た列方向の工程断面図を図11(a),図12(a),・・・・・,図28(a)に示し、合わせてB−B方向の切断面で見た行方向の工程断面図を図11(b),図12(b),・・・・・,図28(b)に示す。なお、図11(a)〜図28(b)に示す不揮発性半導体記憶装置の製造方法は一例であり、この変形例を含めてこれ以外の種々の製造方法により実現可能であることは勿論である。   Next, an example of a method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention will be described. Here, FIG. 11 (a), FIG. 12 (a),..., FIG. 28 (a) show process cross-sectional views in the column direction as viewed along the AA direction cut surface of the cell array shown in FIG. FIG. 11 (b), FIG. 12 (b),..., FIG. 28 (b) show process sectional views in the row direction as viewed along the cut surface in the BB direction. It should be noted that the method for manufacturing the nonvolatile semiconductor memory device shown in FIGS. 11A to 28B is merely an example, and can be realized by various other manufacturing methods including this modification. is there.

(イ)まず、Si等の支持基板1を用意し、例えばサイモックス(SIMOX)法により支持基板1に酸素をイオン注入して熱処理を行い図11(a)及び図11(b)に示すように支持基板1内部に埋め込み絶縁層2、及び埋め込み絶縁層2上に半導体層(SOI層)3を形成する。或いは、張り合わせ法により、2枚のウェハのうち一方に埋め込み絶縁層2を形成して互いに張り合わせて熱処理を行い、一方のウェハを平坦研削して薄膜化させることによりSOI層3を形成しても良い。   (A) First, a support substrate 1 made of Si or the like is prepared, and oxygen is ion-implanted into the support substrate 1 by, for example, a SIMOX method to perform heat treatment, as shown in FIGS. 11A and 11B. A buried insulating layer 2 is formed inside the support substrate 1, and a semiconductor layer (SOI layer) 3 is formed on the buried insulating layer 2. Alternatively, the SOI layer 3 may be formed by forming the buried insulating layer 2 on one of the two wafers by bonding and performing heat treatment by bonding them together, and flatly grinding one of the wafers to form a thin film. good.

(ロ)次に、SOI層3上にレジスト膜20を塗布し、リソグラフィ技術を用いてレジスト膜20を図12(a)及び図12(b)に示すようにパターニングする。引き続き、パターニングされたレジスト膜20をマスクとしてボロン(11+)等のp型不純物をイオン注入する。残存したレジスト膜20はレジストリムーバ等を用いて除去される。その後熱処理を行い、SOI層3に注入された不純物イオンを活性化して、選択ゲートトランジスタ形成領域にp-型の不純物拡散層40a,40bを形成される。引き続き、SOI層3上にレジスト膜21を塗布し、リソグラフィ技術を用いてレジスト膜21を図13(a)及び図13(b)に示すようにパターニングする。その後、パターニングされたレジスト膜21をマスクとして燐(31+)又は砒素(75As+)等のn型不純物をイオン注入する。 (B) Next, a resist film 20 is applied on the SOI layer 3, and the resist film 20 is patterned using a lithography technique as shown in FIGS. Subsequently, a p-type impurity such as boron ( 11 B + ) is ion-implanted using the patterned resist film 20 as a mask. The remaining resist film 20 is removed using a registry mover or the like. Thereafter, heat treatment is performed to activate the impurity ions implanted into the SOI layer 3, and p type impurity diffusion layers 40a and 40b are formed in the select gate transistor formation region. Subsequently, a resist film 21 is applied on the SOI layer 3, and the resist film 21 is patterned as shown in FIGS. 13A and 13B by using a lithography technique. Thereafter, n-type impurities such as phosphorus ( 31 P + ) or arsenic ( 75 As + ) are ion-implanted using the patterned resist film 21 as a mask.

(ハ)次に、図14(a)及び図14(b)に示すように、熱酸化法によりSiO2膜等のゲート絶縁膜(トンネル酸化膜)12を1nm〜15nm程度形成する。このとき、SOI層3に注入された不純物イオンが活性化して、メモリセルトランジスタ形成領域にn-型の不純物拡散層41が形成される。次に、ゲート絶縁膜12の上に減圧CVD(RPCVD)法により浮遊ゲート電極となる燐ドープの第1ポリシリコン層(浮遊ゲート電極)13を10nm〜200nm程度堆積する。次に、図15(a)及び図15(b)に示すようにCVD法によりSi34膜等のマスク膜5を50nm〜200nm程度堆積する。 (C) Next, as shown in FIGS. 14A and 14B, a gate insulating film (tunnel oxide film) 12 such as a SiO 2 film is formed to a thickness of about 1 nm to 15 nm by a thermal oxidation method. At this time, the impurity ions implanted into the SOI layer 3 are activated, and an n -type impurity diffusion layer 41 is formed in the memory cell transistor formation region. Next, a phosphorus-doped first polysilicon layer (floating gate electrode) 13 to be a floating gate electrode is deposited on the gate insulating film 12 by a low pressure CVD (RPCVD) method to about 10 nm to 200 nm. Next, as shown in FIGS. 15A and 15B, a mask film 5 such as a Si 3 N 4 film is deposited by a CVD method to a thickness of about 50 nm to 200 nm.

(ニ)次に、マスク膜5上にレジスト膜をスピン塗布し、フォトリソグラフィ技術を用いてレジスト膜のエッチングマスクを形成する。このエッチングマスクを用いた反応性イオンエッチング(RIE)法により、マスク膜5の一部を選択的に除去する。エッチング後にレジスト膜を除去する。マスク膜5をマスクにして、第1ポリシリコン層13、ゲート絶縁膜12及びSOI層3の一部を埋め込み絶縁層2に達するまで列方向に選択的に除去する。この結果、図16(a)及び図16(b)に示すように、第1ポリシリコン層13、ゲート絶縁膜12及びSOI層3を貫通する溝部7が形成される。なお、図16(b)では埋め込み絶縁層2の一部が除去されているが、埋め込み絶縁層2は平坦なままであって良い。   (D) Next, a resist film is spin-coated on the mask film 5, and an etching mask for the resist film is formed using a photolithography technique. A part of the mask film 5 is selectively removed by reactive ion etching (RIE) using this etching mask. The resist film is removed after the etching. Using the mask film 5 as a mask, the first polysilicon layer 13, the gate insulating film 12, and a part of the SOI layer 3 are selectively removed in the column direction until reaching the buried insulating layer 2. As a result, as shown in FIGS. 16A and 16B, a trench 7 penetrating the first polysilicon layer 13, the gate insulating film 12, and the SOI layer 3 is formed. In FIG. 16B, a part of the buried insulating layer 2 is removed, but the buried insulating layer 2 may remain flat.

(ホ)次に、図17(a)及び図17(b)に示すように、CVD法等により溝部7に素子分離絶縁膜6を200nm〜1500nm程度埋め込む。そして、図18(a)及び図18(b)に示すように、化学的機械的研磨(CMP)法により素子分離絶縁膜6を平坦化する。このとき、素子分離絶縁膜6の上面がゲート絶縁膜12より高い位置にある。この結果、行方向のメモリセルトランジスタMT11,MT21は、互いに完全に素子分離される。 (E) Next, as shown in FIGS. 17A and 17B, the element isolation insulating film 6 is buried in the trench 7 by about 200 nm to 1500 nm by the CVD method or the like. Then, as shown in FIGS. 18A and 18B, the element isolation insulating film 6 is planarized by a chemical mechanical polishing (CMP) method. At this time, the upper surface of the element isolation insulating film 6 is located higher than the gate insulating film 12. As a result, the memory cell transistors MT 11 and MT 21 in the row direction are completely isolated from each other.

(ヘ)次に、図19(a)及び図19(b)に示すように、CVD法等により、第1ポリシリコン層13の上面及び素子分離絶縁膜6の上面に電極間絶縁膜14を堆積する。引き続き、電極間絶縁膜14上にレジスト膜23を塗布し、リソグラフィ技術を用いてレジスト膜23をパターニングする。引き続き、図20(a)及び図20(b)に示すように、パターニングされたレジスト膜23をマスクとして、RIE等により電極間絶縁膜14の一部に開口部8a,8bを形成する。その後、図21(a)及び図21(b)に示すように、CVD法により電極間絶縁膜14上に燐ドープの制御ゲート電極となる第2ポリシリコン層(制御ゲート電極)15を10nm〜200nm程度堆積する。   (F) Next, as shown in FIGS. 19A and 19B, the interelectrode insulating film 14 is formed on the upper surface of the first polysilicon layer 13 and the upper surface of the element isolation insulating film 6 by CVD or the like. accumulate. Subsequently, a resist film 23 is applied on the interelectrode insulating film 14, and the resist film 23 is patterned using a lithography technique. Subsequently, as shown in FIGS. 20A and 20B, openings 8a and 8b are formed in part of the interelectrode insulating film 14 by RIE or the like using the patterned resist film 23 as a mask. Thereafter, as shown in FIGS. 21A and 21B, a second polysilicon layer (control gate electrode) 15 serving as a phosphorus-doped control gate electrode is formed on the interelectrode insulating film 14 by a CVD method to a thickness of 10 nm to 10 nm. Deposit about 200 nm.

(ト)第2ポリシリコン層15上にレジスト膜24を塗布し、リソグラフィ技術を用いてレジスト膜24をパターニングする。引き続き、図22(a)及び図22(b)に示すように、パターニングされたレジスト膜24をマスクとして、RIEにより行方向に第2ポリシリコン層15、電極間絶縁膜14、及び第1ポリシリコン層13の一部をゲート絶縁膜12に達するまで行方向に選択的に除去する。この結果、第2ポリシリコン層15、電極間絶縁膜14、及び第1ポリシリコン層13を貫通する溝が形成され、制御ゲート電極15、電極間絶縁膜14、浮遊ゲート電極13、ゲート絶縁膜12の積層構造のパターンが形成される。選択ゲートトランジスタ形成領域には、選択ゲート電極13b,15bが形成される。その後、レジストリムーバ等を用いてレジスト膜24を除去する。   (G) A resist film 24 is applied on the second polysilicon layer 15, and the resist film 24 is patterned using a lithography technique. Subsequently, as shown in FIGS. 22A and 22B, using the patterned resist film 24 as a mask, the second polysilicon layer 15, the interelectrode insulating film 14, and the first poly film are formed in the row direction by RIE. Part of the silicon layer 13 is selectively removed in the row direction until reaching the gate insulating film 12. As a result, a trench penetrating the second polysilicon layer 15, the interelectrode insulating film 14, and the first polysilicon layer 13 is formed, and the control gate electrode 15, the interelectrode insulating film 14, the floating gate electrode 13, and the gate insulating film are formed. Twelve stacked structure patterns are formed. Select gate electrodes 13b and 15b are formed in the select gate transistor formation region. Thereafter, the resist film 24 is removed using a registry mover or the like.

(チ)次に、制御ゲート電極15上にレジスト膜25を塗布し、リソグラフィ技術を用いてレジスト膜25を図23(a)及び図23(b)に示すようにp-型の不純物拡散層40a,40bを覆うようにパターニングする。パターニングされたレジスト膜25と、制御ゲート電極15、電極間絶縁膜14、浮遊ゲート電極13、ゲート絶縁膜12の積層構造のパターンをマスクとして、ゲート絶縁膜12を介してn-型の不純物拡散層41に自己整合的に31+又は75As+等のn型不純物をイオン注入する。残存したレジスト膜25はレジストリムーバ等を用いて除去される。その後熱処理すれば、SOI層3内のn型不純物イオンが活性化して、図24(a)及び図24(b)に示すように溝の下方に位置するSOI層3にn+型のソース及びドレイン領域421〜42(n+1)、及び浮遊ゲート電極13直下のSOI層3にn-型のチャネル領域411〜41nが形成され、デプレッション型のメモリセルトランジスタMT11〜MT1nが形成される。このとき、図示を省略した複数のメモリセルトランジスタが、列方向及び行方向に交差してマトリクス状に形成される。 (H) Next, the resist film 25 is applied on the control gate electrode 15, p as the resist film 25 shown in FIG. 23 (a) and FIG. 23 (b) by lithography - -type impurity diffusion layer Patterning is performed so as to cover 40a and 40b. Using the patterned resist film 25 and the pattern of the laminated structure of the control gate electrode 15, the interelectrode insulating film 14, the floating gate electrode 13, and the gate insulating film 12 as a mask, the n -type impurity diffusion is performed through the gate insulating film 12. An n-type impurity such as 31 P + or 75 As + is ion-implanted into the layer 41 in a self-aligning manner. The remaining resist film 25 is removed using a registry mover or the like. If heat treatment is performed thereafter, n-type impurity ions in the SOI layer 3 are activated, and an n + -type source and an n + -type source are formed in the SOI layer 3 located below the trench as shown in FIGS. N type channel regions 411 to 41n are formed in the drain regions 421 to 42 (n + 1) and the SOI layer 3 immediately below the floating gate electrode 13, and depletion type memory cell transistors MT 11 to MT 1n are formed. At this time, a plurality of memory cell transistors (not shown) are formed in a matrix so as to intersect in the column direction and the row direction.

(リ)次に、レジスト膜26を塗布し、リソグラフィ技術を用いてレジスト膜26を図25(a)及び図25(b)に示すようにn-型の不純物拡散層41を覆うようにパターニングする。パターニングされたレジスト膜26をマスクとして、11+等のp型不純物イオンを例えば10keV、1×1015cm-2程度でp-型の不純物拡散層40a,40bに選択的に注入する。更に、p型不純物イオンが打ち込まれた深さより浅く、75As+等のn型不純物イオンを例えば5keV、1×1015cm-2程度でp-型の不純物拡散層40a,40bに選択的に注入する。レジスト膜26はレジストリムーバ等を用いて除去される。その後熱処理すれば、SOI層3内のn型及びp型不純物イオンが活性化して、図26(a)及び図26(b)に示すようにSOI層3にp-型のチャネル領域42、n+型のソース領域43が形成されて、エンハンスメント型の第1の選択ゲートトランジスタSTS1が形成される。更に、第1の選択ゲートトランジスタSTS1のソース領域43の下方に第1の選択ゲートトランジスタSTS1のチャネル領域42に接続した、p+型のソース線コンタクト領域46が形成される。他方、SOI層3にp型のチャネル領域44及びn+型のドレイン領域45が形成されて、エンハンスメント型の第2の選択ゲートトランジスタSTD1も形成される。更に、第2の選択ゲートトランジスタSTD1のドレイン領域45の下方に第2の選択ゲートトランジスタSTD1のチャネル領域44に接続した、p+型のビット線コンタクト領域47が形成される。 (I) Next, the resist film 26 is applied, n as shown in FIG. 25 (a) and FIG. 25 (b) using the resist film 26 by lithography - patterned so as to cover the impurity diffusion layer 41 of the To do. Using the patterned resist film 26 as a mask, p-type impurity ions such as 11 B + are selectively implanted into the p -type impurity diffusion layers 40a and 40b at about 10 keV and 1 × 10 15 cm −2 , for example. Further, an n-type impurity ion such as 75 As + is shallower than the depth at which the p-type impurity ions are implanted, and is selectively applied to the p -type impurity diffusion layers 40a and 40b at about 5 keV and 1 × 10 15 cm −2 , for example. inject. The resist film 26 is removed using a registry mover or the like. If heat treatment is performed thereafter, the n-type and p-type impurity ions in the SOI layer 3 are activated, and the p -type channel region 42, n in the SOI layer 3 as shown in FIGS. 26 (a) and 26 (b). A + type source region 43 is formed, and an enhancement type first select gate transistor STS1 is formed. Further, a p + -type source line contact region 46 connected to the channel region 42 of the first selection gate transistor STS1 is formed below the source region 43 of the first selection gate transistor STS1. On the other hand, a p-type channel region 44 and an n + -type drain region 45 are formed in the SOI layer 3, and an enhancement type second selection gate transistor STD1 is also formed. Further, a p + -type bit line contact region 47 connected to the channel region 44 of the second selection gate transistor STD1 is formed below the drain region 45 of the second selection gate transistor STD1.

(ヌ)次に、図27(a)及び図27(b)に示すように、CVD法等により層間絶縁膜27を堆積し、層間絶縁膜27上にレジスト膜28を塗布する。リソグラフィ技術を用いてレジスト膜28をパターニングする。図28(a)及び図28(b)に示すように、パターニングされたレジスト膜28をマスクとしてRIE法等により、層間絶縁膜27、ソース領域43及びドレイン領域45をそれぞれ貫通し、ソース線コンタクト領域46及びビット線コンタクト領域47にそれぞれ達する開口部(コンタクトホール)29a,29bを形成する。その後、CVD法等により金属膜を開口部29a,29bに埋め込んで、図1に示したソース線コンタクトプラグ18及びビット線コンタクトプラグ17をソース線コンタクト領域46及びビット線コンタクト領域47にそれぞれ接続されるようにそれぞれ形成する。最後に、所定の配線や絶縁膜が形成・堆積されて、図1に示した不揮発性半導体記憶装置が完成する。   (N) Next, as shown in FIGS. 27A and 27B, an interlayer insulating film 27 is deposited by a CVD method or the like, and a resist film 28 is applied on the interlayer insulating film 27. The resist film 28 is patterned using a lithography technique. As shown in FIGS. 28A and 28B, the patterned resist film 28 is used as a mask to penetrate through the interlayer insulating film 27, the source region 43, and the drain region 45 by the RIE method or the like, respectively. Openings (contact holes) 29a and 29b reaching the region 46 and the bit line contact region 47 are formed. Thereafter, a metal film is buried in the openings 29a and 29b by CVD or the like, and the source line contact plug 18 and the bit line contact plug 17 shown in FIG. 1 are connected to the source line contact region 46 and the bit line contact region 47, respectively. Each is formed as follows. Finally, predetermined wirings and insulating films are formed and deposited, and the nonvolatile semiconductor memory device shown in FIG. 1 is completed.

本発明の実施の形態に係る半導体記憶装置の製造方法によれば、図1に示した不揮発性半導体記憶装置が実現可能となる。   According to the method of manufacturing a semiconductor memory device according to the embodiment of the present invention, the nonvolatile semiconductor memory device shown in FIG. 1 can be realized.

(第1の変形例)
本発明の実施の形態の第1の変形例に係る不揮発性半導体記憶装置は、図29に示すように、ソース線コンタクトプラグ18及びビット線コンタクトプラグ17がそれぞれソース線コンタクト領域46及びビット線コンタクト領域47を通して埋め込み絶縁層2まで達している点が、図1に示した不揮発性半導体記憶装置と異なる。
(First modification)
In the nonvolatile semiconductor memory device according to the first modification of the embodiment of the present invention, as shown in FIG. 29, the source line contact plug 18 and the bit line contact plug 17 are connected to the source line contact region 46 and the bit line contact, respectively. The difference from the nonvolatile semiconductor memory device shown in FIG. 1 is that it reaches the buried insulating layer 2 through the region 47.

図29に示した不揮発性半導体記憶装置を製造する場合、図28(a)及び図28(b)の手順で、開口部(コンタクトホール)をソース線コンタクト領域46及びビット線コンタクト領域47をそれぞれ突き抜けて埋め込み絶縁層2に達するように形成し、ソース線コンタクトプラグ17及びビット線コンタクトプラグ18を埋め込めば良い。ただし、開口部(コンタクトホール)は埋め込み絶縁層2を突き抜けて支持基板1まで達しないようにする。   When the nonvolatile semiconductor memory device shown in FIG. 29 is manufactured, the opening (contact hole) is formed in the source line contact region 46 and the bit line contact region 47 in the procedure shown in FIGS. 28 (a) and 28 (b). The source line contact plug 17 and the bit line contact plug 18 may be embedded by forming so as to penetrate the buried insulating layer 2. However, the opening (contact hole) does not penetrate the buried insulating layer 2 and reach the support substrate 1.

(第2の変形例)
本発明の実施の形態の第2の変形例に係る不揮発性半導体記憶装置は、図30に示すように、図1に示した不揮発性半導体記憶装置の第2の選択ゲートトランジスタSTD1側に、ビット線コンタクト領域47がない構造である。この場合でも、第1の選択ゲートトランジスタSTS1側のソース線コンタクト領域46が正孔の供給源として機能し、図1に示した不揮発性半導体記憶装置と同様の効果を得ることができる。
(Second modification)
As shown in FIG. 30, the nonvolatile semiconductor memory device according to the second modification example of the embodiment of the present invention has a bit on the second select gate transistor STD1 side of the nonvolatile semiconductor memory device shown in FIG. The line contact region 47 is not provided. Even in this case, the source line contact region 46 on the first select gate transistor STS1 side functions as a hole supply source, and the same effect as the nonvolatile semiconductor memory device shown in FIG. 1 can be obtained.

図30に示した不揮発性半導体記憶装置の製造方法としては、図25(a)及び図25(b)に示した手順において例えばn型不純物のみをイオン注入する。その後、レジスト膜を塗布し、n-型の不純物拡散層41とともにp-型の不純物拡散層40bも覆うようにレジスト膜をパターニングする。パターニングされたレジスト膜をマスクとして、p-型の不純物拡散層40aにのみp型不純物をイオン注入すれば良い。 As a method for manufacturing the nonvolatile semiconductor memory device shown in FIG. 30, for example, only n-type impurities are ion-implanted in the procedure shown in FIGS. 25 (a) and 25 (b). Thereafter, a resist film is applied, and the resist film is patterned so as to cover the p type impurity diffusion layer 40 b together with the n type impurity diffusion layer 41. Using the patterned resist film as a mask, p-type impurities may be ion-implanted only into the p -type impurity diffusion layer 40a.

(第3の変形例)
本発明の実施の形態の第3の変形例に係る不揮発性半導体記憶装置は、図31に示すように、メモリセルトランジスタMT11〜MT1nのソース領域、ドレイン領域及びチャネル領域が一体となったn-型の不純物拡散層41を備える点が、図1に示した不揮発性半導体記憶装置と異なる。メモリセルトランジスタMT11〜MT1nのソース領域、ドレイン領域及びチャネル領域のn型の不純物密度は実質的に同一である。
(Third Modification)
In the nonvolatile semiconductor memory device according to the third modification of the embodiment of the present invention, as shown in FIG. 31, the source region, the drain region, and the channel region of the memory cell transistors MT 11 to MT 1n are integrated. 1 is different from the nonvolatile semiconductor memory device shown in FIG. 1 in that an n type impurity diffusion layer 41 is provided. The n-type impurity densities of the source region, the drain region, and the channel region of the memory cell transistors MT 11 to MT 1n are substantially the same.

図31に示した不揮発性半導体記憶装置の製造方法としては、図23(a)及び図23(b)のイオン注入工程と図24(a)及び図24(b)の熱処理工程を省略すれば良い。このため、図1に示した不揮発性半導体記憶装置と比べて工程を簡易化することができ、微細化にも適している。   In the method of manufacturing the nonvolatile semiconductor memory device shown in FIG. 31, the ion implantation process in FIGS. 23A and 23B and the heat treatment process in FIGS. 24A and 24B are omitted. good. Therefore, the process can be simplified as compared with the nonvolatile semiconductor memory device shown in FIG. 1, and it is suitable for miniaturization.

(第4の変形例)
本発明の実施の形態の第4の変形例に係る不揮発性半導体記憶装置は、図32に平面図、図33及び図34に図32のC−C方向及びD−D方向の切断面の断面図をそれぞれ示すように、p+型のソース線コンタクト領域43は、第1の選択ゲートトランジスタSTS1のn+型のソース領域43にゲート幅方向に隣接して配置されている。p+型のビット線コンタクト領域47は、第2の選択ゲートトランジスタSTD1のn+型のドレイン領域45にゲート幅方向に隣接して配置されている。このため、ソース線コンタクトプラグ18は、ソース領域43に対して貫通せずに接し、且つソース線コンタクト領域43に接している。また、ビット線コンタクトプラグ17は、ドレイン領域45に対して貫通せずに接し、且つビット線コンタクト領域45に接している。
(Fourth modification)
The nonvolatile semiconductor memory device according to the fourth modification example of the embodiment of the present invention is shown in a plan view in FIG. 32, and cross-sections along cut planes in directions CC and DD in FIG. As shown in the figures, the p + type source line contact region 43 is disposed adjacent to the n + type source region 43 of the first select gate transistor STS1 in the gate width direction. The p + type bit line contact region 47 is disposed adjacent to the n + type drain region 45 of the second select gate transistor STD1 in the gate width direction. Therefore, the source line contact plug 18 is in contact with the source region 43 without penetrating, and is in contact with the source line contact region 43. The bit line contact plug 17 is in contact with the drain region 45 without penetrating, and is in contact with the bit line contact region 45.

図32〜図34に示した不揮発性半導体記憶装置の製造方法においては、例えば図25(a)及び図25(b)に示した手順の代わりに、リソグラフィ技術を用いてn-型の不純物拡散層41、及びp-型の不純物拡散層40a,40bのゲート幅方向の一部を覆うようにレジスト膜をパターニングする。パターニングされたレジスト膜をマスクとして、11+等のp型不純物イオンを例えば10keV、1×1015cm-2程度でp-型の不純物拡散層40a,40bの露出した一部に選択的に注入する。レジスト膜はレジストリムーバ等を用いて除去される。 In the method for manufacturing the nonvolatile semiconductor memory device shown in FIGS. 32 to 34, for example, instead of the procedure shown in FIGS. 25A and 25B, an n -type impurity diffusion is performed using a lithography technique. The resist film is patterned so as to cover part of the layer 41 and the p -type impurity diffusion layers 40a and 40b in the gate width direction. Using the patterned resist film as a mask, p-type impurity ions such as 11 B + are selectively applied to exposed portions of the p -type impurity diffusion layers 40a and 40b at about 10 keV and 1 × 10 15 cm −2 , for example. inject. The resist film is removed using a registry mover or the like.

更に、リソグラフィ技術を用いてn-型の不純物拡散層41、及びp-型の不純物拡散層40a,40bのゲート幅方向のp型不純物イオンを注入していない一部を覆うようにレジスト膜をパターニングする。その後、75As+等のn型不純物イオンを例えば5keV、1×1015cm-2程度でp-型の不純物拡散層40a,40bの露出した一部に選択的に注入する。レジスト膜はレジストリムーバ等を用いて除去される。その後熱処理すれば、n+型のソース領域43及びドレイン領域45と、p+型のソース線コンタクト領域46及びビット線コンタクト領域47をそれぞれゲート幅方向に隣接して形成することができる。 Further, a resist film is formed so as to cover a part of the n type impurity diffusion layer 41 and the p type impurity diffusion layers 40a and 40b that are not implanted with p-type impurity ions by using a lithography technique. Pattern. Thereafter, n-type impurity ions such as 75 As + are selectively implanted into exposed portions of the p -type impurity diffusion layers 40a and 40b at, for example, about 5 keV and 1 × 10 15 cm −2 . The resist film is removed using a registry mover or the like. If heat treatment is performed thereafter, the n + -type source region 43 and drain region 45, and the p + -type source line contact region 46 and bit line contact region 47 can be formed adjacent to each other in the gate width direction.

(第5の変形例)
本発明の実施の形態の第5の変形例に係る不揮発性半導体記憶装置は、図35に示すように、第1の選択ゲートトランジスタSTS1のソース領域43の表面の水平レベルが、メモリセルトランジスタMT11のチャネル領域411の表面の水平レベルよりも高くなっている点が、図1に示した不揮発性半導体記憶装置と異なる。
(Fifth modification)
As shown in FIG. 35, the nonvolatile semiconductor memory device according to the fifth modification example of the embodiment of the present invention has the horizontal level of the surface of the source region 43 of the first select gate transistor STS1 as the memory cell transistor MT. 11 is different from the nonvolatile semiconductor memory device shown in FIG. 1 in that it is higher than the horizontal level of the surface of the 11 channel regions 411.

図35に示した不揮発性半導体記憶装置の製造方法では、図22(a)及び図22(b)に示した構造を形成した後、フォトリソグラフィ技術及びエッチング技術により第1の選択ゲートトランジスタSTS1のソース領域43上のゲート絶縁膜12のみを除去する。そして、CVD法、フォトリソグラフィ技術及びエッチング技術により、第1の選択ゲートトランジスタSTS1のソース線側にサイドウォール30を形成する。   In the method for manufacturing the nonvolatile semiconductor memory device shown in FIG. 35, after the structure shown in FIGS. 22A and 22B is formed, the first select gate transistor STS1 is formed by photolithography technology and etching technology. Only the gate insulating film 12 on the source region 43 is removed. Then, the sidewall 30 is formed on the source line side of the first select gate transistor STS1 by the CVD method, the photolithography technique, and the etching technique.

その後、露出したSOI層3上にSiを選択的にエピタキシャル成長させ、図36に示すように半導体層(エピタキシャル成長層)31を例えば20nm程度形成する。以降は図25(a)及び図25(b)に示した手順と同様に11+を例えば10keV、1×1015cm-2でイオン注入し、75As+を10keV、1×1015cm-2でイオン注入する。他の手順は実質的に同様であるので、重複した説明を省略する。この結果、図35に示すような第1の選択ゲートトランジスタSTS1のソース領域43が形成される。 Thereafter, Si is selectively epitaxially grown on the exposed SOI layer 3 to form a semiconductor layer (epitaxial growth layer) 31 of about 20 nm, for example, as shown in FIG. Thereafter, similarly to the procedure shown in FIGS. 25A and 25B, 11 B + is ion-implanted at 10 keV, 1 × 10 15 cm −2 , for example, and 75 As + is 10 keV, 1 × 10 15 cm. -2 ion implantation. Since other procedures are substantially the same, redundant description is omitted. As a result, the source region 43 of the first select gate transistor STS1 as shown in FIG. 35 is formed.

第5の変形例によれば、イオン注入が困難となる膜厚までSOI層3を薄膜化した際でも、エピタキシャル成長によりSOI層3の膜厚を補完できる。このため、ソース線コンタクト領域46及びビット線コンタクト領域47を形成するためのイオン注入工程が容易となる。   According to the fifth modification, even when the SOI layer 3 is thinned to a thickness that makes ion implantation difficult, the thickness of the SOI layer 3 can be complemented by epitaxial growth. This facilitates the ion implantation process for forming the source line contact region 46 and the bit line contact region 47.

なお、図35には第1の選択ゲートトランジスタSTS1側を示したが、図1に示した第2の選択ゲートトランジスタSTD1側も同様に、ドレイン領域45の表面がメモリセルトランジスタMT11のチャネル領域411の表面よりも高くなっていても良い。 Although in FIG. 35 shows a first select gate transistor STS1 side, Similarly, the second selection gate transistor STD1 side shown in FIG. 1, the channel region of the surface of the drain region 45 of memory cell transistors MT 11 It may be higher than the surface of 411.

(第6の変形例)
本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置は、図37に示すように、ソース線コンタクトプラグ18がソース領域43及びソース線コンタクト領域46には直接接しておらず、シリサイド領域(シリサイド電極)32を介してソース領域43及びソース線コンタクト領域46に電気的に接続されている点が、図1に示した不揮発性半導体記憶装置と異なる。
(Sixth Modification)
In the nonvolatile semiconductor memory device according to the sixth modification of the embodiment of the present invention, the source line contact plug 18 is not in direct contact with the source region 43 and the source line contact region 46, as shown in FIG. 1 is different from the nonvolatile semiconductor memory device shown in FIG. 1 in that the source region 43 and the source line contact region 46 are electrically connected via the silicide region (silicide electrode) 32.

図37に示した不揮発性半導体記憶装置の製造方法においては、図38に示すように、選択ゲート電極13a,15aのソース領域43側に側壁(サイドウォール)30xを形成した後、ゲート絶縁膜12の一部を選択的に除去する。引き続き、真空蒸着法等により、図39に示すようにニッケル(Ni)等の金属膜33を例えば15nm程度堆積する。その後、サリサイド工程において、450℃、30秒間の熱処理を行う。このとき、ソース領域43のSiとNiが反応してNiSiに変化し、図40に示すようにシリサイド領域(シリサイド電極)32が形成される。その後、未反応のNiのみを選択的に除去し、シリサイド領域32上にソース線コンタクトプラグ18を形成すれば、図37に示した不揮発性半導体記憶装置が実現可能となる。   In the method for manufacturing the nonvolatile semiconductor memory device shown in FIG. 37, as shown in FIG. 38, after forming a side wall 30x on the source region 43 side of the select gate electrodes 13a and 15a, the gate insulating film 12 is formed. To selectively remove part of. Subsequently, as shown in FIG. 39, a metal film 33 of nickel (Ni) or the like is deposited to a thickness of, for example, about 15 nm by a vacuum evaporation method or the like. Thereafter, in the salicide process, heat treatment is performed at 450 ° C. for 30 seconds. At this time, Si and Ni in the source region 43 react to change to NiSi, and a silicide region (silicide electrode) 32 is formed as shown in FIG. Thereafter, if only unreacted Ni is selectively removed and the source line contact plug 18 is formed on the silicide region 32, the nonvolatile semiconductor memory device shown in FIG. 37 can be realized.

更に、図41に示すように、シリサイド領域(シリサイド電極)32が埋め込み絶縁層2に達していても良い。図41に示した不揮発性半導体記憶装置の製造方法においては、例えばSOI層3の厚さが30nmの場合、図39に示した手順においてNi等の金属膜33を20nm堆積してサリサイド工程を行えば、SOI層3がすべてシリサイド化される。この結果、図41に示した不揮発性半導体記憶装置が実現可能となる。   Furthermore, as shown in FIG. 41, the silicide region (silicide electrode) 32 may reach the buried insulating layer 2. In the method of manufacturing the nonvolatile semiconductor memory device shown in FIG. 41, for example, when the thickness of the SOI layer 3 is 30 nm, a metal film 33 such as Ni is deposited by 20 nm in the procedure shown in FIG. For example, the SOI layer 3 is all silicided. As a result, the nonvolatile semiconductor memory device shown in FIG. 41 can be realized.

なお、図37及び図41には第1の選択ゲートトランジスタSTS1側をそれぞれ示したが、図1に示した第2の選択ゲートトランジスタSTD1側も同様に、ビット線コンタクトプラグ17がドレイン領域45及びビット線コンタクト領域47には直接接しておらず、シリサイド領域(シリサイド電極)を介してドレイン領域45及びビット線コンタクト領域47に電気的に接続されていても良い。   37 and 41 show the first select gate transistor STS1 side, but the bit line contact plug 17 is connected to the drain region 45 and the second select gate transistor STD1 side shown in FIG. The bit line contact region 47 may not be directly in contact, but may be electrically connected to the drain region 45 and the bit line contact region 47 through a silicide region (silicide electrode).

(その他の実施の形態)
上記のように、本発明を実施の形態によって記載したが、この開示の一部をなす論述及び図面はこの発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施の形態、実施例及び運用技術が明らかとなろう。例えば、図6に正孔蓄積層48a,48b及び正孔反転層49を示したが、反対導電型であれば、電子の蓄積層及び反転層が形成されるのは勿論のことである。また、図42に示すように、SOI層3の表層部が削れていても構わない。
(Other embodiments)
As mentioned above, although this invention was described by embodiment, it should not be understood that the description and drawing which form a part of this indication limit this invention. From this disclosure, various alternative embodiments, examples and operational techniques will be apparent to those skilled in the art. For example, although the hole accumulation layers 48a and 48b and the hole inversion layer 49 are shown in FIG. 6, it is a matter of course that an electron accumulation layer and an inversion layer are formed if they are of the opposite conductivity type. Further, as shown in FIG. 42, the surface layer portion of the SOI layer 3 may be shaved.

また、図1に示した不揮発性半導体記憶装置において、第2の選択ゲートトランジスタSTD1のチャネル領域44の不純物密度(例えば1×1018cm-3程度)が、第2の選択ゲートトランジスタSTD1のチャネル領域44の不純物密度(例えば1×1017cm-3程度)よりも高くても良い。この場合、図12(a)及び図12(b)に示す手順において、メモリセルトランジスタ形成領域とともに第1及び第2の選択ゲートトランジスタSTS1,STD1がそれぞれ形成されるSOI層3の領域をマスクしたドーズ量の異なるイオン注入をそれぞれ行えば良い。 In the nonvolatile semiconductor memory device shown in FIG. 1, the impurity density (for example, about 1 × 10 18 cm −3 ) of the channel region 44 of the second select gate transistor STD1 is equal to the channel of the second select gate transistor STD1. It may be higher than the impurity density of the region 44 (for example, about 1 × 10 17 cm −3 ). In this case, in the procedure shown in FIGS. 12A and 12B, the region of the SOI layer 3 in which the first and second select gate transistors STS1 and STD1 are formed together with the memory cell transistor formation region is masked. What is necessary is just to perform each ion implantation from which a dose amount differs.

また、実施の形態では、メモリセルトランジスタMT11〜MT1nのゲート電極13,15及び選択ゲートトランジスタSTS1,STD1のゲート電極13a,13b,15a,15bとして、n型ポリシリコンを使用し、メモリセルトランジスタMT11〜MT1nがデプレッション型FET、選択ゲートトランジスタSTS1,STD1がエンハンスメント型FETとしてそれぞれ動作している場合を一例として説明した。ここで、メモリセルトランジスタMT11〜MT1nのゲート電極13,15及び選択ゲートトランジスタSTS1,STD1のゲート電極13a,13b,15a,15bの材質を変更し、ゲート電極材質の仕事関数を調整するなどの方法により、メモリセルトランジスタMT11〜MT1nがデプレッション型でないFETとして動作したり、選択ゲートトランジスタSTS1,STD1がエンハンスメント型ではないFETとして動作することも可能である。その場合はメモリ信号の書き込み、読み出し、一括消去などの動作を行う際に各電極に印加するバイアス条件を変更することにより、一例としてここで説明しているのと同等の動作を実現可能である。 In the embodiment, n-type polysilicon is used as the gate electrodes 13 and 15 of the memory cell transistors MT 11 to MT 1n and the gate electrodes 13a, 13b, 15a and 15b of the selection gate transistors STS1 and STD1, and the memory cell is used. The case where the transistors MT 11 to MT 1n operate as a depletion type FET and the select gate transistors STS1 and STD1 operate as an enhancement type FET has been described as an example. Here, the materials of the gate electrodes 13 and 15 of the memory cell transistors MT 11 to MT 1n and the gate electrodes 13a, 13b, 15a and 15b of the selection gate transistors STS1 and STD1 are changed, and the work function of the gate electrode material is adjusted. With this method, the memory cell transistors MT 11 to MT 1n can operate as non-depletion type FETs, and the select gate transistors STS1 and STD1 can operate as non-enhancement type FETs. In that case, an operation equivalent to that described here can be realized by changing the bias condition applied to each electrode when performing operations such as writing, reading, and batch erasing of memory signals. .

更に、実施の形態ではm×n個のメモリセルトランジスタMT11〜MT1n,MT21〜MT2n,・・・・・,MTm1〜MTmnを示したが、現実的には更に多数のメモリセルトランジスタでセルアレイが構成されていても良い。また、実施の形態においては、2値NAND型フラッシュメモリについて説明した。しかし、3値以上の多値NAND型フラッシュメモリについても適用可能である。このように、本発明はここでは記載していない様々な実施の形態等を含むことは勿論である。したがって、本発明の技術的範囲は上記の説明から妥当な特許請求の範囲に係る発明特定事項によってのみ定められるものである。 Further, in the embodiment, m × n memory cell transistors MT 11 to MT 1n , MT 21 to MT 2n ,..., MT m1 to MT mn are shown. The cell array may be formed of cell transistors. In the embodiment, the binary NAND flash memory has been described. However, the present invention can also be applied to a multi-value NAND flash memory having three or more values. As described above, the present invention naturally includes various embodiments not described herein. Therefore, the technical scope of the present invention is defined only by the invention specifying matters according to the scope of claims reasonable from the above description.

本発明の実施の形態に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図(図2のA−A方向の断面図)である。FIG. 3 is a cross-sectional view in the column direction (cross-sectional view in the AA direction in FIG. 2) showing an example of the cell array of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置のセルアレイの一例を示す平面図である。1 is a plan view showing an example of a cell array of a nonvolatile semiconductor memory device according to an embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置のセルアレイの一例を示す行方向の断面図(図2のB−B方向の断面図)である。FIG. 3 is a cross-sectional view in the row direction (cross-sectional view in the BB direction in FIG. 2) showing an example of the cell array of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置のセルアレイの一例を示す等価回路である。3 is an equivalent circuit showing an example of a cell array of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置の消去動作のタイミングチャートである。4 is a timing chart of the erase operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置のセルアレイの消去動作時の一例を示す断面図である。FIG. 6 is a cross-sectional view showing an example of the erase operation of the cell array in the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置の正孔濃度分布を示すグラフである。It is a graph which shows hole concentration distribution of the non-volatile semiconductor memory device which concerns on embodiment of this invention. 本発明の実施の形態に係る不揮発性半導体記憶装置の消去動作時の電位を示すグラフである。4 is a graph showing a potential during an erasing operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置の書き込み動作のタイミングチャートである。4 is a timing chart of a write operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態に係る不揮発性半導体記憶装置の書き込み動作のフローチャートである。4 is a flowchart of a write operation of the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図11(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の一例を示す列方向の工程断面図(図2のA−A方向の工程断面図)である。図11(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の一例を示す行方向の工程断面図(図2のB−B方向の工程断面図)である。FIG. 11A is a process cross-sectional view in the column direction (process cross-sectional view in the direction AA in FIG. 2) illustrating an example of a method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 11B is a process cross-sectional view in the row direction (process cross-sectional view in the BB direction in FIG. 2) showing an example of a method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図12(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図11(a)に引き続く列方向の工程断面図である。図12(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図11(b)に引き続く行方向の工程断面図である。FIG. 12A is a process cross-sectional view in the column direction subsequent to FIG. 11A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 12B is a process cross-sectional view in the row direction subsequent to FIG. 11B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図13(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図12(a)に引き続く列方向の工程断面図である。図13(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図12(b)に引き続く行方向の工程断面図である。FIG. 13A is a process sectional view in the column direction subsequent to FIG. 12A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 13B is a process cross-sectional view in the row direction subsequent to FIG. 12B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図14(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図13(a)に引き続く列方向の工程断面図である。図14(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図13(b)に引き続く行方向の工程断面図である。FIG. 14A is a process cross-sectional view in the column direction subsequent to FIG. 13A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 14B is a process cross-sectional view in the row direction subsequent to FIG. 13B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図15(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図14(a)に引き続く列方向の工程断面図である。図15(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図14(b)に引き続く行方向の工程断面図である。FIG. 15A is a process sectional view in the column direction subsequent to FIG. 14A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 15B is a process sectional view in the row direction subsequent to FIG. 14B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図16(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図15(a)に引き続く列方向の工程断面図である。図16(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図15(b)に引き続く行方向の工程断面図である。FIG. 16A is a process cross-sectional view in the column direction subsequent to FIG. 15A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 16B is a process sectional view in the row direction subsequent to FIG. 15B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図17(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図16(a)に引き続く列方向の工程断面図である。図17(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図16(b)に引き続く行方向の工程断面図である。FIG. 17A is a process sectional view in the column direction subsequent to FIG. 16A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 17B is a process cross-sectional view in the row direction subsequent to FIG. 16B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図18(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図17(a)に引き続く列方向の工程断面図である。図18(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図17(b)に引き続く行方向の工程断面図である。FIG. 18A is a process cross-sectional view in the column direction subsequent to FIG. 17A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 18B is a process sectional view in the row direction subsequent to FIG. 17B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図19(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図18(a)に引き続く列方向の工程断面図である。図19(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図18(b)に引き続く行方向の工程断面図である。FIG. 19A is a process cross-sectional view in the column direction subsequent to FIG. 18A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 19B is a process cross-sectional view in the row direction subsequent to FIG. 18B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図20(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図19(a)に引き続く列方向の工程断面図である。図20(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図19(b)に引き続く行方向の工程断面図である。FIG. 20A is a process cross-sectional view in the column direction subsequent to FIG. 19A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 20B is a process cross-sectional view in the row direction subsequent to FIG. 19B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図21(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図20(a)に引き続く列方向の工程断面図である。図21(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図20(b)に引き続く行方向の工程断面図である。FIG. 21A is a process cross-sectional view in the column direction subsequent to FIG. 20A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 21B is a process sectional view in the row direction subsequent to FIG. 20B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図22(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図21(a)に引き続く列方向の工程断面図である。図22(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図21(b)に引き続く行方向の工程断面図である。FIG. 22A is a process cross-sectional view in the column direction subsequent to FIG. 21A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 22B is a process sectional view in the row direction subsequent to FIG. 21B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図23(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図22(a)に引き続く列方向の工程断面図である。図23(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図22(b)に引き続く行方向の工程断面図である。FIG. 23A is a process sectional view in the column direction subsequent to FIG. 22A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 23B is a process sectional view in the row direction following FIG. 22B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図24(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図23(a)に引き続く列方向の工程断面図である。図24(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図23(b)に引き続く行方向の工程断面図である。FIG. 24A is a process sectional view in the column direction subsequent to FIG. 23A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 24B is a process cross-sectional view in the row direction subsequent to FIG. 23B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図25(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図24(a)に引き続く列方向の工程断面図である。図25(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図24(b)に引き続く行方向の工程断面図である。FIG. 25A is a process cross-sectional view in the column direction subsequent to FIG. 24A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 25B is a process sectional view in the row direction subsequent to FIG. 24B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図26(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図25(a)に引き続く列方向の工程断面図である。図26(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図25(b)に引き続く行方向の工程断面図である。FIG. 26A is a process sectional view in the column direction subsequent to FIG. 25A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 26B is a process sectional view in the row direction subsequent to FIG. 25B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図27(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図26(a)に引き続く列方向の工程断面図である。図27(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図26(b)に引き続く行方向の工程断面図である。FIG. 27A is a process cross-sectional view in the column direction subsequent to FIG. 26A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 27B is a process sectional view in the row direction subsequent to FIG. 26B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 図28(a)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図27(a)に引き続く列方向の工程断面図である。図28(b)は、本発明の実施の形態に係る不揮発性半導体記憶装置の製造方法の図27(b)に引き続く行方向の工程断面図である。FIG. 28A is a process cross-sectional view in the column direction subsequent to FIG. 27A of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. FIG. 28B is a process sectional view in the row direction subsequent to FIG. 27B of the method for manufacturing the nonvolatile semiconductor memory device according to the embodiment of the present invention. 本発明の実施の形態の第1の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 1st modification of embodiment of this invention. 本発明の実施の形態の第2の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 2nd modification of embodiment of this invention. 本発明の実施の形態の第3の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 3rd modification of embodiment of this invention. 本発明の実施の形態の第4の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す平面図である。It is a top view which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 4th modification of embodiment of this invention. 本発明の実施の形態の第4の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図(図32のC−C方向の断面図)である。FIG. 36 is a cross-sectional view in the column direction (cross-sectional view in the direction CC of FIG. 32) showing an example of a cell array of the nonvolatile semiconductor memory device in accordance with the fourth modification example of the embodiment of the present invention. 本発明の実施の形態の第4の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図(図32のD−D方向の断面図)である。FIG. 36 is a cross-sectional view in the column direction (cross-sectional view in the DD direction in FIG. 32) showing an example of a cell array of the nonvolatile semiconductor memory device in accordance with the fourth modification example of the embodiment of the present invention. 本発明の実施の形態の第5の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 5th modification of embodiment of this invention. 本発明の実施の形態の第5の変形例に係る不揮発性半導体記憶装置の製造方法の一例を示す列方向の工程断面図である。It is process sectional drawing of the column direction which shows an example of the manufacturing method of the non-volatile semiconductor memory device which concerns on the 5th modification of embodiment of this invention. 本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device which concerns on the 6th modification of embodiment of this invention. 本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置の製造方法の一例を示す列方向の工程断面図である。It is process sectional drawing of the column direction which shows an example of the manufacturing method of the non-volatile semiconductor memory device which concerns on the 6th modification of embodiment of this invention. 本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置の製造方法の図38に引き続く工程断面図である。FIG. 39 is a process cross-sectional view subsequent to FIG. 38 of the method for manufacturing the nonvolatile semiconductor memory device according to the sixth modification example of the embodiment of the present invention. 本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置の製造方法の図39に引き続く工程断面図である。FIG. 40 is a process cross-sectional view subsequent to FIG. 39 of the method for manufacturing the nonvolatile semiconductor memory device according to the sixth modification example of the embodiment of the present invention. 本発明の実施の形態の第6の変形例に係る不揮発性半導体記憶装置の製造方法の他の一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows another example of the manufacturing method of the non-volatile semiconductor memory device which concerns on the 6th modification of embodiment of this invention. 本発明のその他の実施の形態に係る不揮発性半導体記憶装置のセルアレイの一例を示す列方向の断面図である。It is sectional drawing of the column direction which shows an example of the cell array of the non-volatile semiconductor memory device concerning other embodiment of this invention. 比較例に係る不揮発性半導体記憶装置のセルアレイを示す列方向の断面図である。It is sectional drawing of the column direction which shows the cell array of the non-volatile semiconductor memory device which concerns on a comparative example.

符号の説明Explanation of symbols

1…支持基板
2…埋め込み絶縁層(BOX層)
3…半導体層(SOI層)
5…マスク膜
6…素子分離絶縁膜
7…溝部
8…開口部
12…ゲート絶縁膜
13…浮遊ゲート電極(第1ポリシリコン層)
13a,15a,13b,15b…選択ゲート電極
14…電極間絶縁膜
15…制御ゲート電極(第2ポリシリコン層)
17…ビット線コンタクトプラグ
18…ソース線コンタクトプラグ
27…層間絶縁膜
29a,29b…開口部
30…サイドウォール
31…半導体層(エピタキシャル成長層)
40a,40b…p-型の不純物拡散層
41…n-型の不純物拡散層
42,44…チャネル領域
43…ソース領域
45…ドレイン領域
46…ソース線コンタクト領域
47…ビット線コンタクト領域
48a,48b…正孔蓄積層
49…正孔反転層
411〜41n…チャネル領域
421〜42(n+1)…ソース及びドレイン領域
DESCRIPTION OF SYMBOLS 1 ... Support substrate 2 ... Embedded insulating layer (BOX layer)
3. Semiconductor layer (SOI layer)
DESCRIPTION OF SYMBOLS 5 ... Mask film 6 ... Element isolation insulating film 7 ... Groove part 8 ... Opening part 12 ... Gate insulating film 13 ... Floating gate electrode (1st polysilicon layer)
13a, 15a, 13b, 15b ... selection gate electrode 14 ... interelectrode insulating film 15 ... control gate electrode (second polysilicon layer)
DESCRIPTION OF SYMBOLS 17 ... Bit line contact plug 18 ... Source line contact plug 27 ... Interlayer insulating film 29a, 29b ... Opening 30 ... Side wall 31 ... Semiconductor layer (epitaxial growth layer)
40a, 40b ... p - type impurity diffusion layer 41 ... n - type impurity diffusion layer 42,44 ... channel region 43 ... source region 45 ... drain region 46 ... source line contact region 47 ... bit line contact region 48a, 48b ... Hole accumulation layer 49 ... hole inversion layer 411 to 41n ... channel region 421 to 42 (n + 1) ... source and drain regions

Claims (5)

埋め込み絶縁層に接した第1導電型のチャネル領域を備え、列方向に配列された複数のメモリセルトランジスタと、
前記メモリセルトランジスタの配列の一端に隣接し、前記埋め込み絶縁層に接した第2導電型のチャネル領域を備える第1の選択ゲートトランジスタと、
前記第2導電型のチャネル領域と電気的に接続し、該チャネル領域よりも高不純物密度の第2導電型のソース線コンタクト領域と、
前記第1の選択ゲートトランジスタの第1導電型のソース領域と電気的に接続し、且つ前記ソース線コンタクト領域と電気的に接続したソース線コンタクトプラグ
とを備え
前記複数のメモリセルトランジスタの一括消去時に、前記複数のメモリセルトランジスタのそれぞれの前記チャネル領域、ソース領域及びドレイン領域の前記埋め込み絶縁層側界面に正孔反転層又は電子反転層が形成され、且つ前記第1の選択ゲートトランジスタの前記チャネル領域の前記埋め込み絶縁層側界面に正孔蓄積層又は電子蓄積層が形成されることを特徴とするNAND型の不揮発性半導体記憶装置。
A plurality of memory cell transistors each including a channel region of a first conductivity type in contact with the buried insulating layer and arranged in a column direction;
A first select gate transistor comprising a channel region of a second conductivity type adjacent to one end of the array of the memory cell transistors and in contact with the buried insulating layer;
A second conductive type source line contact region electrically connected to the second conductive type channel region and having a higher impurity density than the channel region;
A source line contact plug electrically connected to the source region of the first conductivity type of the first select gate transistor and electrically connected to the source line contact region ;
A hole inversion layer or an electron inversion layer is formed at the interface between the channel region, the source region, and the drain region of each of the plurality of memory cell transistors at the time of collective erasing of the plurality of memory cell transistors; and A NAND-type nonvolatile semiconductor memory device , wherein a hole accumulation layer or an electron accumulation layer is formed at the buried insulating layer side interface of the channel region of the first select gate transistor .
前記メモリセルトランジスタの配列の他端に隣接し、第2導電型のチャネル領域を備える第2の選択ゲートトランジスタと、
前記第2の選択ゲートトランジスタのチャネル領域と電気的に接続し、該チャネル領域よりも高不純物密度の第2導電型のビット線コンタクト領域と、
前記第2の選択ゲートトランジスタの第1導電型のドレイン領域と電気的に接続し、且つ前記ビット線コンタクト領域と電気的に接続したビット線コンタクトプラグ
とを更に備えることを特徴とする請求項1に記載の不揮発性半導体記憶装置。
A second select gate transistor comprising a second conductivity type channel region adjacent to the other end of the memory cell transistor array;
A second conductive type bit line contact region electrically connected to the channel region of the second select gate transistor and having a higher impurity density than the channel region;
2. A bit line contact plug electrically connected to the drain region of the first conductivity type of the second select gate transistor and electrically connected to the bit line contact region. The non-volatile semiconductor memory device described in 1.
前記第1の選択ゲートトランジスタのチャネル領域は、前記第2の選択ゲートトランジスタのチャネル領域よりも第2導電型の不純物密度が低いことを特徴とする請求項2に記載の不揮発性半導体記憶装置。   3. The nonvolatile semiconductor memory device according to claim 2, wherein the channel region of the first select gate transistor has a lower impurity density of the second conductivity type than the channel region of the second select gate transistor. 前記第1の選択ゲートトランジスタのソース領域の表面が、前記メモリセルトランジスタのチャネル領域の表面よりも高いことを特徴とする請求項1〜3のいずれか1項に記載の不揮発性半導体記憶装置。   4. The nonvolatile semiconductor memory device according to claim 1, wherein a surface of a source region of the first select gate transistor is higher than a surface of a channel region of the memory cell transistor. 5. 前記ソース線コンタクトプラグが前記埋め込み絶縁層まで達することを特徴とする請求項1〜4のいずれか1項に記載の不揮発性半導体記憶装置。   The nonvolatile semiconductor memory device according to claim 1, wherein the source line contact plug reaches the buried insulating layer.
JP2005115013A 2005-04-06 2005-04-12 Nonvolatile semiconductor memory device Expired - Fee Related JP4498198B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2005115013A JP4498198B2 (en) 2005-04-12 2005-04-12 Nonvolatile semiconductor memory device
US11/396,507 US7528447B2 (en) 2005-04-06 2006-04-05 Non-volatile semiconductor memory and method for controlling a non-volatile semiconductor memory
US11/763,204 US7539055B2 (en) 2005-04-06 2007-06-14 Non-volatile semiconductor memory and method for controlling a non-volatile semiconductor memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005115013A JP4498198B2 (en) 2005-04-12 2005-04-12 Nonvolatile semiconductor memory device

Publications (2)

Publication Number Publication Date
JP2006294940A JP2006294940A (en) 2006-10-26
JP4498198B2 true JP4498198B2 (en) 2010-07-07

Family

ID=37415175

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2005115013A Expired - Fee Related JP4498198B2 (en) 2005-04-06 2005-04-12 Nonvolatile semiconductor memory device

Country Status (1)

Country Link
JP (1) JP4498198B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4282699B2 (en) 2006-09-01 2009-06-24 株式会社東芝 Semiconductor device
KR100876082B1 (en) 2006-12-07 2008-12-26 삼성전자주식회사 Memory device and forming method thereof
JP5148131B2 (en) 2007-03-01 2013-02-20 株式会社東芝 Semiconductor device and manufacturing method thereof
JP4643617B2 (en) 2007-06-26 2011-03-02 株式会社東芝 Nonvolatile semiconductor memory device
JPWO2009025368A1 (en) * 2007-08-22 2010-11-25 株式会社東芝 Semiconductor memory device and manufacturing method of semiconductor memory device
KR101033224B1 (en) 2009-01-06 2011-05-06 주식회사 하이닉스반도체 Flash memory device and method for fabricating the same
KR101075077B1 (en) 2009-11-30 2011-10-19 서울대학교산학협력단 NAND flash memory device having oxide semiconductor channel

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174241A (en) * 1998-12-10 2000-06-23 Toshiba Corp Non-volatile semiconductor storage device
JP2004228396A (en) * 2003-01-24 2004-08-12 Ememory Technology Inc Low voltage nonvolatile memory array, nonvolatile memory, and device thereof
JP2006066564A (en) * 2004-08-26 2006-03-09 Renesas Technology Corp Semiconductor device and its manufacturing method

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3228996B2 (en) * 1992-03-30 2001-11-12 株式会社東芝 Nonvolatile semiconductor memory device
JPH07115177A (en) * 1993-10-15 1995-05-02 Sony Corp Semiconductor nonvolatile storage device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000174241A (en) * 1998-12-10 2000-06-23 Toshiba Corp Non-volatile semiconductor storage device
JP2004228396A (en) * 2003-01-24 2004-08-12 Ememory Technology Inc Low voltage nonvolatile memory array, nonvolatile memory, and device thereof
JP2006066564A (en) * 2004-08-26 2006-03-09 Renesas Technology Corp Semiconductor device and its manufacturing method

Also Published As

Publication number Publication date
JP2006294940A (en) 2006-10-26

Similar Documents

Publication Publication Date Title
JP4592580B2 (en) Nonvolatile semiconductor memory device
JP4945248B2 (en) Memory system, semiconductor memory device and driving method thereof
JP4908238B2 (en) Nonvolatile semiconductor memory device
US7528447B2 (en) Non-volatile semiconductor memory and method for controlling a non-volatile semiconductor memory
JP4822841B2 (en) Semiconductor memory device and manufacturing method thereof
US8344443B2 (en) Single poly NVM devices and arrays
US6115287A (en) Nonvolatile semiconductor memory device using SOI
US11980031B2 (en) Non-volatile memory device
JP2009224574A (en) Nonvolatile semiconductor storage device and method of manufacturing the same
JP2006073939A (en) Nonvolatile semiconductor memory and manufacturing method thereof
KR20090021074A (en) Semiconductor memory device and method of manufacturing the same
JP4498198B2 (en) Nonvolatile semiconductor memory device
JP2002368141A (en) Non-volatile semiconductor memory device
KR100907572B1 (en) Nonvolatile Semiconductor Memory and Manufacturing Method Thereof
JP5458526B2 (en) Semiconductor device and manufacturing method thereof
US20080179656A1 (en) Semiconductor device, nonvolatile semiconductor memory device and manufacturing method of semiconductor device
JP2009135334A (en) Semiconductor memory device and manufacturing method thereof
JP3940758B2 (en) Nonvolatile semiconductor memory device
JP2006294711A (en) Nonvolatile semiconductor memory device and its controlling method
JP4521253B2 (en) Manufacturing method of semiconductor memory device
JPH11145312A (en) Nonvolatile semiconductor memory device
JP2005116582A (en) Semiconductor device and its manufacturing method
JP2009135214A (en) Semiconductor memory device and method of fabricating the same
KR20020029606A (en) A semiconductor integrated circuit device and A method of manufacturing the same
JP4413859B2 (en) Nonvolatile semiconductor memory device and manufacturing method thereof

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20090715

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090908

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20091026

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100323

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100413

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees