JP4320291B2 - 送受信回路 - Google Patents
送受信回路 Download PDFInfo
- Publication number
- JP4320291B2 JP4320291B2 JP2004251478A JP2004251478A JP4320291B2 JP 4320291 B2 JP4320291 B2 JP 4320291B2 JP 2004251478 A JP2004251478 A JP 2004251478A JP 2004251478 A JP2004251478 A JP 2004251478A JP 4320291 B2 JP4320291 B2 JP 4320291B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- reception
- slew rate
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Logic Circuits (AREA)
- Dc Digital Transmission (AREA)
Description
上記のトレーニングを相手局テストデータVDD固定の場合についても行い、1段階ずつリファレンスのスルーレートを減少させていき、受信結果を受信結果レジスタ34bに得る。
本形態に拠れば、自局で受信した信号と実際に相手局が送信したデータとの整合性を確認し、受信エラーが起こらないようにリファレンス電圧のスルーレートを調整するので、同時双方向伝送において伝送路の負荷状態に対応して安定した送受信が可能な送受信回路を得ることができる。
Claims (3)
- 出力ラッチの出力信号を受信して伝送路に送出する出力回路と、前記出力信号に応じてリファレンス電圧を切り替えるリファレンス電圧切り替え回路と、前記伝送路の信号電圧と前記リファレンス電圧とを比較して受信信号を生成する受信回路と、前記信号電圧のスルーレートに応じて前記リファレンス電圧のスルーレートを調整する回路とからなる送受信回路。
- 出力ラッチの出力信号を受信して伝送路に送出する出力回路と、前記伝送路の信号電圧とリファレンス電圧とを比較して受信信号を生成する受信回路と、前記リファレンス電圧のスルーレートを切り替えるリファレンス調整回路と、前記出力ラッチにパルス状のデータパターンを入力するテストデータ出力回路を含み、
前記伝送路に前記データパターンを送出し、前記リファレンス電圧のスルーレートを決定することを特徴とする送受信回路。 - 請求項2に記載の送受信回路であって、
制御信号生成回路を含み、
前記制御信号生成回路は、前記リファレンス電圧の第1のスルーレートでの第1の受信結果と前記リファレンス電圧の第2のスルーレートでの第2の受信結果とを比較し、信号伝送時前記第1、第2のスルーレートのいずれ一方のスルーレートを指示する制御信号を前記リファレンス調整回路に出力することを特徴とする送受信回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004251478A JP4320291B2 (ja) | 2004-08-31 | 2004-08-31 | 送受信回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004251478A JP4320291B2 (ja) | 2004-08-31 | 2004-08-31 | 送受信回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006074094A JP2006074094A (ja) | 2006-03-16 |
JP4320291B2 true JP4320291B2 (ja) | 2009-08-26 |
Family
ID=36154289
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004251478A Expired - Fee Related JP4320291B2 (ja) | 2004-08-31 | 2004-08-31 | 送受信回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4320291B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4810297B2 (ja) * | 2006-05-08 | 2011-11-09 | エヌイーシーコンピュータテクノ株式会社 | 情報処理システム、情報処理装置、インピーダンス調整方法及びプログラム |
JP5762943B2 (ja) * | 2011-12-27 | 2015-08-12 | 株式会社東芝 | 光送受信回路装置及び受信回路 |
JP5726828B2 (ja) * | 2012-09-11 | 2015-06-03 | 株式会社東芝 | 出力ドライバ |
-
2004
- 2004-08-31 JP JP2004251478A patent/JP4320291B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2006074094A (ja) | 2006-03-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8320494B2 (en) | Method and apparatus for generating reference voltage to adjust for attenuation | |
JP4960833B2 (ja) | シングルエンド伝送及び差動伝送の切替えが可能なインタフェース回路 | |
US7456778B2 (en) | Method and apparatus for calibrating a multi-level current mode driver having a plurality of source calibration signals | |
JP5031258B2 (ja) | 半導体装置におけるインピーダンス制御回路及びインピーダンス制御方法 | |
US20060255829A1 (en) | Semiconductor memory device having pre-emphasis signal generator | |
JP2013507040A (ja) | 供給ノイズおよび終端ノイズの低減方法およびシステム | |
US7212035B2 (en) | Logic line driver system for providing an optimal driver characteristic | |
US20090243748A1 (en) | Semiconductor device | |
KR100610007B1 (ko) | 임피던스 랜지 시프팅 기능을 갖는 반도체 장치의프로그래머블 임피던스 콘트롤 회로 및 그에 따른임피던스 랜지 시프팅 방법 | |
US7373114B2 (en) | Signal transmission circuit, signal output circuit and termination method of signal transmission circuit | |
US8213887B2 (en) | Pre-distorting a transmitted signal for offset cancellation | |
US11984941B2 (en) | Rejection of end-of-packet dribble in high speed universal serial bus repeaters | |
US8144726B2 (en) | Structure for out of band signaling enhancement for high speed serial driver | |
US8194780B2 (en) | Differential signal output device | |
US6425097B1 (en) | Method and apparatus for testing an impedance-controlled input/output (I/O) buffer in a highly efficient manner | |
US8400194B2 (en) | Interface system for a cog application | |
WO2007032089A1 (ja) | コモンモード電圧制御装置 | |
JP4320291B2 (ja) | 送受信回路 | |
EP1410588B1 (en) | Communication system, multilevel signal and mulitlevel signal driver using equalization or crosstalk cancellation | |
US8253442B2 (en) | Apparatus and method for signal transmission over a channel | |
US7078935B2 (en) | Simultaneous bi-directional transceiver | |
US6137306A (en) | Input buffer having adjustment function for suppressing skew | |
JP2009110317A (ja) | シングルエンド伝送及び差動伝送の切替えが可能なインタフェース回路、メモリコントローラ、不揮発性記憶装置、ホスト装置及び不揮発性メモリシステム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070202 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20070202 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090512 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090601 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120605 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120605 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130605 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |