JP4293397B2 - Display panel drive circuit with improved luminous efficiency - Google Patents

Display panel drive circuit with improved luminous efficiency Download PDF

Info

Publication number
JP4293397B2
JP4293397B2 JP18639199A JP18639199A JP4293397B2 JP 4293397 B2 JP4293397 B2 JP 4293397B2 JP 18639199 A JP18639199 A JP 18639199A JP 18639199 A JP18639199 A JP 18639199A JP 4293397 B2 JP4293397 B2 JP 4293397B2
Authority
JP
Japan
Prior art keywords
electrode
pulse
sustain discharge
voltage
sustain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP18639199A
Other languages
Japanese (ja)
Other versions
JP2001013919A (en
Inventor
康一 崎田
Original Assignee
株式会社日立プラズマパテントライセンシング
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社日立プラズマパテントライセンシング filed Critical 株式会社日立プラズマパテントライセンシング
Priority to JP18639199A priority Critical patent/JP4293397B2/en
Publication of JP2001013919A publication Critical patent/JP2001013919A/en
Application granted granted Critical
Publication of JP4293397B2 publication Critical patent/JP4293397B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、3電極を有する面放電型のプラズマ・ディスプレイ・パネル(以下PDPと称する。)やエレクトロルミネッセンス・パネル(以下ELパネルと称する。)などの表示パネルに関し、特に、維持放電用の駆動回路を改良して発光効率を向上させた表示パネルの駆動回路に関する。以下、明細書ではPDPを例にして説明する。
【0002】
【従来の技術】
PDPは、大画面でフラットな表示パネルを実現でき、将来の表示パネルとして期待されている。従来のPDPの一例は、前面基板側に維持電極(X、Y電極)が設けられ、背面基板側にアドレス電極とその上に蛍光体が設けられた構造を有する。
【0003】
その駆動方法は、次の通りである。サブフレームの最初のリセット期間に、維持電極のX、Y電極間にリセットパルスを印加して全画素を放電し、前サブフレームでの壁電荷を消去する。次のアドレス期間にて、Y電極に順次走査パルスを印加し、同時に表示データに基づいて点灯すべき画素に対応するアドレス電極にアドレスパルスを印加する。これにより、アドレス電極とY電極間の電圧により放電空間内の電界強度が増加し、アドレス放電が発生し、表示したい画素に壁電荷が蓄積される。それに続く維持放電期間では、X電極とY電極との間に交番電圧を印加し、アドレス期間に壁電荷を蓄積した画素において維持放電を発生させ、その画素を点灯させる。
【0004】
従って、維持放電パルスの波高値とパルス幅は、壁電荷を蓄積した画素では放電するが、壁電荷を蓄積しない画素では放電しない最適な値に設定する必要がある。その為、より高い輝度を得るために維持放電パルスの波高値を無制限に高くすることはできず、発光効率向上を妨げる要因になっていた。
【0005】
そこで、発光効率を高くする維持放電パルスとして、維持放電パルスの立ち上がり時にパルス幅が非常に短くより高い波高値を有するプライミングパルスを印加することが提案されている。例えば、IDW(International Display Workshops)‘98の551〜554頁の「A New Driving Method for Vertical Discharge PDP,Yoshifumi Amano, Joichi Endo, Bala K. Velayudhan著」に記載されている。
【0006】
【発明が解決しようとする課題】
しかし、かかる維持放電パルスを維持電極に印加する回路については、提案されていない。上記の維持放電パルスは、従来の維持放電パルスの波高値よりも高い波高値を有するので、かかる駆動回路は、単純には、より高い電源が必要になり、表示パネルの駆動電源を大きく変更若しくは別の高い電源を追加することが必要になる。
【0007】
そこで、本発明の目的は、従来の電源を利用して、上記の維持放電パルスを生成することができる駆動回路を有する表示パネルを提供することにある。
【0008】
【課題を解決するための手段】
上記の目的を達成するために、本発明の一つの側面は、X電極とY電極を含む維持電極と、その維持電極の上に形成された誘電体層とを有する第1の基板と、第1の基板と放電空間を隔てて設けられる第2の基板とを有する表示パネルの駆動回路であって、X電極にインダクタンス成分を介して第1の電圧源を接続し、第1の電圧源より高い波高値のプライミングパルスを印加する第1のスイッチと、X電極にプライミングパルスを印加後その波高値より低い第2の電圧をX電極に印加する第2のスイッチとを有する維持放電パルス発生回路を有することを特徴とする。
【0009】
かかる維持放電パルス発生回路は、Y電極側にも設けられ、X電極側とY電極側とで交互にその維持放電パルス回路を動作させることにより、第1及び第2の電圧より高い波高値を持つプライミングパルスを最初に有する維持放電パルスを、X電極とY電極に交互に印加することができ、発光効率の高い維持放電を可能にする。この場合は、X、Y電極間の電圧が逆極性になる。第1の電圧と第2の電圧とは同じ電圧電源であっても良い。
【0010】
上記の目的を達成するために、本発明の第2の側面は、X電極とY電極を含む維持電極と、その維持電極の上に形成された誘電体層とを有する第1の基板と、第1の基板と放電空間を隔てて設けられる第2の基板とを有する表示パネルの駆動回路であって、X電極にインダクタンス成分を介して第1の電圧源を接続し、第1の電圧源より高い波高値のプライミングパルスを印加する第1のスイッチを有するX電極側維持放電パルス発生回路と、X電極にプライミングパルスを印加後、その波高値より低い第2の電圧をY電極に印加する第2のスイッチを有するY電極側維持放電パルス発生回路とを有することを特徴とする。
【0011】
上記の発明によれば、X、Y電極間に第1及び第2の電圧より高い波高値を持つプライミングパルスを最初に有する維持放電パルスを印加することができ、発光効率の高い維持放電を可能にする。この場合は、X、Y電極間の電圧が同極性になる。第1の電圧と第2の電圧とは同じ電圧電源であっても良い。
【0012】
上記の目的を達成するために、本発明の第3の側面は、X電極とY電極を含む維持電極と、その維持電極の上に形成された誘電体層とを有する第1の基板と、第1の基板と放電空間を隔てて設けられる第2の基板とを有する表示パネルの駆動回路であって、X電極にインダクタンス成分を介して第1の電圧源を接続し、第1の電圧源より高い波高値のプライミングパルスを印加する第1のスイッチを有するX電極側維持放電パルス発生回路と、Y電極にインダクタンス成分を介して第1の電圧源を接続し、X電極にプライミングパルスを印加後、第1の電圧源より高い波高値のプライミングパルスを印加する第2のスイッチを有するY電極側維持放電パルス発生回路とを有することを特徴とする。
【0013】
上記の発明によれば、X、Y電極間に第1の電圧より高い波高値を持つ短いパルス状のプライミングパルスを極性を交互に変えて印加することができ、発光効率の高い維持放電を可能にする。
【0014】
【発明の実施の形態】
以下、図面を参照して本発明の実施の形態例を説明する。しかしながら、かかる実施の形態例が、本発明の技術的範囲を限定するものではない。
本発明は、PDPやELパネルに適用することができるが、以下の実施の形態例では、PDPを例にして説明する。
【0015】
図1は、本実施の形態例が適用されるPDPの概略的構成図である。前面側基板1は、透明基板であり、例えばガラス基板で構成される。前面側ガラス基板1上には、維持電極2としてX電極とY電極が交互に設けられ、X電極とY電極で表示電極対を構成する。維持電極2上には、誘電体層3とMgOからなる保護層3とが設けられる。背面側基板11は、例えばガラス基板で構成され、維持電極2と直交方向に複数のアドレス電極12、図示されない誘電体層、蛍光体13R、13G、13B及び隔壁14とが形成される。隔壁14は、アドレス電極12の間に設けられる。
【0016】
図2は、図1に示したPDPの駆動パルス波形の例を示す図である。図2には、1回のサブフレーム分の駆動パルス波形が示される。駆動期間は、リセット期間RST、アドレス期間ADD及び維持放電期間SUSとからなる。図2(1)はアドレス電極、(2)は維持電極のX電極、(3)は維持電極のY電極の波形をそれぞれ示す。
【0017】
リセット期間RSTにおいて、全てのアドレス電極12にリセットパルス20を印加し、アドレス電極とY電極との間にリセット放電を発生させる。このリセットパルス20の立ち下がり時に、再度放電が発生し、全ての画素における壁電荷が消滅する。アドレス期間ADDでは、Y電極に順次、負のスキャンパルス22を印加しながら、アドレス電極12に画像データに従って正のアドレスパルス21を印加する。その結果、スキャンパルス22とアドレスパルス21とが同時に印加された画素において、X電極とアドレス電極との間にアドレス放電が発生する。このアドレス放電により発生した空間電荷は、X電極2上の誘電体層3上に壁電荷として蓄積される。
【0018】
維持放電期間SUSにおいて、維持電極2間に交互に維持放電パルス23が印加される。この維持放電パルス23の波高値Vsは、アドレス期間に壁電荷が蓄積された画素では維持放電が発生するが、壁電荷が蓄積されない画素では維持放電が発生しない程度の値に設定される。従って、アドレス期間ADDに放電した画素だけが、維持放電期間SUSにおいて維持放電を繰り返す。維持放電期間の長さを適切に設定することで、画素に所望の輝度を与えて表示することができる。また、維持放電パルスの電圧Vsとパルス幅に見合った量の電荷が壁電荷として蓄積される。
【0019】
PDPにおける発光効率は、維持放電期間SUSにおける得られる輝度と消費電力との割合で決まる。即ち、少ない消費電力で多くの輝度が得られる場合が、発光効率が高くなる。また、単純に輝度を上げるためには、維持放電パルス23の波高値Vsを高くして、放電によりガス空間内に発生する空間電荷の量を多くし、蛍光体13を励起する電荷量を多くすれば良い。或いは、維持放電パルス数を多くすれば輝度を上げることができる。
【0020】
しかし、維持放電パルスの波高値Vsやパルス幅は、アドレス期間の放電による壁電荷の有無に従って維持放電が発生するメモリ作用を実現できる範囲に制限される必要がある。むやみに波高値を高くすることは、かかる維持放電パルスの動作マージンを狭くすることになり好ましくない。また、波高値を高くし、パルス幅を十分長くすることは、消費電力の増大につながり、発光効率を上げることにならない。また、一定時間に制限されている維持放電期間内の維持放電パルス数を多くすると、パルス幅が狭くなり、壁電荷を蓄積するに十分な時間がなくなり、メモリ作用が失われる。
【0021】
図3は、従来の維持パルス(サステインパルス)とプラズマ放電により発生する空間電荷密度とを示す図である。図3(1)は、図2に示した維持放電パルスを印加した場合のX−Y電極間の電圧であり、(2)はそれに伴うプラズマ放電により発生する空間電荷である。
【0022】
図3に示される通り、維持放電パルスの立ち上がり時にプラズマ放電が発生し、空間電荷(電子とイオン)の密度が急激に増大し、維持放電パルスによるX−Y電極間の電界に従って電子とイオンがそれぞれ反対側の電極上に引き寄せられ、維持放電パルスの電界を打ち消すように壁電荷が形成される。やがて、放電は終息するので、空間電荷の密度は、図示される通り急激に減衰する。この場合、空間電荷の密度は、維持放電パルスの波高値Vsに対応する。また、発生した空間電荷は、維持放電パルスによる電界に応じて誘電体層3上に引き寄せられる。従って、十分に電荷を引き寄せる為には、ある程度の維持放電パルス幅が必要になる。
【0023】
図4は、前述の提案されている細幅プライミングパルスを利用した維持放電パルスと空間電荷密度との関係を示す。図4の例は、波高値Vpのプライミングパルス30と波高値Vsの壁電荷形成パルス32とが同極性の場合である。
【0024】
この細幅プライミングパルス付き維持放電パルスによれば、従来の維持放電パルスの波高値Vsより高いがパルス幅が狭いプライミングパルスを最初に印加する。これにより、より大きな規模のプラズマ放電を発生させ、発生する空間電荷の密度をより高くする。但し、プライミングパルスの波高値Vpは、従来と同様にメモり特性を維持できる高さに設定され、壁電荷を有する画素のみに放電が発生するようにする。また、プライミングパルス30のパルス幅は、壁電荷の蓄積が行われない程度の細幅に設定される。
【0025】
そして、プライミングパルス30により発生した規模の大きな空間電荷は、後続する壁電荷形成パルス32により維持電極2上の誘電体層3上に吸収され、後続する維持放電に必要な壁電荷を形成する。この壁電荷形成パルス32の波高値Vsは、従来の維持放電パルスの波高値と同程度であり、プライミングパルス30の波高値Vpよりは十分に低い。プライミングパルスによる規模の大きな放電により空間電荷密度が高くなり、輝度も高くなる。しかし、維持放電パルスは、プライミングパルス30のみがその波高値Vpが高く、残りの壁電荷形成パルス32の波高値Vsは従来と同様であるので、全体の消費電力はそれほど増大せずに、より高い輝度を得ることができ、発光効率を高くすることができる。また、壁電荷は、壁電荷形成パルス32の波高値Vs(電界)とそのパルス幅に見合った量になるので、後続する維持放電における動作マージンも十分とることができる。プライミングパルス30の波高値Vpでパルス幅が広い場合は、壁電荷の量が多くなり、後続の維持放電における動作マージンは狭くなる。
【0026】
図5は、細幅プライミングパルス付きの逆極性の維持放電パルスと空間電荷密度を示す図である。この例も、細幅であるが波高値Vpが高いプライミングパルスを利用して、より高い空間電荷密度を生成して輝度値を上げると共に、無駄な消費電力を無くして適切な量の壁電荷を形成し、発光効率を上げ、動作マージンを高く維持する。
【0027】
図4と異なるところは、プライミングパルス30と壁電荷形成パルス32とが逆極性になっていることである。従って、図5の例では、プライミングパルス30により発生した空間電荷の内、イオンはX電極側に電子はY電極側に常に引き寄せられ、連続する維持放電は、常にX電極側が正電位、Y電極側が負電極となる。従って、放電を発生するプライミングパルス30の極性は、いつも同じ極性になる。
【0028】
前述の文献には、図5の如き維持放電パルスが記載されている。この波高値の高いプライミングパルスを生成するためには、パルス発生回路に、従来の電源電圧Vsに加えて、より高い電源電圧Vpを設ける必要がある。しかしながら、かかる高い電源電圧Vpを設けることは、駆動回路ICの大幅な変更につながり、その基板の設計も変更する必要があり、コストアップにつながる。
【0029】
図6は、本実施の形態例における維持放電パルス発生回路の原理を説明するための図である。図6(1)は、維持放電パルス発生回路の例であり、(2)は容量Cに印加される電圧波形図である。図6(1)において、容量Cは、維持電極2のX−Y電極間の容量を示す。従って、維持放電パルス発生回路は、スイッチSW1、SW2と、インダクタンスLと2つの電源SVp、Vsとを有する。
【0030】
図6(2)に示される通り、時刻t0において、スイッチSW1のみをオンして、電源VpとインダクタンスL及び容量Cからなる発振回路を構成する。かかる発振回路では、容量Cに対して電圧SVpを中心として振幅SVpの発振電圧が発生する。X電極若しくはY電極に存在する寄生抵抗Rによりその発振信号は破線に示す通り徐々に減衰する。そこで、この発振動作による最初のピーク電圧が終了するタイミングの時刻t1において、スイッチS1を閉じてスイッチSW2をオンにする。それに伴い、容量Cには、一定の電圧Vsが印加されることになる。即ち、図6(2)の波形図の実線は、図4,5で示した高い電圧で細幅のプライミングパルスとその後の一定電圧Vsの壁電荷形成パルスとの組み合わせと同等になることが理解される。
【0031】
しかも、図6(1)の維持放電パルス発生回路では、電源SVpの電圧値は、従来の電源Vsの電圧より低いことが許され、単にSVp>Vs/2が満たされれば、細幅のプライミングパルス30の波高値Vpは、壁電荷形成パルス32の波高値Vsより高くすることができる。電源SVpの2倍が、電源Vsの電圧より高ければ良く、電源SVpと電源Vsとを同じ電圧にすることも原理的には可能である。
【0032】
上記のスイッチSW1をオンした時の発振回路の電圧V(t)は、次の式で表される。
【0033】
【数1】

Figure 0004293397
従って、プライミングパルス30のピーク値Vpは、上式でβt=πの時に該当し、
【0034】
【数2】
Figure 0004293397
になる。従って、ピーク値Vpは、最大で電源SVpの2倍になる。
【0035】
図5に示した逆極性の維持放電パルスを形成するためには、電源Vsの方向を逆にすれば良い。具体的回路については、後述する。
【0036】
図7は、第1の実施の形態例における維持放電パルス発生回路を示す図である。X電極側の回路は、第1の電圧源SVpに接続されたP型トランジスタP1、第2の電圧源Vsに接続されたP型トランジスタP2、インダクタンスL、グランドに接続されたN型トランジスタN3、ダイオードD1,D2,D3を有する。Y電極側の回路も、同じ回路であり、トランジスタP11,P12,N13、インダクタンスL及びダイオードD11,D12,D13を有する。第1の電源SVpと第2の電源Vsとは、SVp>Vs/2を満たす必要があり、その条件を満たす場合は、同じ電圧源でも良い場合がある。但し、電源SVpによるパルスの波高値Vpが動作マージンが存在することが必要である。
【0037】
図8は、図7の維持放電パルス発生回路の動作波形図である。(1)はX電極の電圧波形図、(2)はY電極の電圧波形図、(3)はX−Y電極間電圧波形図、(4)は制御信号IN1〜IN3及びIN11〜IN13の波形図である。図8に従って、図7の維持放電パルス発生回路の動作を説明する。
【0038】
時間t0にて、制御信号IN1がLレベルになり、トランジスタP1が導通し、X電極にインダクタンスLを介して第1の電源SVpを接続する。その時、Y電極側では制御信号IN11がHレベルにあり、トランジスタN13が導通し、グランド電位に接続される。従って、図6に示した発振回路が形成され、X電極には、細幅のプライミングパルス30が印加される。そのピーク値Vpは、第1の電源SVpの約2倍にあり、第2の電源Vsよりも高い。
【0039】
プライミングパルス30が減衰する時刻t1にて、制御信号IN1がHレベル、制御信号IN2がLレベルになり、トランジスタP1がオフ、トランジスタP2がオンになり、X電極はトランジスタP2とダイオードD2を介して第2の電源Vsに接続される。従って、X電極には電圧Vsの壁電荷形成パルス32が印加される。そして、時刻t3にて制御信号IN2がHレベルに、制御信号IN3がHレベルになり、X電極はグランド電位に駆動される。
【0040】
Y電極側の維持放電パルス発生回路も、同じ動作を行う。即ち、時間t3でトランジスタP11がオンし、電源SVpがインダクタンスLを介してY電極に接続される。その時、X電極側はトランジスタN3を介してグランドに接続され、発振回路が構成される。プライミングパルス30がY電極に印加された後、時間t4でトランジスタP11がオフ、トランジスタP12がオンし、Y電極は第2の電源Vpの電圧に維持される。そして、時間t5でトランジスタP12がオフ、トランジスタN13がオンし、Y電極はグランド電位になる。
【0041】
X電極とY電極に交互に、プライミングパルス30とそれと同極性の壁電荷形成パルス32との組み合わせからなる維持放電パルスが印加されることにより、図8(C)の如き維持放電パルスが印加され、X−Y電極間で交互に維持放電が発生する。
【0042】
図9は、第2の実施の形態例における維持放電パルス発生回路を示す図である。この例は、図5に示した逆極性のパルスを発生する。図9の維持放電パルス発生回路は、X電極側に、第1の電源SVpに接続されるP型トランジスタP20、インダクタンスL及びグランドに接続されるN型トランジスタN21を有する維持放電パルス発生回路が設けられる。また、Y電極側には、第2の電源Vsに接続されるP型トランジスタP22とグランドに接続されるN型トランジスタN23とからなる回路が設けられる。
【0043】
図10は、図9の維持放電パルス発生回路の動作波形図である。(1)はX電極の電圧波形図、(2)はY電極の電圧波形図、(3)はX−Y電極間電圧波形図、(4)は制御信号IN1〜IN4の波形図である。図10に従って、図8の維持放電パルス発生回路の動作を説明する。
【0044】
時間t0にて、制御信号IN1がLレベルになり、トランジスタP20が導通し、X電極にインダクタンスLを介して第1の電源SVpを接続する。その時、Y電極側では制御信号IN4がHレベルにあり、トランジスタIN23が導通し、グランド電位に接続される。従って、図6に示した発振回路が形成され、X電極には、細幅のプライミングパルス30が印加される。そのピーク値Vpは、第1の電源SVpの約2倍にあり、第2の電源Vsよりも高い。
【0045】
プライミングパルス30が減衰する時間t1にて、制御信号IN1がHレベル、制御信号IN2がHレベルになり、トランジスタP201オフ、トランジスタN21がオンになり、X電極はグランドに接続される。
【0046】
次に、時間t2にて、制御信号IN3がLレベルになり、Y電極は第2の電源Vsに接続される。そして、時間t3で、制御信号IN3がHレベル、IN4がHレベルになり、トランジスタP22がオフ、トランジスタN23がオンして、Y電極はグランド電位に駆動される。
【0047】
このようなX電極側のプライミングパルス30と、Y電極側の壁電荷形成パルス32とにより、X−Y電極間には、図10(C)に示されるような維持放電パルスが印加される。プライミングパルスによりより多くの空間電荷が発生し、蛍光体の励起を多くし、輝度を高くすることができる。また、壁電荷形成パルス32の電圧がVsと比較的低くパルス幅も最適に選択されるので、従来と同程度の壁電荷を形成し、維持放電パルスの動作マージンを広くすることができる。また、消費電力も抑えることができる。
【0048】
上記の維持放電パルス生成動作は、時間t4〜t7においても繰り返される。即ち、X電極側には常にプライミングパルス30が印加され、Y電極側には常に壁電荷形成パルス32が印加される。
【0049】
図11は、第3の実施の形態例における維持放電パルス発生回路を示す図である。また、図12は、その動作波形図である。第3の実施の形態例では、X電極とY電極に、プライミングパルス30を交互に印加する。そのために、X電極側の回路は、第1の電源SVpに接続されたP型トランジスタP40と、グランドに接続されたN型トランジスタN41と、インダクタンスLと、ダイオードD1とを有する。Y電極側の回路も同様に、第1の電源SVpに接続されたP型トランジスタP42と、グランドに接続されたN型トランジスタN43と、インダクタンスLと、ダイオードD2とを有する。
【0050】
図12に示される通り、時間t0で制御信号IN1がLレベルになり、トランジスタP40が導通し、電源SVpがインダクタンスLを介してX電極に接続される。この時、制御信号IN4がHレベルにあるので、トランジスタN43が導通し、Y電極はグランド電位に接続される。従って、発振回路が形成され、X―Y電極間には、波高値Vpの細幅のプライミングパルス30が印加される。次に、時間t1でプライミングパルス30が減衰するタイミングで、トランジスタP40がオフになる。
【0051】
次に、時間t2で制御信号IN3がLレベルになり、P型トランジスタP42が導通し、電源SVpがインダクタンスLを介してY電極に接続される。その時、X電極側はトランジスタN41を介してグランドに接続される。その結果、同様の発振回路が構成され、Y電極にはプライミングパルス30が印加される。そして、時間t3でトランジスタP42がオフになり、トランジスタN43が導通し、Y電極はグランド電位にされる。
【0052】
上記の細幅のプライミングパルス30を印加することにより、壁電荷が存在する画素で維持放電が発生する。そして、その空間電荷の密度は高いので、輝度は高くなる。そして、第3の実施の形態例では、その大量の空間電荷を利用して、逆極性のプライミングパルス30を印加することで、逆方向の維持放電が発生する。このように、第3の実施の形態例では、2回目の維持放電からは、壁電荷ではなく、大量の空間電荷を利用して、所定回数の維持放電を繰り返す。
【0053】
以上、本発明の保護範囲は、上記の実施の形態例に限定されるものではなく、特許請求の範囲に記載された発明とその均等物にまで及ぶものである。
【0054】
【発明の効果】
以上、本発明によれば、細幅のプライミングパルスを有する維持放電パルスを発生する回路として、発振回路を利用することにより、低い電源電圧Vsを利用して、高い波高値Vpのプライミングパルスを発生することができる。
【図面の簡単な説明】
【図1】本実施の形態例が適用されるPDPの概略的構成図である。
【図2】図1のPDPの駆動パルス波形の例を示す図である。
【図3】従来の維持パルス(サステインパルス)とプラズマ放電により発生する空間電荷密度とを示す図である。
【図4】細幅プライミングパルスを利用した維持放電パルス(同極性)と空間電荷密度との関係を示す図である。
【図5】細幅プライミングパルスを利用した維持放電パルス(逆極性)と空間電荷密度との関係を示す図である。
【図6】本実施の形態例の維持放電パルス発生回路の原理を説明するための図である。
【図7】第1の実施の形態例における維持放電パルス発生回路を示す図である。
【図8】図7の維持放電パルス発生回路の動作波形図である。
【図9】第2の実施の形態例における維持放電パルス発生回路を示す図である。
【図10】図9の維持放電パルス発生回路の動作波形図である。
【図11】第3の実施の形態例における維持放電パルス発生回路を示す図である。
【図12】図11の維持放電パルス発生回路の動作波形図である
【符号の説明】
1 前面基板、第1の基板
2 維持電極、第2の基板
11 背面基板
12 アドレス電極
30 プライミングパルス
32 壁電荷形成パルス
SW1 第1のスイッチ
SW2 第2のスイッチ
L インダクタンス
SVp 第1の電源
Vs 第2の電源[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a display panel such as a surface discharge type plasma display panel (hereinafter referred to as PDP) having three electrodes and an electroluminescence panel (hereinafter referred to as EL panel), and in particular, a driving for sustain discharge. The present invention relates to a display panel driving circuit in which the light emission efficiency is improved by improving the circuit. In the following description, the PDP will be described as an example.
[0002]
[Prior art]
PDP can realize a flat display panel with a large screen, and is expected as a future display panel. An example of a conventional PDP has a structure in which sustain electrodes (X and Y electrodes) are provided on the front substrate side, and address electrodes and a phosphor are provided on the back substrate side.
[0003]
The driving method is as follows. In the first reset period of the subframe, a reset pulse is applied between the X and Y electrodes of the sustain electrodes to discharge all the pixels and erase wall charges in the previous subframe. In the next address period, scanning pulses are sequentially applied to the Y electrodes, and at the same time, address pulses are applied to the address electrodes corresponding to the pixels to be lit based on the display data. As a result, the electric field strength in the discharge space is increased by the voltage between the address electrode and the Y electrode, an address discharge is generated, and wall charges are accumulated in the pixel to be displayed. In the subsequent sustain discharge period, an alternating voltage is applied between the X electrode and the Y electrode, a sustain discharge is generated in the pixel in which wall charges are accumulated in the address period, and the pixel is turned on.
[0004]
Therefore, the peak value and the pulse width of the sustain discharge pulse need to be set to optimum values at which discharge is performed in the pixels in which wall charges are accumulated but not in pixels in which wall charges are not accumulated. For this reason, the peak value of the sustain discharge pulse cannot be increased without limit in order to obtain higher luminance, which has been a factor that hinders the improvement of the light emission efficiency.
[0005]
Therefore, it has been proposed to apply a priming pulse having a very short pulse width and a higher peak value at the rising edge of the sustain discharge pulse as the sustain discharge pulse for increasing the luminous efficiency. For example, it is described in “A New Driving Method for Vertical Discharge PDP, Yoshifumi Amano, Joichi Endo, Bala K. Velayudhan” on pages 551 to 554 of IDW (International Display Workshops) '98.
[0006]
[Problems to be solved by the invention]
However, a circuit for applying such a sustain discharge pulse to the sustain electrode has not been proposed. Since the above sustain discharge pulse has a peak value higher than the peak value of the conventional sustain discharge pulse, such a drive circuit simply requires a higher power supply, and greatly changes the drive power supply of the display panel. It will be necessary to add another high power supply.
[0007]
Accordingly, an object of the present invention is to provide a display panel having a drive circuit that can generate the sustain discharge pulse using a conventional power source.
[0008]
[Means for Solving the Problems]
In order to achieve the above object, one aspect of the present invention provides a first substrate having a sustain electrode including an X electrode and a Y electrode, and a dielectric layer formed on the sustain electrode, A display panel drive circuit having a first substrate and a second substrate provided across a discharge space, wherein a first voltage source is connected to an X electrode via an inductance component, and the first voltage source A sustain discharge pulse generating circuit having a first switch for applying a priming pulse having a high peak value, and a second switch for applying a second voltage lower than the peak value to the X electrode after applying the priming pulse to the X electrode It is characterized by having.
[0009]
Such a sustain discharge pulse generation circuit is also provided on the Y electrode side, and by operating the sustain discharge pulse circuit alternately on the X electrode side and the Y electrode side, a peak value higher than the first and second voltages can be obtained. A sustain discharge pulse having an initial priming pulse can be alternately applied to the X electrode and the Y electrode, thereby enabling a sustain discharge with high luminous efficiency. In this case, the voltage between the X and Y electrodes has a reverse polarity. The first voltage and the second voltage may be the same voltage power source.
[0010]
To achieve the above object, a second aspect of the present invention provides a first substrate having a sustain electrode including an X electrode and a Y electrode, and a dielectric layer formed on the sustain electrode, A display panel drive circuit having a first substrate and a second substrate provided across a discharge space, wherein a first voltage source is connected to an X electrode via an inductance component, and the first voltage source An X electrode-side sustain discharge pulse generation circuit having a first switch for applying a priming pulse having a higher peak value, and applying a priming pulse to the X electrode, and then applying a second voltage lower than the peak value to the Y electrode. And a Y-electrode-side sustain discharge pulse generating circuit having a second switch.
[0011]
According to the above invention, a sustain discharge pulse having a priming pulse having a peak value higher than the first and second voltages can be applied between the X and Y electrodes, and a sustain discharge with high luminous efficiency is possible. To. In this case, the voltage between the X and Y electrodes has the same polarity. The first voltage and the second voltage may be the same voltage power source.
[0012]
In order to achieve the above object, a third aspect of the present invention provides a first substrate having a sustain electrode including an X electrode and a Y electrode, and a dielectric layer formed on the sustain electrode, A display panel drive circuit having a first substrate and a second substrate provided across a discharge space, wherein a first voltage source is connected to an X electrode via an inductance component, and the first voltage source An X electrode side sustain discharge pulse generation circuit having a first switch for applying a higher peak value priming pulse, a first voltage source connected to the Y electrode via an inductance component, and a priming pulse applied to the X electrode And a Y electrode side sustain discharge pulse generating circuit having a second switch for applying a priming pulse having a peak value higher than that of the first voltage source.
[0013]
According to the above invention, a short pulse-like priming pulse having a peak value higher than the first voltage can be applied between the X and Y electrodes by alternately changing the polarity, and a sustain discharge with high luminous efficiency is possible. To.
[0014]
DETAILED DESCRIPTION OF THE INVENTION
Embodiments of the present invention will be described below with reference to the drawings. However, such an embodiment does not limit the technical scope of the present invention.
The present invention can be applied to a PDP or an EL panel. In the following embodiments, a PDP will be described as an example.
[0015]
FIG. 1 is a schematic configuration diagram of a PDP to which the present embodiment is applied. The front side substrate 1 is a transparent substrate, and is formed of, for example, a glass substrate. On the front glass substrate 1, X electrodes and Y electrodes are alternately provided as the sustain electrodes 2, and a display electrode pair is constituted by the X electrodes and the Y electrodes. A dielectric layer 3 and a protective layer 3 made of MgO are provided on the sustain electrode 2. The back substrate 11 is made of, for example, a glass substrate, and a plurality of address electrodes 12, a dielectric layer (not shown), phosphors 13 R, 13 G, and 13 B and barrier ribs 14 are formed in a direction orthogonal to the sustain electrodes 2. The barrier ribs 14 are provided between the address electrodes 12.
[0016]
FIG. 2 is a diagram showing an example of a driving pulse waveform of the PDP shown in FIG. FIG. 2 shows a drive pulse waveform for one subframe. The driving period includes a reset period RST, an address period ADD, and a sustain discharge period SUS. 2 (1) shows the address electrode, (2) shows the X electrode of the sustain electrode, and (3) shows the waveform of the Y electrode of the sustain electrode.
[0017]
In the reset period RST, the reset pulse 20 is applied to all the address electrodes 12 to generate a reset discharge between the address electrodes and the Y electrodes. When the reset pulse 20 falls, discharge occurs again, and wall charges in all pixels disappear. In the address period ADD, a positive address pulse 21 is applied to the address electrode 12 according to the image data while sequentially applying a negative scan pulse 22 to the Y electrode. As a result, in the pixel to which the scan pulse 22 and the address pulse 21 are simultaneously applied, an address discharge is generated between the X electrode and the address electrode. Space charges generated by the address discharge are accumulated as wall charges on the dielectric layer 3 on the X electrode 2.
[0018]
In the sustain discharge period SUS, sustain discharge pulses 23 are alternately applied between the sustain electrodes 2. The peak value Vs of the sustain discharge pulse 23 is set to such a value that a sustain discharge occurs in a pixel in which wall charges are accumulated in the address period, but a sustain discharge does not occur in a pixel in which wall charges are not accumulated. Therefore, only the pixels discharged in the address period ADD repeat the sustain discharge in the sustain discharge period SUS. By appropriately setting the length of the sustain discharge period, the pixel can be displayed with a desired luminance. Further, an amount of electric charge corresponding to the voltage Vs and the pulse width of the sustain discharge pulse is accumulated as wall charges.
[0019]
The luminous efficiency in the PDP is determined by the ratio between the luminance and power consumption obtained in the sustain discharge period SUS. That is, light emission efficiency increases when a large amount of luminance can be obtained with low power consumption. In order to simply increase the luminance, the peak value Vs of the sustain discharge pulse 23 is increased to increase the amount of space charge generated in the gas space by the discharge and to increase the amount of charge that excites the phosphor 13. Just do it. Alternatively, the luminance can be increased by increasing the number of sustain discharge pulses.
[0020]
However, the peak value Vs and the pulse width of the sustain discharge pulse need to be limited to a range in which the memory operation in which the sustain discharge is generated can be realized according to the presence or absence of the wall charge due to the discharge in the address period. Unnecessarily increasing the crest value is not preferable because it reduces the operating margin of the sustain discharge pulse. Also, increasing the peak value and sufficiently increasing the pulse width leads to an increase in power consumption and does not increase the light emission efficiency. Further, when the number of sustain discharge pulses within the sustain discharge period that is limited to a certain time is increased, the pulse width becomes narrow, and there is no sufficient time for accumulating wall charges, so that the memory function is lost.
[0021]
FIG. 3 is a diagram showing a conventional sustain pulse (sustain pulse) and a space charge density generated by plasma discharge. FIG. 3A shows the voltage between the XY electrodes when the sustain discharge pulse shown in FIG. 2 is applied, and FIG. 3B shows the space charge generated by the plasma discharge associated therewith.
[0022]
As shown in FIG. 3, a plasma discharge is generated at the rising edge of the sustain discharge pulse, the density of space charges (electrons and ions) increases rapidly, and electrons and ions are generated according to the electric field between the XY electrodes by the sustain discharge pulse. Wall charges are formed so as to be attracted onto the electrodes on the opposite sides and to cancel the electric field of the sustain discharge pulse. Eventually, the discharge ends, so the density of space charge rapidly decays as shown. In this case, the space charge density corresponds to the peak value Vs of the sustain discharge pulse. The generated space charge is attracted onto the dielectric layer 3 according to the electric field generated by the sustain discharge pulse. Therefore, a certain sustain discharge pulse width is required in order to sufficiently attract charges.
[0023]
FIG. 4 shows the relationship between the sustain discharge pulse using the above-mentioned proposed narrow priming pulse and the space charge density. The example of FIG. 4 is a case where the priming pulse 30 having a peak value Vp and the wall charge forming pulse 32 having a peak value Vs have the same polarity.
[0024]
According to the sustain discharge pulse with the narrow-width priming pulse, a priming pulse having a narrower pulse width than the peak value Vs of the conventional sustain discharge pulse is applied first. As a result, a larger-scale plasma discharge is generated, and the density of generated space charges is further increased. However, the peak value Vp of the priming pulse is set to a height at which the memory characteristics can be maintained as in the conventional case, and discharge is generated only in the pixels having wall charges. Further, the pulse width of the priming pulse 30 is set to a narrow width that does not accumulate wall charges.
[0025]
The large-scale space charge generated by the priming pulse 30 is absorbed on the dielectric layer 3 on the sustain electrode 2 by the subsequent wall charge forming pulse 32 to form wall charges necessary for the subsequent sustain discharge. The peak value Vs of the wall charge forming pulse 32 is about the same as the peak value of the conventional sustain discharge pulse, and is sufficiently lower than the peak value Vp of the priming pulse 30. The large-scale discharge by the priming pulse increases the space charge density and the brightness. However, since only the priming pulse 30 has a high peak value Vp, and the remaining wall charge forming pulse 32 has the same peak value Vs as the conventional discharge pulse, the overall power consumption does not increase so much. High luminance can be obtained and luminous efficiency can be increased. Further, since the wall charge has an amount commensurate with the peak value Vs (electric field) of the wall charge forming pulse 32 and its pulse width, a sufficient operation margin can be secured in the subsequent sustain discharge. When the pulse width is wide at the peak value Vp of the priming pulse 30, the amount of wall charges increases and the operation margin in the subsequent sustain discharge becomes narrow.
[0026]
FIG. 5 is a diagram showing a reverse polarity sustain discharge pulse with a narrow priming pulse and space charge density. This example also uses a priming pulse that is narrow but has a high peak value Vp to generate a higher space charge density to increase the luminance value, and to eliminate an unnecessary amount of power consumption and to generate an appropriate amount of wall charge. Forming, increasing luminous efficiency and maintaining high operating margin.
[0027]
The difference from FIG. 4 is that the priming pulse 30 and the wall charge forming pulse 32 have opposite polarities. Therefore, in the example of FIG. 5, of the space charges generated by the priming pulse 30, ions are always attracted to the X electrode side and electrons are always attracted to the Y electrode side. The side becomes the negative electrode. Accordingly, the polarity of the priming pulse 30 that generates discharge is always the same polarity.
[0028]
The above-mentioned document describes a sustain discharge pulse as shown in FIG. In order to generate a priming pulse having a high peak value, it is necessary to provide a higher power supply voltage Vp in addition to the conventional power supply voltage Vs in the pulse generation circuit. However, providing such a high power supply voltage Vp leads to a significant change in the drive circuit IC, and also requires a change in the design of the substrate, leading to an increase in cost.
[0029]
FIG. 6 is a diagram for explaining the principle of the sustain discharge pulse generating circuit in the present embodiment. 6A is an example of a sustain discharge pulse generating circuit, and FIG. 6B is a voltage waveform diagram applied to the capacitor C. FIG. In FIG. 6A, the capacitance C indicates the capacitance between the XY electrodes of the sustain electrode 2. Therefore, the sustain discharge pulse generating circuit has switches SW1 and SW2, an inductance L, and two power supplies SVp and Vs.
[0030]
As shown in FIG. 6B, at time t0, only the switch SW1 is turned on to configure an oscillation circuit including the power source Vp, the inductance L, and the capacitor C. In such an oscillating circuit, an oscillating voltage having an amplitude SVp is generated with respect to the capacitor C around the voltage SVp. The oscillation signal gradually attenuates as shown by the broken line due to the parasitic resistance R existing in the X electrode or the Y electrode. Therefore, at time t1 when the first peak voltage due to this oscillation operation ends, the switch S1 is closed and the switch SW2 is turned on. Accordingly, a constant voltage Vs is applied to the capacitor C. That is, it is understood that the solid line in the waveform diagram of FIG. 6 (2) is equivalent to the combination of the high voltage, narrow priming pulse and the subsequent wall charge forming pulse of the constant voltage Vs shown in FIGS. Is done.
[0031]
In addition, in the sustain discharge pulse generation circuit of FIG. 6A, the voltage value of the power supply SVp is allowed to be lower than the voltage of the conventional power supply Vs, and if SVp> Vs / 2 is simply satisfied, the narrow priming is performed. The peak value Vp of the pulse 30 can be made higher than the peak value Vs of the wall charge forming pulse 32. It is sufficient that twice the power supply SVp is higher than the voltage of the power supply Vs. In principle, the power supply SVp and the power supply Vs can be set to the same voltage.
[0032]
The voltage V (t) of the oscillation circuit when the switch SW1 is turned on is expressed by the following equation.
[0033]
[Expression 1]
Figure 0004293397
Therefore, the peak value Vp of the priming pulse 30 corresponds to the above equation when βt = π,
[0034]
[Expression 2]
Figure 0004293397
become. Therefore, the peak value Vp is twice as large as the power supply SVp.
[0035]
In order to form the sustain discharge pulse having the reverse polarity shown in FIG. 5, the direction of the power source Vs may be reversed. A specific circuit will be described later.
[0036]
FIG. 7 is a diagram showing a sustain discharge pulse generating circuit in the first embodiment. The circuit on the X electrode side includes a P-type transistor P1 connected to the first voltage source SVp, a P-type transistor P2 connected to the second voltage source Vs, an inductance L, and an N-type transistor N3 connected to the ground. It has diodes D1, D2 and D3. The circuit on the Y electrode side is the same circuit and includes transistors P11, P12, N13, an inductance L, and diodes D11, D12, D13. The first power supply SVp and the second power supply Vs need to satisfy SVp> Vs / 2. If the condition is satisfied, the same voltage source may be used. However, the pulse peak value Vp by the power supply SVp needs to have an operation margin.
[0037]
FIG. 8 is an operation waveform diagram of the sustain discharge pulse generating circuit of FIG. (1) is a voltage waveform diagram of the X electrode, (2) is a voltage waveform diagram of the Y electrode, (3) is a voltage waveform diagram between the XY electrodes, and (4) is a waveform of the control signals IN1 to IN3 and IN11 to IN13. FIG. The operation of the sustain discharge pulse generating circuit of FIG. 7 will be described with reference to FIG.
[0038]
At time t0, the control signal IN1 becomes L level, the transistor P1 becomes conductive, and the first power supply SVp is connected to the X electrode via the inductance L. At that time, on the Y electrode side, the control signal IN11 is at the H level, the transistor N13 becomes conductive, and is connected to the ground potential. Accordingly, the oscillation circuit shown in FIG. 6 is formed, and a narrow priming pulse 30 is applied to the X electrode. The peak value Vp is about twice that of the first power supply SVp and is higher than that of the second power supply Vs.
[0039]
At time t1 when the priming pulse 30 decays, the control signal IN1 becomes H level, the control signal IN2 becomes L level, the transistor P1 is turned off, the transistor P2 is turned on, and the X electrode passes through the transistor P2 and the diode D2. Connected to the second power supply Vs. Therefore, the wall charge forming pulse 32 having the voltage Vs is applied to the X electrode. At time t3, the control signal IN2 becomes H level, the control signal IN3 becomes H level, and the X electrode is driven to the ground potential.
[0040]
The sustain discharge pulse generation circuit on the Y electrode side performs the same operation. That is, the transistor P11 is turned on at time t3, and the power source SVp is connected to the Y electrode via the inductance L. At that time, the X electrode side is connected to the ground via the transistor N3 to form an oscillation circuit. After the priming pulse 30 is applied to the Y electrode, at time t4, the transistor P11 is turned off, the transistor P12 is turned on, and the Y electrode is maintained at the voltage of the second power supply Vp. At time t5, the transistor P12 is turned off, the transistor N13 is turned on, and the Y electrode becomes the ground potential.
[0041]
By applying a sustain discharge pulse consisting of a combination of a priming pulse 30 and a wall charge forming pulse 32 of the same polarity to the X electrode and the Y electrode alternately, a sustain discharge pulse as shown in FIG. 8C is applied. Sustain discharge occurs alternately between the XY electrodes.
[0042]
FIG. 9 is a diagram showing a sustain discharge pulse generating circuit in the second embodiment. In this example, the reverse polarity pulse shown in FIG. 5 is generated. The sustain discharge pulse generating circuit of FIG. 9 is provided with a P type transistor P20 connected to the first power supply SVp, an inductance L, and an N type transistor N21 connected to the ground on the X electrode side. It is done. On the Y electrode side, a circuit comprising a P-type transistor P22 connected to the second power supply Vs and an N-type transistor N23 connected to the ground is provided.
[0043]
FIG. 10 is an operation waveform diagram of the sustain discharge pulse generating circuit of FIG. (1) is a voltage waveform diagram of the X electrode, (2) is a voltage waveform diagram of the Y electrode, (3) is a voltage waveform diagram between the XY electrodes, and (4) is a waveform diagram of the control signals IN1 to IN4. The operation of the sustain discharge pulse generating circuit of FIG. 8 will be described with reference to FIG.
[0044]
At time t0, the control signal IN1 becomes L level, the transistor P20 becomes conductive, and the first power supply SVp is connected to the X electrode via the inductance L. At that time, on the Y electrode side, the control signal IN4 is at the H level, the transistor IN23 becomes conductive, and is connected to the ground potential. Accordingly, the oscillation circuit shown in FIG. 6 is formed, and a narrow priming pulse 30 is applied to the X electrode. The peak value Vp is about twice that of the first power supply SVp and is higher than that of the second power supply Vs.
[0045]
At time t1 when the priming pulse 30 decays, the control signal IN1 becomes H level, the control signal IN2 becomes H level, the transistor P201 is turned off, the transistor N21 is turned on, and the X electrode is connected to the ground.
[0046]
Next, at time t2, the control signal IN3 becomes L level, and the Y electrode is connected to the second power supply Vs. At time t3, the control signal IN3 becomes H level and IN4 becomes H level, the transistor P22 is turned off, the transistor N23 is turned on, and the Y electrode is driven to the ground potential.
[0047]
By such a priming pulse 30 on the X electrode side and a wall charge forming pulse 32 on the Y electrode side, a sustain discharge pulse as shown in FIG. 10C is applied between the XY electrodes. More space charges are generated by the priming pulse, so that excitation of the phosphor can be increased and luminance can be increased. Further, since the voltage of the wall charge forming pulse 32 is relatively low as Vs, the pulse width is also optimally selected, so that the wall charge of the same level as in the conventional case can be formed and the operation margin of the sustain discharge pulse can be widened. In addition, power consumption can be suppressed.
[0048]
The above sustain discharge pulse generation operation is repeated from time t4 to t7. That is, the priming pulse 30 is always applied to the X electrode side, and the wall charge forming pulse 32 is always applied to the Y electrode side.
[0049]
FIG. 11 is a diagram showing a sustain discharge pulse generating circuit in the third embodiment. FIG. 12 is an operation waveform diagram thereof. In the third embodiment, priming pulses 30 are alternately applied to the X electrode and the Y electrode. For this purpose, the circuit on the X electrode side includes a P-type transistor P40 connected to the first power supply SVp, an N-type transistor N41 connected to the ground, an inductance L, and a diode D1. Similarly, the circuit on the Y electrode side includes a P-type transistor P42 connected to the first power supply SVp, an N-type transistor N43 connected to the ground, an inductance L, and a diode D2.
[0050]
As shown in FIG. 12, at time t 0, the control signal IN 1 becomes L level, the transistor P 40 becomes conductive, and the power source SVp is connected to the X electrode via the inductance L. At this time, since the control signal IN4 is at the H level, the transistor N43 becomes conductive and the Y electrode is connected to the ground potential. Therefore, an oscillation circuit is formed, and a narrow priming pulse 30 having a peak value Vp is applied between the XY electrodes. Next, the transistor P40 is turned off at the timing when the priming pulse 30 decays at time t1.
[0051]
Next, at time t2, the control signal IN3 becomes L level, the P-type transistor P42 conducts, and the power source SVp is connected to the Y electrode via the inductance L. At that time, the X electrode side is connected to the ground via the transistor N41. As a result, a similar oscillation circuit is configured, and the priming pulse 30 is applied to the Y electrode. At time t3, the transistor P42 is turned off, the transistor N43 is turned on, and the Y electrode is set to the ground potential.
[0052]
By applying the narrow priming pulse 30 described above, a sustain discharge is generated in a pixel where wall charges exist. Since the space charge density is high, the luminance is high. In the third embodiment, a sustain discharge in the reverse direction is generated by applying the priming pulse 30 having the reverse polarity using the large amount of space charge. Thus, in the third embodiment, the sustain discharge is repeated a predetermined number of times from the second sustain discharge by using a large amount of space charges instead of wall charges.
[0053]
As described above, the protection scope of the present invention is not limited to the above-described embodiment, but extends to the invention described in the claims and equivalents thereof.
[0054]
【The invention's effect】
As described above, according to the present invention, by using an oscillation circuit as a circuit for generating a sustain discharge pulse having a narrow priming pulse, a priming pulse having a high peak value Vp is generated using a low power supply voltage Vs. can do.
[Brief description of the drawings]
FIG. 1 is a schematic configuration diagram of a PDP to which the present embodiment is applied.
2 is a diagram illustrating an example of a driving pulse waveform of the PDP in FIG. 1. FIG.
FIG. 3 is a diagram showing a conventional sustain pulse (sustain pulse) and a space charge density generated by plasma discharge.
FIG. 4 is a diagram showing a relationship between a sustain discharge pulse (same polarity) using a narrow priming pulse and a space charge density.
FIG. 5 is a diagram showing a relationship between a sustain discharge pulse (reverse polarity) using a narrow priming pulse and a space charge density.
FIG. 6 is a diagram for explaining the principle of a sustain discharge pulse generating circuit according to the present embodiment.
FIG. 7 is a diagram showing a sustain discharge pulse generating circuit in the first embodiment.
8 is an operation waveform diagram of the sustain discharge pulse generating circuit of FIG. 7;
FIG. 9 is a diagram showing a sustain discharge pulse generating circuit in the second embodiment.
10 is an operation waveform diagram of the sustain discharge pulse generating circuit of FIG. 9. FIG.
FIG. 11 is a diagram showing a sustain discharge pulse generating circuit in a third embodiment.
12 is an operation waveform diagram of the sustain discharge pulse generation circuit of FIG. 11. FIG.
[Explanation of symbols]
1 Front substrate, first substrate
2 Sustain electrode, second substrate
11 Back substrate
12 Address electrodes
30 Priming pulse
32 Wall charge forming pulse
SW1 first switch
SW2 second switch
L Inductance
SVp first power supply
Vs Second power supply

Claims (1)

X電極とY電極を含む維持電極と、前記維持電極の上に形成された誘電体層とを有する第1の基板と、前記第1の基板と放電空間を隔てて設けられる第2の基板とを有する表示パネルの駆動回路において、
前記X電極にインダクタンス成分を介して第1の電圧源を接続し、前記第1の電圧源より高い波高値のプライミングパルスを印加する第1のスイッチと、前記プライミングパルスの前記X電極への印加後に前記X電極をグランドに接続する第2のスイッチとを有するX電極側維持放電パルス発生回路と、
前記X電極に前記プライミングパルスを印加後、前記波高値より低い第2の電圧を前記Y電極に印加する第のスイッチと、前記第2の電圧の前記Y電極への印加後に前記Y電極をグランドに接続する第4のスイッチとを有するY電極側維持放電パルス発生回路とを有することを特徴とする表示パネルの駆動回路。
A first substrate having a sustain electrode including an X electrode and a Y electrode, a dielectric layer formed on the sustain electrode, and a second substrate provided with a discharge space separated from the first substrate; In a display panel drive circuit having
A first switch for connecting a first voltage source to the X electrode via an inductance component and applying a priming pulse having a peak value higher than that of the first voltage source; and applying the priming pulse to the X electrode An X electrode side sustain discharge pulse generating circuit having a second switch that later connects the X electrode to the ground ;
A third switch for applying a second voltage lower than the peak value to the Y electrode after applying the priming pulse to the X electrode; and applying the second voltage to the Y electrode after applying the second voltage to the Y electrode. A drive circuit for a display panel, comprising: a Y-electrode-side sustain discharge pulse generating circuit having a fourth switch connected to the ground .
JP18639199A 1999-06-30 1999-06-30 Display panel drive circuit with improved luminous efficiency Expired - Fee Related JP4293397B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18639199A JP4293397B2 (en) 1999-06-30 1999-06-30 Display panel drive circuit with improved luminous efficiency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18639199A JP4293397B2 (en) 1999-06-30 1999-06-30 Display panel drive circuit with improved luminous efficiency

Publications (2)

Publication Number Publication Date
JP2001013919A JP2001013919A (en) 2001-01-19
JP4293397B2 true JP4293397B2 (en) 2009-07-08

Family

ID=16187587

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18639199A Expired - Fee Related JP4293397B2 (en) 1999-06-30 1999-06-30 Display panel drive circuit with improved luminous efficiency

Country Status (1)

Country Link
JP (1) JP4293397B2 (en)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW507237B (en) 2000-03-13 2002-10-21 Panasonic Co Ltd Panel display apparatus and method for driving a gas discharge panel
KR100385883B1 (en) * 2001-05-29 2003-06-02 엘지전자 주식회사 Data Driving Method of Plasma Display Panel and Driving Apparatus thereof
JP3682422B2 (en) * 2001-06-26 2005-08-10 株式会社日立製作所 Driving method of plasma display device
JP2003066895A (en) * 2001-08-30 2003-03-05 Sony Corp Plasma display device
JP4151756B2 (en) 2002-05-30 2008-09-17 株式会社日立プラズマパテントライセンシング Plasma display device
AU2003304336A1 (en) 2003-07-15 2005-01-28 Hitachi, Ltd. Plasma display panel drive circuit using offset waveform
JP4399638B2 (en) 2003-10-02 2010-01-20 株式会社日立プラズマパテントライセンシング Driving method of plasma display panel
KR100583085B1 (en) * 2004-04-21 2006-05-25 엘지전자 주식회사 Device and Method for Driving Plasma Display Panel
KR100784555B1 (en) 2004-04-21 2007-12-11 엘지전자 주식회사 Devcie and Method for Driving Plasma Display Panel
KR100667550B1 (en) * 2005-01-10 2007-01-12 엘지전자 주식회사 Driving Method for Plasma Display Panel
KR100673469B1 (en) 2005-09-16 2007-01-24 엘지전자 주식회사 Plasma display apparasute
WO2008007619A1 (en) * 2006-07-14 2008-01-17 Panasonic Corporation Plasma display device and method for driving plasma display panel
JP2009169379A (en) * 2007-05-23 2009-07-30 Samsung Sdi Co Ltd Plasma display

Also Published As

Publication number Publication date
JP2001013919A (en) 2001-01-19

Similar Documents

Publication Publication Date Title
KR100766659B1 (en) Method of driving plasma display panel
JP3630290B2 (en) Method for driving plasma display panel and plasma display
JP4846974B2 (en) Plasma display device
JP4293397B2 (en) Display panel drive circuit with improved luminous efficiency
JP3556097B2 (en) Plasma display panel driving method
JP3259766B2 (en) Driving method of plasma display panel
JP4299987B2 (en) Plasma display device and driving method thereof
JP4693625B2 (en) Plasma display device and driving method thereof
JP4897207B2 (en) Energy recovery device for plasma display panel
JP4338766B2 (en) Plasma display panel drive circuit
JP4385568B2 (en) Driving method of plasma display device
JP2003280570A (en) Plasma display device
JP4008902B2 (en) Driving method of plasma display panel
JP4610720B2 (en) Plasma display device
JP2000242223A (en) Method for driving plasma display panel, and display device using the method
EP1775705A1 (en) Plasma display apparatus
JP2006172866A (en) Plasma display device
US7009586B2 (en) Method for driving plasma display panel
KR100555774B1 (en) High efficiency high brightness AC plasma display device driving method and device
JPWO2007023526A1 (en) Plasma display device
KR100505982B1 (en) Apparatus and Method of Driving Plasma Display Panel
JP2006259061A (en) Plasma display apparatus and method for driving plasma display panel
JP2664422B2 (en) Driving method of display device
KR100426188B1 (en) Driving apparatus of plasma display panel
KR100570612B1 (en) Driving apparatus and method of plasma display panel

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Effective date: 20050720

Free format text: JAPANESE INTERMEDIATE CODE: A711

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20050720

A711 Notification of change in applicant

Effective date: 20050914

Free format text: JAPANESE INTERMEDIATE CODE: A711

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051206

RD04 Notification of resignation of power of attorney

Effective date: 20051207

Free format text: JAPANESE INTERMEDIATE CODE: A7424

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060421

A977 Report on retrieval

Effective date: 20081027

Free format text: JAPANESE INTERMEDIATE CODE: A971007

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081111

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090331

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Effective date: 20090402

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

R154 Certificate of patent or utility model (reissue)

Free format text: JAPANESE INTERMEDIATE CODE: R154

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 3

Free format text: PAYMENT UNTIL: 20120417

LAPS Cancellation because of no payment of annual fees