JP4243526B2 - 送信電力制御方法及び装置 - Google Patents
送信電力制御方法及び装置 Download PDFInfo
- Publication number
- JP4243526B2 JP4243526B2 JP2003361190A JP2003361190A JP4243526B2 JP 4243526 B2 JP4243526 B2 JP 4243526B2 JP 2003361190 A JP2003361190 A JP 2003361190A JP 2003361190 A JP2003361190 A JP 2003361190A JP 4243526 B2 JP4243526 B2 JP 4243526B2
- Authority
- JP
- Japan
- Prior art keywords
- sym
- digital signal
- power
- distortion
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Transmitters (AREA)
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Description
2 フィルタ
3 歪み補正回路
4 シンボル抽出部
5 パワー検出部
6 差分計算部
7 平均化部
8 監視部
9 乗率計算部
10 乗算器
11 DAコンバータ
12 直交変調部
13 発振器
14 アンプ
15 アンテナ
16 カプラ
17 直交復調器
18 ADコンバータ
31 遅延回路
32 テーブルアドレス算出部
33 誤差算出処理部
34 誤差平均処理部
35−1 AM−AM LUT算出部
35−2 AM−PM LUT算出部
36 複素演算部
Claims (2)
- 変調用のデジタル信号をアナログ信号に変換し、該変換されたアナログ信号を用いて変調波を生成し、該生成された変調波を電力増幅してアンテナより送信するとともに、前記電力増幅された変調波を復調し、該復調された前記アナログ信号をデジタル信号に変換したフィードバックデータを入力デジタル信号と比較することにより前記電力増幅された信号の歪みを解析し、該解析結果に基づいて前記入力デジタル信号に対して前記電力増幅された信号の歪みを補正する逆の歪みを掛けることによって、前記変調用のデジタル信号を生成する送信電力制御方法において、
送信するデータはQPSKマッピングされており、前記歪み補正前の入力デジタル信号(VM_I/VM_Q)のシンボル(VM_I_SYM/VM_Q_SYM)、および前記歪み補正後の入力デジタル信号(VD_I/VD_Q)のシンボル(VD_I_SYM/VD_Q_SYM)を抽出し、該抽出したシンボルにより、VD_I_SYM^2+VD_Q_SYM^2、およびVD_I_SYM^2+VD_Q_SYM^2の演算を行って、シンボルにおけるパワーであるVM_P、VD_Pを求め、両者の差VM_P−VD_Pにより前記歪み補正前の入力デジタル信号と前記歪み補正後の入力デジタル信号の電力差分を計算して該電力差分に応じた乗率を設定し、前記歪み補正後の入力デジタル信号に前記設定した乗率を掛けた信号を前記変調用のデジタル信号として出力することを特徴とする送信電力制御方法。 - 変調用のデジタル信号をアナログ信号に変換するDAコンバータと、該変換されたアナログ信号を用いて変調波を生成する変調器と、該変調波を電力増幅する送信電力増幅器と、該送信電力増幅器から送出される変調波を復調する復調器と、該復調器で復調された前記アナログ信号をデジタルデータに変換してフィードバックデータとして出力するADコンバータと、入力デジタル信号と前記フィードバックデータとを比較することにより前記送信電力増幅器の歪みを解析し、前記入力デジタル信号に対して前記送信電力増幅器の歪みを補償する逆の歪みを掛けることにより前記変調用のデジタル信号を生成する歪み補正回路とを有する送信電力制御装置において、
QPSKマッピングされている前記歪み補正前の入力デジタル信号(VM_I/VM_Q)および前記歪み補正後の入力デジタル信号(VD_I/VD_Q)から、各シンボル(VM_I_SYM/VM_Q_SYM)および(VD_I_SYM/VD_Q_SYM)を抽出するシンボル抽出部と、該抽出したシンボルにより、VD_I_SYM^2+VD_Q_SYM^2、およびVD_I_SYM^2+VD_Q_SYM^2の演算を行って、シンボルにおけるパワーであるVM_P、VD_Pを求めるパワー検出部と、該求めたシンボルにおけるパワーから、VM_P−VD_Pを計算して電力差分を求める差分計算部と、該求めた電力差分の平均を取る平均化部とによって構成された電力差検出手段と、
前記電力差検出手段によって検出された電力差分を監視し、該電力差分に応じた乗率を設定する乗率設定手段と
前記歪み補正回路と前記DAコンバータの間に挿入され、前記乗率設定手段で設定された乗率を前記歪み補正回路から出力される変調用のデジタル信号に掛けて前記DAコンバータへ出力する乗算器と、
を備えたことを特徴とする送信電力制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003361190A JP4243526B2 (ja) | 2003-10-21 | 2003-10-21 | 送信電力制御方法及び装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003361190A JP4243526B2 (ja) | 2003-10-21 | 2003-10-21 | 送信電力制御方法及び装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005130051A JP2005130051A (ja) | 2005-05-19 |
JP4243526B2 true JP4243526B2 (ja) | 2009-03-25 |
Family
ID=34641255
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003361190A Expired - Fee Related JP4243526B2 (ja) | 2003-10-21 | 2003-10-21 | 送信電力制御方法及び装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4243526B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101621305B (zh) * | 2008-06-30 | 2012-08-29 | 富士通株式会社 | 基带预失真装置和方法 |
JP5509455B2 (ja) * | 2010-05-31 | 2014-06-04 | 株式会社日立国際電気 | 歪補償装置 |
JP5643785B2 (ja) * | 2012-06-15 | 2014-12-17 | 株式会社東芝 | デジタル放送送信装置およびエキサイタ |
-
2003
- 2003-10-21 JP JP2003361190A patent/JP4243526B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005130051A (ja) | 2005-05-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11418155B2 (en) | Digital hybrid mode power amplifier system | |
US20210314210A1 (en) | System and method for digital memorized predistortion for wireless communication | |
US20200358640A1 (en) | Modulation agnostic digital hybrid mode power amplifier system and method | |
US8009765B2 (en) | Digital polar transmitter | |
US6072364A (en) | Adaptive digital predistortion for power amplifiers with real time modeling of memoryless complex gains | |
US7349490B2 (en) | Additive digital predistortion system employing parallel path coordinate conversion | |
KR100326176B1 (ko) | 이동통신시스템의전력증폭장치및방법 | |
US7869543B2 (en) | System and method for synchronization, power control, calibration, and modulation in communication transmitters | |
US8081710B2 (en) | System and method for corrected modulation with nonlinear power amplification | |
CA2457404A1 (en) | Type-based baseband predistorter function estimation technique for non-linear circuits | |
JP5049562B2 (ja) | 電力増幅器 | |
KR20030055003A (ko) | Aqm의 에러보상장치 및 방법 | |
JP2010278992A (ja) | Rf増幅装置 | |
JP4243526B2 (ja) | 送信電力制御方法及び装置 | |
JP2015099972A (ja) | 送信機モジュール | |
KR100486547B1 (ko) | 전력증폭기의 전치왜곡 보상장치 및 방법 | |
KR100414075B1 (ko) | Aqm의 에러보상장치 및 방법 | |
KR100417413B1 (ko) | 디지탈 선형화기 | |
US20070109045A1 (en) | Power amplifying apparatus | |
KR100429980B1 (ko) | Aqm 에러보상장치 및 방법 | |
JP5258621B2 (ja) | 送信機および信号処理方法 | |
KR20040042651A (ko) | 전력 증폭기의 비선형성 보상 장치 | |
KR20020087503A (ko) | 전치 왜곡 방식 디지털 선형화기 및 그의 이득 조절 방법 | |
JP5228521B2 (ja) | 歪補償回路、送信装置および通信システムならびに歪補償方法 | |
KR20100045630A (ko) | 전력 증폭 장치 및 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060906 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20070427 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20081003 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20081010 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20081126 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20081218 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090105 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120109 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120109 Year of fee payment: 3 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120109 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130109 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |