JP3885654B2 - Game machine - Google Patents
Game machine Download PDFInfo
- Publication number
- JP3885654B2 JP3885654B2 JP2002130223A JP2002130223A JP3885654B2 JP 3885654 B2 JP3885654 B2 JP 3885654B2 JP 2002130223 A JP2002130223 A JP 2002130223A JP 2002130223 A JP2002130223 A JP 2002130223A JP 3885654 B2 JP3885654 B2 JP 3885654B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- random number
- value
- predetermined
- gaming machine
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Pinball Game Machines (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、パチンコ遊技機などの遊技機に関し、特に、「ぶら下げ基板」等による不正行為を防止することができる遊技機に関するものである。
【0002】
【従来の技術】
遊技機の一種であるパチンコ遊技機は、複数種類の図柄を変動表示可能な表示装置を備えており、遊技領域に打ち込まれた打球が図柄作動ゲートを通過することにより、変動表示を開始するように構成されている。この変動表示が予め定められた図柄の組み合わせと一致して停止すると、大当たりとなって、遊技者に所定の遊技価値が付与され、大量の遊技球が払出可能な状態となる。
【0003】
かかる大当たりの発生の有無は、打球が図柄作動ゲートを通過するタイミングで決定される。即ち、1カウントずつ定期的に一定の範囲で(例えば、1カウントずつ、2ms毎に、0から346の範囲で)更新されるカウンタを備え、打球が図柄作動ゲートを通過したときに、そのカウンタの値を読み出し、読み出されたカウンタの値が、例えば「7」などの所定値と一致する場合に、大当たりを発生させている。
【0004】
【発明が解決しようとする課題】
ところが、最近、「ぶら下げ基板」と呼ばれる不正な基板を使用した不正行為が報告されている。この不正行為は、制御基板と表示装置の表示用基板との間等に、不正な基板をぶら下げて(不正な「ぶら下げ基板」を取り付けて)、不当に大当たりを発生させるというものである。具体的には、前記したパチンコ遊技機に設けられる大当たりを決定するためのカウンタと同様の働きをするカウンタ(1カウントずつ定期的に一定の範囲で更新されるカウンタ)を「ぶら下げ基板」内に設け、そのカウンタの値をパチンコ遊技機の電源投入に合わせてリセット(0クリア)することにより、「ぶら下げ基板」内で大当たりの発生タイミングを把握する。そして、その把握した大当たりの発生タイミングに合わせて、「ぶら下げ基板」内で打球の図柄作動ゲート通過信号を不正に生成し、これをパチンコ遊技機の制御基板へ出力して、不当に大当たりを発生させるというものである。遊技場などでは、この「ぶら下げ基板」を用いた不正行為により、多大な被害を被っているという問題点があった。
【0005】
本発明は上述した問題点を解決するためになされたものであり、「ぶら下げ基板」等による大当たりの発生タイミングの把握を不可能にして、かかる「ぶら下げ基板」等を用いた不正行為を防止することができる遊技機を提供することを目的としている。
【0006】
【課題を解決するための手段】
この目的を達成するために請求項1記載の遊技機は、遊技の制御に使用される乱数を生成する乱数生成手段と、所定の契機を検出する検出手段と、その検出手段によって所定の契機が検出された場合の前記乱数生成手段によって生成された乱数の値が予め定められた値と一致するか否かを判定する制御手段とを備え、その制御手段により予め定められた値と一致すると判定された場合に遊技者に所定の遊技価値を付与するものであり、前記検出手段と電気的に接続されると共に前記検出手段によって所定の契機が検出された場合の前記乱数生成手段の生成する乱数を保持するために使用される保持手段と、前記乱数生成手段が生成する乱数の値を更新するために使用される信号を出力する信号出力手段とをさらに備え、前記制御手段は定期的に繰り返されるソフトウェア制御による定期処理を実行するものであり、そのソフトウェア制御による定期処理は前記保持手段に保持される乱数の値を読み出す読み出し処理と、その読み出し処理によって読み出された乱数の値が前記予め定められた値と一致するか否かを判定する判定処理とを含んで構成され、前記制御手段は前記ソフトウェア制御による定期処理における前記読み出し処理および前記判定処理を含む処理のうち所定の処理内で所定の作業を実行するものであると共に、その所定の作業を実行する場合には前記制御手段内において作業コードを読み込むものであり、前記所定の作業には前記作業コードの読み込みが複数回行われる一の作業が含まれ、前記信号出力手段が信号を出力する間隔が、前記制御手段における一の作業コードの読み込みと次の作業コードの読み込み間隔以下である。
なお、本実施形態における請求項1においての「所定の作業」としては、CPUが実行する1の命令が該当する。例えば、リード、ライト、アッド、インクリメント、デクリメント、シフトなどの各命令が該当する。また、本実施形態における請求項1においての「作業コード」としては、「所定の作業」としてのCPUの命令を構成するコードが該当する。例えば、第1オペコード、第2オペコード、オペランドなどを構成する各コードが該当する。
【0007】
請求項2記載の遊技機は、請求項1記載の遊技機において、前記検出手段は遊技球を検出するための検出スイッチで構成され、前記遊技価値の付与は特定入賞手段が複数回の開閉動作を実行した場合の入賞に基づく遊技球の払い出しである。
請求項3記載の遊技機は、請求項1又は2に記載の遊技機において、前記信号生成手段が出力する信号は、前記制御手段における一の作業コードを読み込むための信号、80系CPUのM1信号(オペコードフェッチ信号)、68系CPUのSYNC(シンクロナスアウト)信号、メモリ・リクエスト信号、リード信号、リフレッシュ信号のうち、いずれかの信号である。
【0008】
【発明の実施の形態】
以下、本発明の好ましい実施例について、添付図面を参照して説明する。本実施例では、遊技機の一例としてパチンコ遊技機、特に、第1種パチンコ遊技機を用いて説明する。なお、本発明を第3種パチンコ遊技機や他の遊技機に用いることは、当然に可能である。
【0009】
図1は、パチンコ遊技機Pの遊技盤の正面図である。遊技盤1の周囲には、打球が入賞することにより5個から15個の遊技球が払い出される複数の入賞口2が設けられている。また、遊技盤1の中央には、複数種類の識別情報としての図柄などを表示する液晶(LCD)ディスプレイ3が設けられている。このLCDディスプレイ3の表示画面は横方向に3分割されており、3分割された各表示領域において、それぞれ図柄の変動表示が行われる。
【0010】
LCDディスプレイ3の下方には、図柄作動ゲート(第1種始動口)4が設けられている。打球がこの図柄作動ゲート4を通過することにより、前記したLCDディスプレイ3の変動表示が開始される。図柄作動ゲート4の下方には、特定入賞口(大入賞口)5が設けられている。この特定入賞口5は、LCDディスプレイ3の変動後の表示結果が予め定められた図柄の組み合わせの1つと一致する場合に、大当たりとなって、打球が入賞しやすいように所定時間(例えば、30秒経過するまで、あるいは、打球が10個入賞するまで)開放される入賞口である。この特定入賞口5内には、Vゾーン5aが設けられており、特定入賞口5の開放中に、打球がVゾーン5a内を通過すると、継続権が成立して、特定入賞口5の閉鎖後、再度、その特定入賞口5が所定時間(又は、特定入賞口5に打球が所定個数入賞するまで)開放される。この特定入賞口5の開閉動作は、最高で16回(16ラウンド)繰り返し可能にされており、開閉動作の行われ得る状態が、いわゆる所定の遊技価値の付与された状態(特別遊技状態)である。
【0011】
図2は、かかるパチンコ遊技機Pの電気的構成を示したブロック図である。パチンコ遊技機Pの制御部Cは、演算装置であるCPU11と、図5のフローチャートに示すリセット割込処理を始め、CPU11によって実行される各種の制御プログラムや固定値データを記憶したROM12と、制御プログラムの実行時に各種のデータ等を一時的に記憶するためのメモリであるRAM13と、パチンコ遊技機Pの制御に使用される乱数を生成し出力する乱数IC14(後述)とを備えている。この乱数IC14には、図柄作動ゲート4を通過した打球を検出するための第1種始動口スイッチ18が接続されており、打球が図柄作動ゲート4を通過すると、その第1種始動口スイッチ18から乱数IC14へ、スイッチ入賞信号18aが出力される。
【0012】
これらのCPU11、ROM12、RAM13、乱数IC14は、バスライン17を介して互いに接続されている。バスライン17は、また、入出力ポート15にも接続されており、この入出力ポート15は表示装置Dや他の入出力装置16と接続されている。制御部Cは、入出力ポート15を介して、表示装置Dや他の入出力装置16へ動作コマンドを送り、それら各装置を制御するものである。LCDディスプレイ3の変動表示や特定入賞口5の開閉動作も、この動作コマンドに基づいて制御される。
【0013】
表示装置Dは、CPU21と、プログラムROM22と、ワークRAM23と、ビデオRAM24と、キャラクタROM25と、画像コントローラ26と、入出力ポート27と、LCDディスプレイ3とを備えている。表示装置DのCPU21は、制御部Cから出力される動作コマンドに応じて、LCDディスプレイ3の表示制御(変動表示)を行うものであり、プログラムROM22には、このCPU21により実行されるプログラムが記憶されている。ワークRAM23は、CPU21によるプログラムの実行時に使用されるワークデータが記憶されるメモリである。
【0014】
ビデオRAM24は、LCDディスプレイ3に表示されるデータが記憶されるメモリであり、このビデオRAM24の内容を書き換えることにより、LCDディスプレイ3の表示内容が変更される。即ち、各表示領域における図柄の変動表示は、ビデオRAM24の内容が書き換えられることにより行われる。キャラクタROM25は、LCDディスプレイ3に表示される図柄などのキャラクタデータを記憶するメモリである。画像コントローラ26は、CPU21、ビデオRAM24、入出力ポート27のそれぞれのタイミングを調整して、データの読み書きを介在するとともに、ビデオRAM24に記憶される表示データをキャラクタROM25を参照して所定のタイミングでLCDディスプレイ3に表示させるものである。
【0015】
図3は、乱数IC14の電気的構成を示したブロック図である。乱数IC14は、乱数用カウンタ31と、最大値レジスタ32と、コンパレータ33と、コントローラ34と、記憶数カウンタ35と、FIFO(First In First Out)レジスタ36とを備えており、FIFOレジスタ36の値を乱数値として出力するためのICである。
【0016】
乱数用カウンタ31は、ソフト制御では追従することができないほど高速で、かつ、不等間隔に絶えず出力されるオペコード・フェッチ信号であるM1信号11aの立ち下がり毎に1カウントずつカウントアップを行う10ビットのカウンタであり、「0〜1023」の範囲でカウント値を更新可能にされている。この乱数用カウンタ34の値は、乱数IC14の外部から読み出し不可能に構成されており、「ぶら下げ基板」対策を一層効果的なものにしている。最大値レジスタ32は、その乱数用カウンタ31で更新されるカウント値の最大値+1を記憶するためのレジスタであり、乱数用カウンタ31の更新範囲+1である「1〜1024」のうちのいずれかの値が、CPU11によって書き込まれる。コンパレータ33は、最大値レジスタ32の値と乱数用カウンタ31のカウント値とを比較して、両値が一致する場合に、クリア信号33aを乱数用カウンタ31へ出力し、乱数用カウンタ31のカウント値を「0」クリアするものである。
【0017】
このように乱数用カウンタ31は、最大値レジスタ32およびコンパレータ33と相まって、M1信号11aが出力される度に、「0」から最大値レジスタ32に記憶された値−1の範囲内で、1カウントずつカウントアップを行うのである。なお、本実施例では、乱数用カウンタ31に「0〜346」の範囲でカウント値の更新を行わせるために、CPU11により最大値レジスタ32に「347」が書き込まれる。
【0018】
コントローラ34は、第1種始動口スイッチ18から出力されるスイッチ入賞信号18aを入力して、記憶数カウンタ35およびFIFOレジスタ36へ、ラッチ信号34aを出力するための回路である。コントローラ34には、記憶数カウンタ35のカウント値も入力されており、かかるカウント値が「4以上」である場合には、第1始動口スイッチ18からのスイッチ入賞信号18aを入力しても、コントローラ34はラッチ信号34aを出力しない。即ち、かかる場合には、コントローラ34はラッチ信号34aの出力を禁止するのである。本実施例のパチンコ遊技機Pでは、図柄の変動表示を行わせるための最大保留球数は4個であるので、これに対応したものである。
【0019】
記憶数カウンタ35は、FIFOレジスタ36にラッチ(記憶)されているカウント値の数を記憶するためのカウンタであり、CPU11によって読み出し可能に構成されている。記憶数カウンタ35は、コントローラ34からのラッチ信号34aを入力する毎にカウント値を1カウントずつアップし、逆に、CPU11によってFIFOレジスタ36の値が読み出される毎に(CPU11からのFIFOレジスタ読み出し信号11bを入力する毎に)、カウント値を1カウントずつダウンする。前記した通り、この記憶数カウンタ35の値はコントローラ34へも出力されており、その値が「4以上」である場合には、コントローラ34によってラッチ信号34aの出力が禁止される。
【0020】
FIFO(First In First Out)レジスタ36は、コントローラ34から出力されるラッチ信号34aに基づいて、乱数用カウンタ31のカウント値を最大4個までラッチ(記憶)するものであり、乱数用カウンタ31のカウンタサイズ(10ビット)及び最大保留球数(4個)に対応して、4個の10ビットサイズのシフトレジスタにより構成されている。FIFOレジスタ36にラッチされた値は、先にラッチされた値から順に、CPU11によって読み出し可能にされている。このFIFOレジスタ36から読み出される値が、乱数IC14の出力乱数値である。
【0021】
ここで図4を参照して、乱数用カウンタ31の更新トリガーとなるM1信号11aについて説明する。CPU11から出力されるM1信号11aは、オペコードをフェッチするための信号であり、T1クロックの立ち上がりとほぼ同時に立ち下がり、T3クロックの立ち上がり後、ほぼ同時に立ち上がる信号である。M1信号11aは、CPU11による各命令の実行時に必ず1回以上出力される。例えば、CPU11が第1オペコードのみの命令を実行する場合には、その命令の実行時にM1信号11aは1回出力されるだけであるが、第2オペコードまで有する命令を実行する場合には、その命令の実行時に、M1信号11aは2回出力される。加えて、1つの命令を構成するマシンサイクル数は、命令によって異なっている。このためM1信号11aは、CPU11による命令の実行時に必ず出力されるが、その出力間隔は一定ではない。即ち、M1信号11aは、ソフト制御では追従することができないほど高速で、且つ、CPU11により実行される命令に応じて(パチンコ遊技機Pの遊技状態に応じて)、その出力間隔が変化する信号である。よって、かかるM1信号11aを用いて、乱数IC14の乱数用カウンタ31を更新するので、「ぶら下げ基板」による乱数値の把握を不可能にすることができる。
【0022】
次に、上記のように構成されたパチンコ遊技機Pで実行される各処理を、図5のフローチャートを参照して説明する。図5は、パチンコ遊技機Pの制御部Cにおいて、2ms毎に実行されるリセット割込処理のフローチャートである。このリセット割込処理により、パチンコ遊技機Pの遊技が制御される。
【0023】
リセット割込処理では、まず、その処理が電源投入後、最初に実行された処理であるか否かが調べられる(S1)。最初に実行された処理であれば(S1:Yes)、RAM13の初期化を行った後に(S2)、乱数の更新範囲の上限を定めるため、乱数IC14の最大値レジスタ32に「347」を書き込む(S3)。これにより乱数IC14の乱数用カウンタ31は「0〜346」の範囲でカウントアップを行うので、乱数IC14から出力される乱数値は「0〜346」となる。
【0024】
S3の処理後、又は、S1の処理において電源投入後2回目以降に実行されたリセット割込処理であると判断された場合には(S1:No)、乱数IC14の記憶数カウンタ35の値を読み出し、その値が「0」であるか否かを判断する(S4)。読み出した記憶数カウンタ35の値が「0」でなければ(S4:No)、既に、打球が図柄作動ゲート4を通過し、そのスイッチ入賞信号18aに基づいて、コントローラ34からラッチ信号34aがFIFOレジスタ36へ出力されて、乱数用カウンタ31のカウント値がFIFOレジスタ36にラッチ(記憶)されている。このラッチされている値が乱数IC14の出力乱数値であるので、かかる場合には、FIFOレジスタ36の値を読み出して(S5)、その読み出した値が当たり値(例えば「7」)の1つと一致するか否かを判断する(S6)。前記したように、FIFOレジスタ36の値を読み出すことにより、そのFIFOレジスタ36からは、先にラッチされた値から順に乱数値として読み出されるとともに、記憶数カウンタ35の値が「−1」される。
【0025】
S5の処理で読み出されたFIFOレジスタ36の値、即ち、乱数IC14の出力乱数値が当たり値の1つと一致する場合には(S6:Yes)、大当たりと判定して、大当たり処理を実行する(S7)。大当たり処理では、大当たりコマンドが制御部Cから後述する表示装置Dへ送られ、表示装置Dにより、この大当たりコマンドに基づいて、LCDディスプレイ3の変動表示が大当たりの状態に制御されるのである。
【0026】
一方、S4の処理において、乱数IC14の記憶数カウンタ35の値が「0」である場合は(S4:Yes)、FIFOレジスタ36に読み出すべき乱数値がラッチされていないので、また、S6の処理において、読み出したFIFOレジスタ36の値、即ち、乱数IC14の出力乱数値がいずれの当たり値とも一致しない場合には(S6:No)、ハズレであるので、これらの場合には大当たり処理を行うことなく、S8の処理へ移行する。
【0027】
その後、S8の処理において、パチンコ遊技機Pの遊技状態に応じた各処理を実行した後、今回のリセット割込処理を終了して、次回のリセット割込処理を待機する。
【0028】
ここで、大当たりの判定に用いられる乱数値を出力する乱数IC14の動作について説明する。乱数IC14の乱数用カウンタ31は、CPU11から出力されるM1信号11aの立ち下がり毎にカウントアップを行い、カウント値が最大値レジスタ32に記憶される「347」に達すると、コンパレータ33からクリア信号33aが乱数用カウンタ31へ出力されて、カウント値が「0」クリアされる。よって、乱数用カウンタ31は、M1信号11aにより、「0〜346」の範囲でカウントアップを繰り返すのである。
【0029】
この乱数用カウンタ31のカウント値は、FIFOレジスタ36に入力されており、コントローラ34からラッチ信号34aが出力されるタイミングで、FIFOレジスタ36にラッチされる。かかるラッチ信号34aは記憶数カウンタ35へも出力され、そのラッチ信号34aを入力した記憶数カウンタ35は、内部のカウント値を1カウントアップする。
【0030】
前記したようにCPU11は、リセット割込処理において、この記憶数カウンタ35の値を読み出し、その値が「0」でなければ、乱数値を取得するために、FIFOレジスタ36の値を読み出すのである。なお、FIFOレジスタ36の値を読み出すことにより、そのFIFOレジスタ36の読み出し信号11bが記憶数カウンタ35に入力されて、記憶数カウンタ35の値が1カウントダウンする。
【0031】
記憶数カウンタ35の値は、コントローラ34へも出力されている。その記憶数カウンタ35の値が「4以上」である場合には、コントローラ34からのラッチ信号34aの出力が禁止され、その間、FIFOレジスタ36への新たな乱数値のラッチ(記憶)が禁止される。
【0032】
以上説明したように、本実施例のパチンコ遊技機Pでは、乱数IC14から出力される乱数値を用いて大当たりを判定している。この乱数IC14から出力される乱数値は、乱数用カウンタ31のカウント値に基づいて生成されるが、かかる乱数用カウンタ31は、M1信号11aの立ち下がりのタイミングでカウントアップを繰り返す。M1信号11aは、ソフト制御では追従することができないほど高速で、かつ、パチンコ遊技機Pの制御状態に応じて不等間隔に絶えず出力される信号である。よって、かかるM1信号11aに基づいてカウントされる乱数IC14の出力乱数値を、「ぶら下げ基板」で把握することができない。従って、「ぶら下げ基板」による大当たりの発生タイミングの把握を不可能にして、「ぶら下げ基板」を用いた不正行為を防止することができるのである。
【0033】
以上、実施例に基づき本発明を説明したが、本発明は上記実施例に何ら限定されるものではなく、本発明の趣旨を逸脱しない範囲内で種々の改良変形が可能であることは容易に推察できるものである。
【0034】
例えば、本実施例では、乱数IC14はCPU11と別体に構成されたが、乱数IC14をCPU11に内蔵しても良い。乱数IC14をCPU11に内蔵することにより、乱数IC14自体を交換するといった不正行為を防止することができるので、不正行為の防止効果を一層向上することができる。しかも、乱数IC14をCPUに内蔵し、その乱数IC14の乱数用カウンタ31を更新するための信号(本実施例では、M1信号11a)を、CPU11の外部へ出力しないように構成すれば、CPU11の外部から乱数用カウンタ31の更新タイミングが全くわからなくなるので、「ぶら下げ基板」等による出力乱数値の把握を一層困難なのものにすることができる。
【0035】
また、記憶数カウンタ35の値は、カウント値そのものがCPU11から読み出し可能に構成され、そのカウント値により、CPU11は、FIFOレジスタ36の値を読み出すか否かを判断していた。しかし、このカウント値そのものが出力される構成に代えて、記憶数カウンタ35の値が「1」以上である場合に、出力される信号を設けるようにしても良い。この場合には、CPU11は、該信号がオンである場合に、FIFOレジスタ36の読み出しを行うのである。
【0036】
更に、乱数用カウンタ31のカウントアップを行う信号は、必ずしもM1信号11aに限られるものではない。例えば、8MHzや8.192MHz等のクロック信号のように等間隔に出力される信号であっても、ソフト制御では追従することができないほど高速な信号であれば、M1信号11aに代替することができる。
【0037】
しかも、かかる信号は高速であるだけでなく、不等間隔に絶えず出力される信号であれば、M1信号11aのように、「ぶら下げ基板」対策を一層効果的なものとすることができる。例えば、CPU11から出力されるメモリ・リクエスト信号、IOリクエスト信号、リード信号、ライト信号、リフレッシュ信号、ウエイト信号、バス・リクエスト信号、バス・アクノリッジ信号、いずれかのアドレスバス信号、または、いずれかのデータバス信号などを、M1信号11aに代えて使用することができる。また、68系のCPUにおいては、80系CPUのM1信号11aに代えて、SYNC(シンクロナスアウト)信号を使用することもできる。更に、これら複数の信号を組み合わせて使用するようにしても良いのである。
【0038】
以下に本発明の変形例を示す。請求項1記載の遊技機用乱数生成回路において、前記記憶数カウンタ回路の値は読み出し可能にされていることを特徴とする遊技機用乱数生成回路1。記憶数カウンタ回路の値により、FIFO回路の読み出しが可能であるか否か、即ち、取得できる乱数値があるか否かを認識することができる。
【0039】
請求項1記載の遊技機用乱数生成回路において、前記記憶数カウンタ回路の値が1以上である場合にオンされるFIFO回路の読み出し可能信号を備えていることを特徴とする遊技機用乱数生成回路2。該信号により、FIFO回路の読み出しが可能であるか否か、即ち、取得できる乱数値があるか否かを認識することができる。
【0040】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1、2において、前記記憶数カウンタ回路の値は、前記FIFO回路へ出力される制御信号を入力することによりカウントアップされ、逆に、そのFIFO回路の値が読み出されることによりカウントダウンされることを特徴とする遊技機用乱数生成回路3。
【0041】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から3のいずれかにおいて、前記記憶数カウンタ回路の値が所定値以上である場合に、前記FIFO回路への制御信号の出力を禁止するコントローラを備えていることを特徴とする遊技機用乱数生成回路4。
【0042】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から4のいずれかにおいて、前記カウンタ回路のカウント値の更新トリガとなる信号は、この遊技機用乱数生成回路の搭載される回路基板が外部装置と接続されるコネクタ上の信号以外の信号で構成されることを特徴とする遊技機用乱数生成回路5。よって、「ぶら下げ基板」等を該コネクタに接続しても、「ぶら下げ基板」等では、カウンタ回路のカウント値の更新トリガを入力することができず、遊技機用乱数生成回路から出力される乱数値を把握することができない。
【0043】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から5のいずれかにおいて、CPUに内蔵されていることを特徴とする遊技機用乱数生成回路6。遊技機用乱数生成回路をCPUに内蔵することにより、遊技機用乱数生成回路のみの不正な取り替えを防止して、不正行為の防止を強化することができる。また、遊技機用乱数生成回路をCPUに内蔵し、かつ、カウンタ回路のカウント値の更新トリガとなる信号をCPUの内部の信号を用い、その信号をCPUの外部へ出力しないように構成すれば、「ぶら下げ基板」等によるカウンタ回路のカウント値の更新を把握できなくすることができる。
【0044】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から6のいずれかにおいて、前記カウンタ回路のカウント値は、その遊技機用乱数生成回路の外部から読み出し不可能にされていることを特徴とする遊技機用乱数生成回路7。
【0045】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から7のいずれかにおいて、前記カウンタ回路は、非等間隔に絶えず出力される信号に基づいてカウント値の更新を行うことを特徴とする遊技機用乱数生成回路8。カウンタ回路の更新は非等間隔に絶えず行われるので、「ぶら下げ基板」等による乱数値の把握を一層不可能にすることができる。
【0046】
請求項1記載の遊技機用乱数生成回路、または、遊技機用乱数生成回路1から8のいずれかにおいて、前記カウンタ回路は、80系CPUのM1信号(オペコードフェッチ信号)、68系CPUのSYNC(シンクロナスアウト)信号、メモリ・リクエスト信号、IOリクエスト信号、リード信号、ライト信号、リフレッシュ信号、ウエイト信号、バス・リクエスト信号、バス・アクノリッジ信号、少なくとも1本のアドレスバス信号、または、少なくとも1本のデータバス信号のうち、いずれかの信号に基づいてカウント値を更新することを特徴とする遊技機用乱数生成回路9。これらの信号は、ソフト制御では追従することができないほど高速に、且つ、遊技機の制御状態に応じて、いずれも非等間隔に絶えず出力されるので、該信号の発生回路を別途設ける必要がなく、回路コストを低減することができる。なお、前記した信号のうち、いくつかの信号を組み合わせて使用しても良い。
【0047】
【発明の効果】
本発明の遊技機によれば、制御手段は、ソフトウェア制御による定期処理において、読み出し処理および判定処理を含む処理のうち所定の処理内で所定の作業を実行するものであり、その所定の作業を実行する場合には制御手段内において作業コードが読み込まれる。この所定の作業には、作業コードの読み込みが複数回行われる一の作業が含まれている。ここで、信号出力手段が信号を出力する間隔は、制御手段における一の作業コードの読み込みと次の作業コードの読み込み間隔以下であるので、「ぶら下げ基板」等では、かかるスピードに追従して「ぶら下げ基板」等のカウント値を更新することができない。よって、乱数生成手段で生成される乱数の値を「ぶら下げ基板」等で把握することはできないので、「ぶら下げ基板」等による大当たりの発生タイミングの把握を不可能にして、「ぶら下げ基板」等を用いた不正行為を防止することができるという効果がある。
【図面の簡単な説明】
【図1】 本発明の一実施例であるパチンコ遊技機の遊技盤の正面図である。
【図2】 パチンコ遊技機の電気的構成を示したブロック図である。
【図3】 乱数ICの電気的構成を示したブロック図である。
【図4】 M1サイクル(オペコード・フェッチ・サイクル)のタイミングチャートである。
【図5】 リセット割込処理を示したフローチャートである。
【符号の説明】
5 特定入賞口(特定入賞手段)
11 制御部のCPU(制御手段、信号出力手段)
11a M1信号(乱数の値の更新信号)
11b CPUによるFIFOレジスタの読み出し信号
14 乱数IC
18 第1種始動口スイッチ(検出手段、検出スイッチ)
18a スイッチ入賞信号(所定の契機)
31 乱数用カウンタ(乱数生成手段)
32 最大値レジスタ
33 コンパレータ
33a クリア信号
34 コントローラ
34a ラッチ信号
35 記憶数カウンタ
36 FIFO(First In First Out)レジスタ(保持手段)
C 制御部
D 表示装置
P パチンコ遊技機(遊技機)
S5 読み出し処理
S6 判定処理[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a gaming machine such as a pachinko machine, and more particularly to a gaming machine capable of preventing abuse by "hanging board" or the like.
[0002]
[Prior art]
A pachinko gaming machine, which is a type of gaming machine, has a display device that can display a variety of symbols in a variable manner, so that a ball hit into the gaming area passes through the symbol operating gate so that variable display is started. It is configured. When this variable display stops in accordance with a predetermined combination of symbols, a big hit is made, a predetermined game value is given to the player, and a large amount of game balls can be paid out.
[0003]
Whether or not the jackpot is generated is determined at the timing when the hit ball passes the symbol operating gate. That is, a counter that is periodically updated in a certain range by one count (for example, by 1 count every 2 ms, in the range of 0 to 346), and when the hit ball passes the symbol operating gate, the counter is updated. The jackpot is generated when the read counter value matches a predetermined value such as “7”, for example.
[0004]
[Problems to be solved by the invention]
Recently, however, there have been reports of fraudulent acts using illegal boards called “hanging boards”. This fraudulent act is that an illegal board is hung between the control board and the display board of the display device (attached with an illegal “hanging board”) to unreasonably generate a big hit. Specifically, a counter (counter that is periodically updated within a certain range) in the “hanging board” is operated in the same manner as the counter for determining the jackpot provided in the pachinko gaming machine. And the counter value is reset (cleared to 0) in accordance with the power-on of the pachinko gaming machine, so that the occurrence timing of the jackpot in the “hanging board” is grasped. And, in accordance with the grasping timing of the jackpot, illegally generate the symbol operation gate passing signal of the hit ball in the “hanging board”, and output it to the control board of the pachinko machine to generate an unreasonable jackpot It is to let you. In game halls and the like, there has been a problem that a large amount of damage has been caused by fraudulent acts using this "hanging board".
[0005]
The present invention has been made to solve the above-described problems, and makes it impossible to grasp the occurrence timing of a jackpot using a “hanging board” or the like, thereby preventing an illegal act using the “hanging board” or the like. It aims to provide a gaming machine that can.
[0006]
[Means for Solving the Problems]
In order to achieve this object, the gaming machine according to claim 1 is characterized in that a random number generating means for generating a random number used for game control, a detecting means for detecting a predetermined trigger, and a predetermined trigger by the detecting means. A control unit that determines whether or not the value of the random number generated by the random number generation unit when it is detected matches a predetermined value, and determines that the value matches the predetermined value by the control unit A random number generated by the random number generation means when a predetermined trigger is detected by the detection means and is electrically connected to the detection means. further comprising a holding means which is used to hold, and a signal output means for outputting a signal used to update the value of the random number to the random number generating means generates the said control means periodically A periodic process by repeated software control is executed, and the periodic process by software control includes a read process for reading a random number value held in the holding unit, and a random value read by the read process A determination process for determining whether or not the value matches a predetermined value, and the control means includes a predetermined process among the processes including the read process and the determination process in the periodic process by the software control. The predetermined operation is executed, and when the predetermined operation is executed, the operation code is read in the control means , and the operation code is read a plurality of times in the predetermined operation. contains one work dividing interval of the signal output means outputs a signal, one created in the control unit Code is less than or equal to read and read interval of the next working code.
Note that “predetermined work” in claim 1 of the present embodiment corresponds to one instruction executed by the CPU. For example, each command such as read, write, add, increment, decrement, shift is applicable. Further, the “work code” in claim 1 in the present embodiment corresponds to a code constituting a CPU instruction as “predetermined work”. For example, each code constituting the first operation code, the second operation code, the operand, and the like is applicable.
[0007]
Gaming machine of
In the gaming machine according to
[0008]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, preferred embodiments of the present invention will be described with reference to the accompanying drawings. In the present embodiment, description will be made using a pachinko gaming machine as an example of a gaming machine, in particular, a first type pachinko gaming machine. Note that it is naturally possible to use the present invention for the third kind pachinko gaming machine and other gaming machines.
[0009]
FIG. 1 is a front view of the game board of the pachinko gaming machine P. Around the game board 1, there are provided a plurality of winning
[0010]
Below the
[0011]
FIG. 2 is a block diagram showing an electrical configuration of the pachinko gaming machine P. As shown in FIG. The control unit C of the pachinko gaming machine P includes a
[0012]
These
[0013]
The display device D includes a
[0014]
The
[0015]
FIG. 3 is a block diagram showing an electrical configuration of the random number IC 14. The random number IC 14 includes a
[0016]
The random number counter 31 counts up by one count at every falling edge of the M1 signal 11a, which is an operation code fetch signal that is output at an irregular interval at a high speed that cannot be followed by software control. It is a bit counter, and the count value can be updated in the range of “0 to 1023”. The value of the
[0017]
In this manner, the
[0018]
The
[0019]
The
[0020]
A FIFO (First In First Out) register 36 latches (stores) up to four count values of the
[0021]
Here, with reference to FIG. 4, the M1 signal 11a that serves as an update trigger for the
[0022]
Next, each process executed by the pachinko gaming machine P configured as described above will be described with reference to the flowchart of FIG. FIG. 5 is a flowchart of reset interrupt processing executed every 2 ms in the control unit C of the pachinko gaming machine P. The game of the pachinko gaming machine P is controlled by this reset interrupt process.
[0023]
In the reset interrupt process, first, it is checked whether or not the process is the process executed first after the power is turned on (S1). If the process is executed first (S1: Yes), after initialization of the RAM 13 (S2), “347” is written in the
[0024]
When it is determined that the reset interrupt process is executed after the process of S3 or after the second power-on in the process of S1 (S1: No), the value of the
[0025]
If the value of the
[0026]
On the other hand, if the value of the
[0027]
Thereafter, in the process of S8, after executing each process according to the gaming state of the pachinko gaming machine P, the current reset interrupt process is terminated, and the next reset interrupt process is waited for.
[0028]
Here, the operation of the random number IC 14 that outputs a random number value used for the jackpot determination will be described. The
[0029]
The count value of the
[0030]
As described above, in the reset interrupt process, the
[0031]
The value of the
[0032]
As described above, in the pachinko gaming machine P of the present embodiment, the jackpot is determined using the random number value output from the random number IC 14. The random value output from the random number IC 14 is generated based on the count value of the
[0033]
The present invention has been described based on the embodiments. However, the present invention is not limited to the above-described embodiments, and various improvements and modifications can be easily made without departing from the spirit of the present invention. It can be guessed.
[0034]
For example, in this embodiment, the random number IC 14 is configured separately from the
[0035]
Further, the value of the
[0036]
Further, the signal for counting up the
[0037]
Moreover, such a signal is not only high-speed, but if it is a signal that is constantly output at unequal intervals, the “hanging board” measure can be made more effective, as in the case of the M1 signal 11a. For example, a memory request signal output from the
[0038]
The modification of this invention is shown below. 2. The gaming machine random number generation circuit according to claim 1, wherein the value of the stored number counter circuit is readable. From the value of the memory number counter circuit, it is possible to recognize whether the FIFO circuit can be read, that is, whether there is a random value that can be acquired.
[0039]
2. A random number generation circuit for a gaming machine according to claim 1, further comprising a readable signal of a FIFO circuit that is turned on when the value of said memory number counter circuit is 1 or more.
[0040]
2. The gaming machine random number generation circuit according to claim 1, or the gaming machine random
[0041]
2. The gaming machine random number generation circuit according to claim 1 or the gaming machine random number generation circuits 1 to 3, wherein when the value of the memory number counter circuit is a predetermined value or more, control to the FIFO circuit A random number generation circuit for a gaming machine 4 comprising a controller for prohibiting signal output.
[0042]
2. The gaming machine random number generation circuit according to claim 1 or the gaming machine random number generation circuits 1 to 4, wherein a signal that serves as an update trigger for the count value of the counter circuit is generated by the gaming machine random number generation circuit. A game machine random
[0043]
A gaming machine random number generation circuit according to claim 1, wherein the gaming machine random number generation circuit is built in a CPU. By incorporating the game machine random number generation circuit in the CPU, unauthorized replacement of only the game machine random number generation circuit can be prevented, and the prevention of fraud can be enhanced. In addition, if a random number generation circuit for gaming machines is built in the CPU, and a signal serving as a trigger for updating the count value of the counter circuit is used as an internal signal of the CPU, the signal is not output to the outside of the CPU. The update of the count value of the counter circuit due to the “hanging board” or the like cannot be grasped.
[0044]
2. The gaming machine random number generation circuit according to claim 1 or the gaming machine random number generation circuits 1 to 6, wherein the count value of the counter circuit cannot be read from the outside of the gaming machine random number generation circuit. A random number generation circuit 7 for gaming machines, which is characterized in that
[0045]
2. The game machine random number generation circuit according to claim 1 or the game machine random number generation circuits 1 to 7, wherein the counter circuit updates the count value based on a signal that is constantly output at non-equal intervals. A random number generation circuit for a
[0046]
2. The gaming machine random number generation circuit according to claim 1, or the gaming machine random number generation circuits 1 to 8, wherein the counter circuit includes an M1 signal (opcode fetch signal) of an 80 system CPU, a SYNC of a 68 system CPU. (Synchronous out) signal, memory request signal, IO request signal, read signal, write signal, refresh signal, wait signal, bus request signal, bus acknowledge signal, at least one address bus signal, or at least one A random number generation circuit for a gaming machine 9 that updates a count value based on one of the data bus signals. These signals are constantly output at non-equal intervals according to the control state of the gaming machine at a high speed that cannot be followed by soft control, so it is necessary to provide a separate circuit for generating the signals. In addition, the circuit cost can be reduced. In addition, you may use combining several signals among the above-mentioned signals.
[0047]
【The invention's effect】
According to the gaming machine of the present invention, the control means performs a predetermined work within the predetermined process among the processes including the reading process and the determination process in the periodic process by the software control. When executing, the work code is read in the control means . The predetermined work, loading work code is included in the one work done multiple times. Here, the interval signal output means outputs a signal, because it is less one working code reading and reading interval following working code of the control unit, the "hanging board" and the like, by following the according speed " The count value such as “hanging board” cannot be updated. Therefore, since the value of the random number generated by the random number generation means cannot be grasped by “hanging board” or the like, it becomes impossible to grasp the occurrence timing of the jackpot by “hanging board” or the like, and “hanging board” or the like There is an effect that the used fraud can be prevented.
[Brief description of the drawings]
FIG. 1 is a front view of a game board of a pachinko gaming machine according to an embodiment of the present invention.
FIG. 2 is a block diagram showing an electrical configuration of a pachinko gaming machine.
FIG. 3 is a block diagram showing an electrical configuration of a random number IC.
FIG. 4 is a timing chart of an M1 cycle (opcode fetch cycle).
FIG. 5 is a flowchart showing reset interrupt processing;
[Explanation of symbols]
5 specific winning a prize mouth (specific winning means)
11 CPU of control unit (control means , signal output means)
11a M1 signal (random number update signal)
11b FIFO register read signal by CPU 14 Random number IC
18 Type 1 start port switch (detection means, detection switch)
18a Switch winning signal (predetermined opportunity)
31 Random number counter (random number generator)
32 Maximum value register 33 Comparator
C control unit D display equipment P pachinko game machine (game machine)
S5 reading process S6 determination process
Claims (3)
前記検出手段と電気的に接続されると共に前記検出手段によって所定の契機が検出された場合の前記乱数生成手段の生成する乱数を保持するために使用される保持手段と、
前記乱数生成手段が生成する乱数の値を更新するために使用される信号を出力する信号出力手段とをさらに備え、
前記制御手段は定期的に繰り返されるソフトウェア制御による定期処理を実行するものであり、そのソフトウェア制御による定期処理は前記保持手段に保持される乱数の値を読み出す読み出し処理と、その読み出し処理によって読み出された乱数の値が前記予め定められた値と一致するか否かを判定する判定処理とを含んで構成され、
前記制御手段は前記ソフトウェア制御による定期処理における前記読み出し処理および前記判定処理を含む処理のうち所定の処理内で所定の作業を実行するものであると共に、その所定の作業を実行する場合には前記制御手段内において作業コードを読み込むものであり、
前記所定の作業には前記作業コードの読み込みが複数回行われる一の作業が含まれ、
前記信号出力手段が信号を出力する間隔が、前記制御手段における一の作業コードの読み込みと次の作業コードの読み込み間隔以下であることを特徴とする遊技機。Random number generating means for generating a random number used for game control, detecting means for detecting a predetermined trigger, and a value of the random number generated by the random number generating means when the predetermined trigger is detected by the detecting means And a control means for determining whether or not the value matches a predetermined value, and when the control means determines that the value matches the predetermined value, the gaming machine gives a predetermined game value to the player In
Holding means electrically connected to the detection means and used for holding a random number generated by the random number generation means when a predetermined trigger is detected by the detection means;
Signal output means for outputting a signal used for updating the value of the random number generated by the random number generation means,
The control means executes a periodic process by software control that is repeated periodically. The periodic process by the software control is performed by a read process for reading a random number value held in the holding means and a read process by the read process. And a determination process for determining whether or not the value of the random number that is set matches the predetermined value,
The control means performs a predetermined work within a predetermined process among the processes including the reading process and the determination process in the periodic process by the software control, and when the predetermined work is executed, The work code is read in the control means ,
Wherein the predetermined work is included in the one work loading of the working code is performed a plurality of times,
Gaming machine interval the signal output means outputs a signal, characterized in that it is less read interval loading and subsequent working code of one working code in the control means.
前記遊技価値の付与は特定入賞手段が複数回の開閉動作を実行した場合の入賞に基づく遊技球の払い出しであることを特徴とする請求項1記載の遊技機。The detection means comprises a detection switch for detecting a game ball,
Gaming machine of claim 1, wherein the application of the game value is paid out game ball based on the winning of when the specific winning means to perform multiple opening and closing operations.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2002130223A JP3885654B2 (en) | 1997-06-24 | 2002-05-01 | Game machine |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9-167789 | 1997-06-24 | ||
JP09167789 | 1997-06-24 | ||
JP2002130223A JP3885654B2 (en) | 1997-06-24 | 2002-05-01 | Game machine |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP17186898A Division JP3887953B2 (en) | 1997-06-24 | 1998-06-18 | Game machine |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2002369928A JP2002369928A (en) | 2002-12-24 |
JP2002369928A5 JP2002369928A5 (en) | 2006-07-27 |
JP3885654B2 true JP3885654B2 (en) | 2007-02-21 |
Family
ID=26491724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002130223A Expired - Lifetime JP3885654B2 (en) | 1997-06-24 | 2002-05-01 | Game machine |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3885654B2 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5036448B2 (en) * | 2007-08-13 | 2012-09-26 | 株式会社ピーエーネット技術研究所 | FIFO memory reading method in in-circuit emulator and in-circuit emulator for one-chip microcomputer with built-in FIFO memory |
-
2002
- 2002-05-01 JP JP2002130223A patent/JP3885654B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2002369928A (en) | 2002-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3887953B2 (en) | Game machine | |
JP3885367B2 (en) | Random number generation circuit and gaming machine including the random number generation circuit | |
JP3888221B2 (en) | CONTROL DEVICE AND GAME MACHINE HAVING THE CONTROL DEVICE | |
JP4644897B2 (en) | Game machine | |
JP4399890B2 (en) | Game machine | |
JP3885365B2 (en) | Bullet ball machine | |
JP2000271326A5 (en) | ||
JP3885654B2 (en) | Game machine | |
JP4644896B2 (en) | Game machine | |
JP4124062B2 (en) | Game machine | |
JP3812490B2 (en) | Bullet ball machine | |
JP3885363B2 (en) | Bullet ball machine | |
JP3823872B2 (en) | Bullet ball machine | |
KR100544910B1 (en) | A control apparatus for a game machine | |
JP3812491B2 (en) | Bullet ball machine | |
JP5083333B2 (en) | Game machine | |
JP5637184B2 (en) | Game machine | |
JP5741725B2 (en) | Game machine | |
JP3951482B2 (en) | Game machine | |
JP5741724B2 (en) | Game machine | |
JP2000042227A (en) | Controlling device of game machine | |
JP5637185B2 (en) | Game machine | |
JP5083334B2 (en) | Game machine | |
JP4379936B2 (en) | Bullet ball machine | |
JP4450255B2 (en) | Game machine |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20050701 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060614 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060817 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061011 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20061031 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061113 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121201 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121201 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151201 Year of fee payment: 9 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |