JP3862271B2 - Active matrix display device - Google Patents

Active matrix display device Download PDF

Info

Publication number
JP3862271B2
JP3862271B2 JP2004144540A JP2004144540A JP3862271B2 JP 3862271 B2 JP3862271 B2 JP 3862271B2 JP 2004144540 A JP2004144540 A JP 2004144540A JP 2004144540 A JP2004144540 A JP 2004144540A JP 3862271 B2 JP3862271 B2 JP 3862271B2
Authority
JP
Japan
Prior art keywords
light emitting
light emission
emitting elements
display panel
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004144540A
Other languages
Japanese (ja)
Other versions
JP2004246385A (en
Inventor
真一 石塚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Corp filed Critical Pioneer Corp
Priority to JP2004144540A priority Critical patent/JP3862271B2/en
Publication of JP2004246385A publication Critical patent/JP2004246385A/en
Application granted granted Critical
Publication of JP3862271B2 publication Critical patent/JP3862271B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

本発明はアクティブマトリクス型表示装置、特に、有機エレクトロルミネセンス素子等の発光素子を有するアクティブマトリクス型表示パネルを用いた表示装置に関する。   The present invention relates to an active matrix display device, and more particularly to a display device using an active matrix display panel having a light emitting element such as an organic electroluminescence element.

発光素子をマトリクス状に配置して構成される発光表示パネルを用いたマトリクス型ディスプレイの開発が広く進められている。このような表示パネルに用いられる発光素子としては、例えば、有機材料を発光層として用いたエレクトロルミネセンス素子(以下、有機EL素子と称する)がある。かかる有機EL素子においては、素子を流れる電流によってその発光輝度を制御することができる。有機EL素子を用いた表示パネルとして、有機EL素子を単にマトリクス状に配置した単純マトリクス型表示パネルと、マトリクス状に配置した有機EL素子の各々にトランジスタからなる駆動素子を加えたアクティブマトリクス型表示パネルがある。アクティブマトリクス型表示パネルは単純マトリクス型表示パネルに比べて、低消費電力であり、また画素間のクロストークが少ないなどの利点を有し、特に大画面ディスプレイや高精細度ディスプレイに適している。   Development of a matrix type display using a light emitting display panel in which light emitting elements are arranged in a matrix is being widely promoted. As a light emitting element used for such a display panel, for example, there is an electroluminescent element using an organic material as a light emitting layer (hereinafter referred to as an organic EL element). In such an organic EL element, the light emission luminance can be controlled by a current flowing through the element. As a display panel using organic EL elements, a simple matrix type display panel in which organic EL elements are simply arranged in a matrix form, and an active matrix type display in which driving elements composed of transistors are added to each of the organic EL elements arranged in a matrix form There is a panel. An active matrix display panel has advantages such as low power consumption and less crosstalk between pixels compared to a simple matrix display panel, and is particularly suitable for large screen displays and high definition displays.

図1は、従来のアクティブマトリクス型表示パネルの1つの画素10に対応する回路構成の1例を示している。   FIG. 1 shows an example of a circuit configuration corresponding to one pixel 10 of a conventional active matrix display panel.

図1において、FET(Field Effect Transistor)11(アドレス選択用トランジスタ)のゲートGは、アドレス信号が供給されるアドレス走査電極線(走査ライン)に接続され、FET11のソースSはデータ信号が供給されるデータ電極線(データライン)に接続されている。FET11のドレインDはFET12(駆動用トランジスタ)のゲートGに接続され、キャパシタ13の一方の端子に接続されている。FET12のソースSはキャパシタ13の他方の端子と共に共通の陽極16に接続されている。FET12のドレインDは有機EL素子15の陽極に接続され、有機EL素子15の陰極は共通の陰極17に接続されている。   In FIG. 1, a gate G of an FET (Field Effect Transistor) 11 (address selection transistor) is connected to an address scanning electrode line (scanning line) to which an address signal is supplied, and a source S of the FET 11 is supplied with a data signal. Connected to a data electrode line (data line). The drain D of the FET 11 is connected to the gate G of the FET 12 (driving transistor), and is connected to one terminal of the capacitor 13. The source S of the FET 12 is connected to the common anode 16 together with the other terminal of the capacitor 13. The drain D of the FET 12 is connected to the anode of the organic EL element 15, and the cathode of the organic EL element 15 is connected to the common cathode 17.

図2に示すように、共通陽極16及び各有機EL素子15の陰極が接続された共通陰極17は、これらに電力を供給する電圧源18に接続されている。   As shown in FIG. 2, the common anode 16 and the common cathode 17 to which the cathodes of the organic EL elements 15 are connected are connected to a voltage source 18 that supplies electric power thereto.

この回路の発光制御動作について述べると、先ず、図1においてFET11のゲートGにオン電圧が供給されると、FET11はソースSに供給されるデータの電圧に対応した電流をソースSからドレインDへ流す。FET11のゲートGがオフ電圧であるとFET11はいわゆるカットオフとなり、FET11のドレインDはオープン状態となる。従って、FET11のゲートGがオン電圧の期間に、キャパシタ13は充電され、その電圧がFET12のゲートGに供給されて、FET12にはそのゲート電圧とソース電圧に基づいた電流が有機EL素子15を通じてソースSからドレインDへ流れ、有機EL素子15を発光せしめる。また、FET11のゲートGがオフ電圧になると、FET11はオープン状態となり、FET12はキャパシタ13に蓄積された電荷によりゲートGの電圧が保持され、次の走査まで駆動電流を維持し、有機EL素子15の発光も維持される。尚、FET12のゲートGとソースSの間にはゲート入力容量が存在するのでキャパシタ13を設けなくとも上記と同様な動作が可能である。   The light emission control operation of this circuit will be described. First, in FIG. 1, when an ON voltage is supplied to the gate G of the FET 11, the FET 11 supplies a current corresponding to the data voltage supplied to the source S from the source S to the drain D. Shed. When the gate G of the FET 11 is at the off voltage, the FET 11 is so-called cutoff, and the drain D of the FET 11 is in an open state. Therefore, the capacitor 13 is charged while the gate G of the FET 11 is on-voltage, the voltage is supplied to the gate G of the FET 12, and a current based on the gate voltage and the source voltage is supplied to the FET 12 through the organic EL element 15. The flow from the source S to the drain D causes the organic EL element 15 to emit light. Further, when the gate G of the FET 11 becomes an off voltage, the FET 11 is in an open state, and the FET 12 holds the voltage of the gate G by the electric charge accumulated in the capacitor 13 and maintains the drive current until the next scanning, and the organic EL element 15 Luminescence is also maintained. Since a gate input capacitance exists between the gate G and the source S of the FET 12, the same operation as described above is possible without providing the capacitor 13.

アクティブマトリクス駆動により発光制御を行う表示パネルの1画素に対応する回路はこのように構成され、当該画素の有機EL素子15が駆動された場合に当該画素の発光が維持される。   A circuit corresponding to one pixel of a display panel that performs light emission control by active matrix driving is configured in this manner, and light emission of the pixel is maintained when the organic EL element 15 of the pixel is driven.

上記したように、アクティブマトリクス型表示パネルにおいては、各発光素子の発光制御はFET等の駆動素子を含む駆動回路を制御することによってなされていた。
As described above, in the active matrix display panel, light emission control of each light emitting element is performed by controlling a driving circuit including a driving element such as an FET.

しかしながら、従来のアクティブマトリクス型表示装置においては、駆動回路のみによって各発光素子の発光制御を行うので発光素子制御の自由度が低いという問題があった。   However, the conventional active matrix display device has a problem in that the light emitting element control is low because the light emission control of each light emitting element is performed only by the drive circuit.

本発明はかかる点に鑑みてなされたものであり、その目的とするところは、発光素子制御の自由度が高いアクティブマトリクス型の表示装置を提供することにある。
The present invention has been made in view of the above points, and an object thereof is to provide an active matrix display device having a high degree of freedom in controlling light emitting elements.

本発明による表示装置は、マトリクス状に配置された走査線及びデータ線の交差位置に配された複数の発光素子、上記複数の発光素子の各々を駆動する駆動回路及び複数の発光素子の各々の一方の端子に接続された導電部を含む表示パネルと、入力映像信号に応じて上記駆動回路を制御する表示制御部と、上記複数の発光素子に上記導電部を経て電力を供給する電源回路を含む電源部と、を有するアクティブマトリクス型の表示装置であって、上記導電部は、上記走査線の少なくとも1つ毎に設けられて互いに電気的に分離された複数の帯状電極からなり、上記電源部は上記複数の帯状電極の各々を上記電源回路に選択的に接続するスイッチ回路を含み、上記電源部は上記スイッチ回路を制御して上記導電部に電力を供給する期間を調整することにより上記表示パネルの輝度を調整することを特徴としている。   A display device according to the present invention includes a plurality of light emitting elements arranged at intersections of scanning lines and data lines arranged in a matrix, a driving circuit for driving each of the plurality of light emitting elements, and each of the plurality of light emitting elements. A display panel including a conductive portion connected to one terminal; a display control portion that controls the drive circuit in accordance with an input video signal; and a power supply circuit that supplies power to the plurality of light emitting elements through the conductive portion. An active matrix type display device comprising: a plurality of strip-like electrodes that are provided for at least one of the scanning lines and are electrically separated from each other; The unit includes a switch circuit that selectively connects each of the plurality of strip electrodes to the power supply circuit, and the power supply unit controls the switch circuit to adjust a period for supplying power to the conductive unit. It is characterized by adjusting the brightness of the display panel by the.

また、本発明による表示装置は、マトリクス状に配置された走査線及びデータ線の交差位置に配された複数の発光素子、上記複数の発光素子の各々を駆動する駆動回路及び上記複数の発光素子の各々の一方の端子に接続された導電部を含む表示パネルと、入力映像信号に応じて上記駆動回路を制御する表示制御部と、上記複数の発光素子に上記導電部を経て電力を供給する電源回路を含む電源部と、を有するアクティブマトリクス型の表示装置であって、上記導電部は、上記データ線の少なくとも1つ毎に設けられて互いに電気的に分離された複数の帯状電極からなり、上記電源部は上記複数の帯状電極の各々を上記電源回路に選択的に接続するスイッチ回路を含み、上記電源部は上記スイッチ回路を制御して上記導電部に電力を供給する期間を調整することにより上記表示パネルの輝度を調整することを特徴としている。   In addition, the display device according to the present invention includes a plurality of light emitting elements arranged at intersections of scanning lines and data lines arranged in a matrix, a driving circuit for driving each of the plurality of light emitting elements, and the plurality of light emitting elements. A display panel including a conductive portion connected to one of the terminals, a display control portion for controlling the drive circuit in accordance with an input video signal, and supplying power to the plurality of light emitting elements via the conductive portion. An active matrix display device having a power supply unit including a power supply circuit, wherein the conductive unit is formed of a plurality of strip-shaped electrodes provided at least for each of the data lines and electrically separated from each other. The power supply unit includes a switch circuit that selectively connects each of the plurality of strip electrodes to the power supply circuit, and the power supply unit controls the switch circuit to supply power to the conductive unit. It is characterized by adjusting the brightness of the display panel by adjusting the.

また、本発明による表示装置は、マトリクス状に配置された走査線及びデータ線の交差位置に配された複数の発光素子、上記複数の発光素子の各々を駆動する駆動回路及び上記複数の発光素子の各々の一方の端子に接続された導電部を含む表示パネルと、入力映像信号に応じて上記駆動回路を制御する表示制御部と、上記複数の発光素子に上記導電部を経て電力を供給する電源回路を含む電源部と、を有するアクティブマトリクス型の表示装置であって、上記導電部は、上記データ線の少なくとも1つ毎に設けられて互いに電気的に分離された複数の帯状電極からなり、上記電源部は上記複数の帯状電極の各々を上記電源回路に選択的に接続するスイッチ回路を含み、上記複数の発光素子は、互いに異なる複数の発光色の発光素子を含み、上記複数の帯状電極の1には上記複数の発光色のうちいずれか1色の発光素子が接続されていることを特徴としている。   In addition, the display device according to the present invention includes a plurality of light emitting elements arranged at intersections of scanning lines and data lines arranged in a matrix, a driving circuit for driving each of the plurality of light emitting elements, and the plurality of light emitting elements. A display panel including a conductive portion connected to one of the terminals, a display control portion for controlling the drive circuit in accordance with an input video signal, and supplying power to the plurality of light emitting elements via the conductive portion. An active matrix display device having a power supply unit including a power supply circuit, wherein the conductive unit is formed of a plurality of strip-shaped electrodes provided at least for each of the data lines and electrically separated from each other. The power supply unit includes a switch circuit that selectively connects each of the plurality of strip electrodes to the power supply circuit, and the plurality of light emitting elements include light emitting elements of a plurality of different emission colors, The first plurality of strip-shaped electrodes is characterized in that said plurality of one color of the light emitting elements of the light emission color is connected.

また、本発明による表示パネルは、マトリクス状に配置された走査線及びデータ線の交差位置に配された複数の発光素子と、上記複数の発光素子の各々を駆動する駆動回路と、上記複数の発光素子の各々の一方の端子に接続された導電部を含む表示パネルであって、上記導電部は、上記データ線の少なくとも1つ毎に設けられて互いに電気的に分離された複数の帯状電極からなり、上記複数の発光素子は、互いに異なる複数の発光色の発光素子を含み、上記導電部の1には上記複数の発光色のうちいずれか1色の発光素子が接続されていることを特徴としている。
Further, the display panel according to the present invention includes a plurality of light emitting elements arranged at intersections of scanning lines and data lines arranged in a matrix, a driving circuit for driving each of the plurality of light emitting elements, and the plurality of the plurality of light emitting elements. A display panel including a conductive portion connected to one terminal of each light emitting element, wherein the conductive portion is provided for each of at least one of the data lines and is electrically separated from each other. The plurality of light emitting elements include light emitting elements of a plurality of light emitting colors different from each other, and one of the plurality of light emitting colors is connected to one of the conductive portions. It is a feature.

本発明の実施例を図面を参照しつつ詳細に説明する。尚、以下に説明する図において、実質的に同等な部分には同一の参照符を付している。
Embodiments of the present invention will be described in detail with reference to the drawings. In the drawings described below, substantially the same parts are denoted by the same reference numerals.

図3は、本発明の実施例1であるアクティブマトリクス型表示パネルを用いた有機EL表示装置20の構成を概略的に示している。   FIG. 3 schematically shows the configuration of an organic EL display device 20 using an active matrix display panel that is Embodiment 1 of the present invention.

図3において、アナログ/デジタル(A/D)変換器21は、アナログ映像信号入力を受けてデジタル映像信号データに変換する。変換により得られたデジタル映像信号はA/D変換器21からフレームメモリ24へ供給され1フレーム単位のデジタル映像信号データが一旦フレームメモリ24に記憶される。   In FIG. 3, an analog / digital (A / D) converter 21 receives an analog video signal and converts it into digital video signal data. The digital video signal obtained by the conversion is supplied from the A / D converter 21 to the frame memory 24, and the digital video signal data in units of one frame is temporarily stored in the frame memory 24.

一方、有機EL表示装置20内の各部の制御をなす表示制御部26は、相異なる発光時間をパラメータとする複数のサブフィールドによって、上記フレームメモリ24に記憶されたデジタル映像信号データを、列アドレスカウンタ22及び行アドレスカウンタ23を用いて制御することにより、複数(すなわち、サブフィールドの数)の階調表示データに変換し、それぞれ発光表示パネル30の画素のアドレスに対応する発光・非発光データと共に順次マルチプレクサ25に供給する。   On the other hand, the display control unit 26 that controls each unit in the organic EL display device 20 converts the digital video signal data stored in the frame memory 24 into a column address by a plurality of subfields having different light emission times as parameters. By controlling using the counter 22 and the row address counter 23, it is converted into a plurality of gradation display data (that is, the number of subfields), and light emission / non-light emission data corresponding to the pixel addresses of the light emitting display panel 30, respectively At the same time, it is supplied to the multiplexer 25.

また、表示制御部26は、マルチプレクサ25に供給された発光・非発光データの中から各サブフィールドに対応する列データを第1行目(第1走査ライン)から順次画素の配列順にデータドライバ28が有するデータラッチ回路に保持させるように制御する。   Further, the display control unit 26 sequentially outputs column data corresponding to each subfield from the light emission / non-light emission data supplied to the multiplexer 25 in the order of pixel arrangement from the first row (first scanning line). Is controlled so as to be held in the data latch circuit.

表示制御部26は、データラッチ回路によって順次保持された各サブフィールド毎の列データを、走査ライン毎に表示パネル30に供給すると共に、走査ドライバ27によって、対応する走査ラインに含まれるEL素子15を同時に発光させる。また、表示制御部26は計時装置(タイマ)を内部に有し、後述するように、帯状電極に接続された電極制御ドライバ35(以下、帯状電極制御ドライバと称する)を制御する。帯状電極制御ドライバ35には電源回路36が接続されており、表示制御部26の制御の下、各EL素子15の発光制御及び後述する逆バイアス電圧印加制御がなされる。   The display control unit 26 supplies column data for each subfield sequentially held by the data latch circuit to the display panel 30 for each scanning line, and the EL element 15 included in the corresponding scanning line by the scanning driver 27. At the same time. The display control unit 26 has a timer device (timer) inside, and controls an electrode control driver 35 (hereinafter referred to as a strip electrode control driver) connected to the strip electrodes as will be described later. A power supply circuit 36 is connected to the strip electrode control driver 35, and under the control of the display control unit 26, light emission control of each EL element 15 and reverse bias voltage application control described later are performed.

尚、図4に示すように、本実施例においては、サブフィールド2n階調法(n=8)に基づいた方法により、輝度階調の制御がなされる。すなわち、上記入力映像信号における1フレーム期間を8個のサブフィールド(SF1〜SF8)に分割し、各サブフィールド期間内における輝度(すなわち、各サブフィールド期間内における各EL素子15の発光期間:T1〜T8)の相対比がそれぞれ順に1/2,1/4,1/8,1/16,1/32,1/64,1/128,1/256(すなわち、1/21〜1/28)、となるように設定され、それらのサブフィールドの選択的組合せにより256通りの輝度階調表示が可能なように制御される。 As shown in FIG. 4, in this embodiment, the luminance gradation is controlled by a method based on the subfield 2 n gradation method (n = 8). That is, one frame period in the input video signal is divided into eight subfields (SF1 to SF8), and the luminance in each subfield period (that is, the light emission period of each EL element 15 in each subfield period: T1) To T8) are respectively in order of 1/2, 1/4, 1/8, 1/16, 1/32, 1/64, 1/128, 1/256 (ie 1/2 1 to 1 / 2 8 ), and is controlled so that 256 kinds of luminance gradation display are possible by selective combination of these subfields.

各EL素子15の発光制御は、各サブフィールド毎に行われる。すなわち、1フレームのデータ単位で、第1サブフィールドから第8サブフィールドまでのそれぞれの列データに関して行なわれる(すなわち、8回)。表示パネル30の各EL素子15は、供給される各サブフィールドの各々に対し、後述する所定の発光期間だけ発光制御され、1フレーム分の発光表示を多階調表示によって行うことができる。尚、かかるサブフィールド2n階調法を用いた画像表示装置は、例えば、本願と同一の出願人による特開平10−312173号公報に開示されている。 The light emission control of each EL element 15 is performed for each subfield. That is, the processing is performed on each column data from the first subfield to the eighth subfield in units of data of one frame (that is, eight times). Each EL element 15 of the display panel 30 is controlled to emit light for each of the supplied subfields for a predetermined light emission period to be described later, and light emission display for one frame can be performed by multi-gradation display. An image display device using such a subfield 2 n gradation method is disclosed, for example, in Japanese Patent Laid-Open No. 10-312173 by the same applicant as the present application.

また、本実施例においては、有機EL発光層に形成不良部が有る場合、その部分でリーク電流が発生して発光不良が生じることを防ぐために、有機EL素子に逆バイアス電圧を印加して不良部の除去が行えるようにしている。   Further, in this embodiment, when there is a poorly formed portion in the organic EL light emitting layer, a reverse bias voltage is applied to the organic EL element to prevent a leakage current from occurring in that portion and causing a defective light emission. The part can be removed.

図5は、表示パネル30の構造の一部を模式的に示す、表示パネル30を裏面から見た場合の平面図である。   FIG. 5 is a plan view schematically showing a part of the structure of the display panel 30 when the display panel 30 is viewed from the back side.

この表示パネル30は、ガラスなどの透明な基板上に走査ライン5及びデータライン7がマトリクス状に配置されている。走査ライン5及びデータライン7の交差位置にはそれぞれ、アドレス選択用FET11、駆動用FET12、キャパシタ13及び発光部を構成する有機EL素子15が設けられている。尚、これらの回路構成は図1に示したものと同様である。   In the display panel 30, scanning lines 5 and data lines 7 are arranged in a matrix on a transparent substrate such as glass. An address selection FET 11, a drive FET 12, a capacitor 13, and an organic EL element 15 constituting a light emitting unit are provided at intersections of the scanning line 5 and the data line 7, respectively. These circuit configurations are the same as those shown in FIG.

表示パネル30の裏面には、走査ライン(A1−An)に沿って延びた帯状の金属膜からなる帯状電極45(SE1−SEn)が形成されている。帯状電極45は走査ライン毎に設けられており、互いに電気的に分離されている。第k走査ライン(Ak)にFET11,12を介して接続されたEL素子15(ELk,j ,j=1〜m)の陰極は、対応する帯状電極45(SEk)に接続されている。すなわち、EL素子15の陰極は走査ライン毎に互いに電気的に分離され、走査ライン毎に独立して制御することができるようになっている。一方、EL素子15の陽極は駆動FET12を介してアノードライン47に接続されている。各アノードライン47は互いに電気的に接続されて表示パネル30内のEL素子15の共通の陽極として機能し、電源回路36の正の電圧出力端VDに接続されている。 On the back surface of the display panel 30, a strip electrode 45 (SE1-SEn) made of a strip metal film extending along the scanning line (A1-An) is formed. The strip electrode 45 is provided for each scanning line and is electrically separated from each other. The cathode of the EL element 15 (EL k, j , j = 1 to m ) connected to the kth scanning line (Ak) via the FETs 11 and 12 is connected to the corresponding strip electrode 45 (SEk). In other words, the cathodes of the EL elements 15 are electrically separated from each other for each scanning line, and can be controlled independently for each scanning line. On the other hand, the anode of the EL element 15 is connected to the anode line 47 via the drive FET 12. Each anode line 47 is electrically connected to each other and functions as a common anode of the EL elements 15 in the display panel 30, and is connected to the positive voltage output terminal V D of the power supply circuit 36.

図6は、本実施例における表示パネル30及び帯状電極制御ドライバ35を模式的に示している。各帯状電極45は帯状電極制御ドライバ35内に設けられたスイッチS1〜Snにより選択的に電源回路36の電圧出力端VG、VB、又はVD(又はオープン)に接続されるようになっている。ここで、電圧VGは、EL素子15を発光せしめる場合に接続される電圧である。すなわち、電圧VGはアノードライン47に印加される電圧VDとの電圧差(=VD−VG)がEL素子15の所定の駆動電圧となるように選べばよい。また、EL素子15を非発光とする場合、アノードライン47は電圧VD(又はオープン)に切り換えられる。尚、この電圧は必ずしもVDでなくともよく、EL素子15を非発光とする電圧であればよい。更に、電圧VBはEL素子15に上記した逆バイアス電圧を印加するための電圧であり、アノードライン47に印加される電圧VDとの電圧差(=VD−VB<0)が所定の逆バイアス電圧となるように選ばれる。帯状電極制御ドライバ35は、表示制御部26からの制御信号に基づいて各帯状電極45に印加する電圧の切替えを行う。 FIG. 6 schematically shows the display panel 30 and the strip electrode control driver 35 in this embodiment. Each strip electrode 45 is selectively connected to a voltage output terminal V G , V B , or V D (or open) of the power supply circuit 36 by switches S 1 to Sn provided in the strip electrode control driver 35. ing. Here, the voltage V G is a voltage connected when the EL element 15 is caused to emit light. That is, the voltage V G may be selected so that the voltage difference (= V D −V G ) from the voltage V D applied to the anode line 47 becomes a predetermined driving voltage of the EL element 15. When the EL element 15 does not emit light, the anode line 47 is switched to the voltage V D (or open). Note that this voltage is not necessarily V D , and may be a voltage that causes the EL element 15 to emit no light. Further, the voltage V B is a voltage for applying the above-described reverse bias voltage to the EL element 15, and a voltage difference (= V D −V B <0) from the voltage V D applied to the anode line 47 is predetermined. The reverse bias voltage is selected. The strip electrode control driver 35 switches the voltage applied to each strip electrode 45 based on the control signal from the display control unit 26.

本発明における有機EL表示装置20は、このように構成され、入力映像信号に対し、各サブフィールド毎に表示パネルの画面全体のアドレス走査による発光制御を繰り返すことにより、フレーム単位の発光表示を多階調表示によって行うことができる。   The organic EL display device 20 according to the present invention is configured as described above, and repeats light emission control by address scanning of the entire screen of the display panel for each subfield with respect to the input video signal, thereby performing light emission display in units of frames. This can be done by gradation display.

以下に、表示制御部26が、表示パネル30の発光・非発光を制御して多階調表示を実現する発光制御動作について、図7に示すタイムチャートを参照しつつ詳細に説明する。   Hereinafter, a light emission control operation in which the display control unit 26 realizes multi-gradation display by controlling light emission / non-light emission of the display panel 30 will be described in detail with reference to a time chart shown in FIG.

先ず、表示制御部26は、列アドレスカウンタ22、行アドレスカウンタ23、フレームメモリ24、及びマルチプレクサ25を制御し、1フレーム分のデジタル映像信号データを各サブフィールドに対応する階調表示データに変換し、マルチプレクサ25に供給する。次に、第1サブフィールド(SF1)に関する表示データのうち、第1走査ラインに対応する表示データをデータドライバ28内のデータラッチ回路(図示しない)にラッチさせる。表示制御部26はラッチされた第1走査ラインの列データのそれぞれを、対応する各アドレスに書き込む。すなわち、走査ドライバ27からアドレス信号を送出して第1走査ラインの各アドレス選択用FET11を導通せしめる。これと同時に、表示制御部26は帯状電極制御ドライバ35のスイッチS1を開状態(OPEN)からVGに切替える。これにより、第1走査ラインに対応する帯状電極45は電圧VGに接続され、映像信号データに応じて第1走査ライン内の発光すべきEL素子15は発光する。すなわち、発光を示すデータが供給されるアドレスのEL素子15を発光せしめる。 First, the display control unit 26 controls the column address counter 22, the row address counter 23, the frame memory 24, and the multiplexer 25 to convert one frame of digital video signal data into gradation display data corresponding to each subfield. And supplied to the multiplexer 25. Next, among the display data related to the first subfield (SF1), the display data corresponding to the first scanning line is latched by a data latch circuit (not shown) in the data driver 28. The display control unit 26 writes each latched column data of the first scanning line to each corresponding address. That is, an address signal is sent from the scan driver 27 to turn on each address selection FET 11 of the first scan line. At the same time, the display control unit 26 switches the switch S1 of the strip electrode control driver 35 from the open state (OPEN) to V G. Thereby, the strip electrode 45 corresponding to the first scanning line is connected to the voltage V G, and the EL element 15 to emit light in the first scanning line emits light according to the video signal data. That is, the EL element 15 having an address to which data indicating light emission is supplied is caused to emit light.

表示制御部26は、発光開始後、所定の期間(T0)が経過したときに帯状電極制御ドライバ35を制御してスイッチS1をVGからVBに切替えて、所定の逆バイアス期間(TB)の間、帯状電極45を逆バイアス電圧に保持する。所定逆バイアス期間経過の後、スイッチS1をVBからVGに切替えて、再度EL素子15を発光せしめる。発光開始から所定の発光期間(TL,1)が経過の後、スイッチS1をVGから開状態(OPEN)に切替えて、EL素子15の発光を停止せしめる。尚、この場合、実際にEL素子15が発光している期間は、所定の発光期間から所定の逆バイアス期間を減じた期間(=TL,1−Tb)である。 The display control unit 26 controls the strip electrode control driver 35 to switch the switch S1 from V G to V B when a predetermined period (T 0 ) elapses after the start of light emission, so that a predetermined reverse bias period (T During the period B ), the strip electrode 45 is held at the reverse bias voltage. After a predetermined reverse bias period has elapsed, the switch S1 is switched from V B to V G to cause the EL element 15 to emit light again. After a predetermined light emission period from the emission start (T L, 1) is passed, by switching the switch S1 from V G to the open state (OPEN), allowed to stop the light emission of the EL element 15. In this case, the period during which the EL element 15 actually emits light is a period (= T L, 1 −T b ) obtained by subtracting a predetermined reverse bias period from a predetermined light emission period.

表示制御部26は、第1走査ラインの列データがラッチされた後のステップとして、上記した第1走査ラインの場合と同様にして第2走査ラインの各EL素子15の発光及び逆バイアス印加に関する制御動作を実行する。   As a step after the column data of the first scan line is latched, the display control unit 26 relates to light emission and reverse bias application of each EL element 15 of the second scan line as in the case of the first scan line described above. Perform control actions.

全ての走査ライン、すなわち第n走査ラインまでの制御動作が終了した後、表示制御部26は、第2サブフィールド(SF2)に関する制御を実行する。第2サブフィールドにおいては第1サブフィールドと同様の発光制御がなされるが、帯状電極45への逆バイアス電圧印加はなされない。第3〜第nサブフィールド(SF3−SFn)については、第2サブフィールドと同様に、逆バイアス電圧を印加しない発光制御がなされる。すなわち、本実施例においては、1フレーム期間に対して、1つのサブフィールド期間においてのみ逆バイアス電圧印加が行われる。尚、本実施例において、各サブフィールド(SFk)内の各走査ラインの発光期間は同一(=TL,k )であるように制御される。 After the control operation up to all the scan lines, that is, the nth scan line is completed, the display control unit 26 executes control related to the second subfield (SF2). In the second subfield, the same light emission control as in the first subfield is performed, but no reverse bias voltage is applied to the strip electrode 45. For the third to nth subfields (SF3 to SFn), the light emission control without applying the reverse bias voltage is performed as in the second subfield. That is, in the present embodiment, the reverse bias voltage is applied only in one subfield period with respect to one frame period. In the present embodiment, the light emission period of each scanning line in each subfield (SFk) is controlled to be the same (= TL, k ).

本発明によれば、上記したように逆バイアス電圧印加制御が実行されるので、逆バイアス電圧を印加するタイミング及び印加期間の長さを走査ライン毎に任意に設定できる。一方、例えば各走査ラインに共通の電極を用いた場合では、図8に示すように、各走査ラインに同時に逆バイアス電圧が印加される。この場合、アドレス信号のパルス幅である書込み期間と逆バイアス電圧期間の相対的なタイミングに応じて各走査ラインの発光状態は変化し、走査ライン毎に輝度が異なってしまう。図9(a)に示すように、書込み期間と逆バイアス電圧期間が離れている場合と、図9(b)、(c)に示すように、これらの期間が重なっている場合とでは輝度に違いが生じる。この発光状態の変化はEL素子15を充電する際の時定数に起因するものである。しかしながら、本発明によれば、このような影響が生じないように逆バイアス電圧期間を設けることができるので、各走査ラインの発光状態を同一に維持しつつ逆バイアス電圧を印加することができる。   According to the present invention, since the reverse bias voltage application control is executed as described above, the timing for applying the reverse bias voltage and the length of the application period can be arbitrarily set for each scanning line. On the other hand, for example, when a common electrode is used for each scanning line, a reverse bias voltage is simultaneously applied to each scanning line as shown in FIG. In this case, the light emission state of each scanning line changes according to the relative timing of the address period and the reverse bias voltage period, which is the pulse width of the address signal, and the luminance differs for each scanning line. As shown in FIG. 9 (a), when the writing period and the reverse bias voltage period are separated from each other, and when these periods overlap as shown in FIGS. 9 (b) and 9 (c), the luminance is increased. A difference is made. This change in the light emission state is caused by a time constant when the EL element 15 is charged. However, according to the present invention, since the reverse bias voltage period can be provided so as not to cause such influence, it is possible to apply the reverse bias voltage while maintaining the light emission state of each scanning line to be the same.

また、アドレス信号に基づいて発光を停止(又は開始)する場合には、全ての走査ラインの走査が終了するまでEL素子15の発光データを更新できないので、発光期間をアドレス期間(TA)よりも短くすることができない。従って、階調表示の精度が制限されるという不都合が生じる。しかしながら、本発明によれば、前述のように、EL素子15の発光の開始及び停止のタイミングを任意に設定できるので、全ての走査ラインを走査するために要する期間であるアドレス期間(TA)よりも短い任意の発光期間をサブフィールドに対し割り当てることが可能であり、高精度の多階調表示が可能である。 Further, when light emission is stopped (or started) based on the address signal, the light emission data of the EL element 15 cannot be updated until the scanning of all the scanning lines is completed, and therefore the light emission period is set from the address period (T A ). Cannot be shortened. Therefore, there is a disadvantage that the accuracy of gradation display is limited. However, according to the present invention, as described above, the start and stop timings of the light emission of the EL element 15 can be arbitrarily set. Therefore, the address period (T A ) which is a period required for scanning all the scan lines. An arbitrary light emission period shorter than that can be assigned to a subfield, and high-precision multi-gradation display is possible.

更に、本発明によれば、EL素子15の発光期間を任意に設定でき、その期間の長さによって輝度調整ができるので、例えば、駆動TFTへの輝度制御信号の振幅変調による輝度調整の場合と異なり、S/N比の劣化を生じさせることなく表示パネルの輝度を調整することが可能である。   Furthermore, according to the present invention, the light emission period of the EL element 15 can be arbitrarily set, and the brightness can be adjusted according to the length of the period. For example, in the case of brightness adjustment by amplitude modulation of the brightness control signal to the drive TFT. In contrast, the luminance of the display panel can be adjusted without causing deterioration of the S / N ratio.

上記した実施例においては、アドレス信号と同時にEL素子15の発光を開始するように帯状電極制御ドライバ35のスイッチを制御する場合を例に説明したが、前述のように発光の開始及び停止は任意に設定することができる。   In the embodiment described above, the case where the switch of the strip electrode control driver 35 is controlled to start the light emission of the EL element 15 simultaneously with the address signal has been described as an example. Can be set to

更に、1フレーム期間内の1つのサブフィールド期間においてのみ逆バイアス電圧を印加する場合を例に説明したが、これに限らず適宜逆バイアス電圧を印加するようにしてもよい。例えば、逆バイアス電圧の印加は数フレーム毎に1回でもよい。また、フレーム期間内における逆バイアス電圧の印加タイミングは任意でよい。   Furthermore, although the case where the reverse bias voltage is applied only in one subfield period within one frame has been described as an example, the present invention is not limited to this, and the reverse bias voltage may be applied as appropriate. For example, the reverse bias voltage may be applied once every several frames. Further, the application timing of the reverse bias voltage within the frame period may be arbitrary.

図10は、発光期間及び逆バイアス電圧印加タイミングの他の例を示すタイムチャートである。発光期間はサブフィールド期間内の所定のタイミングに設けられ、逆バイアス印加が行われるサブフィールドにおいては、逆バイアス印加期間は発光期間と重ならないように非発光期間内に設けられている。   FIG. 10 is a time chart showing another example of the light emission period and the reverse bias voltage application timing. The light emission period is provided at a predetermined timing within the subfield period. In the subfield where reverse bias application is performed, the reverse bias application period is provided within the non-light emission period so as not to overlap the light emission period.

図11は、本発明の実施例2であるアクティブマトリクス型表示パネル30の構成を模式的に示している。有機EL表示装置20の構成は実施例1の場合と同様である。   FIG. 11 schematically shows the configuration of an active matrix display panel 30 that is Embodiment 2 of the present invention. The configuration of the organic EL display device 20 is the same as that in the first embodiment.

本実施例が上記した実施例と異なるのは、表示パネル30の帯状電極45が、各々が少なくとも1つの走査ラインを含む走査ラインブロック(SLB1−SLBp)毎に設けられている点である。すなわち、図11に示すように、例えば、走査ラインブロック1(SLB1)に含まれる走査ライン(A1−Ai)上のEL素子15(ELq,r ,(q=1〜i,r=1〜m))の陰極は同じ帯状電極45(SE1)に接続されている。他の各走査ラインブロック(SLB2〜SLBp)のEL素子15も同様にして帯状電極45(SE2〜SEp)の各々に接続されている。すなわち、EL素子15の陰極は走査ラインブロック毎に互いに電気的に分離されている。 This embodiment is different from the above-described embodiment in that the strip electrode 45 of the display panel 30 is provided for each scanning line block (SLB1-SLBp) each including at least one scanning line. That is, as shown in FIG. 11, for example, the EL elements 15 (EL q, r , (q = 1 to i, r = 1 to 1) on the scanning line (A1-Ai) included in the scanning line block 1 (SLB1). The cathode of m)) is connected to the same strip electrode 45 (SE1). Similarly, the EL elements 15 of the other scanning line blocks (SLB2 to SLBp) are also connected to the strip electrodes 45 (SE2 to SEp). That is, the cathodes of the EL elements 15 are electrically separated from each other for each scanning line block.

また、帯状電極制御ドライバ35は表示制御部26からの制御信号に応答して各スイッチS1〜Spを切替え、各帯状電極45を選択的に電源回路36の電圧出力端VB、VD又は接地電圧(GND)に接続する。すなわち、EL素子15を発光せしめる場合には接地電圧(GND)に、発光を停止する場合には共通陽極と同電圧のVDに、逆バイアス電圧を印加する場合には逆バイアス電圧VBに帯状電極45を接続する。このように、走査ラインブロック毎に独立して帯状電極45の接続を制御することができるようになっている。 The strip electrode control driver 35 switches the switches S1 to Sp in response to a control signal from the display control unit 26, and selectively switches the strip electrodes 45 to the voltage output terminals V B , V D or ground of the power supply circuit 36. Connect to voltage (GND). That is, when the EL element 15 is caused to emit light, it is set to the ground voltage (GND), when light emission is stopped, it is set to the same voltage V D as the common anode, and when a reverse bias voltage is applied, it is set to the reverse bias voltage V B. A strip electrode 45 is connected. Thus, the connection of the strip electrode 45 can be controlled independently for each scanning line block.

図12は、表示制御部26が実行する表示パネル30の制御動作を示すタイムチャートである。走査ラインブロック毎にEL素子15の発光制御及び逆バイアス電圧印加制御を行う点において、走査ライン毎に制御を行う実施例1の場合と異なる。各走査ラインブロックにおいて、発光制御及び逆バイアス電圧印加は、同一の走査ラインブロックに含まれる走査ラインに対して同時に行われる。また、各サブフィールドにおける発光期間の長さは同一のサブフィールド(SFk)内においては全ての走査ラインブロックに対して一定(TL,k )であるように制御される。
FIG. 12 is a time chart showing the control operation of the display panel 30 executed by the display control unit 26. The point of performing light emission control and reverse bias voltage application control of the EL element 15 for each scanning line block is different from that of the first embodiment in which control is performed for each scanning line. In each scan line block, light emission control and reverse bias voltage application are simultaneously performed on the scan lines included in the same scan line block. The length of the light emission period in each subfield is controlled to be constant (T L, k ) for all scanning line blocks in the same subfield (SFk).

図13は、本発明の実施例3であるアクティブマトリクス型表示パネル30の構成を模式的に示している。有機EL表示装置20の構成は実施例1の場合と同様である。   FIG. 13 schematically shows the configuration of an active matrix display panel 30 that is Embodiment 3 of the present invention. The configuration of the organic EL display device 20 is the same as that in the first embodiment.

本実施例が上記した実施例と異なるのは、表示パネル30の帯状電極45(SE1−SEm)がデータライン(B1−Bm)に沿って形成されている点である。帯状電極45はデータライン毎に設けられており、互いに電気的に分離されている。第kデータライン(Bk)上のEL素子15(ELj,k , j=1〜n)の陰極は、対応する帯状電極45(SEk)に接続されている。各帯状電極45の電圧は帯状電極制御ドライバ35内に設けられたスイッチにより選択的に切替えることが可能である。すなわち、表示パネル30のEL素子15はデータライン毎に独立して制御することができるようになっている。従って、EL素子15に関して自由度の高い制御が可能である。 The present embodiment is different from the above-described embodiment in that the strip electrode 45 (SE1-SEm) of the display panel 30 is formed along the data line (B1-Bm). The strip electrode 45 is provided for each data line and is electrically separated from each other. The cathodes of the EL elements 15 (EL j, k , j = 1 to n) on the kth data line (Bk) are connected to the corresponding strip electrodes 45 (SEk). The voltage of each strip electrode 45 can be selectively switched by a switch provided in the strip electrode control driver 35. That is, the EL element 15 of the display panel 30 can be controlled independently for each data line. Therefore, the EL element 15 can be controlled with a high degree of freedom.

例えば、各走査ラインに赤、緑及び青で発光する3種類のEL素子15が順に繰り返し接続されたカラー表示パネル30に本発明を適用することができる。この場合、帯状電極45の1つには1種類の発光色のEL素子15が接続されている。図12に示すように、EL素子15を発光させる場合、各帯状電極45は当該帯状電極45に接続されたEL素子15の種類に応じて、電源回路36の3種類の出力電圧(V1,V2,V3)のうち所定の1つに接続される。従って、EL素子15の種類に応じて、EL素子15の発光時の印加電圧を最適な電圧にすることができる。 For example, the present invention can be applied to a color display panel 30 in which three types of EL elements 15 that emit red, green, and blue light are sequentially connected to each scanning line. In this case, an EL element 15 of one kind of emission color is connected to one of the strip electrodes 45. As shown in FIG. 12, when the EL element 15 is caused to emit light, each strip electrode 45 has three types of output voltages (V 1 , V 1 , V), depending on the type of the EL element 15 connected to the strip electrode 45. V 2 , V 3 ) are connected to a predetermined one. Therefore, the applied voltage when the EL element 15 emits light can be set to an optimum voltage according to the type of the EL element 15.

図14は、上記したカラー表示パネル30において発光時に電圧V1に接続される帯状電極45に関する制御動作を示すタイムチャートである。各走査ラインにおいてEL素子15は同時に発光し、また逆バイアス電圧印加も同時に行われる。電圧V2,V3に接続される帯状電極45も同様に制御される。また、印加電圧のみならず、発光期間をEL素子15の種類に応じて変化させてもよい。 FIG. 14 is a time chart showing a control operation related to the strip electrode 45 connected to the voltage V 1 during light emission in the color display panel 30 described above. In each scanning line, the EL element 15 emits light at the same time, and a reverse bias voltage is applied simultaneously. The strip electrode 45 connected to the voltages V 2 and V 3 is similarly controlled. In addition to the applied voltage, the light emission period may be changed according to the type of the EL element 15.

尚、上記した実施例においては、陰極を電気的に分離して帯状電極とした場合を例に説明したが、陽極を同様に帯状電極としてもよい。   In the above-described embodiments, the case where the cathode is electrically separated to form a strip electrode has been described as an example. However, the anode may be similarly formed as a strip electrode.

更に、上記した実施例は例示であって、適宜組み合わせて用いることができる。   Furthermore, the above-described embodiments are examples and can be used in appropriate combinations.

上記したように、本発明によれば、互いに電気的に分離された帯状の電極を少なくとも1つの走査ライン又はデータライン毎に設けているので、発光素子に印加する電圧及び印加のタイミングを自由に制御でき、安定性が高く高精度の多階調表示が可能である。   As described above, according to the present invention, the strip-like electrodes that are electrically separated from each other are provided for at least one scanning line or data line, so that the voltage applied to the light emitting element and the timing of application can be freely set. Controllable, highly stable and highly accurate multi-gradation display is possible.

上記したことから明らかなように、本発明によれば、安定性が高く高精度の多階調表示が可能なアクティブマトリクス型の表示装置を実現できる。
As is apparent from the above, according to the present invention, an active matrix display device capable of high-precision multi-gradation display with high stability can be realized.

従来のアクティブマトリクス型表示パネルの1つの画素に対応する回路構成の1例を概略的に示す図である。It is a figure which shows roughly an example of the circuit structure corresponding to one pixel of the conventional active matrix type display panel. 従来のアクティブマトリクス型表示パネルの概略的構成及び共通陽極及び共通陰極の接続を模式的に示す図である。It is a figure which shows typically the schematic structure of the conventional active matrix type display panel, and the connection of a common anode and a common cathode. 本発明の実施例1であるアクティブマトリクス型表示パネルを用いた有機EL表示装置の構成を概略的に示す図である。1 is a diagram schematically showing a configuration of an organic EL display device using an active matrix display panel that is Embodiment 1 of the present invention. FIG. デジタル映像信号の1フレーム期間、サブフィールド期間、及びアドレス期間を示す図である。It is a figure which shows 1 frame period, a subfield period, and an address period of a digital video signal. 本発明の実施例1である表示パネルの構造の一部を模式的に示す平面図である。It is a top view which shows typically a part of structure of the display panel which is Example 1 of this invention. 本発明の実施例1である表示パネル及び帯状電極制御ドライバを模式的に示す図である。It is a figure which shows typically the display panel and strip | belt-shaped electrode control driver which are Example 1 of this invention. 表示制御部が実行する表示パネルの発光制御及び逆バイアス印加動作を示すタイムチャートである。It is a time chart which shows the light emission control and reverse bias application operation | movement of a display panel which a display control part performs. 各走査ラインに同時に逆バイアス電圧を印加した場合のサブフィールド期間と逆バイアス期間の関係を模式的に示す図である。It is a figure which shows typically the relationship between a subfield period at the time of applying a reverse bias voltage to each scanning line simultaneously, and a reverse bias period. 図8における書込み期間と逆バイアス電圧期間の相対的なタイミングに応じて各走査ラインの発光状態が変化することを示す図である。It is a figure which shows that the light emission state of each scanning line changes according to the relative timing of the writing period and reverse bias voltage period in FIG. 本発明の実施例1である表示パネルにおける、発光期間及び逆バイアス電圧印加タイミングの他の例を示すタイムチャートである。It is a time chart which shows the other example of the light emission period and reverse bias voltage application timing in the display panel which is Example 1 of this invention. 本発明の実施例2であるアクティブマトリクス型表示パネルの構成を模式的に示す図である。It is a figure which shows typically the structure of the active matrix type display panel which is Example 2 of this invention. 図11に示す表示パネルに関し表示制御部が実行する制御動作を示すタイムチャートである。It is a time chart which shows the control operation which a display control part performs regarding the display panel shown in FIG. 本発明の実施例3であるアクティブマトリクス型表示パネルの構成を模式的に示す図である。It is a figure which shows typically the structure of the active matrix type display panel which is Example 3 of this invention. 図13に示す表示パネルに関し表示制御部が実行する制御動作を示すタイムチャートである。It is a time chart which shows the control operation which a display control part performs regarding the display panel shown in FIG.

主要部分の符号の説明Explanation of main part codes

10 画素
11 アドレス選択用FET
12 駆動用FET
13 キャパシタ
15 発光素子
20 表示装置
21 A/D変換器
22 列アドレスカウンタ
23 行アドレスカウンタ
24 フレームメモリ
25 マルチプレクサ
26 表示制御部
27 走査ドライバ
28 データドライバ
30 表示パネル
35 帯状電極制御ドライバ
36 電源
45 帯状電極
10 pixels 11 address selection FET
12 Driving FET
DESCRIPTION OF SYMBOLS 13 Capacitor 15 Light emitting element 20 Display apparatus 21 A / D converter 22 Column address counter 23 Row address counter 24 Frame memory 25 Multiplexer 26 Display control part 27 Scan driver 28 Data driver 30 Display panel 35 Band electrode control driver 36 Power supply 45 Band electrode

Claims (3)

マトリクス状に配置された走査線及びデータ線の交差位置に配された複数の発光素子、前記複数の発光素子の各々を駆動する駆動回路及び前記複数の発光素子の各々の一方の端子に接続された導電部を含む表示パネルと、入力映像信号に応じてサブフィールド法に基づいて前記駆動回路を制御する表示制御部と、前記複数の発光素子に前記導電部を経て電力を供給する電源回路を含む電源部と、を有するアクティブマトリクス型の表示装置であって、
前記導電部は、前記データ線の1つ毎に前記データ線に沿って配置されて互いに電気的に分離された複数の帯状電極からなり、前記電源部は前記複数の帯状電極の各々を前記電源回路に選択的に接続するスイッチ回路を含み、前記複数の発光素子は、互いに異なる複数の発光色の発光素子を含み、前記複数の帯状電極の1には前記複数の発光色のうちいずれか1色の発光素子が接続され
前記電源部は、前記帯状電極に接続された発光素子の発光色に応じて前記スイッチ回路を制御し、サブフィールド期間内における発光素子の発光期間を発光色ごとに調整可能であることを特徴とする表示装置。
Connected to a plurality of light emitting elements arranged at intersections of scanning lines and data lines arranged in a matrix, a drive circuit for driving each of the plurality of light emitting elements, and one terminal of each of the plurality of light emitting elements. A display panel including a conductive portion, a display control portion that controls the drive circuit based on a subfield method according to an input video signal, and a power supply circuit that supplies power to the plurality of light emitting elements through the conductive portion. An active matrix display device having a power supply unit including:
The conductive portion, the said each one of the data lines are arranged along the data lines of a plurality of strip electrodes electrically isolated from each other, the power supply unit is the each of the plurality of strip electrodes Power A switch circuit selectively connected to the circuit, wherein the plurality of light emitting elements include light emitting elements of a plurality of light emitting colors different from each other, and one of the plurality of light emitting colors is included in one of the plurality of strip electrodes. Color light emitting elements are connected ,
The power supply unit can control the switch circuit in accordance with a light emission color of a light emitting element connected to the strip electrode, and can adjust a light emission period of the light emitting element in a subfield period for each light emission color. Display device.
前記電源部は前記発光素子の発光色に応じた駆動電圧を生成し、前記スイッチ回路は前記帯状電極を前記帯状電極に接続された発光素子の発光色に応じた駆動電圧に接続することを特徴とする請求項に記載の表示装置。 The power supply unit generates a driving voltage corresponding to the emission color of the light emitting element, and the switch circuit connects the strip electrode to a driving voltage corresponding to the emission color of the light emitting element connected to the strip electrode. The display device according to claim 1 . 前記電源部は、前記スイッチ回路を制御し、発光素子の発光期間を調整することにより前記表示パネルの輝度を調整することを特徴とする請求項又はに記載の表示装置。 The power supply unit, the controls switch circuit, a display device according to claim 1 or 2, characterized in that to adjust the brightness of the display panel by adjusting the light emission period of the light-emitting element.
JP2004144540A 2004-05-14 2004-05-14 Active matrix display device Expired - Lifetime JP3862271B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004144540A JP3862271B2 (en) 2004-05-14 2004-05-14 Active matrix display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004144540A JP3862271B2 (en) 2004-05-14 2004-05-14 Active matrix display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP32272699A Division JP3594856B2 (en) 1999-11-12 1999-11-12 Active matrix display device

Publications (2)

Publication Number Publication Date
JP2004246385A JP2004246385A (en) 2004-09-02
JP3862271B2 true JP3862271B2 (en) 2006-12-27

Family

ID=33028668

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004144540A Expired - Lifetime JP3862271B2 (en) 2004-05-14 2004-05-14 Active matrix display device

Country Status (1)

Country Link
JP (1) JP3862271B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101859538A (en) * 2009-04-03 2010-10-13 索尼公司 Display device
CN102346997A (en) * 2010-08-04 2012-02-08 奇美电子股份有限公司 Pixel structure, display panel, display and drive method thereof

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5022004B2 (en) * 2006-11-17 2012-09-12 オンセミコンダクター・トレーディング・リミテッド Method for driving electroluminescence display device and electroluminescence display device
JP5176522B2 (en) 2007-12-13 2013-04-03 ソニー株式会社 Self-luminous display device and driving method thereof

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5748160A (en) * 1995-08-21 1998-05-05 Mororola, Inc. Active driven LED matrices
JPH10214060A (en) * 1997-01-28 1998-08-11 Casio Comput Co Ltd Electric field light emission display device and its driving method
JPH10319909A (en) * 1997-05-22 1998-12-04 Casio Comput Co Ltd Display device and driving method therefor
JP4114216B2 (en) * 1997-05-29 2008-07-09 カシオ計算機株式会社 Display device and driving method thereof
JPH10254410A (en) * 1997-03-12 1998-09-25 Pioneer Electron Corp Organic electroluminescent display device, and driving method therefor
US6518962B2 (en) * 1997-03-12 2003-02-11 Seiko Epson Corporation Pixel circuit display apparatus and electronic apparatus equipped with current driving type light-emitting device
US5952789A (en) * 1997-04-14 1999-09-14 Sarnoff Corporation Active matrix organic light emitting diode (amoled) display pixel structure and data load/illuminate circuit therefor
JPH10312173A (en) * 1997-05-09 1998-11-24 Pioneer Electron Corp Picture display device
JPH113048A (en) * 1997-06-10 1999-01-06 Canon Inc Electroluminescent element and device and their production
JP3568097B2 (en) * 1998-04-22 2004-09-22 パイオニア株式会社 Light emitting display and driving method thereof
JP3552150B2 (en) * 1998-04-23 2004-08-11 パイオニア株式会社 Color display

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101859538A (en) * 2009-04-03 2010-10-13 索尼公司 Display device
CN102346997A (en) * 2010-08-04 2012-02-08 奇美电子股份有限公司 Pixel structure, display panel, display and drive method thereof
CN102346997B (en) * 2010-08-04 2014-07-16 群康科技(深圳)有限公司 Pixel structure, display panel, display and drive method thereof

Also Published As

Publication number Publication date
JP2004246385A (en) 2004-09-02

Similar Documents

Publication Publication Date Title
JP3594856B2 (en) Active matrix display device
EP1094438A1 (en) Active matrix display apparatus and driving method therefor
US7379044B2 (en) Image display apparatus
US6924602B2 (en) Organic EL pixel circuit
JP3973471B2 (en) Digital drive display device
US8063858B2 (en) Active matrix display apparatus and driving method therefor
US7609234B2 (en) Pixel circuit and driving method for active matrix organic light-emitting diodes, and display using the same
KR100530559B1 (en) Display driving circuit
JP4826598B2 (en) Image display device and driving method of image display device
CN102842282A (en) Display apparatus
JP2000347622A (en) Display device and its driving method
JP2006276410A (en) Apparatus and method for driving light-emitting display panel
JP3953383B2 (en) Driving device and driving method of light emitting display panel
JP2004151194A (en) Driving device for active light emitting display panel
JP2003043999A (en) Display pixel circuit and self-luminous display device
US11270639B2 (en) Pixel circuit and display device
JP2003150108A (en) Active matrix substrate and method for driving current controlled type light emitting element using the same
US20050068273A1 (en) Drive device and drive method of a self light emitting display panel
JP2003195806A (en) Light emitting circuit of organic electroluminescence element and display device
KR20040062065A (en) active matrix organic electroluminescence display device
JP3862271B2 (en) Active matrix display device
JP5192208B2 (en) Image display device
JP4797555B2 (en) Display device and driving method thereof
JP2008304573A (en) Display device
KR101151287B1 (en) AMOLED and driving method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040514

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060515

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20060714

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060925

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060925

R150 Certificate of patent or registration of utility model

Ref document number: 3862271

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091006

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101006

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111006

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111006

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121006

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121006

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131006

Year of fee payment: 7

EXPY Cancellation because of completion of term